SU1325663A1 - Цифрова регулируема лини задержки - Google Patents

Цифрова регулируема лини задержки Download PDF

Info

Publication number
SU1325663A1
SU1325663A1 SU833684443A SU3684443A SU1325663A1 SU 1325663 A1 SU1325663 A1 SU 1325663A1 SU 833684443 A SU833684443 A SU 833684443A SU 3684443 A SU3684443 A SU 3684443A SU 1325663 A1 SU1325663 A1 SU 1325663A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
outputs
input
blocks
Prior art date
Application number
SU833684443A
Other languages
English (en)
Inventor
Владимир Анатольевич Ойкин
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU833684443A priority Critical patent/SU1325663A1/ru
Application granted granted Critical
Publication of SU1325663A1 publication Critical patent/SU1325663A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике и может быть использовано в радиолокации радионавигации и телеметрии , в измерительной и вычислительной технике. Целью данного изобретени   вл етс  расширение функциональных возможностей путем обеспечени  задержки, большей периода входных сигналов. Цифрова  регулируема  лини  задержки содержит генератор тактовых импульсов, формирователь переднего фронта входного сигнала, формирователь заднего фронта входного сигнала, счетчики импульсов, сдвиговые регистры, статические регистры, блоки элементов И, злементы ИЛИ, RS-триггеры, элементы И. 2 ил. (Л

Description

Изобретение относитс  к радиотехнике и может быть использовано в радиолокации, радионавигации и телеметрии , в измерительной и вычислительной технике.
Целью изобретени   вл етс  расширение функциональных возможностей путем обеспечени  задержки, большей периода входных сигналов.
На фиг,1 представлена функцио- нальйа  схема предлагаемой цифровой регулируемой линии задержки; на фиг.2 - диаграмма, иллюстрирующа  работу предлагаемого устройства.
Цифрова  регулируема  лини  задержки содержит генератор 1 тактовьЕх импульсов, формирователь 2 переднего фронта входного сигнала, формирователь 3 заднего фронта входного сигнала, счетчики 4 и 5 импуль сов, сдвиговые регистры 6-9, статические регистры 10 и 11, блоки 12- 15 элементов И, элементы ИЛИ 16-19, RS-триггеры 20-22, элементы И 23 и 24, входную 25 и выходную 26 шины.
Количество разр дов в регистрах 6 и 7 сдвига, в счетчиках 4 и 5, количество элементов И в блоках 12 и 13 элементов И выбираютс , исход  из требований точности регулировки величины задержки. Их увеличение приво дит к более плавной регулировке вели чины задержки. Количество элементов И в блоках 12 и 13 на один превышает количество разр дов в сдвиговых регистрах 6 и 7 и равно количеству раз р дов статического регистра 10. Количество разр дов в счетчиках 4 и 5 определ етс  как логарифм от числа разр дов регистров 6 и 7 сдвигов. Пе риод следовани  сигналов генератора 1 тактовых импульсов выбираетс  исход  из услови 
ГТМ
TUX. п к
де Т.
ГТК
ВХ
-период следовани  сигналов генератора 1 тактовых импульсов;
-период следовани  входных сигналов;
-коэффициент делени  счетчиков 4 и 5;
-любое целое положительное число.
Количество разр дов в регистрах 8 и 9 сдвига, количество элементов И
в блоках 14 и 15 и количество разр дов в статическом регистре i1 определ етс , исход  из требовани  величины задержки. При этом количество разр дов в регистрах 8 и 9 сдвига определ етс  как
m
ГТИ
П
to
)5
20
25
30
35
40
45
50
55
где m
rTV
I n
количество разр дов в регистрах сдвига; период следовани  сигналов генератора 1 тактовых импульсов ;
максимальна  величина задержки;
коэффициент делени  счетчиков .
Количество разр дов в статическом регистре I1 и количество элементов в блоках 14 и 15 на один превьша- ет количество разр дов в регистрах 8 и 9 сдвига.
Устройство работает следующим образом.
Перед началом работы счетчики 4 и 5, регистры 6-9 сдвига, статические регистры 10 и 11, триггеры 20- 22 установлены в нулевое состо ние (цепи сброса на фиг.I не показаны). В статическиерегистры 10 и 11 любым из известных способов записывают числа, пропорциональные задержке . Б регистр 10 записьгоают число, пропорциональное точной части задержки , а S регистр 11 - число, пропорциональное грубой части задержки. Обща  задержка равна сумме грубой и точной задержек,
С входной шины 25 задерживаемые сигналы поступают на формирователь 2 импульсов переднего фронта входного сигнала и на формирователь 3 импульсов заднего фронта входного сигнала. Импульс, сформированный по передне- му фронту (фиг.2 в), через один из элементов И блока 12, открытый по второму входу потенциалом с статического регистра 10,поступает на соответствующий информационный вход регистра 6 сдвига. Через врем , определ емое частотой генератора 1 и количеством задействованных разр дов регистра 6 сдвига, на выходе его последнего разр да по вл етс  импульс (фиг.2д)5 который через элемент ИЛИ 16 и один из элементов И третьего блока 14 записываетс  в
регистр 8 сдвига и, кроме того, устанавливает триггер 20 в единичное состо ние.
При установке триггера 20 в единичное состо ние открьшаетс  по второму входу элемент И 23 и импульсна  последовательность с генератора 1 начинает поступать на вход счетчика 4. Через врем , определ емое частотой генератора 1, коэффициентом делени  счетчика 4, количеством задействованных разр дов регистра 8 сдвига, на выходе его последнего разр да по вл етс  импульс (фиг.2 и), KOTOpbtfi, пройд  через элемент ИЛИ 18 устанавливает триггер 22 в единичное состо ние (фиг.2 к).
Таким образом, на выходной шине 26 устройства по вл етс  потенциал, задержанный по .отношению к переднему фронту входного сигнала на величину , равную задержкам в регистрах 6 и 8 сдвига.
Аналогично, с использованием ре-г- гистров 7 и 9 сдвига, счетчика 5, статического регистра 11, элементов И блоков 13 и 15, происходит задержка импульса, сформированного по заднему фронту входного сигнала (фиг.2 г,е,з,к).
При поступлении зтого задержанного импульса на нулевой вход триггера 22 последний устанавливаетс  в нулевое состо ние. На выходной ши - не 26 устройства формируетс  импульс равный по Длительности входному и задержанный относительно него на требуемую величину (фиг.2 л). Если в регистрах 10 или 11 нулева  информаци , то импульсы, сформированные по переднему и заднему фронтам входного сигнала проход т через элементы И блоков 12-15, св занные вторыми входами с нулевыми разр дами стати- ческих регистров 10 и 11, мину  соответственно регистры В и 9 сдвига.

Claims (1)

  1. Таким образом, конструктивные особенности предлагаемого- устройства позвол ют расширить функциональные возможности - задерживать входную , последовательность импульсов на величину как меньшую периода следовани так равную и большую. Длительность выходных импульсов при этом равна длительности входных импульсов. .Формула изобретени  Цифрова  регулируема  лини  задержки , содержаща  статический ре
    ,
    10
    15
    20
    25
    25663
    гистр, генератор тактовых импульсов, подключенный к первым входам первого .и второго элементов И, вторые входы которых соединены с единичными выходами соответственно первого и второго триггеров, выходы первого и второго элементов И подключены к счетным входам соответственно первого и второго счетчиков импульсов, выход третьего триггера соединен с выходной шиной, входную шину, отличающа с  тем, что, с целью расширени  функциональных возможностей путем обеспечени  задержки, большей периода входных сигналов, в нее дополнительно введены статический регистр, четыре сдвиговых регистра, четыре блока элементов И, четыре элемента ИЛИ, формирователь переднего фронта и формирователь заднего фронта, причем выходы формирователей переднего и заднего фронтов подключены к первым входам элементов И соответственно первого и второго блоков элементов И, вторые входы которых подключены к соответствующим выходам статического регистра, выходы элементов И первого и второго блоков элементов И, кроме элементов И, соответствующих первому разр ду статического регистра и подключенных к . первым входам соответственно первого и второго элементов ИЛИ, соединены с соответствующими поразр дными входами первого и второго сдвиговых регистров, входы синхронизации-которых подключены к выходу генератора тактовых импульсов, выходы первого и второго сдвиговых регистров соединены с вторыми входами соответственно первого и второго элементов ИЛИ, выход первого элемента ИЛИ подключен К единичному входу первого триггера 45 и к первым входам элементов И третьего блока элементов И, выход второго элемента И подключен к единичному входу второго триггера и к первым входам элементов И четвертого QQ блока элементов И, вторые входы элементов И третьего и четвертого блоков элементов И подключены к соответствующим выходам дополнительного статического регистра, выходы элементов И третьего и четвертого блоков элементов И, кроме элементов И, соответствующих первому разр ду дополнительного статического регистра и подключенных к первым входам соот30
    35
    40
    55
    ветственно третьего и четвертого элементов ИЛИ, подключены к поразр дным входам соответственно третьего и четвертого сдвиговых регистров, входы синхронизации которых подключены к выходам соответственно первого и второго счетчиков, выходы третьего и четвертого сдвиговых ре3256636
    гистров соединены с вторыми входами соответственно третьего и четвертого элементов ИЛИ„ выходы которых подключены соответственно к единичному и 5 нулевому входам третьего триггера, а входы формирователей переднего и заднего фронтов соединены с входной шиной.
    26
    Фиг.1
    LD
SU833684443A 1983-12-28 1983-12-28 Цифрова регулируема лини задержки SU1325663A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833684443A SU1325663A1 (ru) 1983-12-28 1983-12-28 Цифрова регулируема лини задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833684443A SU1325663A1 (ru) 1983-12-28 1983-12-28 Цифрова регулируема лини задержки

Publications (1)

Publication Number Publication Date
SU1325663A1 true SU1325663A1 (ru) 1987-07-23

Family

ID=21097398

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833684443A SU1325663A1 (ru) 1983-12-28 1983-12-28 Цифрова регулируема лини задержки

Country Status (1)

Country Link
SU (1) SU1325663A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU168352U1 (ru) * 2016-06-06 2017-01-30 Акционерное общество "Российский институт радионавигации и времени" Оптоволоконная линия с регулируемой задержкой

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Самойлов Л.К.Устройства задержки информации в дискретной технике.- М.: Советское радио, 1973, с.12, рис.14. Важенина З.П. и др. Методы и схемы временной задержки импульсных сигналов.- М.: Советское радио, 1971, с.189-192, рис.3-29. Авторское свидетельство СССР № 917303. кл. Н 03 Н 9/00, 1980. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU168352U1 (ru) * 2016-06-06 2017-01-30 Акционерное общество "Российский институт радионавигации и времени" Оптоволоконная линия с регулируемой задержкой

Similar Documents

Publication Publication Date Title
EP0177557B1 (en) Counting apparatus and method for frequency sampling
US3634772A (en) Digital band-pass detector
SU1325663A1 (ru) Цифрова регулируема лини задержки
US4392749A (en) Instrument for determining coincidence and elapse time between independent sources of random sequential events
SU402154A1 (ru) Ан ссср
SU667966A1 (ru) Устройство дл сравнени чисел
SU1170596A1 (ru) Устройство дл синхронизации импульсов
SU944133A1 (ru) Устройство дл фазовой синхронизации
SU1238194A1 (ru) Умножитель частоты
SU841097A1 (ru) Устройство дл задержки импульсов
SU1277413A2 (ru) Устройство дл коррекции шкалы времени
SU926672A2 (ru) Частотно-импульсное множительно-делительное устройство
SU482713A1 (ru) Устройство дл измерени временных интервалов
SU1075413A1 (ru) Делитель частоты с переменным коэффициентом делени
SU760423A1 (ru) Устройство для задержки импульсов
SU864527A1 (ru) Устройство задержки импульсов
SU1571753A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU809059A1 (ru) Цифрова след ща система
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU920688A1 (ru) Устройство дл формировани серий импульсов
SU1363425A1 (ru) Умножитель частоты
SU1670787A1 (ru) Делитель частоты с дробным коэффициентом делени
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
SU572933A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1049899A1 (ru) Устройство ранжировани экстремальных значений