SU1425825A1 - Делитель частоты с переменным коэффициентом делени - Google Patents

Делитель частоты с переменным коэффициентом делени Download PDF

Info

Publication number
SU1425825A1
SU1425825A1 SU864124257A SU4124257A SU1425825A1 SU 1425825 A1 SU1425825 A1 SU 1425825A1 SU 864124257 A SU864124257 A SU 864124257A SU 4124257 A SU4124257 A SU 4124257A SU 1425825 A1 SU1425825 A1 SU 1425825A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
input
register
output
information inputs
Prior art date
Application number
SU864124257A
Other languages
English (en)
Inventor
Надежда Анатольевна Чечеткина
Лев Николаевич Новиков
Эдуард Васильевич Волков
Original Assignee
Предприятие П/Я В-2438
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2438 filed Critical Предприятие П/Я В-2438
Priority to SU864124257A priority Critical patent/SU1425825A1/ru
Application granted granted Critical
Publication of SU1425825A1 publication Critical patent/SU1425825A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретекие относитс  к импульсной технике и может быть использовано в системах цифрового синтеза частоты с делителем с дробнопеременным коэффициентом делени . Цель изобретени  - расширение функциональных возможностей - достигаетс  за счет обеспечени  возможности уменьшени  или увеличени  коэффициента делени  на целое число при одновременном повышении быстродействи . Делитель содержит счетчик 1 импульсов, блок 2 сравнени  кодов, сдвиговый регистр 3, дешифратор 4, регистр 5 хранени , шины: входную 6, управлени  7, первую 8 и вторую 9 - сигналов манипул ции , выходную 10. В предлагаемом делителе повьш1аетс  быстродействие за счет того, что под действием импульсов на входе синхронизации блока 2 можно сразу сдвигать содержимое регистра 3. 2 ил. § (Л

Description

4
to ел
00
ts: ел
11
Изобретение относитс  к импульсно технике, в частности к делител м частоты , предназначенным дл  использовани  в системах цифрового синтеза частот с делителем с дробнопеременны коэффициентом делени .
Цель изобретени  - расширение фунциональных возможностей за счет обеспечени  возможности уменьшени  или увеличени  коэффициента делени  на целое число при одновременном повышении быстродействи .
На фиг.1 представлена структурна  электрическа  схема делител  частоты с переменным коэффициентом делени ; на фиг.2 - вариант построени  сдвигового регистра переменной длины.
Делитель частоты содержит счетчик 1 импульсов, блок 2 сравнени  кодов, сдвиговый регистр 3, дешифратор 4, регистр 5 хранени  (параллельный), входную шину 6, шину 7 уп равлени , первую и вторую шины 8 и 9 сигналов
сигнал с шины 13, если на управл ющем входе 14.1 логическа  единица, либо сигнал с выхода триггера ll.i, если на управл ющем входе 14.1 логический нуль. Таким обр.азом, подава  различные комбинации сигналов на управл ющие входы 14.1, . ..,14.М-1, можно получать различные пути прохождени  сигнала с шины 13 на выходную шину 10 и, тем самым, мен ть разр д- . ность регистра 3 от 1 до М.
Делитель частоты работает следующим образом.
Работа устройства происходит идентичными циклами. Под действием входного импульса с шины 6 с выхода регистра 3 на шине 10 по вл етс  логическа  единица. Счетчик 1 переходит в состо ние, при котором его счетный вход закрыт и производитс  запись кода с шины 7. На втором информационном входе блока 2 и управл ющих входах регистра 3 через регистр 5 сигна
манипул ции и выходную шину 10, кото- 25°лом с шины 9. и через дешифратор 4 сигра  соединена с выходом сдвигового регистра 3 и с входами: синхронизации дешифратора 4 и записи счетчика 1 импульсов и регистра 5 хранени  Входна  шина 6 соединена с тактовым входом сдвигового регистра 3, с .входом синхронизации блока 2 сравнени  кодов и со счетным входом счетчика 1 импульсов, информационные входы которого соединены с шиной 7 управлени . Перва  и втора  группы информационных входов блока 2 сравнени  кодов соединены с выходами соответственно счетчика 1 импульсов и
регистра 5 хранени , выход - с инфор- дд информационный вход регистра 3. Каждым очередным импульсом с шины 6 содержимое регистра 3 сдвигаетс  на один разр д влево.. Если регистр 3 г-разр дный, где г мен етс  от 1 до М, то с г-ным импульсом на шину 10 с выхода регистра 3 поступает логическа  единица. Далее начинаетс  очередной цикл работы, протекающий аналогично рассмотренному. Таким образом, на шине 10 формируетс  под действием фронтов входного сигнала импульс длительностью, равной длительности периода входного сигнала.
мационным входом сдвигового регистра 3, управл ющие входы которого соединены с выходами дешифратора 4, информационные входы которого соединены с первой шиной 8 сигнала манипул  ции. Информационные входы регистра 5 хранени  соединены с второй шиной 9 сигнала манипул ции.
Сдвиговый регистр 3 (регистр переменной длины) состоит из группы D-триггеров 11.1,...,11.М-1, 11.М и группы мультиплексоров 12.1,..., 12.М-1. На информационный вход 13 сдвигового регистра 3 подаетс  сигнал с выхода блока 2, а на управл ющие входы 14.1,...,14.М-1 - сигналы с выхода дешифратора 4. На информационный вход триггера 11.1+1 через мультиплексор 12.1 поступает либо
0
5
налом с шины 8 устанавливаетс  число , с которым сравниваетс  в блоке 2 код счетчика 1, и разр дность ре- гчстра 3. С этого момента начинаетс  условно счет входных импульсов. Первый импульс с шины 6 устанавливает на выходной шине 10 логический нуль, счетчик 1 начинает счет входных импульсов от установленного в нем кода. После того как код в счетчике 1 совпадает с установленным в блоке 2, следующий импульс формирует на выходе блока 2 логическую единицу, котора  поступает на
информационный вход регистра 3. Каж
дым очередным импульсом с шины 6 содержимое регистра 3 сдвигаетс  на один разр д влево.. Если регистр 3 г-разр дный, где г мен етс  от 1 до М, то с г-ным импульсом на шину 10 с выхода регистра 3 поступает логическа  единица. Далее начинаетс  очередной цикл работы, протекающий аналогично рассмотренному. Таким образом, на шине 10 формируетс  под действием фронтов входного сигнала импульс длительностью, равной длительности периода входного сигнала.
Если в качестве счетчика 1 использовать вычитающий счетчик, то коэффициент делени  определ етс  по формуле
N
К + г - 1 + 2,
где К - пр мой код числа на шине в соответствующей счетчику 1 системе счислени ; разр дность регистра 3, причем г 1,М;
максимальна  длина регистра 3;
пр мой код числа на гаине 9 в соответствующей счетчику 1 системе счислени . Пусть 1 2,М+3, тогда диапазон дискретного изменени  частоты сигнала на щине 10 при фиксированном К определ етс  выражением
14
г М
1 .. f 51 , К+М Bbix -
где М 5: 1 , К 1.
Минимальный коэффициент делени  частоты равен ,„ 3.
Увеличение быстродействи  делител  частоты с переменным коэффициентом делени  по сравнению с известным достигаетс  за счет того, что после по влени  логической единицы под действием импульса на входе синхронизации блока 2 можно сразу сдвигать содержимое регистра 3, т.е. не требуетс  врем  дл  параллельной записи информации в этот регистр. Кроме то- го, использование в регистре 3 D-три геров с одним информационным входом позвол ет примен ть элементы в этих D-триггерах более низкого быстро-, действи , чем в счетчике 1.
1425825 Ф о
рмула изобретени
0
5
0
5 0
Делитель частоты с переменным коэффициентом делени , содержащий счетчик импульсов, счетный вход которого соединен-с входом синхронизации блока сравнени  кодов, с тактовым входом сдвигового регистра и с входной шиной, информационные входы - с шиной сигналов управлени , разр дные выходы - с первой группой информационных входов блока сравнени  кодов , выход которого соединен с информационным входом сдвигового регистра , iffepByro шину сигнала манипул ции, отличающийс  тем,- что, с целью расширени  функциональных возможностей при одновременном повышении быстродействи , а него введены втора  шина сигнала манипул ции, регистр хранени  и дешифратор, информационные входы которого соединены с первой шиной сигналов манипул ции , выходы - с управл ющими входами сдвигового регистра, выход которого соединен с входом синхронизации дешифратора, с входом разрешени  записи счетчика импульсов, с выходной шиной и с входом записи регистра хранени , информационные входы которого соединены с второй шиной сигнала манипул ции, выходы - с второй группой информационных входов блока сравнени  кодов.

Claims (1)

  1. Формула изобретения
    Делитель частоты с переменным коэффициентом деления, содержащий счетчик импульсов, счетный вход которого соединен с входом синхронизации блока сравнения кодов, с тактовым входом сдвигового регистра и с входной шиной, информационные входы - с шиной сигналов управления, разрядные выходы - с первой группой информационных входов блока сравнения кодов, выход которого соединен с информационным входом сдвигового регистра, цервую шину сигнала манипуляции, отличающийся тем,· что, с целью расширения функциональных возможностей при одновременном повышении быстродействия, в него введены вторая шина сигнала манипуляции, регистр хранения и дешифратор, информационные входы которого соединены с первой шиной сигналов манипуляции, выходы - с управляющими входами сдвигового регистра, выход которого соединен с входом синхронизации дешифратора, с входом разрешения записи счетчика импульсов, с выходной шиной и с входом записи регистра хранения, информационные входы которого соединены с второй шиной сигнала манипуляции, выходы - с второй группой информационных входов блока сравнения кодов.
SU864124257A 1986-06-30 1986-06-30 Делитель частоты с переменным коэффициентом делени SU1425825A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864124257A SU1425825A1 (ru) 1986-06-30 1986-06-30 Делитель частоты с переменным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864124257A SU1425825A1 (ru) 1986-06-30 1986-06-30 Делитель частоты с переменным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU1425825A1 true SU1425825A1 (ru) 1988-09-23

Family

ID=21259129

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864124257A SU1425825A1 (ru) 1986-06-30 1986-06-30 Делитель частоты с переменным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU1425825A1 (ru)

Similar Documents

Publication Publication Date Title
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU1552360A1 (ru) Многофазный тактовый генератор
SU1578714A1 (ru) Генератор тестов
SU1653153A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1525693A1 (ru) Генератор ортогональных кодов
SU1277413A2 (ru) Устройство дл коррекции шкалы времени
SU1669079A1 (ru) Управл емый делитель частоты следовани импульсов
SU1427370A1 (ru) Сигнатурный анализатор
SU1753469A1 (ru) Устройство дл сортировки чисел
SU932536A1 (ru) Устройство дл цифровой магнитной записи
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1707758A1 (ru) Пересчетное устройство
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
RU1803909C (ru) Устройство дл упор дочени массива чисел
SU1352482A1 (ru) Умножитель частоты
SU1191922A1 (ru) Многоканальный функциональный генератор
SU576588A1 (ru) Устройство дл цифровой магнитной записи
SU604160A1 (ru) Устройство автоматического выравнивани времени распространени при передаче дискретных сообщений по параллельным каналам
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU1287262A1 (ru) Формирователь импульсов
SU1157569A1 (ru) Устройство дл записи цифровой информации
SU1649531A1 (ru) Устройство поиска числа