RU2002301C1 - Устройство дл определени показателей надежности объектов - Google Patents

Устройство дл определени показателей надежности объектов

Info

Publication number
RU2002301C1
RU2002301C1 SU4949191A RU2002301C1 RU 2002301 C1 RU2002301 C1 RU 2002301C1 SU 4949191 A SU4949191 A SU 4949191A RU 2002301 C1 RU2002301 C1 RU 2002301C1
Authority
RU
Russia
Prior art keywords
input
output
information
unit
register
Prior art date
Application number
Other languages
English (en)
Inventor
Александр Алексеевич Бурба
Анатолий Николаевич Захаров
Сергей Алексеевич Колычев
Original Assignee
Александр Алексеевич Бурба
Анатолий Николаевич Захаров
Сергей Алексеевич Колычев
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Александр Алексеевич Бурба, Анатолий Николаевич Захаров, Сергей Алексеевич Колычев filed Critical Александр Алексеевич Бурба
Priority to SU4949191 priority Critical patent/RU2002301C1/ru
Application granted granted Critical
Publication of RU2002301C1 publication Critical patent/RU2002301C1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Неисправно. Триггер 9 устанавливаетс  в 1 по импульсу через элемент И 6 при поступлении сигнала Неисправно и в О при изменении состо ни  триггера 8 с нулевого на единичное. Первому режиму соответствует состо ние 1 триггера 8 и О триггера 9, второму режиму - состо ние О триггера 8 и 1 триг гера 9, третьему режиму - состо ние 1 обоих триггеров.
В первом режиме производитс  подсчет времени исправной работы, во втором времени восстановлени , в третьем - количества отказов (при переходе объекта из состо ни  исправно в состо ние неисправно).
С пыхода задагчика 13 признаков показателей надежности на вход блока 11 управ- лени  поступает признак показател  надежности, который необходимо вычислить . Блок 11 вырабатывает сигнал начальной установки, сигналы обращени  к  чейкам блока Л пам ти, управл ющие сигналы на вход вычислительного блока 12, который осуществл ет определение показателей надежности объекта по зависимост м (1) - (4). Значени  этих показателей подаютс  на вход блока 14 индикации.
Одновременно с началом работы описанной части устройства включаетс  в работу второй генератор 19 тактовых импульсов, который задает темп работы распределителей 20 и 21 импульсов. С установочного входа 17 устройства вводитс  значение заданного периода эксплуатации Т3 на информационный вход регистра 18. Управл ющий сигнал на запись подаетс  при этом с первого выхода распределител  20 импульсов . По сигналу с третьего выхода распределител  20 обнул етс  и запускаетс  о работу счетчик 22 текущего времени. Одновременно по сигналам с второго и четвертого выходов распределител  20 импульсов величины заданного и текущего времени подаютс  с выходов распределител  20 импульсов величины заданного и текущего времени подаютс  с выходов соответственно регистра 18 и счетчика 22 текущего времени Тт на входы блока 23 сравнени . Если выполн етс  условие Тт Тэ, на выходе блока 23 сигнал отсутствует (будет нулевой сигнал ), что обеспечивает закрытие элемента И 26 и прохождение с выхода блока 4 пам ти через

Claims (1)

  1. Формула изобретени 
    УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ПОКАЗАТЕЛЕЙ НАДЕЖНОСТИ ОБЪЕКТОВ , содержащее первый генератор тактовых импульсов, подключенный выходом к Л игрл  частоты и информационнокоммутатор 24 сигнала, соответствующего
    п
    величине ( УТпОн. на информационный
    вход рпгистра 29. Управл ющий сигнал на запись поступает при этом с п того выхода распределител  20 импульсов.
    Так происходит до тех пор, пока не будет выполнено условие Тт S Т3. При соблюдении этого неравенства на выходе блока 23 сравнени  по вл етс  сигнал, Который открывает элемент И 26 (запускаетс  распределитель 21 импульсов) и обеспечивает прохождение сигнала, соответствующего
    П
    величине ( У Tni)j, на информационный вход ) 1
    регистра 30. Управл ющий сигнал на запись поступает при этом с первого выхода распределител  21 импульсов. По сигналам с второго и третьего выходов распределител  21 импульсов осуществл етс  считывание
    пп
    величин ( Т Tni)j-t и ( Т Tni)j из первого 29 и
    второго 30 регистров соответственно на входы вычитаемого и уменьшаемого блока 31 вычитани . Одновременно сигнал с третьего выхода распределител  21 импульсов поступает через элемент 28 задержки на
    второй вход элемента И 25 и открывает его. Наличие задержки необходимо дл  обеспечени  одновременного поступлени  величины на блок 27 делени  (учет времени, необходимого дл  вычитани ).
    С выхода блока 31 вычитани  сигнал, соответствующий значению числител  формулы (5), поступает на вход делимого блока 27 делени , на вход делител  которого подаетс  с выхода регистра 18 через элемент И 25 сигнал, соответствующий величине Т3. С выхода блока 27 величина коэффициента технического использовани  Кти. определенна  по зависимости (5), подаетс  на блок
    32 индикации. По окончании вычислени  К1И с помощью распределител  20 импульсов счетчик 22 текущего времени обнул етс  и цикл работы устройства повтор етс .
    (56) Авторское свидетельство СССР
    № 1159034, кл. G 06 F 15/46, G 05 В 23/02,
    1983.
    му входу первого коммутатора, св занного управл ющим входом с выходом делител  частоты.а выходом - с первым входом блока управлени , с первыми входами первого и второго элементов И и первым входом третьего элемента И. подключенного выходом к единичному входу первого триггера, св занного пр мым выходом с первым входом дешифратора и вторым входом второго элемента И, подключенного выходом к нулевому входу второго триггера, соеди- g пенного единичным входом с выходом первого элемента И. а пр мым выходом - с нулевым входом первого триггера и вторым входом дешифратора, подключенного выходом к второму входу блока управле- 10 ни , св занного третьим входом с выходом задатчика признаков показателей надежности , первым выходом - с управл ющим входом вычислительного блока, а вторым выходом - с адресным входом блока пам - 15 ти показателей надежности, подключенного информационным входом и выходом соответственно к первому информационному выходу и информационному входу вычислительного блока, св занного вто- 20 рым информационным выходом с информационным входом первого блока индикации, вторые входы первого и третьего элементов И  вл ютс  сигнальными входами соответственно Исправно и Неисправно, служащими дл  подключени  объекта, отличающеес  тем, что в устройство введены три регистра, два распределител  импульсов, блок вычитани , блок делени , блок сравнени , счетчик времени, второй коммутатор, второй генератор тактовых импульсов, второй блок индикации, четвертый и п тый элементы И, выход второго генератора такто- 35 вых импульсов подключен к первому входу четвертого элемента И и входу первого распределител  импульсов, соединенного первым и вторым входами соответственно
    25
    30
    0 5 0 5
    5
    0
    с входом разрешени  записи и входом разрешени  считывани  первого регистра, а третьим и четвертым выходами - с входами соответственно обнулени  и счета счетчика времени, подключенного выходом к первому входу блока сравнени , св занного вторым входом с выходом первого регистра и с первым входом п того элемента И, а выходом Больше и равно - с вторым входом четвертого элемента И и управл ющим входом второго коммутатора, подключенного информационным входом к информационному выходу блока пам ти показателей надежности, а первым и вторым выходами - к информационным входам соответственно второго и TpvTbero регистров, соединенных выходами соответственно с входами вычитаемого и уменьшаемого блока вычитани , подключенного выходом к входу делимого блока делени , св занного входом делител  с выходом п того элемента И, а выходом - с информационным входом второго блока индикации, выход четвертого элемента I/I подключен к входу запуска второго распределител  импульсов,соединенного первым и вторым выходами соответственно с входом разрешени  записи и входом разрешени  считывани  третьего регистра, а третьим выходом через элемент задержки - с вторым входом п того элемента И и непосредственно - с входом разрешени  считывани  второго регистра, подключенного входом разрешени  записи к п тому выходу первого распределител  импульсов , информационный вход первого регистра  вл етс  установочным входом устройства.
    срие.1
    Фиг.З
SU4949191 1991-06-25 1991-06-25 Устройство дл определени показателей надежности объектов RU2002301C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4949191 RU2002301C1 (ru) 1991-06-25 1991-06-25 Устройство дл определени показателей надежности объектов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4949191 RU2002301C1 (ru) 1991-06-25 1991-06-25 Устройство дл определени показателей надежности объектов

Publications (1)

Publication Number Publication Date
RU2002301C1 true RU2002301C1 (ru) 1993-10-30

Family

ID=21581216

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4949191 RU2002301C1 (ru) 1991-06-25 1991-06-25 Устройство дл определени показателей надежности объектов

Country Status (1)

Country Link
RU (1) RU2002301C1 (ru)

Similar Documents

Publication Publication Date Title
RU2002301C1 (ru) Устройство дл определени показателей надежности объектов
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU1352421A1 (ru) Логический пробник
RU2041473C1 (ru) Логический пробник
SU1359904A1 (ru) Устройство контрол двоичных счетчиков с последовательным вводом информации
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU1476474A1 (ru) Логический анализатор
SU1538163A1 (ru) Устройство дл измерени времени дребезга контакта
SU1352420A1 (ru) Логический пробник
SU1275452A1 (ru) Устройство дл отладки программ
SU1554000A1 (ru) Устройство дл контрол состо ни датчиков
SU1405105A1 (ru) Распределитель импульсов
SU1256101A1 (ru) Устройство дл контрол цифровых блоков пам ти
SU970281A1 (ru) Логический пробник
SU1365087A2 (ru) Устройство дл контрол логических схем
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU1259270A1 (ru) Устройство дл контрол цифровых блоков
SU1636781A1 (ru) Устройство дл измерени пикового значени напр жени
SU796916A1 (ru) Устройство дл контрол блокапАМ Ти
SU955073A1 (ru) Устройство дл контрол цифровых систем
SU1144154A1 (ru) Устройство дл контрол интегральных микросхем пам ти
SU1302325A1 (ru) Устройство дл контрол оперативной пам ти
SU1103198A1 (ru) Устройство управлени регистром цифрового реле оборотов
SU1022212A1 (ru) Устройство дл индикации
SU1126966A1 (ru) Устройство дл обнаружени кратных дефектов в группе типовых элементов замены