SU610297A1 - Устройство экстрапол ции временного интервала - Google Patents

Устройство экстрапол ции временного интервала

Info

Publication number
SU610297A1
SU610297A1 SU762344622A SU2344622A SU610297A1 SU 610297 A1 SU610297 A1 SU 610297A1 SU 762344622 A SU762344622 A SU 762344622A SU 2344622 A SU2344622 A SU 2344622A SU 610297 A1 SU610297 A1 SU 610297A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
input
signal
trigger
Prior art date
Application number
SU762344622A
Other languages
English (en)
Inventor
Владимир Васильевич Швец
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU762344622A priority Critical patent/SU610297A1/ru
Application granted granted Critical
Publication of SU610297A1 publication Critical patent/SU610297A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к области вычислительной техники.
Известно устройство экстрапол ции, временного интервала/ содержащее генератор , регистр, ключ ввода информации в регистр, счетчик, компаратор дл  сравнени  информации регистра и счетчика и р д обслуживающих схем. Расширение вр еменного диапазона вызывает наращивание числа разр дов регистра , счетчика и объема компаратора и снижение надежности работы устройства l .
:Наиболее близким по технической сущности к предлагаемому  вл етс  уст ройство, содержащее генератор тактовых импульсов, выход которого через делитель частоты подключен ко входам дешифратора, выходы которого через лервый логический элемент ИЛИ соединей с первыми входами логических элементов И, вторые входы которых соединены с выходами триггеров, первый вход первого триггера соединен с истоником сигнала Пуск, а второй вход через первый инвертор - с выходом второго логического элемента ИЛИ, первый вход второго триггера соединен с источником сигнала Сброс , а его второй вход через второй инвертор -
с выходом третьего логического элемента ИЛИ, причем первые входы второ1 о и третьего логических элементов ИЛИ объединены и соединены с ключом сброса , второй вход второго логического элемента ИЛИ соединен с источником сигнала Стоп, а второй вход третьего логического элемента ИЛИ - с выходом компаратора, вход управлени  которого соединен с выходом второго триггера 2 ,
Недостатком устройства  вл етс  недостаточный временной диапазон.
Целью изобретени   вл етс  расширение временного диапазона.
Эта цель достигаетс  тем, что в устройство, содержащее генератор тактовых импульсов, выход которого через делитель частоты подключен ко входам дешифратора, .выходы которого через первый логический элемент ИЛИ соединены с первыми входами логических элементов И, вторые входы которых соединены с выходами триггеров, первый вход первого триггера соединен с источником сигнала Пуск
а второй

Claims (2)

  1. вход его через первый инвертор - с выходом второго логического.элемента ИЛИ, первый вход второго триггера соединен с источником сигнала Сбсос, а его второй вход через второй инвертор - с выходом третьего логического элемента ИЛИ, причём первые входы второго и третьего логических элементов ИЛИ объединены и соединены с ключом сброса, втооой вхац второго логического элемента ИЛИ соединен с источ ником сигнала Стоп, а второй вход третьего логического элемента ИЛИ соединен с выходом компаратора, вход управлени  которого св зан с выходом второго триггера, введены счетчик циклов изменени  частоты, счетчики циклов первого и второго интервалов и блок переполнени , причем первые зходы счетчиков первого и второго инtepвaлoв соединены с выходами логичес ких элементов И, а их вторые входы объединены и подключены ко входу второго инвертора и выходу счетчика цикюв изменени  частоты, а выходы счетчиков первого и второго циклов измерени  поразр дно подключены ко входам компаратора, при этом выходы счетчика циклов изменени  частоты поразр д но соединены со входами дешифратора, а вход счетчика циклов изменени  частоты соединен непосредственно и через блок переполнени  с соответствующими выходами счетчика первого интервала. На чертеже приведена структурна  электрическа  схема устройства. Устройство содержит генератор тактовых импульсов 1, делитель 2 частоты , счетчик 3 циклов изменени  частоты , дешифратор 4, логические элементы ИЛИ 5-7, счетчик 8 первого интервала , триггер 9 пуска, блок переполнени  10, инвертор 11, компаратор 12, триггер 13, логические элементы И 1415 , счетчик 16 второго интервала, инвертор 17 и ключ 18 сброса. На входы 19 и 20 поданы сигналы Пуск и Стоп. Выходной сигнал снимаетс  с выхода 21. Источники сигналов и питани  на схеме не показаны. Принцип работы устройства заключаетс  в следующем. В исходном состо нии ключ 18 замыкает входы элементов ИЛИ Ь и 7. На выходах этих элементов устанавливаетс  единичный сигнал. Инвертор 11 измен ет пол рность сигнала, поступающего с выхода элемен та ИЛИ 6, на нулевую и этот сигнал поступает на нулевой вход триггера 9, устанавлива  его в нулевое состо ниена его выходе - Нулевой сигнал, который закрывает элемент 14. Так какна выходе элемента 7 единичный сигнал, то на выходе инвертора 17 - нулевой сигнал, который, поступа  на нулевой вход триггера 13, устанавливает этот триггер в нулевое состо ние - на выхо де этого триггера - нулевой сигнал, з.апрещающий работу элемента 15 и. компаратора 12. Нулевой сигнал на нулевых входах счетчиков 3, 8 и 16 устанавливает эти счетчики в нулевое состо ние . Работа компаратора запоеш -и.а и на выходе 21 независимо от состо ни  счетчиков 8 и 16 - единичный сигнал . На входах 19 и 20 единичный сигнал , соответствующий отсутствию этих сигналов. После размыкани  ключа 18 устройст-во подготовлено к работе. При поступлении на вход 19 нулевого сигнала триггер 9 переключаетс  в единичное состо ние - на выходе этого триггера единичный сигнал, разрешающий работу элемента 14. В этот момент счетчик 3.стоит в нулевом состо нии и через соответствующий этому состо нию элемент И (не показан), вход щий в дешифратор 4 счетчика циклов 3, проход т тактовые импульсы генератора 1, поделенные делителем 2 частоты. Посла того как счетчик 3 достигает до единицы , второй элемент И (не показан), вход щий в дешифратор 4, расшифрует это состо ние счетчика 3 и на вход элемента 5 поступ т импульсы, имеющий раз более низкую, чем частоту в частота генератора 1. Двум импульсам, поступившим на счетчик 3, соответствует на выходе дешифратора 4 частота еще в раз более низка  и так далее. Через элемент 14 тактовых импульсов , прошедшие через элемент ИЛИ 5, поступают на счетный вход счетчика8. Когда счетчик 8 заполн етс  полностью, импульс переполнени  счетчика 8 поступает на блок 10. В момент переполнени  счетчика 8 блок переполнени  10 выдает на выходе импульс, который поступает на вход установки счетчика 8. Этот импульс записывает в счетчик число в к раз меньшее, чем число, соответствующее переполнению счетчика 8. Перед моментом переполнени  во всех разр дах счетчика 8 записано еди ничное состо ние. Очередной тактовый ИМПУЛЬС переключает все разр ды счет чика в нулевое состо ние. Поэтому дл  записи нового числа в счетчик 8 не требуетс  обнулени  тех разр дов, в которые не производитс  запись единичного состо ни . Одновременно импульс поступает на счётный вход. После этого дешифратор 4 разрешает прохождение импульсов с делител  2, имеющих частораз более низкую, чем частота тактового -генератора 1. Эти импульсы через элементы 5 и 14 поступают на счетный вход счетчика 8, в котором уже записано число в К раз меньше. Временно, диапазон расшир етс  счет того, что в,момент, когда в V раз уменьшаетс  частота и число насчитанных импульсов, счетчик 8 переполнен и его возможности по отсчету импульсов использованы полностью, но после того, как в него записано число в К раз меньшее, счетчик 8 вновь можно использовать дл  дальнешивгг о отсчетачисла импульсов. В.то же врем  информаци  об отсчитанном временном интервале, котора  равна произведению периода импульсов на их число, сохран етс , так как после уменьшени  числа насчитанных импульсо « К . раз, увеличиваетс  в К раз период их следовани . После переполнени  счетчика 8 еп;е раз уменьшаетс  в К раз частота, импульсов, поступающих в счетчик 8, а число, записанное в счетчике.8, раз. Нулевой сигуменьшаетс  S нал на входе 20 устанавливает на выхо де элемента 6 единичный сигнал, а на входе триггера 9 - нулевой сигнал, который возвращает триггер 9 в исходное состо ние. Нулевой сигнал на выходе этого триггера запрещает дальней ший отсчёт импульсйв. Кроме этого, ну левой сигнал на входе 20 устанавливает триггер 13 в единичное состо ние на выходе его единичный сигнал, который разрешает работу компаратора 12 и элемента 15, через который импульсы Поступают на счетный вход счетчика 16 . Начина  со следующего момента, счет импульсов производит счетчик 16, а компаратор 12 - подразр дное сравнение информации счетчика 8 и счетчика 16. В момент, когда число импульсов , отсчитанных счетчиком 16, станет равным числу, записанному в счетчике 8, на выходе компаратора 12. по вл ет с  нулевой сигнал, который  вл етс  выходным импульсом устройства. Нулевой сигнал с выхода компаратора 12 поступает на элемент ИЛИ 7, на выходе которого сигнал становитс  единичным, а на выходе инвертора 17 - нулевой сигнал, который возвращает триггер 13 в исходное состо ние и обнул ет счетчик 8, счетчик 16 и счетчик 3. После этого устройство находитс  в исходном состо нии. Формула изобретени  Устройство экстрапол ции временного интервала, содержащее генератог тактовых импульсов, выход которого через делитель частоты подключен ко входам дешифратора, выходы которого через первый логический элемент ИЛИ соединены с первыми, входами логических элементов и, вторые входы которых соединены с выходами триггеров, первый вход первого триггера соединен с источником сигнала Пуск а второй вход его через первый инвертор с выходом второго логического элемента ИЛИ, первый вход второго триггера соединен с источником сигнала Сброс а его второй вход через второй инвертор - с выходом третьего логического элемента ИЛИ, причем первые входы второго и третьего логических элементов ИЛИ объединены и соединены с ключом сброса, второй вход второго логического элемента ИЛИ соединен с источниа второй вход ком сигнала третьего логического элемента ИЛИ соединен с выходом компаратора, вход управлени  которого св зан с выходом второго триггера, отличающеес   тем, что, с целью расширени  временного диапазона, в него введены счетчик циклов изменени  частоты, счетчики первого и второго интервалов и блок переполнени , причем первые входы счетчиков первого и второго интервалов соединены с выходами логических элементов И, а вторые счетчики первого и второго интервалов объединены и подключены ко входу-второго инвертора к выходу счетчика циклов изменени  частоты, а выхоДы счетчиков перйого и второго интервалов поразр дно подключены ко входам компаратора, при этом выходы счетчика циклов изменени  частоты поразр дно соединены со входами дешифратора, а вход счетчика циклов изменени  частоты соединен непосредственно н через блок пв реполнени  с соответствующими выходАми счетчика первого интервала.. Источники информации, прин тые во внимание при экспертизе: 1.Патент США. 3878370, кл. 331-11, 24.08.1974.
  2. 2.Патент США 389857 кл. 328-145, 05.08.1975.
    Cfpac
SU762344622A 1976-03-29 1976-03-29 Устройство экстрапол ции временного интервала SU610297A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762344622A SU610297A1 (ru) 1976-03-29 1976-03-29 Устройство экстрапол ции временного интервала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762344622A SU610297A1 (ru) 1976-03-29 1976-03-29 Устройство экстрапол ции временного интервала

Publications (1)

Publication Number Publication Date
SU610297A1 true SU610297A1 (ru) 1978-06-05

Family

ID=20655845

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762344622A SU610297A1 (ru) 1976-03-29 1976-03-29 Устройство экстрапол ции временного интервала

Country Status (1)

Country Link
SU (1) SU610297A1 (ru)

Similar Documents

Publication Publication Date Title
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU441523A1 (ru) Цифровое устройство дл измерени мгновенного значени сдвига фаз
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU1495774A1 (ru) Устройство дл формировани временных интервалов
SU1195265A1 (ru) Устройство дл измерени произведени двух напр жений
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU737915A1 (ru) Измеритель временных интервалов
SU446836A1 (ru) Счетно-индикаторное устройство
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU1520535A1 (ru) Комбинаторное устройство
RU2002301C1 (ru) Устройство дл определени показателей надежности объектов
SU542192A2 (ru) Автоматический программатор временных интервалов
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU864538A1 (ru) Устройство допускового контрол
SU381038A1 (ru) Цифровой фазометр для измерения среднего значения сдвига фаз
SU711537A1 (ru) Измеритель коротких интервалов времени
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU1234963A1 (ru) Автоматический след щий делитель периодов импульсных сигналов
SU729528A1 (ru) Цифровой фазометр
SU451045A1 (ru) Устройство дл измерени периода
SU1242863A1 (ru) Логический пробник
SU1758866A2 (ru) Селектор импульсов по длительности
SU902237A1 (ru) Устройство дл задержки импульсов
SU622017A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU1247773A1 (ru) Устройство дл измерени частоты