KR950021600A - 반도체 집적회로장치 및 그 제조방법 - Google Patents
반도체 집적회로장치 및 그 제조방법 Download PDFInfo
- Publication number
- KR950021600A KR950021600A KR1019940032771A KR19940032771A KR950021600A KR 950021600 A KR950021600 A KR 950021600A KR 1019940032771 A KR1019940032771 A KR 1019940032771A KR 19940032771 A KR19940032771 A KR 19940032771A KR 950021600 A KR950021600 A KR 950021600A
- Authority
- KR
- South Korea
- Prior art keywords
- active region
- integrated circuit
- circuit device
- semiconductor integrated
- groove
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 35
- 238000004519 manufacturing process Methods 0.000 title claims abstract 3
- 239000000758 substrate Substances 0.000 claims abstract description 9
- 238000000926 separation method Methods 0.000 claims abstract 4
- 238000002955 isolation Methods 0.000 claims abstract 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims 10
- 238000000034 method Methods 0.000 claims 2
- 239000012535 impurity Substances 0.000 claims 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Element Separation (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
반도체기판에 형성한 분리홈에 의해서 소자분리를 실행하는 반도체 집적회로장치에 적용해서 유효한 기술로서, 홈에 의해서 소자 사이를 분리하는 반도체집적회로장치의 전기적 신뢰성을 향상시키기 위해, 반도체기판에 소자분리용의 홈을 마련하고, 홈에 의해서 둘러싼 활성영역에 반도체소자를 형성하고 반도체소자를 형성한 활성영역의 바깥둘레에 활성영역의 전둘레를 둘러싸는 제1의 홈을 마련하고, 제1의 홈의 바깥둘레에 제1의 홈의 적어도 일부를 둘러싸는 제2의 홈을 마련하는 구성으로 한다. 이러한 반도체 집적회로장치 및 그 제조방법을 이용하는 것에 의해, 소자분리를 확실하게 실행할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예 1인 반도체 집적회로장치를 도시한 반도체기판의 주요부평면도
제2도는 제1도의 A-A′선에 있어서의 반도체기판의 단면도.
Claims (12)
- 반도체기판에 소자분리용의 홈을 마련하고, 상기 홈에 의해서 둘러싼 활성영역에 반도체소자를 형성한 반도체 집적회로장치로서, 상기 반도체소자를 형성한 활성영역의 바깥둘레에 상기 활성영역의 전둘레를 둘러싸는 제1의 홈을 마련하고, 상기 제1의 홈의 바깥둘레에 상기 제1의 홈의 적어도 일부를 둘러싸는 제2의 홈을 마련한 것을 특징으로 하는 반도체 집적회로장치.
- 제1항에 있어서, 상기 제2의 홈을 여러개의 소블럭으로 분할한 것을 특징으로 하는 반도체 집적회로장치.
- 제2항에 있어서, 상기 제2의 홈을 여러개의 활성영역에 대해서 1개의 비율로 마련한 것을 특징으로 하는 반도체 집적회로장치.
- 제1항에 있어서, 상기 제1및 제2의 홈을 상기 활성영역과 이것에 인접하는 활성영역에 사이의 필드영역에 형성한 것을 특징으로 하는 반도체 집적 회로 장치.
- 제4항에 있어서, 상기 반도체기판은 SOI기판인 것을 특징으로 하는 반도체 집적회로장치.
- 반도체기판에 소자분리용의 홈을 형성하고, 상기 홈에 의해서 둘러싼 활성영역에 반도체소자를 형성하는 반도체 집적회로장치의 제조방법으로서, 상기 반도체소자가 형성되는 활성영역의 바깥둘레에 상기 활성영역의 전둘레를 둘러싸는 제1의 홈과 상기 제1의 홈의 적어도 일부를 둘러싸는 제2의 홈을 동시에 형성하는 것을 특징으로 하는 반도체 집적회로장치의 제조방법.
- 절연층상에 적층된 단결정 실리콘층의 능동영역과 필드영역이 이 단결정 실리콘층의 주면에서 상기 절연층에 도달하는 분리홈에 의해 서로 절연분리되는 반도체 집적회로장치로서, 상기 단결정 실리콘층의 능동영역, 필드영역의 각각을 동일의 고정 전위로 설정한 것을 특징으로 하는 반도체 집적회로장치.
- 제7항에 있어서, 상기 단결정 실리콘층의 능동영역에는 바이폴라 트랜지스터가 구성되는 것을 특징으로 하는 반도체 집적회로장치.
- 제7항에 있어서, 상기 단결정 실리콘층의 능동영역에는 MISFET가 구성되는 것을 특징으로 하는 반도체 집적회로장치.
- 절연층상에 적층된 단결정 실리콘층의 제1의 능동영역과 제2의 능동영역이 이 단결정 실리콘층의 주면에서 상기 절연층에 도달하는 분리홈에 의해 서로 분리되고, 상기 단결정 실리콘층의 제1의 능동영역에 바이폴라 트랜지스터, 제2의 능동영역에 MISFET의 각각이 구성되는 반도체 집적회로장치로서, 상기 단결정 실리콘층의 제1의 능동역역, 제2의 능동영역의 각각을 동일의 고정전위로 설정한 것을 특징으로 하는 반도체 집적회로 장치.
- 제10항에 있어서, 상기 단결정 실리콘층은 절연층의 표면에서 반도체기판, 에피택셜층의 각각을 순차 적층한 다층구조로 구성되는 것을 특징으로 하는 반도체 집적회로장치.
- 제11항에 있어서, 상기 반도체기판의 전 영역에는 상기 에피텍셜 층과 동일의 도전형으로 설정되고, 또한 그것에 비해서 고불순물농도로 설정된 매립형 반도체층이 형성되어 있는 것을 특징으로 하는 반도체 집적회로장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP30894593 | 1993-12-09 | ||
JP93-308945 | 1993-12-09 | ||
JP94-012341 | 1994-02-04 | ||
JP1234194 | 1994-02-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950021600A true KR950021600A (ko) | 1995-07-26 |
Family
ID=26347946
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940032771A KR950021600A (ko) | 1993-12-09 | 1994-12-05 | 반도체 집적회로장치 및 그 제조방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5661329A (ko) |
KR (1) | KR950021600A (ko) |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08250940A (ja) * | 1995-03-15 | 1996-09-27 | Toshiba Corp | 半導体装置 |
JPH09120995A (ja) * | 1995-08-22 | 1997-05-06 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
US5731619A (en) * | 1996-05-22 | 1998-03-24 | International Business Machines Corporation | CMOS structure with FETS having isolated wells with merged depletions and methods of making same |
SE511826C2 (sv) * | 1997-03-26 | 1999-12-06 | Ericsson Telefon Ab L M | Dikesisolering |
US5969402A (en) * | 1997-07-18 | 1999-10-19 | Advanced Micro Devices, Inc. | Reduction of depletion spreading sideways utilizing slots |
US6011297A (en) * | 1997-07-18 | 2000-01-04 | Advanced Micro Devices,Inc. | Use of multiple slots surrounding base region of a bipolar junction transistor to increase cumulative breakdown voltage |
US6271067B1 (en) | 1998-02-27 | 2001-08-07 | Micron Technology, Inc. | Methods of forming field effect transistors and field effect transistor circuitry |
EP0996158B9 (en) * | 1998-10-23 | 2008-06-18 | STMicroelectronics S.r.l. | High voltage resistive structure integrated on a semiconductor substrate |
US6127215A (en) * | 1998-10-29 | 2000-10-03 | International Business Machines Corp. | Deep pivot mask for enhanced buried-channel PFET performance and reliability |
US6366622B1 (en) | 1998-12-18 | 2002-04-02 | Silicon Wave, Inc. | Apparatus and method for wireless communications |
JP4206543B2 (ja) * | 1999-02-02 | 2009-01-14 | 株式会社デンソー | 半導体装置 |
US6355537B1 (en) | 1999-02-23 | 2002-03-12 | Silicon Wave, Inc. | Method of providing radio frequency isolation of device mesas using guard ring regions within an integrated circuit device |
US6627954B1 (en) | 1999-03-19 | 2003-09-30 | Silicon Wave, Inc. | Integrated circuit capacitor in a silicon-on-insulator integrated circuit |
US6172378B1 (en) | 1999-05-03 | 2001-01-09 | Silicon Wave, Inc. | Integrated circuit varactor having a wide capacitance range |
JP3748744B2 (ja) * | 1999-10-18 | 2006-02-22 | Necエレクトロニクス株式会社 | 半導体装置 |
US6429502B1 (en) | 2000-08-22 | 2002-08-06 | Silicon Wave, Inc. | Multi-chambered trench isolated guard ring region for providing RF isolation |
JP4712301B2 (ja) * | 2001-05-25 | 2011-06-29 | 三菱電機株式会社 | 電力用半導体装置 |
JP2004207271A (ja) * | 2002-12-20 | 2004-07-22 | Nec Electronics Corp | Soi基板及び半導体集積回路装置 |
DE102004002181B4 (de) * | 2004-01-15 | 2011-08-18 | Infineon Technologies AG, 81669 | Integrierter Transistor, insbesondere für Spannungen größer 40 Volt, und Herstellungsverfahren |
US7851860B2 (en) * | 2004-03-26 | 2010-12-14 | Honeywell International Inc. | Techniques to reduce substrate cross talk on mixed signal and RF circuit design |
US7315075B2 (en) * | 2005-01-26 | 2008-01-01 | International Business Machines Corporation | Capacitor below the buried oxide of SOI CMOS technologies for protection against soft errors |
ITVA20050038A1 (it) * | 2005-06-10 | 2006-12-11 | St Microelectronics Srl | Transistore bipolare di potenza e relativo dispositivo integrato con clamp della tensione di collettore |
JP4791113B2 (ja) * | 2005-09-12 | 2011-10-12 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置 |
US20080122058A1 (en) * | 2006-09-07 | 2008-05-29 | Masahiro Inohara | Partially stacked semiconductor devices |
EP1998372A1 (en) * | 2007-05-30 | 2008-12-03 | NEC Electronics Corporation | SOI semiconductor device |
WO2009009534A1 (en) * | 2007-07-11 | 2009-01-15 | Great Wall Semiconductor Corporation | Lateral power mosfet with integrated schottky diode |
US20090032906A1 (en) * | 2007-07-30 | 2009-02-05 | Infineon Technologies Austria Ag | Electro static discharge device and method for manufacturing an electro static discharge device |
US20090321784A1 (en) * | 2008-06-25 | 2009-12-31 | Great Wall Semiconductor Corporation | Semiconductor Device and Method of Forming Lateral Power MOSFET with Integrated Schottky Diode on Monolithic Substrate |
JP2010062377A (ja) * | 2008-09-04 | 2010-03-18 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
KR102014437B1 (ko) * | 2013-10-17 | 2019-10-21 | 에스케이하이닉스 주식회사 | 다원화된 측벽 산화막 구조를 갖는 반도체 장치 및 그 제조 방법 |
CN110638109B (zh) | 2013-12-23 | 2023-08-18 | 尤尔实验室有限公司 | 蒸发装置***和方法 |
US10076139B2 (en) | 2013-12-23 | 2018-09-18 | Juul Labs, Inc. | Vaporizer apparatus |
US10058129B2 (en) | 2013-12-23 | 2018-08-28 | Juul Labs, Inc. | Vaporization device systems and methods |
TWI751467B (zh) | 2014-02-06 | 2022-01-01 | 美商尤爾實驗室有限公司 | 產生可吸入氣膠之裝置及用於該裝置之可分離匣 |
US10709173B2 (en) | 2014-02-06 | 2020-07-14 | Juul Labs, Inc. | Vaporizer apparatus |
US10546816B2 (en) * | 2015-12-10 | 2020-01-28 | Nexperia B.V. | Semiconductor substrate with electrically isolating dielectric partition |
CO2018009342A2 (es) | 2016-02-11 | 2018-09-20 | Juul Labs Inc | Cartuchos de fijación segura para dispositivos vaporizadores |
SG11201806793TA (en) | 2016-02-11 | 2018-09-27 | Juul Labs Inc | Fillable vaporizer cartridge and method of filling |
BR112018067606A2 (pt) | 2016-02-25 | 2019-01-08 | Juul Labs Inc | métodos e sistemas de controle de dispositivo de vaporização |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02184068A (ja) * | 1989-01-11 | 1990-07-18 | Fujitsu Ltd | 半導体装置の製造方法 |
US5362667A (en) * | 1992-07-28 | 1994-11-08 | Harris Corporation | Bonded wafer processing |
JP2661318B2 (ja) * | 1990-03-27 | 1997-10-08 | 日本電気株式会社 | 半導体装置 |
US5196373A (en) * | 1990-08-06 | 1993-03-23 | Harris Corporation | Method of making trench conductor and crossunder architecture |
JP3111500B2 (ja) * | 1991-05-09 | 2000-11-20 | 富士電機株式会社 | 誘電体分離ウエハの製造方法 |
-
1994
- 1994-12-05 KR KR1019940032771A patent/KR950021600A/ko not_active Application Discontinuation
- 1994-12-07 US US08/350,944 patent/US5661329A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5661329A (en) | 1997-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950021600A (ko) | 반도체 집적회로장치 및 그 제조방법 | |
KR970072395A (ko) | 반도체 장치 | |
KR960030441A (ko) | 전계효과트랜지스터 및 그 제조방법 | |
KR0133921B1 (ko) | 반도체 장치 | |
KR890003038A (ko) | 페데스탈 구조를 가지는 반도체 제조 공정 | |
KR960030438A (ko) | 반도체 장치 및 그 제조 방법 | |
KR980005382A (ko) | Soi소자 및 그 제조방법 | |
KR890013770A (ko) | 반도체 장치와 그 제조방법 | |
KR920001753A (ko) | 종형 mos 트랜지스터와 그 제조 방법 | |
KR850008052A (ko) | 반도체 장치 | |
KR960019497A (ko) | Soi 구조를 가지는 반도체장치 및 그의 제조방법 | |
KR930011167A (ko) | 반도체장치로서의 칩주변 구조와 그 제조방법 | |
KR960039222A (ko) | 반도체장치 및 그 제조방법 | |
US6849913B2 (en) | Integrated circuit including an inductor, active layers with isolation dielectrics, and multiple insulation layers | |
KR950009795B1 (ko) | 횡형 모스에프이티(MOSFET)와 이 횡형 모스에프이티(MOSFET)를 이용한 고브레이크다운전압 바이씨모스(Bi-CMOS) 트랜지스터장치 | |
KR910020906A (ko) | 반도체장치 및 그의 제조방법 | |
KR950012686A (ko) | 반도체장치 및 그 제조방법 | |
KR970053846A (ko) | 정전기 보호회로의 트랜지스터 및 그의 제조방법 | |
KR960036096A (ko) | 반도체장치 및 그 제조방법 | |
KR950034667A (ko) | 반도체 소자 및 그 제조방법 | |
KR910003783A (ko) | 반도체장치 및 그 제조방법 | |
KR960002889A (ko) | 반도체 장치 및 그 제조방법 | |
KR910017656A (ko) | 반도체장치 | |
KR850005170A (ko) | 반도체 장치 | |
KR910013565A (ko) | 래터럴형 반도체장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |