KR920010820A - 반도체 소자의 접속장치 및 그 제조방법 - Google Patents

반도체 소자의 접속장치 및 그 제조방법 Download PDF

Info

Publication number
KR920010820A
KR920010820A KR1019900018854A KR900018854A KR920010820A KR 920010820 A KR920010820 A KR 920010820A KR 1019900018854 A KR1019900018854 A KR 1019900018854A KR 900018854 A KR900018854 A KR 900018854A KR 920010820 A KR920010820 A KR 920010820A
Authority
KR
South Korea
Prior art keywords
conductive layer
etch stop
forming
layer
wiring
Prior art date
Application number
KR1019900018854A
Other languages
English (en)
Other versions
KR930007752B1 (ko
Inventor
김재갑
Original Assignee
정몽헌
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽헌, 현대전자산업 주식회사 filed Critical 정몽헌
Priority to KR1019900018854A priority Critical patent/KR930007752B1/ko
Priority to US07/793,819 priority patent/US5331733A/en
Priority to JP3304325A priority patent/JP2557154B2/ja
Publication of KR920010820A publication Critical patent/KR920010820A/ko
Application granted granted Critical
Publication of KR930007752B1 publication Critical patent/KR930007752B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

내용 없음

Description

반도체 소자의 접속장치 및 그 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 반도체 접속장치를 형성하기 위해 주요마스크층을 배열한 평면도, 제2A도 내지 제2D도는 본 발명의 제조과정을 나타내는 단면도.

Claims (10)

  1. 반도체 소자의 접속장치에 있어서, 제1도전층 배선들이 다수개 형성되고, 상기 제1도전층 배선 상부의 제2절연충, 제2절연층의 일정부분을 통하여 제1도전층 배선의 소정상부가 노출되어 콘택홀이 형성되되 상기 제2절연층과 제1절연층 사이에 상기 제1도전층 배선의 일측상부와 겹쳐있는 식각정지층에 의해 콘택홀의 면적이 축소되어 형성되고, 제2도전층이 상기 콘택홀을 통하여 제1도전층 배선에 접속된 것을 특징으로 하는 반도체 소자의 접속장치.
  2. 제1항에 있어서, 상기 식각정지층은 도전체인 것을 특징으로 하는 반도체 소자의 접속장치.
  3. 제2항에 있어서, 상기 도전체는 실리콘막인 것을 특징으로 하는 반도체 소자의 접속장치.
  4. 제1항에 있어서, 상기 식각정지층은 소정의 제1도전층 배선과 일부 겹치고 그 이웃하는 제1도전층 배선과는 겹치지 않도록 형성된 것을 특징으로 하는 반도체 소자의 접속장치.
  5. 제1항에 있어서, 상기 제1도전층 배선들이 다수개 형성된 것을 형성가능한 최소선폭으로 제1도전층을 형성하고 제1도전층 배선들의 간격은 최소선폭 간격인 것을 특징으로 하는 반도체 소자의 접속장치.
  6. 제1항에 있어서, 제1절연층 상부에 식각정지층을 형성한후 그 상부에 제2절연층을 형성하지 않고 바로 콘택홀을 형성하는 것을 포함하는 것을 특징으로 하는 반도체 소자의 접속장치.
  7. 반도체 소자의 접속장치 제조방법에 있어서, 제1도전층 배선들을 소정의 물질 상부에 형성한다음, 전체적으로 제1절연층에 형성하는 단계와, 상기 제1절연층 상부에 식각정지층을 형성한다음 식각정지층 마스크를 사용하여 상기 제1도전층 배선일측 상부면과 일부 겹치도록 식각정지층을 형성하는 단계와, 상기 식각정지층을 포함하는 전체구조 부에 제2절연층을 형성한다음 상기 제1도전층 배선 상부에서 일측면으로 이동시켜 배열된 콘택마스크를 사용하여 상기 식각정지층의 일측면과 제1도전층 배선 중앙일부가 이노출되는 콘택홀을 형성하는 단계와, 전체적으로 제2도전층을 형성하여 상기 콘택홀을 통하여 노출된 제1도전층 배선에 접속하는 단계로 이루어지는 반도체 소자의 접속장치 제조방법.
  8. 제7항에 있어서, 상기 도전층 배선을 다수개 형성하되 형성가능한 최소선폭 간격으로 형성하는 것을 특징으로 하는 반도체 소자의 접속장치 제조방법.
  9. 제7항에 있어서, 상기 식각정지층은 소정의 제1도전층 배선과 일부분이 겹치고 그이웃하는 1도전층 배선과는 겹치지 않도록 형성하는 것을 특징으로 하는 반도체 소자의 접속장치 제조방법.
  10. 제7항에 있어서, 상기 식각정지층은 실리콘막으로 형성하는 것을 특징으로 하는 반도체 소자의 접속장치 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900018854A 1990-11-21 1990-11-21 반도체 소자의 접속장치 및 그 제조방법 KR930007752B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019900018854A KR930007752B1 (ko) 1990-11-21 1990-11-21 반도체 소자의 접속장치 및 그 제조방법
US07/793,819 US5331733A (en) 1990-11-21 1991-11-18 Method for manufacturing a connection device for a semiconductor device
JP3304325A JP2557154B2 (ja) 1990-11-21 1991-11-20 半導体素子の接続装置及び其の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900018854A KR930007752B1 (ko) 1990-11-21 1990-11-21 반도체 소자의 접속장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR920010820A true KR920010820A (ko) 1992-06-27
KR930007752B1 KR930007752B1 (ko) 1993-08-18

Family

ID=19306304

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900018854A KR930007752B1 (ko) 1990-11-21 1990-11-21 반도체 소자의 접속장치 및 그 제조방법

Country Status (3)

Country Link
US (1) US5331733A (ko)
JP (1) JP2557154B2 (ko)
KR (1) KR930007752B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5621261B2 (ja) * 2010-01-08 2014-11-12 ヤマハ株式会社 半導体装置および半導体装置の製造方法
JP5707725B2 (ja) * 2010-04-08 2015-04-30 カシオ計算機株式会社 薄膜のパターニング方法及び表示パネルの製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57157546A (en) * 1981-03-24 1982-09-29 Nec Corp Manufacture of semiconductor device
JPS59172744A (ja) * 1983-03-23 1984-09-29 Nec Corp 半導体装置の製造方法
JPH0691251B2 (ja) * 1984-08-22 1994-11-14 松下電器産業株式会社 薄膜トランジスタアレイおよびその製造方法
JPH0740604B2 (ja) * 1985-07-30 1995-05-01 ソニー株式会社 Mos半導体装置の製造方法
JPS62217635A (ja) * 1986-03-19 1987-09-25 Toshiba Corp 半導体装置
JPH01214046A (ja) * 1988-02-22 1989-08-28 Nec Corp 半導体装置の製造方法
JPH0779137B2 (ja) * 1988-06-13 1995-08-23 日本電気株式会社 半導体装置
US5008216A (en) * 1988-10-03 1991-04-16 International Business Machines Corporation Process for improved contact stud structure for semiconductor devices
US5010039A (en) * 1989-05-15 1991-04-23 Ku San Mei Method of forming contacts to a semiconductor device
JPH0391929A (ja) * 1989-09-04 1991-04-17 Toshiba Micro Electron Kk 半導体装置の製造方法
US5169802A (en) * 1991-06-17 1992-12-08 Hewlett-Packard Company Internal bridging contact

Also Published As

Publication number Publication date
KR930007752B1 (ko) 1993-08-18
US5331733A (en) 1994-07-26
JP2557154B2 (ja) 1996-11-27
JPH04287347A (ja) 1992-10-12

Similar Documents

Publication Publication Date Title
KR890013785A (ko) 비정질 실리콘 박막 트랜지스터 어레이 기판의 제조방법
JPS6450443A (en) Semiconductor device
KR920702556A (ko) 반도체장치및 그 제조방법
KR920018843A (ko) 자기-정합 접점 형성 방법 및 구조
KR940016734A (ko) 고집적 반도체 소자의 접속장치 및 그 제조방법
KR950004532A (ko) 고집적 반도체 배선구조 및 그 제조방법
KR890003029A (ko) 싱글 터브 반도체 장치 제조방법
KR910019258A (ko) 반도체장치 및 그 제조방법
KR920018889A (ko) 반도체장치의 층간콘택구조 및 그 방법
KR920018849A (ko) 반도체장치 및 그의 제조방법
KR920010820A (ko) 반도체 소자의 접속장치 및 그 제조방법
KR930020590A (ko) 알루미늄을 주성분으로 하는 금속박막의 에칭방법 및 박막트랜지스터의 제조방법
KR930006832A (ko) 다층 금속 상호 접속부를 갖는 반도체 장치
KR920022512A (ko) 반도체 메모리 장치와 그 제조방법
KR920017227A (ko) 반도체장치의 층간콘택 구조 및 그 제조방법
KR920015464A (ko) 반도체 장치의 전극배선층 및 그 제조방법
JPS5553441A (en) Semiconductor device
KR960009021A (ko) 반도체 장치 및 그 제조 방법
KR870001655A (ko) 반도체장치의 제조방법
KR970030521A (ko) 새로운 패드층을 구비하는 반도체장치
KR910019194A (ko) 반도체장치 및 그 제조방법
KR960032687A (ko) 반도체 장치 및 그 제조 방법
KR950027946A (ko) 반도체 소자의 금속배선 콘택 제조방법
KR880014690A (ko) 상부측 기판 접촉부를 갖고 있는 cmos 집적회로 및 이의 제조방법
KR100209704B1 (ko) 반도체 장치의 배선 형성 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090727

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee