KR880005743A - 비교기 - Google Patents

비교기 Download PDF

Info

Publication number
KR880005743A
KR880005743A KR870010886A KR870010886A KR880005743A KR 880005743 A KR880005743 A KR 880005743A KR 870010886 A KR870010886 A KR 870010886A KR 870010886 A KR870010886 A KR 870010886A KR 880005743 A KR880005743 A KR 880005743A
Authority
KR
South Korea
Prior art keywords
circuit
load resistor
transistor
parallel
input signal
Prior art date
Application number
KR870010886A
Other languages
English (en)
Other versions
KR900008046B1 (ko
Inventor
아끼라 야마꼬시
도요히꼬 후지따
구니히꼬 쯔까꼬시
가즈히사 미또
Original Assignee
요꼬야마 유이찌
가부시끼가이샤 세이꼬샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP61234998A external-priority patent/JPS6388913A/ja
Priority claimed from JP61267072A external-priority patent/JPS63120261A/ja
Application filed by 요꼬야마 유이찌, 가부시끼가이샤 세이꼬샤 filed Critical 요꼬야마 유이찌
Publication of KR880005743A publication Critical patent/KR880005743A/ko
Application granted granted Critical
Publication of KR900008046B1 publication Critical patent/KR900008046B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2409Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using bipolar transistors
    • H03K5/2418Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using bipolar transistors with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manipulation Of Pulses (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음

Description

비교기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 한 실시예를 도시하는 전기 회로도.
제2도는 또다른 실시예를 도시하는 전기 회로도.
* 도면의 주요부분에 대한 부호의 설명
A : 차동 증폭기 a : 입력 단자
b : 출력단자 R1, R2, R3, R4: 저항
Tl, T2, T3, T4: 트랜지스터

Claims (2)

  1. 비교기에 있어서, 트랜지스터의 각 베이스에 제1입력 신호를 수신하고 병렬로 접속된 m(m=1, 2,…)트랜지스터를 포함하는 제1회로와, 트랜지스터의 각 베이스에 제2입력 신호를 수신하고 병렬로 접속된 n(n=1, 2…)트랜지스터를 포함하는 제2회로와, 제1회로와 직렬로 접속된 제1부하저항, 제2회로와 직렬로 접속되고 제1저항과 같은 저항을 갖는 제2부하 저항과, 제1부하 저항 및 제1회로를 포함하는 직렬접속 회로와, 전원과 병렬로 접속된 제2회로와 제2부하 저항을 포함하는 제2직렬 접속 회로와, 제2부하저항 및 제2회로의 접합과 제1회로 및 제1부하 저항의 접합에 접속된 입력 단자를 갖는 차동 증폭기를 구비하는 것을 특징으로 하는 비교기.
  2. 비교기에 있어서, 트랜지스터의 각 베이스에 제1입력 신호릍 수신하고 병렬로 접속된 m(m=2, 3,…)트랜지스터를 포함하는 제1회로와, 트랜지스터의 각 베이스에 제2입력 신호를 수신하고 병렬로 접속된 n(n=1, 2,… 여기서 n<m)트랜지스터를 포함하는 제2회로와, 트랜지스터의 베이스에 제2입력 신호를 수신하고 병렬로 접속된(m-n)트랜지스터를 포함하는 제3회로와, 전원에 접속된 제1회로를 통하는 제1부하저항과, 전원에 접속된 제2회로를 통하여 제1부하저항과 같은 저항을 갖는 제2부하 저항과, 제2부하저항 및 제2회로를 포함하는 직렬 접속된 회로와 병렬로 접속된 제3회로와, 제2부하 저항 및 제2회로의 접합과 제1부하 저항 및 제1회로의 접합에 접속된 입력 단자를 갖는 차동 증폭기를 구비하는 것을 특징으로 하는 비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870010886A 1986-10-02 1987-09-30 비교기 KR900008046B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP234998 1986-10-02
JP61234998A JPS6388913A (ja) 1986-10-02 1986-10-02 比較回路
JP61267072A JPS63120261A (ja) 1986-11-10 1986-11-10 比較回路
JP267072 1986-11-10

Publications (2)

Publication Number Publication Date
KR880005743A true KR880005743A (ko) 1988-06-30
KR900008046B1 KR900008046B1 (ko) 1990-10-31

Family

ID=26531895

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010886A KR900008046B1 (ko) 1986-10-02 1987-09-30 비교기

Country Status (5)

Country Link
US (1) US4825104A (ko)
KR (1) KR900008046B1 (ko)
GB (1) GB2197555B (ko)
HK (1) HK11093A (ko)
SG (1) SG115692G (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0442001B1 (de) * 1990-02-13 1995-09-27 Siemens Aktiengesellschaft Komparatorschaltung
US5280199A (en) * 1991-05-14 1994-01-18 Kabushiki Kaisha Toshiba Differential input circuit and operational amplifier with wide common mode input voltage range
JP2882163B2 (ja) * 1992-02-26 1999-04-12 日本電気株式会社 比較器
GB9222455D0 (en) * 1992-10-26 1992-12-09 Philips Electronics Uk Ltd A current sensing circuit
US5373203A (en) * 1993-04-05 1994-12-13 Motorola, Inc. Decoder and latching circuit with differential outputs
US5798667A (en) * 1994-05-16 1998-08-25 At&T Global Information Solutions Company Method and apparatus for regulation of power dissipation
US5838166A (en) * 1996-05-31 1998-11-17 Nec Corporation Compact and high-speed judging circuit using misfets

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5424601Y2 (ko) * 1973-09-11 1979-08-20
US4563597A (en) * 1982-11-22 1986-01-07 Honeywell Inc. Accurate dead band control circuit

Also Published As

Publication number Publication date
GB2197555B (en) 1990-11-21
US4825104A (en) 1989-04-25
HK11093A (en) 1993-02-19
KR900008046B1 (ko) 1990-10-31
SG115692G (en) 1993-01-29
GB2197555A (en) 1988-05-18
GB8721443D0 (en) 1987-10-21

Similar Documents

Publication Publication Date Title
KR870008435A (ko) 상호콘덕턴스 증폭기
KR870009543A (ko) 차동 증폭 회로
KR840002176A (ko) 반도체 집적회로 장치
KR860007748A (ko) 개선된 부하 구동특성을 갖는 반도체 집적회로
KR880012014A (ko) Bimos 논리회로
KR870006721A (ko) 반도체 전자회로
KR880008518A (ko) 필터장치
KR840007643A (ko) 전압가산회로
KR860007783A (ko) 개선된 출력특성을 갖는 비교기 회로
KR890001274A (ko) 전류미러회로
KR850002710A (ko) 에미터플로위형 싱글 엔디드 푸쉬풀회로
KR920003670A (ko) D/a 변환기
KR880005744A (ko) 차동증폭회로
KR910016077A (ko) 반도체집적회로
KR880005743A (ko) 비교기
KR900019315A (ko) 전압 레벨 전환 회로
KR880008553A (ko) 세라믹 필터에 변조기를 결합시키기 위한 집적결합회로
KR870006712A (ko) 고주파 차동 증폭기단 및 이를 구비한 증폭기
KR840008216A (ko) 버퍼와 샘플 및 홀드회로
KR870008240A (ko) 기준 전압 회로
KR830006990A (ko) 정전류 회로
KR930003543A (ko) 전류 거울 회로
KR900004096A (ko) 증폭회로
KR850006990A (ko) 증폭기 장치
KR940019061A (ko) 쿼드리테일 회로를 사용하는 아날로그 승산기(Analog Multiplier Using Quadritail Circuits)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee