KR860006840A - 반도체 집적회로장치 및 그 제조방법 - Google Patents
반도체 집적회로장치 및 그 제조방법 Download PDFInfo
- Publication number
- KR860006840A KR860006840A KR1019860000142A KR860000142A KR860006840A KR 860006840 A KR860006840 A KR 860006840A KR 1019860000142 A KR1019860000142 A KR 1019860000142A KR 860000142 A KR860000142 A KR 860000142A KR 860006840 A KR860006840 A KR 860006840A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor
- region
- mosfet
- semiconductor region
- integrated circuit
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims 81
- 238000004519 manufacturing process Methods 0.000 title claims 10
- 239000012535 impurity Substances 0.000 claims 22
- 239000000758 substrate Substances 0.000 claims 16
- 230000015572 biosynthetic process Effects 0.000 claims 12
- 238000000034 method Methods 0.000 claims 12
- 125000006850 spacer group Chemical group 0.000 claims 9
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims 6
- 229910052698 phosphorus Inorganic materials 0.000 claims 6
- 239000011574 phosphorus Substances 0.000 claims 6
- 229910052785 arsenic Inorganic materials 0.000 claims 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 claims 3
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823864—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
- H01L27/0922—Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예를 도시한 단면도, 제3도는 본 발명의 다른 실시예의 단면도, 제5도는 본 발명이 적용된 입출력 회로의 예를 도시한 회로도.
Claims (18)
- 다음 사항을 포함하는 반도체 집적회로장치, 반도체기판, 상기 반도체 기판위에 형성된 제1도전형의 상기 제1 MOSFET 이는 높은 불순물 농도인 제1반도체 영역과, 상기 제1반도체 영역보다 낮은 불순물 농도를 가진 상기 제1반도체 영역보다도 찬넬쪽에 형성된 제2반도체 영역으로 되는 소오스 또는 드레인 영역을 갖는다. 그리고, 상기 반도체 기판위에 형성된 제1도전형의 상기 제 2MOSFET 이것은 상기 제2반도체 영역의 그것보다도 높은불순물 농도를 가지며, 상기 제1 및 제2반도체 영역과는 다른 공정으로 형성된 제3반도체 영역으로 되는 소오스 또는 드레인 영역을 갖는다. 상기 제2MOSFET의 소오스 또는 드레인 영역은 본딩 페드에 접속된다.
- 특허청구의 범위 제1항에 따른 반도체 집적회로 장치에 있어서, 상기 제1 및 제2MOSFET는 n찬넬형 MOSFET이고, 상기 제1, 제2 및 제3반도체 영역은 각각 비소, 인 및 인을 상기 반도체 기판에 도입하는 것에 의해서 형성된다.
- 특허청구의 범위 제2항에 따른 반도체 집적회로 장치에 있어서, 상기 제3반도체 영역의 불순물 농도는, 1×1019/cm3이상이다.
- 특허청구의 범위 제2항에 따른 반도체 집적회로 장치로서, 또, 상기 반도체 기판위에 형성된 P찬넬형의 제3MOSFET로 된다.
- 특허청구의 범위 제4항에 따른 반도체 집적회로 장치에 있어서, 상기 제3반도체 영역의 불순물 농도는, 1×1010/cm3이상이다.
- 특허청구의 범위 제4항에 따른 반도체 집적회로 장치에 있어서, 상기 제3반도체 영역은, 상기 제2반도체 영역과 동일한 공정으로 형성된 영역을 그 내부에 포함한다.
- 특허청구의 범위 제4항에 따른 반도체 집적회로 장치에 있어서, 상기 제3반도체 영역은, 상기 제1반도체 영역과 동일한 공정으로 형성된 영역을 그 내부에 포함한다.
- 특허청구의 범위 제4항에 따른 반도체 집적회로 장치로서, 또 상기 제1, 제2 및 제3MOSFET의 게이트 전극의 2개의 측벽에 형성된 싸이드월 스페이서로 된다. 여기에 있어서, 상기 제1반도체 영역은 상기 게이트전극 및 싸이드월 스페이서에 의해서 규정된며, 상기 제2반도체 영역은, 상기 게이트 전극에 의해서 규정된다.
- 다음 사항을 포함하는 반도체 집적회로장치, 반도체기판, 상기 반도체 기판위에 형성된 제1도전형의 상기 제1MOSFET. 이것은 높은 불순물 농도의 제1반도체 영역과, 상기 제1반도체 영역보다 낮은 불순물 농도를 가진 상기 제1반도체 영역보다도 찬넬쪽에 형성된 제2반도체 영역으로 되는 소오스 또는 드레인 영역을 갖는다.상기 반도체 기판위에 형성된 제1도전형의 상기 제2MOSFET. 이것은 상기 제2반도체 영역의 그것보다도 높은 불순물 농도를 가지며, 상기 제1 및 제2반도체 영역과는 별도의 공정으로 형성된 제3반도체 영역으로 되는 소오스 또는 드레인 영역을 갖는다.상기 제2MOSFET의 소오스 또는 드레인 영역에, 한쪽끝이 접속된 저항, 이것은 상기 제3반도체 영역과 동일한 공정으로 형성된 반도체 영역으로 된다. 상기 저항의 다른쪽 끝은 본딩페드에 접속된다.
- 반도체 기판위에 형성된 제1도전형의 제1 및 제2MOSFET를 가진 반도체 집적회로 장치의 제조방법으로서 다음 사항을 포함한다.상기 반도체 기판위에, 상기 제1 및 제2MOSFET의 게이트 전극을 형성하는 공정, 적어도 상기 제1MOSFET형성영역에 상기 게이트전극을 마스크로 하여, 제1도전형의 불순물을 낮은 농도로 도입하는 공정, 이로 인해서, 제1반도체 영역이 형성된다.상기 제1 및 제2MOSFET의 상기 게이트 전극의 2개의 측벽에 싸이드월 스페이서를 형성하는 공정.상기 제2MOSFET 형성영역에, 상기 게이트전극 및 상기 싸이드월 스페이서를 마스크로 하여, 제1도전형 불순물을 도입하는 공정, 이로 인해서, 상기 제2MOSFET의 소오스 및 드레인 영역으로서의 제2반도체 영역이 형성된다. 상기 제2반도체 영역의 불순물 농도는, 상기 제1반도체 영역의 그것보다 높다. 그리고, 적어도, 상기 제1MOSFET 형성영역에 상기 게이트전극 및 상기 싸이드월 스페이서를 마스크로서, 제1도전형 불순물을 도입하는 공정, 이로인해서, 제3반도체 영역이 형성된다. 상기 제3반도체 영역의 불순물 농도는, 상기 제1반도체 영역의 그것보다도 높다. 상기 제1MOSFET의 소오스 또는 드레인 영역은, 상기 제1 및 제3반도체 영역으로 된다.
- 특허청구의 범위 제10항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제1 및 제2MOSFET는 n찬넬형 MOSFET이다. 상기 제1, 제2 및 제3반도체 영역은, 각각 인, 인과 비소를 도입하는 것에 의해서 형성된다.
- 특허청구의 범위 제11항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제2반도체 영역의 불순물 농도는 1×1019/cm3이상이다.
- 특허청구의 범위 제11항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제3반도체 영역은, 상기 제1MOSFET에만 형성된다.
- 반도체 기판위에 형성된 n찬넬형의 제1 및 제2MOSFET와 p찬넬형의 제3MOSFET를 가진 반도체 집적회로 장치의 제조방법으로서 다음 사항을 포함한다.상기 반도체 기판위에, 상기 제1, 제2 및 제3MOSFET의 게이트 전극을 형성하는 공정.상기 제3MOSFET 형성영역을 적어도 덮은 제1마스크를 상기 반도체 기판위에 형성하는 공정.상기 제1마스크 형성후, 적어도 상기 제1MOSFET 형성영역에, 상기 게이트전극을 마스크로서, 제1도전형의 불순물을 낮은 농도로 도입하는 공정, 이로 인해서, 제1반도체 영역이 형성된다.상기 제1, 제2 및 제3MOSFET의 상기 게이트전극의 2개의 측벽에 싸이드월 스페이서를 형성하는 공정.상기 제1 및 제3MOSFET 형성영역을 덮는 제2마스크를, 상기 반도체 기판위에 형성하는 공정. 상기 제2마스크 형성 후, 상기 제2MOSFET 형성영역에, 상기 게이트전극 및 상기 싸이드 월스페이서를 다스크로서, 제1도전형불순물을 도입하는 공정. 이로 인해서, 상기 제2MOSFET의 소오스 및 드레인 영역으로서의 제2반도체 영역이 형성된다. 상기 제2반도체 영역의 불순물 농도는, 상기 제1반도체 영역의 그것보다 높다.상기 제3MOSFET 형성영역은 적어도 덮은 제3마스크를 상기 반도체 기판위에 형성하는 공정.상기 제3마스크 형성 후, 적어도 상기 제1MOSFET 형성영역에 상기 게이트전극 및 상기 싸이드월 스페이서를 마스크로하여, 제1도전형 불순물을 도입하는 공정.이로 인해서, 제3반도체 영역이 형성된다. 상기 제3반도체 영역의 불순물 농도는, 상기 제1반도체 영역의 그것보다 높다. 상기 제1MOSFET의 소오스 또는 드레인영역은, 상기 제1 및 제3반도체 영역으로 된다.상기 제1 및 제2MOSFET 형성영역을 덮는 제4마스크를, 상기 반도체 기판위에 형성하는 공정. 그리고, 상기 제3MOSFET 형성영역에, 상기 게이트전극 및 상기 싸이드월 스페이서를 마스크로하여, 제2도전형 불순물을 도입하는 공정. 이로 인해서, 상기 제3MOSFET의 소오스 및 드레인 영역으로서의 제4반도체 영역이 형성된다.
- 특허청구의 범위 제14항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제1, 제2 및 제3 반도체 영역은, 각각 인, 인과 비소를 도입하는 것에 의해서 형성된다.
- 특허청구의 범위 제15항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제1마스크가 상기 제3 및 제2MOSFET 형성영역을 덮도록 형성된다.
- 특허청구의 범위 제15항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제3마스크가 상기 제3 및 제2MOSFET 형성영역을 덮도록 형성된다.
- 특허청구의 범위 제15항에 따른 반도체 집적회로 장치의 제조방법에 있어서, 상기 제2반도체 영역의 불순물 농도는 1×1018/cm3이상이다.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920018449A KR930001561B1 (ko) | 1985-02-01 | 1992-10-05 | 반도체 집적 회로장치 |
KR1019920018450A KR930001562B1 (ko) | 1985-02-01 | 1992-10-08 | 반도체 집적 회로장치의 제조방법 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60-16508 | 1985-02-01 | ||
JP60016508A JPH0695563B2 (ja) | 1985-02-01 | 1985-02-01 | 半導体装置 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920018449A Division KR930001561B1 (ko) | 1985-02-01 | 1992-10-05 | 반도체 집적 회로장치 |
KR1019920018450A Division KR930001562B1 (ko) | 1985-02-01 | 1992-10-08 | 반도체 집적 회로장치의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860006840A true KR860006840A (ko) | 1986-09-15 |
KR930001560B1 KR930001560B1 (ko) | 1993-03-04 |
Family
ID=11918210
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860000142A KR930001560B1 (ko) | 1985-02-01 | 1986-01-13 | 반도체 집적 회로장치 |
Country Status (7)
Country | Link |
---|---|
US (1) | US4717684A (ko) |
EP (1) | EP0189914B1 (ko) |
JP (1) | JPH0695563B2 (ko) |
KR (1) | KR930001560B1 (ko) |
CN (1) | CN1007681B (ko) |
DE (1) | DE3685124D1 (ko) |
HK (1) | HK51294A (ko) |
Families Citing this family (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5247199A (en) * | 1986-01-15 | 1993-09-21 | Harris Corporation | Process for forming twin well CMOS integrated circuits |
US5215936A (en) * | 1986-10-09 | 1993-06-01 | Kabushiki Kaisha Toshiba | Method of fabricating a semiconductor device having a lightly-doped drain structure |
JPS63119574A (ja) * | 1986-11-07 | 1988-05-24 | Toshiba Corp | 半導体装置の製造方法 |
US4978628A (en) * | 1986-11-19 | 1990-12-18 | Teledyne Industries, Inc. | Drail-well/extension high voltage MOS transistor structure and method of fabrication |
US4764482A (en) * | 1986-11-21 | 1988-08-16 | General Electric Company | Method of fabricating an integrated circuit containing bipolar and MOS transistors |
US4764477A (en) * | 1987-04-06 | 1988-08-16 | Motorola, Inc. | CMOS process flow with small gate geometry LDO N-channel transistors |
JPH07107919B2 (ja) * | 1987-05-07 | 1995-11-15 | 松下電子工業株式会社 | 半導体集積回路 |
JPS6455855A (en) * | 1987-08-27 | 1989-03-02 | Mitsubishi Electric Corp | Complementary type field effect transistor |
US5086008A (en) * | 1988-02-29 | 1992-02-04 | Sgs-Thomson Microelectronics S.R.L. | Process for obtaining high-voltage N channel transistors particularly for EEPROM memories with CMOS technology |
JPH0254959A (ja) * | 1988-08-19 | 1990-02-23 | Seiko Epson Corp | 半導体装置 |
NL8900593A (nl) * | 1989-03-13 | 1990-10-01 | Philips Nv | Halfgeleiderinrichting met een beveiligingsschakeling. |
US4874713A (en) * | 1989-05-01 | 1989-10-17 | Ncr Corporation | Method of making asymmetrically optimized CMOS field effect transistors |
KR940004449B1 (ko) * | 1990-03-02 | 1994-05-25 | 가부시키가이샤 도시바 | 반도체장치 |
JP2624878B2 (ja) * | 1990-07-06 | 1997-06-25 | 株式会社東芝 | 半導体装置 |
JP2625602B2 (ja) * | 1991-01-18 | 1997-07-02 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 集積回路デバイスの製造プロセス |
JP2953192B2 (ja) * | 1991-05-29 | 1999-09-27 | 日本電気株式会社 | 半導体集積回路 |
JP3119902B2 (ja) * | 1991-07-16 | 2000-12-25 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
US5268317A (en) * | 1991-11-12 | 1993-12-07 | Siemens Aktiengesellschaft | Method of forming shallow junctions in field effect transistors |
AU5669794A (en) * | 1992-12-11 | 1994-07-04 | Intel Corporation | A mos transistor having a composite gate electrode and method of fabrication |
JP3437863B2 (ja) * | 1993-01-18 | 2003-08-18 | 株式会社半導体エネルギー研究所 | Mis型半導体装置の作製方法 |
US5953582A (en) * | 1993-02-10 | 1999-09-14 | Seiko Epson Corporation | Active matrix panel manufacturing method including TFTS having variable impurity concentration levels |
US5838033A (en) * | 1993-09-08 | 1998-11-17 | Lucent Technologies Inc. | Integrated circuit with gate conductor defined resistor |
CN1881620B (zh) * | 1993-10-01 | 2010-06-23 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
US5472887A (en) * | 1993-11-09 | 1995-12-05 | Texas Instruments Incorporated | Method of fabricating semiconductor device having high-and low-voltage MOS transistors |
JP2682425B2 (ja) * | 1993-12-24 | 1997-11-26 | 日本電気株式会社 | 半導体装置の製造方法 |
JPH07321306A (ja) * | 1994-03-31 | 1995-12-08 | Seiko Instr Inc | 半導体装置およびその製造方法 |
US5432105A (en) * | 1994-09-19 | 1995-07-11 | United Microelectronics Corporation | Method for fabricating self-aligned polysilicon contacts on FET source/drain areas |
US5652155A (en) * | 1995-10-30 | 1997-07-29 | Advanced Micro Devices, Inc. | Method for making semiconductor circuit including non-ESD transistors with reduced degradation due to an impurity implant |
US5672527A (en) * | 1996-03-08 | 1997-09-30 | United Microelectronics Corp. | Method for fabricating an electrostatic discharge protection circuit |
US6037227A (en) * | 1997-06-03 | 2000-03-14 | United Microelectronics Corp. | Method of making high density mask ROM having a two level bit line |
US6603180B1 (en) * | 1997-11-28 | 2003-08-05 | Advanced Micro Devices, Inc. | Semiconductor device having large-area silicide layer and process of fabrication thereof |
JP3149937B2 (ja) * | 1997-12-08 | 2001-03-26 | 日本電気株式会社 | 半導体装置およびその製造方法 |
FR2773266B1 (fr) * | 1997-12-31 | 2001-11-09 | Sgs Thomson Microelectronics | Structure electronique comprenant des transistors a haute et basse tension et procede de fabrication correspondant |
US5953601A (en) * | 1998-02-17 | 1999-09-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | ESD implantation scheme for 0.35 μm 3.3V 70A gate oxide process |
US5897348A (en) * | 1998-03-13 | 1999-04-27 | Texas Instruments - Acer Incorporated | Low mask count self-aligned silicided CMOS transistors with a high electrostatic discharge resistance |
US5998247A (en) * | 1998-04-09 | 1999-12-07 | Texas Instruments - Acer Incorporated | Process to fabricate the non-silicide region for electrostatic discharge protection circuit |
JP2001127270A (ja) * | 1999-10-27 | 2001-05-11 | Nec Corp | 半導体装置及びその製造方法 |
KR100308087B1 (ko) * | 1999-11-26 | 2001-11-05 | 박종섭 | 이에스디(esd) 보호 회로 및 그 제조방법 |
US6509223B2 (en) * | 2001-01-19 | 2003-01-21 | United Microelectronics Corp. | Method for making an embedded memory MOS |
EP1263033A1 (en) * | 2001-05-24 | 2002-12-04 | Texas Instruments Inc. | Fabrication of analog core CMOS, digital core CMOS, and I/O CMOS transistors |
US6563175B2 (en) * | 2001-09-24 | 2003-05-13 | Texas Instruments Incorporated | NMOS ESD protection device with thin silicide and methods for making same |
KR100574948B1 (ko) * | 2003-08-23 | 2006-04-28 | 삼성전자주식회사 | 기생 캐패시턴스가 감소된 반도체 메모리 소자 및 그제조방법 |
JP2006019511A (ja) * | 2004-07-01 | 2006-01-19 | Fujitsu Ltd | 半導体装置及びその製造方法 |
US7585737B2 (en) | 2006-11-30 | 2009-09-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing double diffused drains in semiconductor devices |
US8026135B2 (en) | 2007-08-15 | 2011-09-27 | Texas Instruments Incorporated | Formation of shallow junctions by diffusion from a dielectric doped by cluster or molecular ion beams |
JP5778900B2 (ja) * | 2010-08-20 | 2015-09-16 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3731161A (en) * | 1970-09-05 | 1973-05-01 | Nippon Electric Co | Semiconductor integrated circuit |
JPS5368581A (en) * | 1976-12-01 | 1978-06-19 | Hitachi Ltd | Semiconductor device |
FR2445617A1 (fr) * | 1978-12-28 | 1980-07-25 | Ibm France | Resistance a tension de claquage amelioree obtenue par une double implantation ionique dans un substrat semi-conducteur et son procede de fabrication |
US4325180A (en) * | 1979-02-15 | 1982-04-20 | Texas Instruments Incorporated | Process for monolithic integration of logic, control, and high voltage interface circuitry |
JPS5696850A (en) * | 1979-12-30 | 1981-08-05 | Fujitsu Ltd | Semiconductor device and manufacture thereof |
JPS5715459A (en) * | 1980-07-01 | 1982-01-26 | Fujitsu Ltd | Semiconductor integrated circuit |
US4356623A (en) * | 1980-09-15 | 1982-11-02 | Texas Instruments Incorporated | Fabrication of submicron semiconductor devices |
US4475280A (en) * | 1980-12-24 | 1984-10-09 | General Electric Company | Method of making an integrated circuit incorporating low voltage and high voltage semiconductor devices |
JPS5833870A (ja) * | 1981-08-24 | 1983-02-28 | Hitachi Ltd | 半導体装置 |
US4590663A (en) * | 1982-02-01 | 1986-05-27 | Texas Instruments Incorporated | High voltage CMOS technology with N-channel source/drain extensions |
JPS59920A (ja) * | 1982-06-23 | 1984-01-06 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS5972759A (ja) * | 1982-10-20 | 1984-04-24 | Toshiba Corp | 半導体装置の製造方法 |
US4466177A (en) * | 1983-06-30 | 1984-08-21 | International Business Machines Corporation | Storage capacitor optimization for one device FET dynamic RAM cell |
JPS6072272A (ja) * | 1983-09-28 | 1985-04-24 | Toshiba Corp | 半導体装置の製造方法 |
JPH0693494B2 (ja) * | 1984-03-16 | 1994-11-16 | 株式会社日立製作所 | 半導体集積回路装置の製造方法 |
US4577391A (en) * | 1984-07-27 | 1986-03-25 | Monolithic Memories, Inc. | Method of manufacturing CMOS devices |
FR2571178B1 (fr) * | 1984-09-28 | 1986-11-21 | Thomson Csf | Structure de circuit integre comportant des transistors cmos a tenue en tension elevee, et son procede de fabrication |
-
1985
- 1985-02-01 JP JP60016508A patent/JPH0695563B2/ja not_active Expired - Lifetime
-
1986
- 1986-01-13 KR KR1019860000142A patent/KR930001560B1/ko not_active IP Right Cessation
- 1986-01-29 DE DE8686101166T patent/DE3685124D1/de not_active Expired - Lifetime
- 1986-01-29 EP EP86101166A patent/EP0189914B1/en not_active Expired - Lifetime
- 1986-01-31 CN CN86100841A patent/CN1007681B/zh not_active Expired
- 1986-02-03 US US06/825,587 patent/US4717684A/en not_active Expired - Lifetime
-
1994
- 1994-05-19 HK HK51294A patent/HK51294A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
HK51294A (en) | 1994-05-27 |
EP0189914B1 (en) | 1992-05-06 |
JPH0695563B2 (ja) | 1994-11-24 |
CN1007681B (zh) | 1990-04-18 |
CN86100841A (zh) | 1986-07-30 |
KR930001560B1 (ko) | 1993-03-04 |
EP0189914A2 (en) | 1986-08-06 |
JPS61177769A (ja) | 1986-08-09 |
US4717684A (en) | 1988-01-05 |
EP0189914A3 (en) | 1987-04-15 |
DE3685124D1 (de) | 1992-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860006840A (ko) | 반도체 집적회로장치 및 그 제조방법 | |
KR850006656A (ko) | 반도체 집적회로장치의 제조방법 | |
KR850005160A (ko) | 적층형 반도체 기억장치 | |
KR840001392A (ko) | 절연 게이트형 전계효과 트랜지스터(Insulated gate field effect transistor) | |
KR870000763A (ko) | 반도체 장치 및 그 제조방법 | |
KR930005257A (ko) | 박막 전계효과 소자 및 그의 제조방법 | |
KR900015353A (ko) | 반도체장치 | |
KR860002154A (ko) | 반도체 집적 회로 장치 및 그 제조 방법 | |
KR890013796A (ko) | 반도체장치 및 그 제조방법 | |
KR850005163A (ko) | 전계효과형 트랜지스터의 제조방법 | |
KR910017655A (ko) | 반도체장치 | |
KR910005448A (ko) | 반도체 집적회로 | |
KR920022534A (ko) | 스태틱(static)형 반도체 기억 장치, 전계 효과 트랜지스터 및 그의 제조 방법 | |
KR890009000A (ko) | 디지탈 집적 회로 | |
KR950034822A (ko) | 고전압 트랜지스터 및 그 제조방법 | |
KR900017104A (ko) | Mos형 전계효과트랜지스터 | |
KR850005169A (ko) | 우물영역을 갖는 반도체기판상에 형성되는 mis형 반도체장치 | |
KR900015311A (ko) | 반도체장치 및 그 제조방법 | |
TW334627B (en) | Semiconductor integrated circuit | |
EP0239250A3 (en) | Short channel mos transistor | |
KR860009489A (ko) | 반도체 집적회로장치 및 그 제조방법 | |
KR880006779A (ko) | 반도체 집적회로 장치 및 그 제조 방법 | |
KR910017623A (ko) | 반도체 장치 | |
KR880014675A (ko) | 정전 보호회로 | |
KR870004529A (ko) | 반도체 기억장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030303 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |