KR20070070934A - 반도체 소자의 격리막 형성방법 - Google Patents
반도체 소자의 격리막 형성방법 Download PDFInfo
- Publication number
- KR20070070934A KR20070070934A KR1020050133965A KR20050133965A KR20070070934A KR 20070070934 A KR20070070934 A KR 20070070934A KR 1020050133965 A KR1020050133965 A KR 1020050133965A KR 20050133965 A KR20050133965 A KR 20050133965A KR 20070070934 A KR20070070934 A KR 20070070934A
- Authority
- KR
- South Korea
- Prior art keywords
- oxide film
- forming
- trench
- film
- layer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Element Separation (AREA)
Abstract
본 발명은 반도체 기판 상에 제1 절연막 및 제2 절연막을 차례로 형성하고, 상기 제2 절연막 상에 포토레지스트 패턴을 형성하는 공정; 상기 포토레지스트 패턴을 마스크로 하여 상기 제1 절연막, 제2 절연막, 및 반도체 기판을 소정 깊이 까지 식각하여 트렌치를 형성하는 공정; 상기 트렌치를 포함한 전면에 산화막을 형성하는 공정; 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정; 상기 트렌치 영역에만 산화막이 잔존하도록 상기 산화막을 화학기계적연마법을 이용하여 제거하는 공정; 및 상기 질화막을 식각하는 공정으로 이루어진 반도체 소자의 격리막 형성방법에 관한 것으로서,
본 발명은 트렌치를 포함한 전면에 산화막을 형성한 후 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정을 추가함으로써 CMP공정시 실리콘 기판에 스크래치가 발생하는 문제가 해결된다.
소자 격리막, STI
Description
도 1a 내지 도 1e는 종래의 쉘로우 트렌치 격리방법을 이용한 반도체 소자의 격리막 형성방법을 나타낸 공정단면도이다.
도 2a 내지 도 2f는 본 발명의 일 실시예에 따른 반도체 소자의 격리막 형성방법을 나타낸 공정단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 반도체 기판 120 : 제1 절연막
140 : 제2 절연막 160 : 포토레지스트 패턴
180 : 산화막
본 발명은 반도체 소자의 격리막 형성방법에 관한 것으로, 보다 구체적으로는 쉘로우 트렌치 격리 방법을 이용하여 반도체 소자의 격리막을 형성하는 방법에 관한 것이다.
반도체 소자에는 트랜지스터, 캐패시터 등의 단위 소자로 된 셀들이 반도체 소자의 용량에 따라 한정된 면적 내에 다수개가 집적되는데, 이러한 셀들은 서로 독립적인 동작 특성을 위하여 전기적인 격리가 필요하다.
따라서, 이러한 셀들간의 전기적인 격리를 위한 방편으로서, 실리콘 기판을 리세스(recess)하고 필드 산화막을 성장시키는 실리콘 부분 산화(LOCal Oxidation of Silicon: LOCOS)방법과, 실리콘 기판을 수직방향으로 식각하여 트렌치를 형성하고 상기 트렌치에 절연 물질을 매립하는 쉘로우 트렌치 분리(Shallow Trench Isolation: STI) 방법이 알려져 있다.
상기 실리콘 부분 산화 방법은 필드 산화막이 활성영역으로 확장되어 필드 산화막 에지부의 버즈 비크(Bird's Beak) 발생 때문에 활성영역의 면적이 축소되는 단점이 있다.
그에 반하여, 상기 쉘로우 트렌치 격리 방법은 반응성 이온 식각이나 플라즈마 식각과 같은 건식식각 기술을 사용하여 좁고 깊은 트렌치를 만들고, 상기 트렌치 내에 절연막을 채우는 방법이므로 버즈 비크의 문제가 발생하지 않는다. 또한, 상기 쉘로우 트렌치 격리 방법은 절연막이 채워진 트렌치의 표면을 평탄하게 하므로 소자 격리 영역이 차지하는 면적이 작어서 반도체 소자의 미세화 구현에 유리하다.
이하, 첨부된 도면을 참고하여 종래의 쉘로우 트렌치 격리방법을 이용한 반도체 소자의 격리막 형성방법에 대해서 설명하기로 한다.
도 1a 내지 도 1e는 종래의 쉘로우 트렌치 격리방법을 이용한 반도체 소자의 격리막 형성방법을 나타낸 공정단면도이다.
우선, 도 1a에 도시한 바와 같이, 실리콘 기판(10)상에 패드 산화막(12)과 질화막(14)을 순차적으로 형성한 후, 상기 질화막(14) 상부에 소자 격리 영역을 노출시키기 위해서 포토레지스트 패턴(16)을 형성한다.
다음, 도 1b에 도시한 바와 같이, 상기 포토레지스트 패턴(16)을 마스크로 하여 상기 패드 산화막(12), 질화막(14), 및 실리콘 기판(10)을 소정 깊이 까지 식각하여 트렌치를 형성한다.
여기서, 상기 트렌치가 형성된 영역은 비활성영역이 되고, 트렌치가 형성되지 않은 영역은 활성영역이 된다.
다음, 도 1c에 도시한 바와 같이, 상기 트렌치를 포함한 전면에 산화막(18)을 형성한다.
다음, 도 1d에 도시한 바와 같이, 상기 산화막(18)을 화학기계적연마법(Chemical Mechanical Polishing: CMP)을 이용하여 제거하여 트렌치 영역에만 산화막(16)이 잔존하도록 한다.
다음, 도 1e에 도시한 바와 같이, 상기 질화막(14)을 식각하여 산화막으로 이루어진 격리막을 완성한다.
그러나, 이와 같은 종래의 쉘로우 트렌치 격리방법을 이용한 반도체 소자의 격리막 형성방법은 다음과 같은 문제가 있다.
도 1c를 참조하면, 트렌치를 포함한 전면에 산화막(18)을 형성함에 있어서, 트렌치가 형성된 비활성영역과 트렌치가 형성되지 않은 활성 영역 사이의 단차로 인하여 상기 산화막(18)이 물결 모양으로 형성되게 되며, 경우에 따라서 상기 물결 모양이 너무 지나쳐 뾰족한 부분이 형성될 수도 있다(도 1c의 A 영역 참조).
이와 같이 산화막에 뾰족한 부분이 형성되게 되면, 도 1d의 CMP공정 중에 상기 뾰족한 부분이 연마되지 않고 부러지게 되어 실리콘 기판에 스크래치가 발생하는 문제가 있다.
본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 안출된 것으로서,
본 발명의 목적은 산화막의 뾰족한 부분으로 인해 CMP공정시 실리콘 기판에 스크래치가 발생하는 문제를 해결할 수 있는 반도체 소자의 격리막 형성방법을 제공하는 것이다.
상기와 같은 목적을 달성하기 위해서,
본 발명은 반도체 기판 상에 제1 절연막 및 제2 절연막을 차례로 형성하고, 상기 제2 절연막 상에 포토레지스트 패턴을 형성하는 공정; 상기 포토레지스트 패턴을 마스크로 하여 상기 제1 절연막, 제2 절연막, 및 반도체 기판을 소정 깊이 까지 식각하여 트렌치를 형성하는 공정; 상기 트렌치를 포함한 전면에 산화막을 형성하는 공정; 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정; 상기 트렌치 영역에만 산화막이 잔존하도록 상기 산화막을 화학기계적연마법을 이용하여 제거하는 공정; 및 상기 질화막을 식각하는 공정으로 이루어진 반도체 소자의 격리막 형성방법을 제공한다.
즉, 본 발명은 트렌치를 포함한 전면에 산화막을 형성한 후 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정을 추가함으로써 CMP공정시 실리콘 기판에 스크래치가 발생하는 문제를 해결하도록 한 것이다.
이때, 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정은 플라즈마 스퍼터링 공정을 이용하여 수행하는 것이 바람직하다.
또한, 상기 플라즈마 스퍼터링 공정은 원자 반경이 큰 8족 원소와 원자 반경이 작은 8족 원소의 혼합기체를 이용하여 수행하는 것이 플라즈마 밀도를 높일 수 있어 바람직하다. 여기서, 상기 원자 반경이 큰 8족 원소로는 Ar을 이용하고, 상기 원자 반경이 작은 8족 원소로는 He을 이용하는 것이 바람직하다.
또한, 상기 플라즈마 스퍼터링 공정은 진공 압력을 조절하여 플라즈마의 평균자유행로를 산화막의 뾰족한 부분까지만으로 제한하는 것이 바람직하다.
이하, 첨부된 도면을 참고하여 본 발명에 따른 반도체 소자의 격리막 형성방법을 보다 상세히 설명하기로 한다.
도 2a 내지 도 2f는 본 발명의 일 실시예에 따른 반도체 소자의 격리막 형성방법을 나타낸 공정단면도이다.
우선, 도 2a에 도시한 바와 같이, 반도체 기판(100)상에 제1 절연막(120)과 제2 절연막(140)을 차례로 형성한 후, 상기 제2절연막(140) 상부에 소자 격리 영역을 노출시키기 위해서 포토레지스트 패턴(160)을 형성한다.
상기 반도체 기판(100)은 실리콘 기판이 적용될 수 있고, 상기 제1 절연막(120)은 산화막이 적용될 수 있고, 상기 제2 절연막(140)은 질화막이 적용될 수 있다.
다음, 도 2b에 도시한 바와 같이, 상기 포토레지스트 패턴(160)을 마스크로 하여 상기 제1 절연막(120), 제2 절연막(140), 및 반도체 기판(100)을 소정 깊이 까지 식각하여 트렌치를 형성한다.
여기서, 상기 트렌치가 형성된 영역은 비활성영역이 되고, 트렌치가 형성되지 않은 영역은 활성영역이 된다.
다음, 도 2c에 도시한 바와 같이, 상기 트렌치를 포함한 전면에 산화막(180)을 형성한다.
이때, 도시한 바와 같이, 상기 산화막(180)은 트렌치가 형성된 비활성영역과 트렌치가 형성되지 않은 활성 영역 사이의 단차로 인하여 물결 모양으로 형성되게 되며, 경우에 따라서 상기 물결 모양이 너무 지나쳐 뾰족한 부분이 형성되게 된다.
다음, 도 2d에 도시한 바와 같이, 상기 산화막(180) 중 뾰족하게 형성된 부분을 플라즈마 스퍼터링 공정을 이용하여 제거한다.
상기 플라즈마 스퍼터링 공정은 8족 원소인 Ar 및 He의 혼합기체를 이용함으로써, Ar+ 및 He+에 의한 스퍼터링 현상으로 상기 산화막(160)의 뾰족한 부분을 제거하는 것이 바람직하다.
그 이유는, Ar은 원자 반경이 크고 He은 원자 반경이 작으므로 양자를 혼합할 경우 플라즈마 밀도를 높일 수 있어 단시간에 효과적인 스퍼터링이 가능하기 때문이다.
상기 플라즈마 스퍼터링 공정을 수행함에 있어서, 상기 산화막(180) 중 뾰족 하게 형성된 부분만을 제거해야 하며 그 외의 부분은 제거할 필요가 없다.
따라서, 플라즈마의 평균자유행로를 산화막의 뾰족한 부분까지(도 2d의 h까지)만으로 제한하는 것이 바람직하며, 그를 위해서는 산화막의 뾰족한 부분의 높이를 고려하여 플라즈마 스퍼터링 공정의 진공 압력을 적절히 조절한다.
다음, 도 2e에 도시한 바와 같이, 상기 산화막(180)을 화학기계적연마법(Chemical Mechanical Polishing: CMP)을 이용하여 제거하여 트렌치 영역에만 산화막(180)이 잔존하도록 한다.
다음, 도 2f에 도시한 바와 같이, 상기 제2절연막(140)을 식각하여 산화막으로 이루어진 격리막을 완성한다.
이상과 같은 본 발명에 따르면, 트렌치를 포함한 전면에 산화막을 형성한 후 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정을 추가함으로써 CMP공정시 실리콘 기판에 스크래치가 발생하는 문제가 해결된다.
Claims (6)
- 반도체 기판 상에 제1 절연막 및 제2 절연막을 차례로 형성하고, 상기 제2 절연막 상에 포토레지스트 패턴을 형성하는 공정;상기 포토레지스트 패턴을 마스크로 하여 상기 제1 절연막, 제2 절연막, 및 반도체 기판을 소정 깊이 까지 식각하여 트렌치를 형성하는 공정;상기 트렌치를 포함한 전면에 산화막을 형성하는 공정;상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정;상기 트렌치 영역에만 산화막이 잔존하도록 상기 산화막을 화학기계적연마법을 이용하여 제거하는 공정; 및상기 질화막을 식각하는 공정으로 이루어진 반도체 소자의 격리막 형성방법.
- 제1항에 있어서, 상기 산화막 중 뾰족하게 형성된 부분을 제거하는 공정은 플라즈마 스퍼터링 공정을 이용하여 수행하는 것을 특징으로 하는 반도체 소자의 격리막 형성방법.
- 제2항에 있어서, 상기 플라즈마 스퍼터링 공정은 원자 반경이 큰 8족 원소와 원자 반경이 작은 8족 원소의 혼합기체를 이용하여 수행하는 것을 특징으로 하는 반도체 소자의 격리막 형성방법.
- 제3항에 있어서,상기 원자 반경이 큰 8족 원소로는 Ar을 이용하고, 상기 원자 반경이 작은 8족 원소로는 He을 이용하는 것을 특징으로 하는 반도체 소자의 격리막 형성방법.
- 제2항에 있어서, 상기 플라즈마 스퍼터링 공정은 진공 압력을 조절하여 플라즈마의 평균자유행로를 산화막의 뾰족한 부분까지 만으로 제한하는 것을 특징으로 하는 반도체 소자의 격리막 형성방법.
- 제1항에 있어서, 상기 제1 절연막을 산화막이고, 상기 제2절연막은 질화막인 것을 특징으로 하는 반도체 소자의 격리막 형성방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050133965A KR100769127B1 (ko) | 2005-12-29 | 2005-12-29 | 반도체 소자의 격리막 형성방법 |
US11/643,141 US7501326B2 (en) | 2005-12-29 | 2006-12-19 | Method for forming isolation layer of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050133965A KR100769127B1 (ko) | 2005-12-29 | 2005-12-29 | 반도체 소자의 격리막 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070070934A true KR20070070934A (ko) | 2007-07-04 |
KR100769127B1 KR100769127B1 (ko) | 2007-10-22 |
Family
ID=38263737
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050133965A KR100769127B1 (ko) | 2005-12-29 | 2005-12-29 | 반도체 소자의 격리막 형성방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7501326B2 (ko) |
KR (1) | KR100769127B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8450186B2 (en) * | 2009-09-25 | 2013-05-28 | Intel Corporation | Optical modulator utilizing wafer bonding technology |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100274976B1 (ko) * | 1998-09-09 | 2000-12-15 | 황인길 | 반도체 소자 분리를 위한 트랜치 제조 방법 |
KR100403630B1 (ko) * | 2001-07-07 | 2003-10-30 | 삼성전자주식회사 | 고밀도 플라즈마를 이용한 반도체 장치의 층간 절연막 형성방법 |
TW525265B (en) * | 2002-01-28 | 2003-03-21 | Nanya Technology Corp | Method for forming shallow trench isolation |
US6713407B1 (en) * | 2002-10-29 | 2004-03-30 | Taiwan Semiconductor Manufacturing Co., Ltd | Method of forming a metal nitride layer over exposed copper |
US6974768B1 (en) * | 2003-01-15 | 2005-12-13 | Novellus Systems, Inc. | Methods of providing an adhesion layer for adhesion of barrier and/or seed layers to dielectric films |
-
2005
- 2005-12-29 KR KR1020050133965A patent/KR100769127B1/ko not_active IP Right Cessation
-
2006
- 2006-12-19 US US11/643,141 patent/US7501326B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7501326B2 (en) | 2009-03-10 |
KR100769127B1 (ko) | 2007-10-22 |
US20070166934A1 (en) | 2007-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100480897B1 (ko) | 반도체소자의 소자분리막 형성방법 | |
KR100741876B1 (ko) | 디보트가 방지된 트렌치 소자분리막이 형성된 반도체 소자의 제조 방법 | |
KR20080095621A (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
TWI286798B (en) | Method of etching a dielectric material in the presence of polysilicon | |
KR100769127B1 (ko) | 반도체 소자의 격리막 형성방법 | |
KR101033359B1 (ko) | 반도체 소자의 제조 방법 | |
JP2008004881A (ja) | 素子分離構造部の製造方法 | |
KR20020053565A (ko) | 반도체 소자의 소자분리막 형성방법 | |
KR20060075402A (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
KR100770455B1 (ko) | 반도체소자의 제조방법 | |
KR100430582B1 (ko) | 반도체 소자의 제조 방법 | |
KR20030059411A (ko) | 반도체소자의 소자분리절연막 형성방법 | |
KR100700282B1 (ko) | 반도체 소자의 제조 방법 | |
KR20110003008A (ko) | 플래시 메모리 소자의 제조방법 | |
KR20040002241A (ko) | 반도체소자의 소자분리막 형성방법 | |
KR20040059998A (ko) | 반도체 장치의 소자 분리막 형성방법 | |
KR100700283B1 (ko) | 반도체소자의 소자분리용 트랜치 형성방법 | |
KR20030059413A (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
KR20030086853A (ko) | 반도체 소자의 소자분리 방법 | |
KR20040036798A (ko) | 반도체 소자의 소자 분리막 형성 방법 | |
KR20050108199A (ko) | 반도체 장치의 소자 분리막 형성 방법 | |
KR20090068634A (ko) | 반도체 소자의 트렌치 형성 방법 | |
KR20030086839A (ko) | 반도체 소자의 소자분리막 형성방법 | |
KR20020010806A (ko) | 반도체소자의 소자분리막 형성 방법 | |
KR20030000132A (ko) | 반도체소자의 소자분리절연막 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
G170 | Publication of correction | ||
FPAY | Annual fee payment |
Payment date: 20110920 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |