KR100973803B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR100973803B1
KR100973803B1 KR1020030050928A KR20030050928A KR100973803B1 KR 100973803 B1 KR100973803 B1 KR 100973803B1 KR 1020030050928 A KR1020030050928 A KR 1020030050928A KR 20030050928 A KR20030050928 A KR 20030050928A KR 100973803 B1 KR100973803 B1 KR 100973803B1
Authority
KR
South Korea
Prior art keywords
line
gate
data
signal
driving circuit
Prior art date
Application number
KR1020030050928A
Other languages
English (en)
Other versions
KR20050011873A (ko
Inventor
문성재
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030050928A priority Critical patent/KR100973803B1/ko
Publication of KR20050011873A publication Critical patent/KR20050011873A/ko
Application granted granted Critical
Publication of KR100973803B1 publication Critical patent/KR100973803B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

게이트선, 게이트선과 교차하는 데이터선, 게이트선과 데이터선에 각각 연결되어 있는 스위칭 소자, 스위칭 소자에 연결되어 있는 화소 전극, 게이트선 및 데이터선, 스위칭 소자 및 화소 전극과 이격되어 있고, 데이터선에 구동 신호를 공급하는 구동 회로들 사이를 연결하기 위한 구동 회로 연결선, 구동 회로와 데이터선의 연결을 보조하는 데이터선 접촉 보조 부재, 및 구동 회로 연결선과 구동 회로의 연결을 보조하는 연결선 접촉 보조 부재를 포함하고, 연결선 접촉 보조 부재는 구동 회로 연결선의 노출 부위를 덮는 제1 부분과 구동 회로 연결선을 따라 소정 길이만큼 연장되어 있고 그로스 테스트시 프로프 팁이 접촉하는 패드로 사용하기 위한 제2 부분을 포함한다.
액정표시장치, 그로스테스트, 구동회로연결선

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선 및 그 교차 영역을 확대하여 나타낸 것이다.
도 5는 도 4의 박막 트랜지스터 표시판을 V-V' 선을 따라 잘라 도시한 단면도이다.
도 6은 본 발명의 한 실시예에 따른 도 3의 A 부분을 확대하여 나타낸 배치도이다.
도 7은 본 발명의 한 실시예에 따른 데이터선과 검사선의 연결부 부근을 확대하여 나타낸 배치도이다.
도 8은 도 7의 Ⅷ-Ⅷ' 선을 따라 잘라 도시한 단면도이다.
도 9는 본 발명의 한 실시예에 따른 도 3의 B 부분을 확대하여 나타낸 배치 도이다.
도 10은 도 9의 X-X'선을 잘라 도시한 단면도이다.
본 발명은 액정 표시 장치에 관한 것으로 특히 액정 표시 장치용 박막 트랜지스터 표시판에 관한 것이다.
일반적인 액정 표시 장치(liquid crystal display, LCD)는 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 액정층에 전계를 인가하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. 이러한 액정 표시 장치는 휴대가 간편한 평판 표시 장치(flat panel display, FPD) 중에서 대표적인 것으로서, 이 중에서도 박막 트랜지스터(thin film transistor, TFT)를 스위칭 소자로 이용한 TFT-LCD가 주로 이용되고 있다.
박막 트랜지스터가 형성되는 표시판에는 복수의 게이트선과 데이터선이 각각 행과 열 방향으로 형성되어 있고, 박막 트랜지스터를 통하여 이들 게이트선과 데이터선에 연결된 화소 전극이 형성되어 있다. 박막 트랜지스터는 게이트선을 통해 전달되는 게이트 신호에 따라 데이터선을 통해 전달되는 데이터 신호를 제어하여 화소 전극으로 전송한다. 게이트 신호는 구동 전압 생성부에서 만들어진 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 공급받는 복수의 게이트 구동 IC(integrated circuit)가 신호 제어부로부터의 제어에 따라 이들을 조합하여 만들어낸다. 데이터 신호는 신호 제어부로부터의 계조 신호를 복수의 데이터 구동 IC가 아날로그 전압으로 변환함으로써 얻어진다. 신호 제어부 및 구동 전압 생성부 등은 통상 표시판 바깥에 위치한 인쇄 회로 기판(printed circuit board, PCB)에 구비되어 있고 구동 IC는 PCB와 표시판의 사이에 위치한 가요성 인쇄 회로(flexible printed circuit, FPC) 기판 위에 장착되어 있다. PCB는 통상 두 개를 두며 이 경우 표시판 위쪽과 왼쪽에 하나씩 배치하며, 왼쪽의 것을 게이트 PCB, 위쪽의 것을 데이터 PCB라 한다. 게이트 PCB와 표시판 사이에는 게이트 구동 IC가, 데이터 PCB와 표시판 사이에는 데이터 구동 IC가 위치하여, 각각 대응하는 PCB로부터 신호를 받는다.
한편, 게이트 및 데이터 구동 IC는 TCP(Tape Carrier Package) 실장 방법과 COG(Chip On Glass) 방법으로 부착할 수 있다. TCP 방법은 구동칩이 부착된 테이프를 박막 트랜지스터 표시판에 별도로 부착하는 방법이고, COG 방법은 박막 트랜지스터 표시판의 절연 기판 위에 직접 구동 IC을 부착하는 방법이다. 종래에는 TCP방법을 주로 이용하였으나 현재는 칩이 차지하는 면적의 축소와 비용 감면에 따른 이유 등으로 COG 방법을 주로 이용한다.
박막 트랜지스터 표시판에 구동 회로를 부착한 후 박막 트랜지스터 표시판의 불량을 검사하기 위해서 비주얼 인스펙션(visual inspection) 또는 그로스 테스트(gross test) 등을 실시하게 된다.
비주얼 인스펙션은 각각의 데이터선 또는 게이트선을 하나로 연결하는 검사선을 형성하고, 이 검사선을 통해 검사를 진행한 후, 레이저를 사용하여 검사선과 배선의 연결을 끊는다.
그로스 테스트는 프로브(probe) 팁을 각각의 신호선에 직접 접촉하여 검사를 진행한다.
그러나, COG 방법에서 비주얼 인스펙션과 달리 그로스 테스트는 일정한 간격으로 배열되어 있는 프로브 팁을 각각의 신호선에 직접 접촉시켜야 하기 때문에 그로스 테스트를 위한 검사용 패드를 필요로 한다. 결국, 기판에 그로스 테스트를 위하여 별도의 검사용 패드를 마련하려면 기판의 공정 마진이 부족할 뿐만 아니라 공정 시간이 길어지는 문제가 있다.
본 발명이 이루고자 하는 기술적 과제는 COG 방식의 구동칩의 범퍼와 신호선 사이에 위치하는 신호선 검사용 패드를 이용하여 간단하게 그로스 테스트를 할 수 있는 박막 트랜지스터 표시판을 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는, 게이트선, 상기 게이트선과 교차하는 데이터선, 상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자, 상기 스위칭 소자에 연결되어 있는 화소 전극, 상기 게이트선 및 상기 데이터선, 상기 스위칭 소자 및 상기 화소 전극과 이격되어 있고, 상 기 데이터선에 구동 신호를 공급하는 구동 회로들 사이를 연결하기 위한 구동 회로 연결선, 상기 구동 회로와 상기 데이터선의 연결을 보조하는 데이터선 접촉 보조 부재, 및 상기 구동 회로 연결선과 상기 구동 회로의 연결을 보조하는 연결선 접촉 보조 부재를 포함하고, 상기 데이터선 접촉 보조 부재와 상기 연결선 접촉 보조 부재 중의 적어도 하나는 데이터선 또는 구동 회로 연결선의 노출 부위를 덮는 제1 부분과 데이터선 또는 구동 회로 연결선을 따라 소정 길이만큼 연장되어 있고 그로스 테스트시 프로프 팁이 접촉하는 패드로 사용하기 위한 제2 부분을 포함한다.
이 때, 상기 구동 회로와 상기 게이트선의 연결을 보조하며, 상기 게이트선의 노출 부위를 덮는 제1 부분과 상기 게이트선을 따라 소정 길이만큼 연장되어 있고 그로스 테스트시 프로프 팁이 접촉하는 패드로 사용하기 위한 제2 부분을 가지는 게이트선 접촉 보조 부재를 더 포함할 수 있고, 상기 게이트선 접촉 보조 부재, 상기 데이터선 접촉 보조 부재 및 상기 구동 회로 연결선 접촉 보조 부재는 ITO 또는 IZO로 이루어지는 것이 바람직하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(gate driver)(400)와 데이터 구동부(data driver)(500), 게이트 구동부(400)에 연결된 구동 전압 생성부(driving voltage generator)(700)와 데이터 구동부(500)에 연결된 계조 전압 생성부(gray voltage generator)(800) 그리고 이들을 제어하는 신호 제어부(signal controller)(600)를 포함하고 있다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결된 복수의 화소(pixel)를 포함하며, 각 화소는 표시 신호선(G 1-Gn, D1-Dm)에 연결된 스위칭 소자(switching element)(Q)와 이에 연결된 액정 축전기(Clc) 및 유지 축전기(storage capacitor)(Cst)를 포함한다. 표시 신호선(G 1-Gn, D1-Dm)은 주사 신호(scanning signal) 또는 게이트 신호(gate signal)를 전달하며 행 방향으로 뻗어 있는 복수의 주사 신호선 또는 게이트선(G1-Gn)과 화상 신호(image signal) 또는 데이터 신호(data signal)를 전달하며 열 방향으로 뻗어 있는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 스위칭 소자(Q)는 삼단자 소자로서, 그 제어 단자는 게이트선(G1-Gn)에 연결되어 있고 입력 단자는 데이터선(D1-Dm)에 연결되며, 출력 단자는 액정 축전기(Clc) 및 유지 축전기(C st)의 한 단자에 연결되어 있다.
액정 축전기(Clc)는 스위칭 소자(Q)의 출력 단자와 공통 전압(common voltage, Vcom) 또는 기준 전압(reference voltage)에 연결되어 있다. 유지 축전기(Cst)의 다른 단자는 다른 전압, 예를 들면 기준 전압에 연결되어 있다. 그러나 유지 축전기(Cst)의 다른 단자는 바로 위의 게이트선[이하 "전단 게이트선(previous gate line)"이라 함]에 연결되어 있을 수 있다. 전자의 연결 방식을 독립 배선 방식(separate wire type)이라고 하며, 후자의 연결 방식을 전단 게이트 방식(previous gate type)이라고 한다.
한편, 액정 표시판 조립체(300)를 구조적으로 보면 도 2에서와 같이 개략적으로 나타낼 수 있다. 편의상 도 2에는 하나의 화소만을 나타내었다.
도 2에 도시한 것처럼, 액정 표시판 조립체(300)는 서로 마주 보는 하부 표시판(100)과 상부 표시판(200) 및 둘 사이의 액정층(3)을 포함한다. 하부 표시판(100)에는 게이트선(Gi-1, Gi) 및 데이터선(Dj)과 스위칭 소자(Q) 및 유지 축전기(Cst)가 구비되어 있다. 액정 축전기(Clc)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 기준 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다.
화소 전극(190)은 스위칭 소자(Q)에 연결되며 기준 전극(270)은 상부 표시판(200)의 전면(全面)에 형성되어 있고 공통 전압(Vcom)에 연결된다.
여기에서 액정 분자들은 화소 전극(190)과 기준 전극(270)이 생성하는 전기장의 변화에 따라 그 배열을 바꾸고 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
화소 전극(190)은 또한 기준 전압을 인가받는 별개의 신호선이 하부 표시판(100)에 구비되어 화소 전극(190)과 중첩됨으로써 유지 축전기(Cst)를 이룬다. 전단 게이트 방식의 경우 화소 전극(190)은 절연체를 매개로 전단 게이트선(Gi-1)과 중첩됨으로써 전단 게이트선(Gi-1)과 함께 유지 축전기(C st)의 두 단자를 이룬다.
도 2는 스위칭 소자(Q)의 예로 모스(MOS) 트랜지스터를 보여주고 있으며, 이 모스 트랜지스터는 실제 공정에서 비정질 규소(amorphous silicon) 또는 다결정 규소(polysilicon)를 채널층으로 하는 박막 트랜지스터로 구현된다.
도 2에서와는 달리 기준 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하 여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(color filter)(230)를 구비함으로써 가능하다. 색 필터(230)는 도 2에서처럼 주로 상부 표시판(200)의 해당 영역에 형성되지만 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
다시 도 1을 참고하면, 구동 전압 생성부(700)는 스위칭 소자(Q)를 턴온시키는 게이트 온 전압(Von)과 스위칭 소자(Q)를 턴오프시키는 게이트 오프 전압(Voff) 등을 생성한다.
계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압(gray voltage)을 생성한다.
게이트 구동부(400)는 스캔 구동부(scan driver)라고도 하며, 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 구동 전압 생성부(700)로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
또한 데이터 구동부(500)는 소스 구동부(source driver)라고도 하며, 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 데이터선(D1-Dm)에 인가한다.
신호 제어부(600)는 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호 를 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700)에 공급한다.
그러면, 도 3을 참고로 하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구조에 대하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 3에 도시한 바와 같이, 게이트선(G1-Gn)과 데이터선(D1-Dm )이 구비된 액정 표시판 조립체(300)의 위쪽에는 액정 표시 장치를 구동하기 위한 신호 제어부(600), 구동 전압 생성부(700) 및 계조 전압 생성부(800) 따위의 회로 요소가 구비되어 있는 인쇄 회로 기판(printed circuit board, PCB)(550)이 위치하고 있다. 액정 표시판 조립체(300)와 PCB(550)은 가요성 회로(flexible printed circuit, FPC) 기판(511, 512)을 통하여 서로 전기적 물리적으로 연결되어 있다.
가장 왼쪽에 위치한 FPC 기판(511)에는 복수의 데이터 전달선(521)과 복수의 구동 신호선(522, 523)이 형성되어 있다. 데이터 전달선(521)은 조립체(300)에 형성된 리드선(321)을 통하여 데이터 구동 IC(540)의 입력 단자와 연결되어, 계조 신호를 전달한다. 구동 신호선(522, 523)은 각 구동 IC(540, 440)의 동작에 필요한 전원 전압과 제어 신호 등을 조립체(300)에 형성된 리드선(321) 및 구동 신호선(323)을 통하여 각 구동 IC(540, 440)에 전달한다.
기타의 FPC 기판(512)에는 이에 연결된 데이터 구동 IC(540)에 구동 및 제어 신호를 전달하기 위한 복수의 구동 신호선(522)이 형성되어 있다.
이들 신호선(521-523)들은 PCB(550)의 회로 요소와 연결되어 이로부터 신호를 받는다.
한편 구동 신호선(523)은 별도의 FPC 기판에 형성될 수 있다.
도 3에서와 같이 액정 표시판 조립체(300)에 구비된 가로 방향의 게이트선(G1-Gn)과 세로 방향의 데이터선(D1-Dm)의 교차에 의해 한정되는 복수의 화소 영역이 모여 화상을 표시하는 표시 영역(D)을 이룬다. 표시 영역(D)의 바깥쪽(빗금친 부분)에는 블랙 매트릭스(220)가 구비되어 있어 표시 영역(D) 밖으로 누설되는 빛을 차단하고 있다. 게이트선(G1-Gn)과 데이터선(D1-Dm )은 표시 영역(D) 내에서 각각 실질적으로 평행한 상태를 유지하지만, 표시 영역(D)을 벗어나면 부채살처럼 그룹별로 한 곳으로 모여 서로 간의 간격이 좁아지고 다시 실질적인 평행 상태가 되는데, 이 영역을 팬 아웃(fan out) 영역이라 한다.
액정 표시판 조립체(300)의 표시 영역(D) 밖의 위쪽 가장 자리에는 복수 개의 데이터 구동 IC(540)가 가로 방향으로 차례로 장착되어 있다. 데이터 구동 IC(540) 사이에는 IC간 연결선(541)이 형성되어 있어, FPC 기판(511)을 통하여 가장 좌측에 위치한 데이터 구동 IC(540)에 공급되는 계조 신호를 다음 데이터 구동 IC(540)에 차례대로 전달한다.
또한 각 데이터 구동 IC(540)의 밑에는 한 개 이상의 VI 검사선(125)이 형성될 수 있다. 각 검사선(125)은 주로 가로 방향으로 뻗어 있으며 그 한쪽이 위를 향하여 뻗고 그 끝에는 검사 패드(126)가 연결되어 있다. 각 검사선(125)에는 데이터선(D1-Dm)이 연결되어 있는데 검사선(125)의 수가 둘 이상이면 검사선(125)과 데이터선(D1-Dm)의 연결은 교대로 이루어진다. 예를 들어 도 3에는 두 개의 검사선(125)이 있으며, 위쪽 검사선(125)에는 홀수 번째 데이터선(D1, D3, ...)이, 아래쪽 검사선(125)에는 짝수 번째 데이터선(D2, D4, ...)이 연결되어 있다.
검사 패드(126)는 FPC 기판(511, 512)과 조립체(300)가 전기적으로 연결되는 부분, 또는 데이터 구동 IC(540)의 위쪽 또는 데이터선(D1-Dm)에 신호가 인가되는 지점 상부에 배치되어 있다. 이와 같이 검사 패드(126)와 검사선(125)이 데이터 구동 IC(540) 사이에 위치하지 않고 데이터 구동 IC(540)의 위에 배치되어 있으므로, IC간 연결선(541)을 연결할 때 어떠한 꼬임도 없이 거의 직선으로 형성하여, 배선 저항이나 신호 지연 등을 줄일 수 있다.
또한 액정 표시판 조립체(300)의 왼쪽 가장 자리에는 네 개의 게이트 구동 IC(440)가 세로 방향으로 나란히 장착되어 있다. 게이트 구동 IC(440) 부근에는 앞서 언급한 복수의 구동 신호선(323)이 형성되어 있다. 이들 구동 신호선(323)은 FPC 기판(511)의 구동 신호선(523)과 게이트 구동 IC(440) 또는 게이트 구동 IC(440) 사이 등을 전기적으로 연결한다.
또한 구동 신호선(323) 중 표시 영역(D)에 인접한 두 개의 신호선(323)은 게이트선(G1-Gn)에 교대로 연결되어 있다. 이들 신호선(323)의 한쪽 끝에는 게이트선(G1-Gn) 및 화소의 상태를 검사하기 위한 검사 패드(323p)를 각각 구비하고 있다.
앞서 설명한 것처럼, 액정 표시판 조립체(300)는 두 개의 표시판(100, 200)을 포함하며, 이중 박막 트랜지스터가 구비된 하부 표시판(100)을 "박막 트랜지스터 표시판"이라 한다. 도 3에서 구동 신호선(323), 리드선(321), 연결선(541), VI 검사선(125) 및 검사 패드(126) 등이 이 박막 트랜지스터 표시판(100)에 구비되어 있으므로, 박막 트랜지스터 표시판(100)의 구조에 대하여 도 4 내지 도 10을 참조하여 상세히 설명한다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선 및 그 교차 영역을 확대하여 나타낸 것이고, 도 5는 도 4의 박막 트랜지스터 표시판을 V-V' 선을 따라 잘라 도시한 단면도이다. 도 6은 본 발명의 한 실시예에 따른 도 3의 A 부분을 확대하여 나타낸 배치도이다. 또한 도 7은 본 발명의 한 실시예에 따른 데이터선과 검사선의 연결부 부근을 확대하여 나타낸 배치도이고, 도 8은 도 7의 Ⅷ-Ⅷ' 선을 따라 잘라 도시한 단면도이다. 도 9는 본 발명의 한 실시예에 따른 도 3의 B 부분을 확대하여 나타낸 배치도이고, 도 10은 도 9의 X-X'선을 잘라 도시한 단면도이다.
절연 기판(110) 위에 알루미늄(Al) 또는 알루미늄 합금(Al alloy), 몰리브덴(Mo) 또는 몰리브덴-텅스텐 합금(MoW), 크롬(Cr), 탄탈륨(Ta) 등의 금속 또는 도전체로 이루어진 복수의 게이트선(121)과 한 쌍의 검사선(125), 복수의 리 드선(321)이 형성되어 있다.
게이트선(121)은 주로 가로 방향으로 뻗어 있으며, 그 일부는 게이트 전극(124)이 된다.
각 검사선(125)은 주로 가로 방향으로 뻗어 있고, 그 끝 부분이 위를 향하여 뻗어 검사 패드(126)가 된다. 도 6에 도시한 바와 같이, 아래쪽 검사선(125)은 홀수 번째 데이터선과 연결되어 있고 위쪽 검사선(125)은 짝수 번째 데이터선과 연결되어 있다. 검사 패드(126)는 리드선(321)의 사이에 배치되어 있다.
게이트선(121), 검사선(125) 및 리드선(321)은 단일층으로 형성될 수도 있지만, 이중층 이상으로 형성될 수도 있다. 이때, 한 층은 비저항이 작은 물질로 하고 다른 층은 다른 물질과의 접촉 특성이 좋은 물질로 형성하는 것이 바람직하며, 그 예로 크롬과 알루미늄 합금의 이중막 또는 몰리브덴 또는 몰리브덴 합금과 알루미늄의 이중막을 들 수 있다.
도 3에 도시한 구동 신호선(323) 또한 게이트선(121)과 동일한 층으로 형성된다.
게이트선(121), 검사선(125), 리드선(321) 위에는 질화규소(SiNX) 따위로 이루어진 게이트 절연막(140)이 형성되어 있다.
게이트 전극(124) 상부의 게이트 절연막(140) 위에는 수소화 비정질 규소로 이루어진 복수의 섬(island)형 반도체(154)가 형성되어 있으며, 반도체(154) 위에는 인(P)과 같은 n형 불순물이 고농도로 도핑되어 있는 수소화 비정질 규소 따위의 반도체로 이루어진 복수 쌍의 저항성 접촉 부재(163, 165)가 형성되어 있으며 각 쌍의 접촉 부재(163, 165)는 게이트 전극(124)을 중심으로 양쪽으로 분리되어 있다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 알루미늄 또는 알루미늄 합금, 몰리브덴 또는 몰리브덴-텅스텐 합금, 크롬, 탄탈륨 등의 금속 또는 도전체로 이루어진 복수의 데이터선(171), 드레인 전극(175) 및 IC간 연결선(541)이 형성되어 있다.
각 데이터선(171)은 주로 세로 방향으로 뻗어 있으며, 그 가지들이 뻗어 나와 복수의 소스 전극(173)을 이룬다. 드레인 전극(175)은 게이트 전극(124)을 중심으로 소스 전극(173)과 마주하며, 데이터선(171)과 분리되어 있다.
IC간 연결선(541)은 주고 가로 방향으로 뻗어 있으며, 그 양단부(549)는 IC와의 연결을 위하여 폭이 확장되어 있다.
데이터선(171), 드레인 전극(175) 및 IC간 연결선(541)은 게이트선(121)과 마찬가지로 단일층으로 이루어질 수도 있지만 이중층 이상으로 이루어질 수 있다. 이중층 이상인 경우에는 한 층은 비저항이 작은 물질로 형성하고, 다른 층은 다른 물질과의 접촉 특성이 좋은 물질로 하는 것이 바람직하다.
검사선(125)과 연결선(541)은 데이터선(171)과 동일층으로 형성될 수 있고, 리드선(321)은 게이트선(121)과 동일층으로 형성될 수도 있다.
여기서, 게이트 전극(124), 반도체(154), 소스 전극(173) 및 드레인 전극(175)은 박막 트랜지스터(TFT)를 이루고 있다.
데이터선(171) 및 드레인 전극(175)과 이들로 가려지지 않은 반도체(154) 및 게이트 절연막(140) 위에는 질화 규소 또는 유기 절연막으로 이루어진 보호막(180)이 형성되어 있다. 보호막(180)은 데이터선(171)의 일부와 드레인 전극(175)의 일부 및 IC간 연결선(541)의 일부를 드러내는 복수의 접촉 구멍(182, 183, 186, 189)을 가지고 있다.
보호막(180)은 또한 게이트 절연막(140)과 함께 게이트선(121)의 일부와 검사선(125)의 일부를 드러내는 복수의 접촉 구멍(181, 187)을 가지고 있다. 또한, 도면에 도시하지 않았지만, 검사 패드(126), 리드선(321), 구동 신호선(323)의 일부를 드러내는 접촉 구멍도 보호막(180)에 구비되어 있다.
보호막(180) 위에는 ITO(indium tin oxide) 또는 IZO(indium zinc oxide) 따위의 투명 도전 물질로 이루어진 화소 전극(190), 접촉 보조 부재(91, 92, 82) 및 연결 부재(97)가 형성되어 있다.
화소 전극(190)은 접촉 구멍(183)을 통하여 드레인 전극(175)과 연결되어 데이터 신호를 전달받는다.
게이트 접촉 보조 부재(91)와 데이터 접촉 보조 부재(92)는 접촉 구멍(181, 182)을 통해 게이트선(121) 및 데이터선(171)의 일부에 각각 연결되어 있으며, 이들은 게이트선(121) 및 데이터선(171)의 끝부분과 외부 회로 장치와의 접착성을 보완하고 게이트선(121)과 데이터선(171)을 보호하는 역할을 한다. 또 연결선 접촉 보조 부재(82)는 접촉 구멍(189)을 통하여 IC간 연결선(541)의 양단부(549)와 연결되어 있으며, IC간 연결선(541)과 IC 사이의 접착성을 보완하고 IC간 연결선(541) 을 보호하는 역할을 한다.
또, 접촉 보조 부재(91, 92, 82)는 접촉 구멍(181, 182, 189) 주변을 덮는 제1 부분(91a, 92a, 82a)과 각 선(121, 171, 541)을 따라 연장되어 있는 제2 부분(91b, 92b, 82b)을 포함한다. 제2 부분(91b, 92b, 82b)은 그로스 테스트(Gross Test: G/T)시 프로브 팁이 접촉하는 패드로 사용된다. 제2 부분(91b, 92b, 82b)은 그로스 테스트시 프로브 팁을 접촉시킬 수 있는 공간적 마진을 확보한 것이다.
연결 부재(97)는 접촉 구멍(186)을 통하여 데이터선(171)에 연결되어 있고 접촉 구멍(187)을 통해 검사선(125)에 연결되어, 검사 패드(126)를 통해 전달되는 데이터선 검사 신호를 연결된 데이터선에 공급한다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.
PCB(550)에 구비되어 있는 신호 제어부(600)는 외부의 그래픽 제어기(graphic controller)(도시하지 않음)로부터 RGB 데이터 신호(R, G, B) 및 이의 표시를 제어하는 제어 입력 신호(input control signal), 예를 들면 수직 동기 신호(vertical synchronizing signal, Vsync)와 수평 동기 신호(horizontal synchronizing signal, Hsync), 메인 클록(main clock, CLK), 데이터 인에이블 신호(data enable signal, DE) 등을 제공받는다. 신호 제어부(600)는 제어 입력 신호를 기초로 게이트 제어 신호 및 데이터 제어 신호를 생성하고 계조 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리한 후, 게이트 제어 신호를 게이트 구동부(400)와 구동 전압 생성부(700)로 내보내고 데이터 제어 신호와 처리한 계조 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.
게이트 제어 신호는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(vertical synchronization start signal, STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(gate clock signal, CPV) 및 게이트 온 펄스의 폭을 한정하는 게이트 온 인에이블 신호(gate on enable signal, OE) 등을 포함한다. 이중에서 게이트 온 인에이블 신호(OE)와 게이트 클록 신호(CPV)는 구동 전압 생성부(700)에도 공급된다. 데이터 제어 신호는 계조 신호의 입력 시작을 지시하는 수평 동기 시작 신호(horizontal synchronization start signal, STH)와 데이터선에 해당 데이터 전압을 인가하라는 로드 신호(load signal, LOAD 또는 TP), 데이터 전압의 극성을 반전시키는 반전 제어 신호(RVS) 및 데이터 클록 신호(data clock signal, HCLK) 등을 포함한다.
이때, 게이트 구동부(400)에 공급되는 게이트 제어 신호는 구동 신호선(523, 323)을 통하여 전달되고, 데이터 제어 신호 및 계조 신호는 리드선(321)을 통하여 데이터 구동부(500)에 전달된다.
한편, 구동 전압 생성부(700)는 신호 제어부(550)로부터의 제어 신호에 따라 게이트 온 전압(Von), 게이트 오프 전압(Voff) 및 기준 전극(270)에 인가되는 공통 전압(Vcom)을 생성하고, 게이트 온 전압(Von)과 게이트 오프 전압(Voff )을 구동 신호 선(523, 323)을 통해 게이트 구동부(400)에 공급한다. 그리고 계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압을 생성하여 리드선(321)을 통해 데이터 구동부(500)에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호에 따라 게이트 온 전압(Von)을 차례로 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시킨다. 이와 동시에 데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호에 따라, 턴온된 스위칭 소자(Q)를 포함하는 화소에 대한 계조 신호(R', G', B')에 대응하는 계조 전압 생성부(800)로부터의 아날로그 계조 전압을 데이터 신호로서 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm)에 공급된 데이터 신호는 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 신호를 인가한다. 이때 한 프레임이 끝나고 구동 전압 생성부(700)와 데이터 구동부(500)에 반전 제어 신호(RVS)가 공급되면 다음 프레임의 모든 데이터 신호의 극성이 바뀐다.
이 과정을 좀더 상세하게 설명한다.
수직 동기 시작 신호(STV)를 받은 첫 번째 게이트 구동 IC(440)는 구동 전압 생성부(700)로부터의 두 전압(Von, Voff) 중 게이트 온 전압(Von)을 선택하여 첫 번째 게이트선(G1)으로 출력한다. 이때 다른 게이트선(G2-Gn)에는 게이트 오프 전압(Voff) 이 인가되고 있다.
한편, 가장 왼쪽의 데이터 구동 IC(540)는 자신의 계조 신호를 모두 저장하고, 다른 데이터 구동 IC(540)용 계조 신호를 받아 연결선(541)을 통하여 인접 데이터 구동 IC(540)로 넘겨준다. 이러한 방법으로 각 데이터 구동 IC(540)는 자신의 계조 신호는 저장하고 다른 데이터 구동 IC(540)용 계조 신호는 연결선(541)을 통해 인접 데이터 구동 IC(540)에 전달한다.
첫 번째 게이트선(G1)에 연결된 스위칭 소자(Q)는 게이트 온 전압(Von)에 의하여 도통되고, 첫 번째 행의 데이터 신호가 도통된 스위칭 소자(Q)를 통하여 첫째 행의 화소의 액정 축전기(Clc) 및 유지 축전기(Cst)에 인가된다. 일정 시간이 지나 첫째 행의 화소의 축전기(Clc, Cst)의 충전이 완료되면, 첫 번째 게이트 구동 IC(440)는 첫째 게이트선(G1)에 게이트 오프 전압(Voff)을 인가하여 연결된 스위칭 소자(Q)를 오프시키고, 둘째 게이트선(G2)에 게이트 온 전압(Von)을 인가한다.
이러한 방식으로 연결된 모든 게이트선에 게이트 온 전압(Von)을 적어도 한번씩 인가한 첫째 게이트 구동 IC(440)는 주사가 완료되었음을 알리는 캐리(carry) 신호를 신호선(323)을 통하여 두 번째 게이트 구동 IC(440)에 제공한다.
캐리 신호를 받은 둘째 게이트 구동 IC(440)는 마찬가지 방식으로 자신과 연결된 모든 게이트선에 대한 주사를 행하고 이를 마치면 캐리 신호를 신호선(323)을 통하여 다음 게이트 구동 IC(440)에 공급한다. 이러한 방식으로 마지막 게이트 구 동 IC(440)의 주사 동작이 완료되면 한 프레임이 완료된다.
이와 같은 과정을 통해 표시 동작을 실시하는 액정 표시 장치에서, 그로스 테스트는 인터페이스 회로나 백라이트 등을 부착하지 않은 상태의 액정 표시 장치에 완제품과 동일한 조건을 인가하여 검사를 진행한다.
그로스 테스트시 테스터의 프로브 팁은 접촉 보조 부재의 제2 부분(91b, 92b, 82b)에 접촉하여 신호를 전달한다.
본 발명에서는 접촉 보조 부재를 확장하여 그로스 테스트용 패드로 이용함으로써 테스트용 패드의 마진을 충분히 확보할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (3)

  1. 게이트선,
    상기 게이트선과 교차하는 데이터선,
    상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자,
    상기 스위칭 소자에 연결되어 있는 화소 전극,
    상기 게이트선 및 상기 데이터선, 상기 스위칭 소자 및 상기 화소 전극과 이격되어 있고, 상기 데이터선에 구동 신호를 공급하는 구동 회로들 사이를 연결하기 위한 구동 회로 연결선,
    상기 구동 회로와 상기 데이터선의 연결을 보조하는 데이터선 접촉 보조 부재, 및
    상기 구동 회로 연결선과 상기 구동 회로의 연결을 보조하는 연결선 접촉 보조 부재
    를 포함하고,
    상기 데이터선 접촉 보조 부재와 상기 연결선 접촉 보조 부재 중의 적어도 하나는 데이터선 또는 구동 회로 연결선의 노출 부위를 덮는 제1 부분과 데이터선 또는 구동 회로 연결선을 따라 소정 길이만큼 연장되어 있고 그로스 테스트시 프로프 팁이 접촉하는 패드로 사용하기 위한 제2 부분을 포함하고,
    상기 구동 회로와 상기 게이트선의 연결을 보조하며, 상기 게이트선의 노출 부위를 덮는 제1 부분과 상기 게이트선을 따라 소정 길이만큼 연장되어 있고 그로스 테스트시 프로프 팁이 접촉하는 패드로 사용하기 위한 제2 부분을 가지는 게이트선 접촉 보조 부재를 포함하는 액정 표시 장치.
  2. 삭제
  3. 제1항에서,
    상기 게이트선 접촉 보조 부재, 상기 데이터선 접촉 보조 부재 및 상기 구동 회로 연결선 접촉 보조 부재는 ITO 또는 IZO로 이루어져 있는 액정 표시 장치.
KR1020030050928A 2003-07-24 2003-07-24 액정 표시 장치 KR100973803B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030050928A KR100973803B1 (ko) 2003-07-24 2003-07-24 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030050928A KR100973803B1 (ko) 2003-07-24 2003-07-24 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20050011873A KR20050011873A (ko) 2005-01-31
KR100973803B1 true KR100973803B1 (ko) 2010-08-03

Family

ID=37223801

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030050928A KR100973803B1 (ko) 2003-07-24 2003-07-24 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR100973803B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140076295A (ko) * 2012-12-12 2014-06-20 삼성디스플레이 주식회사 유기전계발광 표시장치
US11092639B2 (en) 2019-05-16 2021-08-17 Samsung Display Co., Ltd. Display device and inspection method of display device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101100888B1 (ko) 2005-08-04 2012-01-02 삼성전자주식회사 유기 발광 표시 장치용 구동 필름, 구동 패키지 및 이를포함하는 유기 발광 표시 장치
KR101137863B1 (ko) 2005-08-30 2012-04-23 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판
KR100611608B1 (ko) * 2005-11-15 2006-08-11 주식회사 코디에스 평판형 디스플레이 검사 방법 및 평판형 디스플레이 검사용유닛

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980024274A (ko) * 1996-09-02 1998-07-06 카나이 쯔또무 액티브매트릭스형 액정표시장치
KR19980075055A (ko) * 1997-03-28 1998-11-05 윤종용 액정 표시 장치의 범프 구조
KR19980076609A (ko) * 1997-04-11 1998-11-16 윤종용 그로스 테스트용 tft 소자 제조 방법 및 이를 형성한 액정 표시 장치 구조와 그로스 테스트 장치 및 방법
KR20000066953A (ko) * 1999-04-22 2000-11-15 김영환 액정 패널의 데이터 패드부

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980024274A (ko) * 1996-09-02 1998-07-06 카나이 쯔또무 액티브매트릭스형 액정표시장치
KR19980075055A (ko) * 1997-03-28 1998-11-05 윤종용 액정 표시 장치의 범프 구조
KR19980076609A (ko) * 1997-04-11 1998-11-16 윤종용 그로스 테스트용 tft 소자 제조 방법 및 이를 형성한 액정 표시 장치 구조와 그로스 테스트 장치 및 방법
KR20000066953A (ko) * 1999-04-22 2000-11-15 김영환 액정 패널의 데이터 패드부

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140076295A (ko) * 2012-12-12 2014-06-20 삼성디스플레이 주식회사 유기전계발광 표시장치
KR101994657B1 (ko) * 2012-12-12 2019-07-02 삼성디스플레이 주식회사 유기전계발광 표시장치
US11092639B2 (en) 2019-05-16 2021-08-17 Samsung Display Co., Ltd. Display device and inspection method of display device

Also Published As

Publication number Publication date
KR20050011873A (ko) 2005-01-31

Similar Documents

Publication Publication Date Title
KR100895311B1 (ko) 액정 표시 장치 및 그 검사 방법
KR100900537B1 (ko) 액정 표시 장치, 그 검사 방법 및 제조 방법
KR100864501B1 (ko) 액정 표시 장치
KR101006438B1 (ko) 액정 표시 장치
JP2004310024A5 (ko)
US7733433B2 (en) Liquid crystal display having a reduced number of data driving circuit chips
US8873014B2 (en) Display device
KR20070060757A (ko) 표시 장치 및 그 구동 장치
KR101046927B1 (ko) 박막 트랜지스터 표시판
KR100973803B1 (ko) 액정 표시 장치
KR100840329B1 (ko) 액정 표시 장치
KR20070060660A (ko) 액정 표시 장치
KR20050089298A (ko) 데이터선의 수를 줄인 박막 트랜지스터 표시판
KR20070082146A (ko) 액정 표시 장치용 박막 트랜지스터 표시판
KR20050110745A (ko) 검사 수단을 가지는 표시 장치
KR20060019337A (ko) 표시 장치
KR20060063251A (ko) 표시 장치
KR20080054030A (ko) 액정 표시 장치
KR20050058830A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130628

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150701

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160629

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170704

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180702

Year of fee payment: 9