KR100635425B1 - Ic 칩 접합 구조 및 방법 - Google Patents

Ic 칩 접합 구조 및 방법 Download PDF

Info

Publication number
KR100635425B1
KR100635425B1 KR1020050050748A KR20050050748A KR100635425B1 KR 100635425 B1 KR100635425 B1 KR 100635425B1 KR 1020050050748 A KR1020050050748 A KR 1020050050748A KR 20050050748 A KR20050050748 A KR 20050050748A KR 100635425 B1 KR100635425 B1 KR 100635425B1
Authority
KR
South Korea
Prior art keywords
buffer layer
conductive
conductive layer
substrate
layer
Prior art date
Application number
KR1020050050748A
Other languages
English (en)
Other versions
KR20060090551A (ko
Inventor
슈-린 호
파오-윤 탕
시우-셍 수
난-쳉 후앙
Original Assignee
한스타 디스플레이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한스타 디스플레이 코포레이션 filed Critical 한스타 디스플레이 코포레이션
Publication of KR20060090551A publication Critical patent/KR20060090551A/ko
Application granted granted Critical
Publication of KR100635425B1 publication Critical patent/KR100635425B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/05076Plural internal layers being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05166Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05171Chromium [Cr] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05184Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/05576Plural external layers being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10122Auxiliary members for bump connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
    • H01L2224/10125Reinforcing structures
    • H01L2224/10126Bump collar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13011Shape comprising apertures or cavities, e.g. hollow bump
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • H01L2224/13018Shape in side view comprising protrusions or indentations
    • H01L2224/13019Shape in side view comprising protrusions or indentations at the bonding interface of the bump connector, i.e. on the surface of the bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

본 발명은 IC 칩을 기판에 접합하는 방법에 관한 것으로, 각기 버퍼 층 및 도전성 층을 가지는 다수의 범프를 가지는 IC 칩을 제공하는 단계와, 다수의 범프에 상응하도록 배열되는 다수의 도전성 엘리먼트를 가지는 기판을 제공하는 단계와, 비도전성 막을 다수의 도전성 장치와 그들에 상응하는 범프 사이에 배치하는 단계와, 다수의 범프가 다수의 도전성 엘리먼트와 각기 접촉하도록 IC 칩과 기판을 압착하고 가열하는 단계를 포함한다. 본 발명에 따른 접합 구조는 제 1 기판과 제 2 기판 사이에 형성되며, 이러한 구조는 개구를 구비하고 제 1 기판상에 형성되는 버퍼층, 버퍼층 상에 형성되는 도전성 층 및 접합 구조에 대한 접합 매개체로서 도전성 층과 제 2 기판 사이에 형성되는 비도전성 막을 포함한다.
버퍼 층, 도전성 층, 범프

Description

IC 칩 접합 구조 및 방법{STRUCTURE AND METHOD FOR BONDING AN IC CHIP}
본 명세서에 결합되어 그 일부를 이루는 첨부되는 도면은 본 발명의 하나 이상의 실시예를 나타내며, 이는 상세한 설명과 함께 본 발명의 원리와 구현을 설명한다. 도면은 실제 크기대로 나타나지는 않는다.
도 1은 본 발명에 따른 접합 구조의 단면도.
도 2는 본 발명에 따른 스마트 범프의 사시도.
도 3a는 본 발명에 따른 스마트 범프의 버퍼층의 단면도.
도 3b는 본 발명에 따른 스마트 범프의 버퍼층의 평면도.
도 3c는 본 발명에 따른 다른 실시예의 스마트 범프의 버퍼층의 단면도.
도 3d는 본 발명에 따른 또 다른 실시예의 스마트 범프의 버퍼층의 평면도.
도 4a는 도 2에 도시된 본 발명의 접합 구조의 타입 I의 스마트 범프의 단면도.
도 4b는 도 2에 도시된 본 발명의 접합 구조의 타입 Ⅱ의 스마트 범프의 단면도.
도 4c는 도 2에 도시된 본 발명의 접합 구조의 타입 Ⅲ의 스마트 범프의 단면도.
도 4d는 도 2에 도시된 본 발명의 접합 구조의 타입 Ⅳ의 스마트 범프의 단 면도.
도 4e는 본 발명에 따른 상술한 스마트 범프의 버퍼층의 단면도.
도 4f는 종래의 Au 범프 및 본 발명에 따른 스마트 범프에 대한 스트레스-스트레인 곡선.
도 4g는 COG NCF 프로세스의 가열 싸이클 테스트 후의 종래의 Au 범프 및 스마트 범프의 저항 곡선.
도 5는 본 발명에 따른 스마트 범프의 평면도.
도 5a 내지 5c는 본 발명에 따른 스마트 범프의 단면도.
도 6a 내지 6c는 본 발명의 다른 실시예에 따른 스마트 범프의 평면도.
<도면의 주요 부분에 대한 부호의 설명>
11 : 제 1 기판 12 : 제 2 기판
13 : 버퍼층 14 : 도전성 층
15 : 접착층 16 : 도전성 패드
17 : 도전성 엘리먼트 19 : 리세스 영역
21 : 절연 패시베이션 층 31, 33 : 개구
40a, 40b, 40c, 40d, 61 : 범프 51, 68 : 리세스
52, 63a, 63b, 63c, 63d : 골
[특허문헌] 미국 특허 6,537,854호
본 발명은 IC 칩 접합 구조 및 방법에 관한 것이다. 보다 구체적으로, 본 발명은 NCF(non-conductive film)를 이용하여 IC 칩을 접합하는 구조 및 방법에 관한 것이다.
LCD(liquid crystal display)는 CRT(cathode lay tube)를 대신하여 광범위하게 사용되어 왔으며, 현재 시장에서의 주류를 형성하게 되었다. LCD의 제조는 많은 프로세스들을 포함하는데, 그 중에서 LCD 패널에의 IC 칩의 접합은 가장 중요한 프로세스 중 하나이다. 이러한 프로세스에 이용되는 모든 방법중에, TAB(tape automated bonding) 및 COG(chip-on-glass) 기법이 가장 널리 이용된다. 이러한 방법들은 다른 칩들을 PCB(printed circuit board) 또는 리드프레임(leadframe)에 접합하는 데에도 이용될 수 있다.
IC 칩을 유리 기판상에 접합하기 위하여 제조자들은 접착 매개체로서 ACF(anisotropic conductive film)을 빈번하게 이용하는데, 이는 ACF가 이방성 도전성(anisotrpic conductivity)을 가지는 특성 때문이다. 통상적인 실시에 있어서, IC 칩은 ACF에 의해서 IC 칩의 핀에 각기 상응하는 범프를 통해서 유리 기판에 먼저 접합된다(즉, IC 칩 핀의 범프가 ACF에 의해서 유리 기판상에 각기 접합된다). 그러나, 이러한 재료의 사용은 제품이 IC 칩상에서 보다 높은 밀도의 핀 또는 범프를 가지도록 설계되는 LCD 패널을 요구하는 경우에 상당한 어려움에 대면하게 한다. 먼저, 범프에 인접한 ACF내의 도전성 입자가 이웃하는 범프를 전기적으로 브리지(bridge)하는 경향을 가지게 되어, 회로의 단락을 야기한다. 다음으로, ACF의 수평 절연이 IC 칩상의 핀 또는 범프의 피치(pitch), ACF내의 도전성 입자의 밀도, 도전성 입자의 직경 및 피복에 의존한다. 전술한 문제점들을 경감하기 위하여 미세 피치 ACF(fine-pitch ACF)가 이용될 수 있지만, 높은 제조 비용이 요구될 것이다.
이러한 문제점을 해결하기 위하여, 몇몇 제조자들은 ACF를 대체하여 NCF(non-conductive film)을 사용한다. 그러나, 실험적인 증거를 통해서 NCF가 Au 범프에 대해서는 성공적으로 사용될 수 없음을 알게 되었다. 이러한 딜레마를 해결하기 위한 시도가 이루어졌다. 미국 특허 6,537,854는 다층 범프가 주름형 또는 톱니형의 형상을 갖는(corrugated or serrated shape) 다층 범프 구조 및 오믹 접촉(ohmic contact)을 형성하도록 다층 범프를 기판에 접합하는 방법을 개시한다. 다층 범프는 각기 주름형 또는 톱니형으로 형성되어, 원하는 접촉 저항이 얻어질 수 있도록 접착 재료가 도전성 계면을 제공하도록 배열된다. 그러나, 포토리소그래피에 의해서 형성되는 도전성 금속층은 전형적으로 단지 수천 옹스트롬의 전체 두께를 가지며, 이로 인하여 플립 칩 접합 프로세스(flip chip bonding process) 동안에 도전성 금속층의 기저막(base film)이 낮은 영률(Young's modulus)의 결과로 스트레스하에서 변형될 것이다. 따라서, 도전성 층은 균열이 생기기 쉬우며, 범프의 접촉 지점의 저항 및 신뢰도가 제품을 생산하기에는 불충분하다. 더욱이, 각각의 다층 범프의 기저막은 폴리머로 만들어지기 때문에, 산화물 층을 침투하는 능력이 종래의 AU 범프에서의 경우보다 낮아지게 되어 접촉 지점에서의 과도하게 높은 전기적 저항이라는 문제점을 겪을 수 있다.
따라서, IC 칩을 접합하는 향상된 구조 및 방법이 LCD 패널 또는 PCB 상에 접합되는 고밀도의 IC 칩 핀을 요구하는 현재 및 장래의 LCD 제품에 있어서 강하게 요구된다.
본 발명의 목적은 ACF 또는 미세 피치 ACF를 접착 재료로 사용하는 종래의 접합 기술에 있어서의 회로의 단락 또는 고비용의 문제점을 제거하는 것이다.
본 발명의 다른 목적은 NCF를 접착 재료로 이용하는 종래의 접합 기술에 있어서 도전성 층이 균열이 일어나기 쉬우며 너무 높은 접촉 지점 저항을 가지는 문제점을 해결하는 것이다.
상기된 목적을 달성하기 위하여, 본 발명은 IC 칩 접합 방법 및 구조를 개시한다. 본 발명에 따른 접합 방법은 각기 버퍼 층 및 도전성 층을 가지는 다수의 범프를 가지는 IC 칩을 제공하는 단계와, 다수의 범프에 상응하도록 배열되는 다수의 도전성 엘리먼트를 가지는 기판을 제공하는 단계와, 비도전성 막을 다수의 도전성 장치와 그들에 상응하는 범프 사이에 배치하는 단계와, 다수의 범프가 다수의 도전성 엘리먼트와 각기 접촉하도록 IC 칩과 기판을 압착하고 가열하는 단계를 포함한다.
본 발명에 따른 접합 구조는 제 1 기판과 제 2 기판 사이에 형성되며, 이러한 구조는 개구를 구비하고 제 1 기판상에 형성되는 버퍼층, 버퍼층 상에 형성되는 도전성 층 및 접합 구조에 대한 접합 매개체로서 도전성 층과 제 2 기판 사이에 형 성되는 비도전성 막을 포함한다.
추가적으로, 상기 접합 구조의 상부에 형성되는 리세스(recess)는 잔존 접합 재료가 도전성 접속 계면상에 남는 문제점을 개선하기 위하여 적어도 2㎛의 깊이를 가진다. 또한, 접합 구조의 상부는 과도한 상기 접합 재료를 효과적으로 채널링 아웃(channeling out)하도록 적어도 하나의 골(trough)을 더 포함한다.
상기된 바는 본 발명을 요약하여 기술한 것으로, 필연적으로 발명의 세부 사항을 단순화하고, 일반화하고 생략하여 나타내었다. 결과적으로, 본 발명의 기술 분야의 당업자는 이러한 요약이 예시적인 것으로 본 발명을 한정하기 위한 것이 아님을 이해할 것이다. 특허청구범위에 의해서만 규정되는 본 발명의 다른 측면, 특징 및 장점이 아래에 기술되는 비제한적인 상세한 설명에서 명확해질 것이다.
도 1은 본 발명에 따른 접합 구조의 단면도를 나타낸다. 제 1 기판(11)과 제 2 기판(12) 사이에 위치한 접합 구조는 버퍼층(13), 도전성 층(14) 및 접착층(15)을 포함한다. 제 1 기판(11)은 절연 패시베이션 층(insulating passivation layer, 21)에 의해서 둘러싸인 도전성 패드(16)를 구비하는 IC 기판이다. 제 2 기판(12)은 다수의 도전성 엘리먼트(17)를 가지는 유리 기판이다. 도전성 층(14)은 버퍼층(13)과 도전성 패드(16)상에 부분적으로 형성된다. 접착층(15)은 도전성 층(14)과 제 2 기판(12) 사이에 형성되어 접합 구조를 완성하는 접속 매개체로서 기능한다. 접착층(15)은 에폭시 수지 또는 아크릴 수지 또는 임의의 접착 재료로 만들어지는 비도전성 막일 수 있을 것이다.
접합 구조와 함께 이용되는 접합 방법은 아래의 단계를 포함한다. 먼저, 도전성 엘리먼트(17)와 도전성 층(14) 사이에 접착층(15)을 배치한다. 그 후에 제 1 기판(11)과 제 2 기판(12)을 압착하고 가열하여 도전성 층(14)이 도전성 엘리먼트(17)와 접촉하도록 한다. 이러한 접합 구조 및 방법에 의해서, 도전성 패드(16)가 도전성 엘리먼트(17)와 전기적으로 접속된다.
도 2는 본 발명의 일 실시예에 따른 접합 구조의 스마트 범프의 사시도를 나타낸다. 도면에 나타난 바와 같이, IC 기판(11)상에는 다수의 도전성 패드(16)가 위치한다. IC 기판(11)은 LCD를 구동하는 다수의 IC를 지지하는 기판일 수 있을 것이며, 그 위의 도전성 패드(16)는 외부 접속에 이용된다. 도전성 패드(16)는 알루미늄, 텅스텐, 구리 등을 포함하는 금속 패드일 수 있을 것이며, 각각의 패드는 패시베이션 층(21)에 의해서 둘러싸일 수 있을 것이다. 패시베이션 층(21)은 실리콘 질화물 또는 실리콘 산화물과 같은 유전성 재료로 만들어질 수 있을 것이다. 버퍼층(13)은 IC 기판(11) 상에 형성되며, 폴리이미드(polyimide)와 같은 폴리머로 만들어질 수 있을 것이다. 버퍼층(13)은 주로 범프의 영률을 감소시키며, 또한 패시베이션 층(21)을 접합 프로세스에서 요구되는 접합 압력으로부터 균열이 일어나지 않도록 보호하는 데에 이용된다. 도전성 층(14)은 버퍼층(13) 및 도전성 패드(16)상에 부분적으로 형성되며, 금속 또는 금속 합금으로 만들어질 수 있으며, 전기 도금 또는 스퍼터링에 의해서 형성될 수 있을 것이다. 약 2㎛이상의 깊이를 가지는 리세스 영역(19)이 도전성 층(14)의 상부 표면에 형성된다.
도 3a는 본 발명의 접합 구조의 스마트 범프의 버퍼층의 단면도를 도시한다. 도 3b는 본 발명의 접합 구조의 스마트 범프의 버퍼층의 평면도를 도시한다. 이들 도면에 나타난 바와 같이, 버퍼층(13)은 개구(31)를 구비하는데, 이는 스핀 피복(spin coating), 리소그래피 및 에칭에 의해서 형성될 수 있을 것이다. 개구(31)는 위로는 도전성 층(도시되지 않음)과 연결되고, 아래로는 도전성 패드(16)와 연결되도록 형성된다. 개구(31)는 정방형(32), 장방형, 반원형(semi-circle), 원형 또는 다각형의 형상을 띨 수 있을 것이다. 그 외에, 보다 나은 전기 접속을 형성하도록 적어도 하나의 개구가 버퍼층(13)상에 형성된다.
도 3c는 본 발명의 다른 실시예의 스마트 범프의 버퍼층의 단면도를 도시한다. 도 3d는 본 발명의 다른 실시예의 스마트 범프의 버퍼층의 평면도를 도시한다. 버퍼층(13)은 하프톤 프로세스(half-tone process)와 같은 포토리소그래피에 의해서 형성되는 개구(33)를 구비한다. 평면도를 살펴보면, 개구(33)는 프레임(34)과 유사한 형태를 띤다.
도 4a는 본 발명에 따른 접합 구조의 특정 타입(이후에는 타입 Ⅰ로 부름)의 스마트 범프의 단면도를 도시한다. 범프(40a)에서, 도전성 층(14)은 전기 도금 또는 스퍼터링에 의해서 적어도 하나의 개구를 구비하는 버퍼층(13)상에 형성된다. 그 후에, 도전성 층(14)은 상기 버퍼층과 유사한 프로파일(profile)을 가지며, 버퍼층의 개구상에 위치하는 리세스(19)를 구비한다. 도전성 층(14)은 리세스(19) 근처에서 두께 H3을 가지는데, 이는 버퍼(13)의 두께 H2보다 크다(즉, H3>H2). 또한, 보다 나은 범프(40a)의 영률을 획득하기 위하여, 버퍼층(13)의 두께 H2는 적어도 범프(40a)의 두께 H1의 1/3이어야 한다(즉, H2/H1≥1/3).
도 4b는 본 발명의 접합 구조의 다른 특정 타입(이후에는 타입 Ⅱ로 부름)의 스마트 범프의 단면도를 도시한다. 범프(40b)에서, 도전성 층(14)은 스퍼터링 또는 전기 도금에 의해서 적어도 하나의 개구를 구비하는 버퍼층(13)상에 형성된다. 그 후에, 도전성 층(14)은 상기 버퍼층과 유사한 프로파일을 가지며, 버퍼층의 개구상에 위치하는 리세스(19)를 구비한다. 도전성 층(14)은 리세스(19) 근처에서 두께 H3를 가지는데, 이는 버퍼층(13)의 두께 H2보다 작으며(즉, H3〈 H2), 버퍼층(13)상의 도전성 층(14)의 두꼐 H4와 실질적으로 같다. 바람직하게, 접합 프로세스 동안에 도전성 층(14)에 균열이 생기지 않도록 두께 H3는 1㎛보다 크다. 추가적으로, 범프(40b)가 보다 나은 영률을 가지도록 두께 H2는 두께 H1에 비례하도록 만들어진다(즉, H2/H1≥1/3).
도 4c는 본 발명의 접합 구조의 또 다른 특정 타입(이후에 타입 Ⅲ로 부름)의 스마트 범프의 단면도를 도시한다. 범프(40c)에서, 도전성 층(14)은 스퍼터링 또는 전기 도금에 의해서 버퍼층(13)상에 부분적으로 형성된다. 버퍼층(13)은 도전성 층(14)이 П와 같은 형태를 띠도록 2개의 개구를 구비한다.
도 4d는 본 발명의 접합 구조의 다른 특정 타입(이후에는 타입 Ⅳ로 부름)의 스마트 범프의 단면도를 도시한다. 범프(40d)에서, 도전성 층(14)은 전기 도금 또는 스퍼터링에 의해서 적어도 하나의 개구를 구비하는 버퍼층(13)상에 형성된다. 도전성 층(14)은 버퍼층의 개구상에 두께 H3를 갖는데, 이는 스마트 범프(40d)의 두께 H1과 같으며, 버퍼층(13)의 두께 H2보다는 크다(즉, H3=H1, H3 〉H2). 범프(40d)의 보다 나은 영률을 획득하기 위하여, 버퍼층(13)의 두께 H2는 적어도 범프 (40d)의 두께 H1의 1/3이다(즉, H2/H1≥1/3).
도 4e를 참조하면, 본 발명의 앞서 기술된 스마트 범프들의 상이한 종류의 버퍼층 구조가 도 4e에 도시되어 있다. 이러한 구조에서, 임의의 2개의 이웃하는 범프들은 공통 패시베이션 층(21) 위에 공통 버퍼층(13)을 가진다. 환언하면, 제 1 범프(401) 및 제 2 범프(402)의 버퍼층(13)은 스핀 피복, 리소그래피(lithography) 및 에칭 프로세스 동안에 분리되지 않는다.
앞서 기술된 범프들(40a,40b,40c,40d)은 버퍼층(13)과 도전성 층(14) 사이에 위치한 다층 금속 구조(41)를 더 포함하며, Al, Ni, Cu, Ag, Au 또는 합금 또는 스택을 포함하는 상기된 재료의 조합으로 이루어질 수 있을 것이다. 스택 다층 금속 구조를 예로 들면, Ni 기저부 피복(Ni base coating) 및 Au 상부 피복(Au top coating)일 수 있다. 또한, 접착막, 습윤막(wetting film) 및 도전성 막을 포함하는 스택층일 수도 있다. 접착막의 주된 목적은 범프가 버퍼막(13) 및 도전성 패드(16)에 잘 접착되도록 하는 것이다. 접착막은 텅스텐, 티탄 또는 크롬과 같은 재료로 만들어진다. 습윤막은 니켈 또는 구리와 같은 재료로 만들어진다. 그런 다음, 금과 같은 도전성 막이 습윤막 위에 형성된다. 다층 금속 구조(41)는, 예컨대 스퍼터링 또는 증발(evaporation)에 의해서 형성된다. 다층 금속 구조(41)를 사용하여, 범프(40a,40b,40c,40d)의 엘리먼트간의 결합 구조는 기계적으로 강화될 수 있을 것이다.
도 4f를 참조하면, 종래의 Au 범프 및 본 발명의 스마트 범프에 대한 스트레스-스트레인 곡선(stress-strain curves)이 도시되어 있다. 도 4f의 곡선(421)은 본 발명에 따른 스마트 범프의 스트레인-스트레스의 측정 계수를 나타내며, 곡선(422)은 종래의 Au 범프의 스트레인-스트레스의 측정 계수를 나타낸다. 이러한 도면에 의해서, 100㎫의 동일한 압력하에서 종래의 Au 범프는 대략 15%의 스트레인 양을 가지는 반면, 스마트 범프는 약 60%의 스트레인 양을 가짐을 알 수 있을 것이다. 스마트 범프는 종래의 Au 범프의 스트레인 양과 비교하여 적어도 4배의 스트레인 양을 가진다. 환언하면, 스마트 범프가 종래의 Au 범프와 비교할 때에 보다 나은 압축 저항을 가진다. 따라서, 스마트 범프의 두께는 9㎛까지 감소되며, 이는 범핑 프로세스에 의해서 야기된 높이차를 보상하기에 충분하며, 따라서 COG 접합 프로세스의 수율을 향상시킨다.
도 4g를 참조하면, COG NCF 프로세스 후의 종래의 Au 범프 및 스마트 범프에 대한 가열 싸이클 테스트의 결과가 도시되어 있다. 상이한 가열 온도하에서, 종래의 Au 범프의 저항이 곡선(423)에 도시되어 있고, 스마트 범프의 저항이 곡선(424)에 도시되어 있다. 본 도면을 통해서, 종래의 Au 범프에서 온도가 80℃를 넘는 경우에는 Au 범프와 ACF 사이의 열 팽창 계수의 불일치에 기인하여 불안정한 접촉 저항이 발생할 수 있으며, 심지어는 개방 회로(open circuit)를 야기할 수 있음을 알 수 있을 것이다. 반면에, 스마트 범프의 접촉 저항은 온도가 20℃에서 100℃로 급격하게 상승하는 경우에도 안정함을 알 수 있다.
도 5는 본 발명에 따른 다른 실시예의 스마트 범프의 평면도이다. 과잉의 접착 재료가 접합 구조의 도전성 계면에 남는 것을 방지하기 위하여(이는 도전성 계면의 불량한 접촉을 야기할 수 있을 것이다), 도 5a에 도시된 바와 같이, 바람직 하게 2㎛이상의 깊이를 가지는 리세스(51)가 도전성 층(14)에 제공된다. 부가적으로, 과도한 상기 접착 재료를 효과적으로 채널링 아웃(channeling out)하도록 적어도 하나의 골(trough, 52)이 스마트 범프의 상부에 형성된다. 하나의 선택 사항으로, 도 5b에 도시된 바와 같이 골(52)이 도전성 층(14)상에 형성될 수 있을 것이다. 또 다른 선택 사항으로, 도 5c에 도시된 바와 같이 골(52)이 도전성 층(14) 및 버퍼층(13)상에 형성될 수 있을 것이다. 리세스(51) 및 골(52)의 깊이는 필요에 따라 변할 것이며, 이는 에칭에 의해서 처리된다.
도 6a 내지 6c는 본 발명의 다른 실시예에 따른 스마트 범프의 단면도를 도시한다. 도 6a에 도시된 바와 같이, 범프(61)에는 원형 리세스(62) 및 2개의 골(63a,63b)이 제공된다. 도 6b에 도시된 바와 같이, 범프(64)에는 정방형 리세스(65) 및 4개의 골(66a-66d)이 제공되며, 골(66a-66d)은 각기 정방형 리세스(65)의 한 변에 수직하게 연장한다. 도 6c에 도시된 바와 같이, 범프(67)에는 정방형 리세스(68) 및 4개의 골(69a-69d)이 제공되며, 골(69a-69d)은 각기 정방형 리세스(68)의 대각선을 따라, 정방형 리세스(68)의 바깥쪽으로 연장한다. 접착 재료를 채널링 아웃하는 상기 언급된 구조에 근거하여, 리세스(68)는 정방형, 장방형, 구형, 다각형, 프레임과 같은 형태를 띨 수 있을 것이다. 그리고 상황에 따라서 스마트 범프는 방향, 위치 및 형태를 설계할 수 있는 하나 이상의 골을 갖는다.
NCF가 본 발명의 접합 구조 및 접합 방법에 이용될 수 있으므로, 종래의 접합 구조에서 ACF의 사용에 기인하는 회로의 단락 및 비용 증가의 문제점이 제거되 었다. 추가적으로, 본 발명의 범프는 종래의 Au 범프와 비교하였을 때에 영률 및 도전성 층의 두께를 최적화하도록 설계되었기 때문에, 접합 프로세스 동안의 도전성 층의 균열과 접촉 지점에서의 과도한 저항이라는 종래의 접합 구조에서 만연했던 두가지 문제가 모두 회피된다. 더욱이, 골에 접속되거나 접속되지 않은 리세스가 본 발명의 범프 구조의 상부에 제공되므로, 접합 계면에서의 과도하게 높은 접촉 저항을 야기하는 NCF 재료의 과잉의 문제가 회피된다.
여지껏 본 발명이 본 발명의 바람직한 실시예와 관련하여 기술되었지만, 본 발명의 기술 분야의 당업자가 첨부된 특허청구범위에 기술된 범위를 벗어나지 않고서 본 발명을 다양한 다른 방식으로 실시하는 것이 용이할 것이다.

Claims (24)

  1. IC 칩을 접합하는 접합구조로서,
    상기 접합 구조는 제 1 기판과 제 2 기판사이에 형성되며,
    개구를 구비하고 상기 제 1 기판상에 형성되는 버퍼층- 상기 버퍼층 대 상기 접합 구조의 두께비는 적어도 약 1/3임 -과,
    상기 버퍼층상에 형성되는 도전성 층과,
    상기 접합 구조의 접합 매개체로서 상기 도전성 층과 상기 제 2 기판 사이에 형성되는 비도전성막
    을 포함하는 접합 구조.
  2. 제 1 항에 있어서,
    상기 버퍼층의 상기 개구상에 형성되는 상기 도전성 층은 상기 버퍼층보다 큰 두께를 가지는 접합 구조.
  3. 제 1 항에 있어서,
    상기 개구의 형태는 원형, 장방형, 다각형 또는 프레임 유사 형태일 수 있는 접합 구조.
  4. 제 1 항에 있어서,
    상기 버퍼층과 상기 도전성 층 사이에 형성되는 다층 금속 구조를 더 포함하는 접합 구조.
  5. 제 1 항에 있어서,
    상기 비도전성 막은 에폭시 수지 또는 아크릴 수지로 만들어지는 접합 구조.
  6. 제 1 항에 있어서,
    상기 도전성 층상에 형성되는 적어도 하나의 골(trough)을 더 포함하는 접합 구조.
  7. 제 1 항에 있어서,
    상기 도전성 층과 상기 버퍼층 상에 형성되는 적어도 하나의 골(trough)을 더 포함하는 접합 구조.
  8. 제 1 항에 있어서,
    상기 버퍼층의 상기 개구상의 상기 도전성 층의 두께는 상기 버퍼층의 두께보다 얇은 접합 구조.
  9. 제 8 항에 있어서,
    상기 도전성 층은 1㎛를 초과하는 두께를 가지는 접합 구조.
  10. IC 칩을 접합하는 접합 구조로서,
    상기 접합 구조는 제 1 기판과 제 2 기판 사이에 형성되며,
    개구를 구비하고 상기 제 1 기판상에 형성되는 버퍼층과,
    적어도 2㎛의 깊이를 가지는 리세스를 구비하고 상기 버퍼층상에 형성되는 도전성 층과,
    상기 접합 구조의 접합 매개체로서 상기 도전성 층과 상기 제 2 기판 사이에 형성되는 접착 재료
    를 포함하는 접합 구조.
  11. 제 10 항에 있어서,
    상기 개구의 형태는 원형, 장방형, 다각형 또는 프레임 유사 형태일 수 있는 접합 구조.
  12. 제 10 항에 있어서,
    상기 버퍼층과 상기 도전성 층 사이에 형성되는 다층 금속 구조를 더 포함하는 접합 구조.
  13. 제 10 항에 있어서,
    과도한 상기 접착 재료를 채널링 아웃(channeling out)하도록 상기 도전성 층 상에 형성되는 적어도 하나의 골을 더 포함하는 접합 구조.
  14. 제 10 항에 있어서,
    과도한 상기 접착 재료를 채널링 아웃하도록 상기 도전성 층과 상기 버퍼층 상에 형성되는 적어도 하나의 골을 더 포함하는 접합 구조.
  15. 제 10 항에 있어서,
    상기 버퍼층 대 상기 접합 구조의 두께비는 적어도 약 1/3인 접합 구조.
  16. 범프를 구비하는 IC 칩을 기판에 접합하는 방법으로서,
    상기 IC 칩을 제공하는 단계- 상기 IC 칩에서 상기 범프는 도전성 층 및 상기 도전성 층으로 충진되는 개구를 구비하는 버퍼층을 구비하고, 상기 버퍼층 대 상기 접합 구조의 두께비는 적어도 약 1/3임 -와,
    상기 범프에 상응하도록 배열되는 다수의 도전성 엘리먼트를 구비하는 상기 기판을 제공하는 단계와,
    비도전성 막을 상기 다수의 도전성 엘리먼트와 상기 범프 사이에 위치시키는 단계와,
    상기 범프가 상기 다수의 도전성 엘리먼트와 접촉하도록 상기 IC 칩과 상기 기판을 압착하고 가열하는 단계
    를 포함하는 접합 방법.
  17. 제 16 항에 있어서,
    상기 개구의 형태는 원형, 장방형, 다각형 또는 프레임 유사 형태일 수 있는 접합 방법.
  18. 제 16 항에 있어서,
    상기 버퍼층과 상기 도전성 층 사이에 다층 금속 구조를 형성하는 단계를 더 포함하는 접합 방법.
  19. 제 18 항에 있어서,
    상기 다층 금속 구조는 Al, Ni, Cu, Ag, Au 또는 이들의 결합을 포함하는 적어도 하나의 금속으로 만들어지는 접합 방법.
  20. 제 18 항에 있어서,
    Ni 기저부 피복(Ni base coating) 및 Au 상부 피복(Au top coating)에 의해서 상기 도전성 층을 형성하는 단계를 더 포함하는 접합 방법.
  21. 제 16 항에 있어서,
    상기 비도전성 막은 에폭시 수지 또는 아크릴 수지를 포함하는 접합 방법.
  22. 제 16 항에 있어서,
    상기 도전성 층상에 골을 형성하는 단계를 더 포함하는 접합 방법.
  23. 제 22 항에 있어서,
    상기 골을 에칭(etching-out)하는 단계를 더 포함하는 접합 방법.
  24. 제 16 항에 있어서,
    상기 도전성 층과 상기 버퍼층상에 골을 형성하는 단계를 더 포함하는 접합 방법.
KR1020050050748A 2005-02-08 2005-06-14 Ic 칩 접합 구조 및 방법 KR100635425B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/054,693 US20060175711A1 (en) 2005-02-08 2005-02-08 Structure and method for bonding an IC chip
US11/054,693 2005-02-08

Publications (2)

Publication Number Publication Date
KR20060090551A KR20060090551A (ko) 2006-08-14
KR100635425B1 true KR100635425B1 (ko) 2006-10-18

Family

ID=36779130

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050050748A KR100635425B1 (ko) 2005-02-08 2005-06-14 Ic 칩 접합 구조 및 방법

Country Status (3)

Country Link
US (1) US20060175711A1 (ko)
JP (1) JP2006222407A (ko)
KR (1) KR100635425B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200713472A (en) * 2005-09-19 2007-04-01 Analog Integrations Corp Polymer material and local connection structure of chip
US20080029855A1 (en) * 2006-08-04 2008-02-07 Yi-Ling Chang Lead Frame and Fabrication Method thereof
TWI348210B (en) * 2007-08-17 2011-09-01 Hannstar Display Corporatio Semiconductor device
TW201121006A (en) * 2009-12-03 2011-06-16 Hannstar Display Corp Connection structure for chip-on-glass driver IC and connection method therefor
FR2959868A1 (fr) * 2010-05-06 2011-11-11 St Microelectronics Crolles 2 Dispositif semi-conducteur a plots de connexion munis d'inserts
CN112117268B (zh) * 2020-09-25 2023-02-10 中科芯(苏州)微电子科技有限公司 一种芯片集成模块
CN112437555B (zh) * 2020-11-25 2021-11-09 江苏汇成光电有限公司 一种可降低Tape Bonding工艺过程中抖动的机构

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2624651B1 (fr) * 1987-12-14 1991-09-06 Sgs Thomson Microelectronics Procede de mise en place d'un composant electronique et de ses connexions electriques sur un support et produit ainsi obtenu
JPH02142133A (ja) * 1988-11-22 1990-05-31 Fuji Electric Co Ltd バンプ電極
JPH02265245A (ja) * 1989-04-06 1990-10-30 Fujitsu Ltd 半導体装置
JPH05144875A (ja) * 1991-11-18 1993-06-11 Sharp Corp 配線基板の実装方法
KR100231276B1 (ko) * 1996-06-21 1999-11-15 황인길 반도체패키지의 구조 및 제조방법
JP3037222B2 (ja) * 1997-09-11 2000-04-24 九州日本電気株式会社 Bga型半導体装置
JPH11224890A (ja) * 1997-12-01 1999-08-17 Mitsui High Tec Inc 半導体装置およびその製造方法
JP3878740B2 (ja) * 1998-04-10 2007-02-07 シチズン時計株式会社 半導体装置とその製造方法
US6537854B1 (en) * 1999-05-24 2003-03-25 Industrial Technology Research Institute Method for bonding IC chips having multi-layered bumps with corrugated surfaces and devices formed
JP3832334B2 (ja) * 2000-12-28 2006-10-11 松下電工株式会社 半導体チップ実装基板およびその製造方法
JP2003243443A (ja) * 2002-02-13 2003-08-29 Mitsubishi Electric Corp 半導体装置
JP2004087575A (ja) * 2002-08-23 2004-03-18 Citizen Watch Co Ltd 半導体装置とその製造方法ならびに半導体装置の実装構造
US20040099959A1 (en) * 2002-11-22 2004-05-27 Hannstar Display Corp. Conductive bump structure
KR100523330B1 (ko) * 2003-07-29 2005-10-24 삼성전자주식회사 Smd 및 nsmd 복합형 솔더볼 랜드 구조를 가지는bga 반도체 패키지
TWI228286B (en) * 2003-11-24 2005-02-21 Ind Tech Res Inst Bonding structure with buffer layer and method of forming the same

Also Published As

Publication number Publication date
KR20060090551A (ko) 2006-08-14
JP2006222407A (ja) 2006-08-24
US20060175711A1 (en) 2006-08-10

Similar Documents

Publication Publication Date Title
US5739053A (en) Process for bonding a semiconductor to a circuit substrate including a solder bump transferring step
US7300865B2 (en) Method for bonding IC chips to substrates incorporating dummy bumps and non-conductive adhesive
US6335568B1 (en) Semiconductor device and method of fabrication thereof, circuit board, and electronic equipment
US5877556A (en) Structure for composite bumps
KR100635425B1 (ko) Ic 칩 접합 구조 및 방법
US6537854B1 (en) Method for bonding IC chips having multi-layered bumps with corrugated surfaces and devices formed
TWI381464B (zh) The bump structure and its making method
TWI328868B (en) Semiconductor packages
US7504728B2 (en) Integrated circuit having bond pad with improved thermal and mechanical properties
KR19980048656A (ko) 돌기가 형성된 범프 및 그 제조방법
TWI262347B (en) Electrical conducting structure and liquid crystal display device comprising the same
TW201243972A (en) Semiconductor chip with supportive terminal pad
JP2014120773A (ja) パッケージ構造及びパッケージ方法
US20120299180A1 (en) Bonding pad structure and integrated circuit comprising a plurality of bonding pad structures
US6605491B1 (en) Method for bonding IC chips to substrates with non-conductive adhesive
US20040099959A1 (en) Conductive bump structure
US6802930B2 (en) Method of making a laminated structure
JP7497576B2 (ja) 配線基板及び配線基板の製造方法
JP2000068328A (ja) フリップチップ実装用配線基板
KR100225398B1 (ko) 반도체 범프의 본딩구조 및 방법
US20070284420A1 (en) Integrated circuit chip formed on substrate
KR20010010560A (ko) 칩 사이즈 패키지의 솔더 접합 구조 및 방법
JPH05290946A (ja) 電子部品実装方法
US20090045528A1 (en) Semiconductor device
TWI383481B (zh) 新凸塊結構

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120925

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130927

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140924

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee