JPS6059746A - プロ−バ−における座標系の整合方法 - Google Patents

プロ−バ−における座標系の整合方法

Info

Publication number
JPS6059746A
JPS6059746A JP58169034A JP16903483A JPS6059746A JP S6059746 A JPS6059746 A JP S6059746A JP 58169034 A JP58169034 A JP 58169034A JP 16903483 A JP16903483 A JP 16903483A JP S6059746 A JPS6059746 A JP S6059746A
Authority
JP
Japan
Prior art keywords
probe
prober
coordinate system
coordinates system
measured
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58169034A
Other languages
English (en)
Inventor
Hideo Ishiguro
石黒 秀男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP58169034A priority Critical patent/JPS6059746A/ja
Publication of JPS6059746A publication Critical patent/JPS6059746A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はプローバーにおいて、プローブカードと、集積
回路用基板との両座標系を整合させる方法に関するもの
である。
共通の基板、例えばシリコンウェーハー、セラミクク基
板、プリント板等上に複数の集積回路が規則的に形成さ
れている被試験物を電気的に試験する場合、複数の探針
を有するプローブカードχ用いるプローバーが一般的に
使用されてい乙。
通常、プローバーは被測定物とプローブカードとを相対
的に移動させ、被試験物中の任意の集積回路(以下これ
を被測定素子と称する)を選択し、選択された集積回路
の電極とプローブカードの探針とを接触させることによ
って集積回路を電気的に試験を行なうものである。
第1図及び第2図は従来のプローバーにおける座標系の
説明図である。
第1図において、共通の基板上に隣接して複数形成され
ている被測定素子1,1・・上の複数の電極2.2・・
・と、図示しないプローブカードにと9つけられている
複数の探針3,3・ とが良好な電気的接続を得るため
には、少なくとも電極2の座標系X3Y3と探針3の座
標系X2Y2とが平行である必要がある。従来のプロー
バーでは被測定素子1(基板)はプローバーの座標系x
、 y、を基準として移動させられる構造となっている
。ところが、プローブカードは被測定素子1の品種等が
変わった場合等に交換する必要があるが、プローブカー
ド自身の製造誤差及びグローブカードをプローバーにダ
着する場合の取付は誤差等により第2図のように、プロ
ーバの座標系X、Y工と探針3の座標系X2Y2とは平
行な関係にはならないことが多い。この場合でもプロー
バーは被測定素子1の電極2の座標系X3Y3を検出し
、プローバーの座標系X、 Y、と平行な関係となるよ
う制御するため、探剥3と電極2との位置関係は不適切
なものとなり、単なるXY移動のみでは正しい位置関係
に補正できない。このだめ従来のプローバーではプロー
ブカー ドの交換ごとにあらかじめ人手により探針3の
座標系X2Y2をプローバーの座標XIY工と平行関係
に合せ込む作業が必要であり、自動化をはかるうえで障
害となってい /こ 。
本発明は前記問題点を解消するもので、共通の基板上に
形成された複数の集積回路のうち少なくとも1つを選択
し、該選択された集積回路上の複数の電極にグローブカ
ードの複数の探針を電気的に接続するプローバーにおい
て、前記プローブカードを定置させ、そのXY座漂方向
を基準としi″lIJ記基板を相対的に移動させてプロ
ーブカードの探針の座標系に集積回路の電極の座標系を
整合させることを特徴とするプローバーにおける座標系
の整合方法である。
以下に本発明の一実施例を図により説明する。
第3図は本発明によるプローバーの座標系を説明した図
である。第3図において、プローバーはプローブカード
の探針3の座標系X3Y3を検出し、これに対して被測
定素子1の電極2の座標系X2Y2が平行な関係になる
ように、被測定素子1(基板)を制御する。つ′まり、
第3図のように探針3の座標系X2Y2がプローバーの
座標系X1YIと平行関係にない場合、本発明は従来の
ようにプローブカードを回転させて探針3の座標系X2
Y2をプローバーの座標系X、 Y、と平行にするので
はなく、プローブカードを定置させ、そのXY座標方向
を基準とし被測定素子1(基板)を回転させ電極2の座
標系X3Y3を探針3の座標系X2Y2と平行にし、次
いで被測定素子1を探針3の座標系X2Y2上で移動さ
せることにより探針3と電極2との位置を一致させ、電
気的接触を得る。この後、他の被dIす定素子1を測定
する場合は、単に探針3の座標系X2Y2上で基板を平
行移動させ、新たな被測定素子1を選択しその電極2に
グローブカードの探6・13を電気的に接触させて行な
う。
とのように本発明によれば、プローブカードの探夕1の
座狩;系に直接集積回路の電極の座標系を整合させるた
め、従来人手により行なっていだ探針の座標系X2 Y
2とプローバーの座標系X、 Y、とをあわせこむ作業
が不要になり、自動化を推進して作業の効率を向上でき
、さらにプローブカードひいてはそノア、に接続されて
いる測定系をプローバーに対して水平面上で回転させる
機構も不侠となるため、プローバーの構造を簡素化する
ことができるという効果を有するものである。
なお、実施例では各々10個の電極を有する被測定素子
が物理的にXY方向に連続しているものを10本の探針
で測定するものとして説明したが、電極、探針の数は任
意でよいし、例えば20本の探針で2個の被測定素子を
同時に測定する場合についでも適用できることはいう寸
でもない。又、必ずしも被測定素子同士が接近して密に
設けられている必要はなく、要は被測定素子が同一の座
標系上に規則的に配置されていればよいものである。
【図面の簡単な説明】
第1図及び第2図は従来のプローバーにおける座標系の
説明図、第3図は本発明のプローバーにおける座標系の
説明図である。 図において、1は共通の基板上に複数個形成されでいる
被測定素子、2は電極、3は探針であシ、X1Y、はプ
ローバーの座標系、X2Y2は探針の座標系、X3Y3
は電極の座標系である。 將許出願人 日本電気株式会社 代理人 弁理士 菅 野 中 ) 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. (1)共通の基板上に形成されたPrJ、数の集積回路
    のうち少なくとも1つを選択し、該選択された集積回路
    上の複数の電極にプローブカードの複数の探針を電気的
    に接続するプローバーにおいて、前記プローブカードを
    定置させ、そのX ’Y座標方向を基準とし前記基板を
    相対的に移動させてグローブカードの探針の座標系に集
    積回路の電極の座標系を整合させることを特徴とするプ
    ローバーにおける座標系の整合方法。
JP58169034A 1983-09-13 1983-09-13 プロ−バ−における座標系の整合方法 Pending JPS6059746A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58169034A JPS6059746A (ja) 1983-09-13 1983-09-13 プロ−バ−における座標系の整合方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58169034A JPS6059746A (ja) 1983-09-13 1983-09-13 プロ−バ−における座標系の整合方法

Publications (1)

Publication Number Publication Date
JPS6059746A true JPS6059746A (ja) 1985-04-06

Family

ID=15879090

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58169034A Pending JPS6059746A (ja) 1983-09-13 1983-09-13 プロ−バ−における座標系の整合方法

Country Status (1)

Country Link
JP (1) JPS6059746A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4966520A (en) * 1988-11-02 1990-10-30 Tokyo Electron Limited Method of positioning objects to be measured
CN110187259A (zh) * 2019-06-10 2019-08-30 德淮半导体有限公司 一种防止晶圆测试中针痕偏移的调整***以及调整方法
CN114019343A (zh) * 2021-09-16 2022-02-08 中国船舶重工集团公司第七0九研究所 一种大规模集成电路测试***的校准转接板定位装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4966520A (en) * 1988-11-02 1990-10-30 Tokyo Electron Limited Method of positioning objects to be measured
CN110187259A (zh) * 2019-06-10 2019-08-30 德淮半导体有限公司 一种防止晶圆测试中针痕偏移的调整***以及调整方法
CN114019343A (zh) * 2021-09-16 2022-02-08 中国船舶重工集团公司第七0九研究所 一种大规模集成电路测试***的校准转接板定位装置
CN114019343B (zh) * 2021-09-16 2024-05-14 中国船舶重工集团公司第七0九研究所 一种大规模集成电路测试***的校准转接板定位装置

Similar Documents

Publication Publication Date Title
US5736850A (en) Configurable probe card for automatic test equipment
US6762612B2 (en) Probe contact system having planarity adjustment mechanism
JP4647139B2 (ja) コンタクトストラクチャ
US6677771B2 (en) Probe contact system having planarity adjustment mechanism
US4052793A (en) Method of obtaining proper probe alignment in a multiple contact environment
CN101105504A (zh) 探针卡装置
US7701232B2 (en) Rotational positioner and methods for semiconductor wafer test systems
JPS6059746A (ja) プロ−バ−における座標系の整合方法
US6252414B1 (en) Method and apparatus for testing circuits having different configurations with a single test fixture
US6389702B1 (en) Method and apparatus for motion control
US20070229105A1 (en) Desktop wafer analysis station
JP7199675B1 (ja) プローブカードの検査装置
JPH079380Y2 (ja) 半導体ウェハー検査装置
JPH11163059A (ja) 集積回路用半導体薄板検査装置およびその検査方法
JP2001028464A (ja) フリップチップ接続アライメント精度評価方法
JPS59217110A (ja) プリント基板の位置出し方法
JP3047361B2 (ja) プローブニードルの位置検出方法
JPH0567059B2 (ja)
JPH09213757A (ja) ウエハプローブ容易化方法
JPH0666832A (ja) プローブ及び検査装置
JPH04215450A (ja) 半導体集積回路装置
JPH0399450A (ja) 半導体試験装置
JPS6313341A (ja) 半導体集積回路とその試験方法
JPS6366942A (ja) 基板上への素子の実装方法
JPS61202447A (ja) 自動半導体探針検査装置