JPS5942640U - フリツプフロツプ回路 - Google Patents
フリツプフロツプ回路Info
- Publication number
- JPS5942640U JPS5942640U JP13913482U JP13913482U JPS5942640U JP S5942640 U JPS5942640 U JP S5942640U JP 13913482 U JP13913482 U JP 13913482U JP 13913482 U JP13913482 U JP 13913482U JP S5942640 U JPS5942640 U JP S5942640U
- Authority
- JP
- Japan
- Prior art keywords
- flip
- clock signal
- signal
- circuit
- flop circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来におけるフリップフロップ回路、第2図は
本考案の一実施例におけるフリップフロップ回路を示す
。 図において、1,1aは第1の双安定回路、2 ゛は第
2の双安定回路、3. 4. 5はアンド回路、7.1
5は否定回路、9はノア回路および10゜il、12.
13はナンド回路である。
本考案の一実施例におけるフリップフロップ回路を示す
。 図において、1,1aは第1の双安定回路、2 ゛は第
2の双安定回路、3. 4. 5はアンド回路、7.1
5は否定回路、9はノア回路および10゜il、12.
13はナンド回路である。
Claims (1)
- 第1のクロック信号または第2のロック信号、および第
4のクロック信号に応答して第1の入力信号を記憶し、
第2のクロック信号および第4のクロック信号に逆極性
の信号に応答して第2の入力信号を記憶する第1の双安
定回路と、該第1のクロック信号に逆極性の信号および
第3のクロック信号に応答して該第1の双安定回路に記
憶されている状態を複製する第2の双安定回路を具備す
ることを特徴とするフリップフロラ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13913482U JPS5942640U (ja) | 1982-09-14 | 1982-09-14 | フリツプフロツプ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13913482U JPS5942640U (ja) | 1982-09-14 | 1982-09-14 | フリツプフロツプ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5942640U true JPS5942640U (ja) | 1984-03-19 |
Family
ID=30311949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13913482U Pending JPS5942640U (ja) | 1982-09-14 | 1982-09-14 | フリツプフロツプ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5942640U (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS629180A (ja) * | 1985-07-03 | 1987-01-17 | 東芝モノフラツクス株式会社 | 炉壁構造物 |
JPS6288437A (ja) * | 1985-10-15 | 1987-04-22 | Sony Corp | 信号処理回路 |
JPH0524154U (ja) * | 1991-09-09 | 1993-03-30 | 新日本製鐵株式会社 | 溶融金属容器用湯当り部プレキヤストブロツク |
-
1982
- 1982-09-14 JP JP13913482U patent/JPS5942640U/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS629180A (ja) * | 1985-07-03 | 1987-01-17 | 東芝モノフラツクス株式会社 | 炉壁構造物 |
JPS6288437A (ja) * | 1985-10-15 | 1987-04-22 | Sony Corp | 信号処理回路 |
JPH0524154U (ja) * | 1991-09-09 | 1993-03-30 | 新日本製鐵株式会社 | 溶融金属容器用湯当り部プレキヤストブロツク |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5942640U (ja) | フリツプフロツプ回路 | |
JPS5933334U (ja) | フリツプフロツプ回路 | |
JPS601035U (ja) | 遅延装置 | |
JPS59189336U (ja) | 入力回路 | |
JPS60109102U (ja) | デジタル制御回路 | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS59174741U (ja) | デイジタル集積回路 | |
JPS5927633U (ja) | デイジタルic | |
JPS603999U (ja) | メモリ内蔵lsi | |
JPS6055656U (ja) | バックアップ材挿入用具 | |
JPS5866434U (ja) | 操作盤 | |
JPS6181221U (ja) | ||
JPS59180045U (ja) | ラックギア装置 | |
JPS582040U (ja) | デ−タ処理装置におけるクロック回路 | |
JPS6133149U (ja) | 誤り情報除去装置 | |
JPS59130144U (ja) | パリテイ・チエツク回路 | |
JPS6039102U (ja) | 無線操縦装置 | |
JPS58164159U (ja) | 信号切替回路 | |
JPS59192755U (ja) | エラステイツク・ストア回路 | |
JPS58171563U (ja) | ステ−ジ・シグナル・トレ−サ | |
JPS6035636U (ja) | 反転禁止モ−ドを有するフリップフロップ回路 | |
JPS6115834U (ja) | フリツプフロツプ回路 | |
JPS6044298U (ja) | メモリ書込み回路 | |
JPS59165043U (ja) | 誤動作防止回路 | |
JPS5954934U (ja) | 多端子小型部品 |