JPH04528A - Interface output circuit for fdd device - Google Patents

Interface output circuit for fdd device

Info

Publication number
JPH04528A
JPH04528A JP10218890A JP10218890A JPH04528A JP H04528 A JPH04528 A JP H04528A JP 10218890 A JP10218890 A JP 10218890A JP 10218890 A JP10218890 A JP 10218890A JP H04528 A JPH04528 A JP H04528A
Authority
JP
Japan
Prior art keywords
fdd
signal
driver
output circuit
host
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10218890A
Other languages
Japanese (ja)
Inventor
Yoshio Koitabashi
小板橋 儀男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP10218890A priority Critical patent/JPH04528A/en
Publication of JPH04528A publication Critical patent/JPH04528A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To prevent the generation of the undershoot or overshoot of a signal by inserting an inductor between an FDD driver in an FDD device and a signal line. CONSTITUTION:When a signal (a) is inputted to the FDD driver 14 in the FDD device 11, the driver 14 outputs a signal (c) obtained by inverting the signal (a) to a host receiver 15 in a host device 12 through an interface cable 13. When the characteristic impedance of a terminal resistor 16 is not matched with that of the cable 13, the signal (c) includes a condition for generating undershoot or overshoot, but the sudden change of a signal current can be suppressed by the action of the inductor 19 inserted into the signal line and the undershoot or overshoot can be suppressed.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、FDD装置をインタフェースケーブル等の
信号伝達手段によりホスト装置に接続するためのFDD
装置のインタフェース出力回路に関するものである。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to an FDD for connecting an FDD device to a host device using a signal transmission means such as an interface cable.
The present invention relates to an interface output circuit of a device.

[従来の技術] 従来、FDD装置とホスト装置とを接続するための信号
伝達手段としては、インタフェースケーブルを用いて、
第2図のように接続するものが一般的であった。第2図
は、このような従来のFDD装置のインタフェース出力
回路とホスト装置入力回路との接続状態を示す回路図で
あり、(1)はFDD装置、(2)はホスト装置、(3
)はFDD装置(1)とホスト装置(2)とを接続する
ためのインタフェースケーブルである。FDD装置(1
)はFDDドライバ(4)を含み、その出力端子はイン
タフェースケーブル(3)の一方の信号ライン(3a)
に接続されている。ホスト装置(2)はホストレシーバ
(5)を含み、その入力側は前記信号ライン(3a)に
接続され、かつ、終端抵抗(6)を介して電源(7)に
接続されている。インタフェースケーブル(3)の他方
のラインはアース(8)、(8)に接続されている。
[Prior Art] Conventionally, an interface cable is used as a signal transmission means for connecting an FDD device and a host device.
It was common to connect them as shown in Figure 2. FIG. 2 is a circuit diagram showing the connection state between the interface output circuit of such a conventional FDD device and the host device input circuit, in which (1) is the FDD device, (2) is the host device, and (3) is the FDD device.
) is an interface cable for connecting the FDD device (1) and the host device (2). FDD device (1
) includes an FDD driver (4), whose output terminal is connected to one signal line (3a) of the interface cable (3).
It is connected to the. The host device (2) includes a host receiver (5), the input side of which is connected to the signal line (3a) and to the power source (7) via a terminating resistor (6). The other line of the interface cable (3) is connected to earth (8), (8).

(a)、  (b)はその位置における信号名を示す。(a) and (b) indicate the signal name at that position.

次に、上記構成の動作について説明する。Next, the operation of the above configuration will be explained.

FDD装置(1)のFDDドライバ(4)に第4図に示
す信号(a)が入力されると、FDDドライバ(4)は
それを反転した信号(b)をインタフェースケーブル(
3)を通じてホスト装置(2)のホストレシーバ(5)
に出力する。このとき終端抵抗(6)はホスト装置(2
)の入力インピーダンスとして働き、インタフェースケ
ーブル(3)の特性インピーダンスとの整合をとるとと
もに、信号ラインのプルアップ用としての働きもするも
のである。
When the signal (a) shown in Fig. 4 is input to the FDD driver (4) of the FDD device (1), the FDD driver (4) inverts the signal (b) to the interface cable (
3) through the host device (2) to the host receiver (5)
Output to. At this time, the terminating resistor (6) is connected to the host device (2).
), serves as an input impedance for matching with the characteristic impedance of the interface cable (3), and also serves as a pull-up for the signal line.

[発明が解決しようとする課題] 従来のFDD装置のインタフェース出力回路は以上のよ
うに構成されているので、ホスト装置の終端抵抗(6)
とインタフェースケーブル(3)の特性インピーダンス
との整合がとれていない場合、第3図(b)および第4
図(b)に示すように、信号パルスのグラウンドや電源
電圧からの行き過ぎ現象であるアンダーシュートやオー
バシュートが発生しやすく、信号パルスを歪ませ、ノイ
ズ源となって、FDD装置のFDDドライバやホスト装
置のホストレシーバの誤動作や破壊を招く恐れがあるな
どの問題点かあった。従って、上記問題点を解消しなけ
ればならないという課題がある。
[Problem to be solved by the invention] Since the interface output circuit of the conventional FDD device is configured as described above, the terminating resistor (6) of the host device
If the characteristic impedance of the interface cable (3) and the characteristic impedance of the interface cable (3) are not matched,
As shown in Figure (b), undershoot and overshoot, which are phenomena in which the signal pulse goes too far from the ground or power supply voltage, are likely to occur, distorting the signal pulse, becoming a noise source, and causing damage to the FDD driver of the FDD device. There were problems such as the risk of malfunction or destruction of the host receiver of the host device. Therefore, there is a problem that the above problems must be solved.

この発明は、上記課題を解決するためになされたもので
、ホスト装置の終端抵抗(6)とインタフェースケーブ
ルの特性インピーダンスが整合していない場合でも信号
のアンダーシュートやオーバシュートの発生を抑え、F
DDドライバとホストレシーバの誤動作と破壊を防止す
ることができるFDD装置のインタフェース出力回路を
得ることを目的とする。
This invention was made to solve the above problems, and even when the characteristic impedance of the terminal resistor (6) of the host device and the interface cable do not match, the occurrence of signal undershoot and overshoot can be suppressed, and F
An object of the present invention is to obtain an interface output circuit for an FDD device that can prevent malfunction and destruction of a DD driver and a host receiver.

[課題を解決するための手段] この発明に係るFDD装置のインタフェース出力回路は
、FDD装置をインタフェースケーブル等の信号伝達手
段によりホスト装置に接続するためのものであって、前
記ホスト装置側は信号を受信するためのホストレシーバ
を備え、その電源と信号ラインとの間に終端抵抗が接続
されており、かつ、FDD装置側はオープンコレクタま
たはスリーステートで信号を送信するFDDドライバを
備え、このFDDドライバと信号ラインとの間に直列に
インダクタを接続したしたものである。
[Means for Solving the Problems] An interface output circuit for an FDD device according to the present invention is for connecting the FDD device to a host device by a signal transmission means such as an interface cable, and the host device side A terminating resistor is connected between the power supply and the signal line, and the FDD device side is equipped with an FDD driver that transmits signals in an open collector or three-state manner. An inductor is connected in series between the driver and the signal line.

[作用〕 この発明におけるFDD装置のインタフェース出力回路
は、FDD装置のFDDドライバと信号ラインとの間に
インダクタを挿入することにより、信号のアンダーシュ
ートやオーバーシュートの発生を抑え、FDDドライバ
とホストレシーバの誤動作や破壊を防止することができ
る。
[Operation] The interface output circuit of the FDD device according to the present invention suppresses the occurrence of signal undershoot and overshoot by inserting an inductor between the FDD driver and the signal line of the FDD device, and the interface output circuit between the FDD driver and the host receiver. Malfunction and destruction of the device can be prevented.

[実施例コ 以下、この発明の一実施例を図について説明する。第1
図は、この発明によるFDD装置のインタフェース出力
回路とホスト装置入力回路との接続状態を示す回路図で
あり、(11)はFDD装置、(12)はホスト装置、
(13)はFDD装置(11)とホスト装置(12)と
を接続するためのインタフェースケーブルである。FD
D装置(11)はFDDドライバ(14)を含み、その
出力端子はインダクタ(19)を介してインタフェース
ケーブル(13)の1つの信号ライン(13a)に接続
されている。ホスト装置(12)はホストレシーバ(1
5)を含み、その入力側は前記信号ライン(13a)に
接続され、かつ、終端抵抗(16)を介して電源(17
)に接続されている。インタフェースケーブル(13)
の他方のラインはアース(18)、(18)に接続され
ている。(a)、  (C)はその位置における信号名
を示す。
[Example 1] An example of the present invention will be described below with reference to the drawings. 1st
The figure is a circuit diagram showing the connection state between the interface output circuit of the FDD device and the host device input circuit according to the present invention, (11) is the FDD device, (12) is the host device,
(13) is an interface cable for connecting the FDD device (11) and the host device (12). FD
The D device (11) includes an FDD driver (14), the output terminal of which is connected to one signal line (13a) of the interface cable (13) via an inductor (19). The host device (12) has a host receiver (1
5), whose input side is connected to the signal line (13a) and connected to the power supply (17) via a terminating resistor (16).
)It is connected to the. Interface cable (13)
The other line is connected to ground (18), (18). (a) and (C) indicate the signal name at that position.

次に、上記構成の動作について説明する。Next, the operation of the above configuration will be explained.

第3図はFDDドライバ(14)がオープンコレクタの
時の、また、N4図はFDDドライバ(14)かスリー
スティトの時の各部の信号波形を示す波形図であり、(
a)はFDDドライバ(14)への入力信号、(b)は
従来の構成によるインタフェースケーブル(3)中の信
号波形、(C)はこの発明の実施例におけるインタフェ
ースケーブル(13)中の信号波形を示したものである
Fig. 3 is a waveform diagram showing the signal waveforms of each part when the FDD driver (14) is an open collector, and Fig. N4 is a waveform diagram showing the signal waveforms of each part when the FDD driver (14) is a three-stitch type.
(a) is the input signal to the FDD driver (14), (b) is the signal waveform in the interface cable (3) with the conventional configuration, and (C) is the signal waveform in the interface cable (13) in the embodiment of the present invention. This is what is shown.

FDD装置(11)のFDDドライバ(14)に信号(
a)が入力されると、FDDドライバ(14)はそれを
反転した信号(C)をインタフェースケーブル(13)
を通じてホスト装置(12)のホストレシーバ(15)
に出力する。このとき終端抵抗(16)とインタフェー
スケーブル(13)の特性インピーダンスが整合してい
ない場合、信号(C)はアンダーシュートまたはオーバ
シュートを生じる条件を備えていることになるが、信号
ラインに挿入されたインダクタ(19)の作用により信
号電流の急激な変化を抑え、アンダーシュートやオーバ
ーシュートが抑制される。
A signal (
When a) is input, the FDD driver (14) sends the inverted signal (C) to the interface cable (13).
through the host device (12) to the host receiver (15)
Output to. At this time, if the characteristic impedances of the terminating resistor (16) and the interface cable (13) do not match, the signal (C) will have the conditions to cause undershoot or overshoot, but if it is not inserted into the signal line. The action of the inductor (19) suppresses sudden changes in the signal current and suppresses undershoot and overshoot.

FDDドライバ(14)がオープンコレクタ出力の場合
、第3図に示すように、従来の構成による波形(b)に
はアンダーシュートが出やすいか、この発明による波形
(C)によればアンダーシュドが皆無となっている。ま
た、FDDドライバ(14)がスリーステート出力の場
合、第4図に示すように、従来の構成による時は波形(
b)にアンダーシュートおよびオーバーシュートが出や
すいか、この発明による時はこれを抑えることかできる
。また、インタフェースケーブルに乗ってくる外来ノイ
ズやサージをカットし、FDDドライバを保護すること
ができる。
When the FDD driver (14) is an open collector output, as shown in FIG. 3, the waveform (b) with the conventional configuration tends to have undershoot, or the waveform (C) according to the present invention has undershoot. There are none. In addition, when the FDD driver (14) is a three-state output, as shown in FIG. 4, when using the conventional configuration, the waveform (
Undershoot and overshoot tend to occur in b), but this invention can suppress this. In addition, it is possible to protect the FDD driver by cutting out external noise and surges coming onto the interface cable.

[発明の効果コ この発明は、以上説明したとおり、FDD装置のFDD
ドライバと信号ラインとの間に直列にインダクタを挿入
した構成により、インタフェースケーブルとホスト装置
の終端抵抗とのインピーダンスの不整合によるアンダー
シュートやオーバシュートを抑制することかでき、同時
に、インタフェースケーブルに乗ってくる外来ノイズや
サージからFDDドライバを保護するなどの顕著な効果
を有する。
[Effects of the Invention] As explained above, the present invention provides an FDD of an FDD device.
By inserting an inductor in series between the driver and the signal line, it is possible to suppress undershoot and overshoot caused by impedance mismatch between the interface cable and the terminal resistor of the host device. This has remarkable effects such as protecting the FDD driver from external noise and surges.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、この発明によるFDD装置のインタフェース
出力回路の1実施例を採用したFDD装置のインタフェ
ース出力回路とホスト装置入力回路との接続状態を示す
回路図、第2図は、従来のFDD装置のインタフェース
出力回路とホスト装置入力回路との接続状態を示す回路
図、第3図は、FDDドライバがオープンコレクタ出力
の時の各部の信号波形を、また、第4図は、FDDドラ
イバがスリースティト出力の時の各部の信号波形を示す
波形図であり、(a)はFDDドライバの入力信号、(
b)は従来の構成におけるインタフェースケーブル中の
信号ラインの信号波形、(C)はこの発明におけるイン
タフェースケーブル中の信号ラインの信号波形である。 図中、(11)はFDD装置、(12)はホスト装置、
(13)はインタフェースケーブル、(14)はFDD
ドライバ、(15)はホストレシーバ、(16)は終端
抵抗、(19)はインダクタである。 なお、各図中同一符号は同一または相当部分を示す。 第 図 ・1 16:)−jJ拾抗 19 イ/り°クク 代理人 弁理士 吉 1)研 二 (外2名) 第3図 第4図
FIG. 1 is a circuit diagram showing a connection state between an interface output circuit of an FDD device and a host device input circuit employing an embodiment of the interface output circuit of an FDD device according to the present invention, and FIG. 2 is a circuit diagram of a conventional FDD device. Figure 3 shows the signal waveforms of various parts when the FDD driver is an open collector output, and Figure 4 shows the connection state between the interface output circuit and the host device input circuit. It is a waveform diagram showing the signal waveform of each part at the time of output, (a) is the input signal of the FDD driver, (
(b) is a signal waveform of a signal line in an interface cable in a conventional configuration, and (C) is a signal waveform of a signal line in an interface cable according to the present invention. In the figure, (11) is an FDD device, (12) is a host device,
(13) is the interface cable, (14) is the FDD
The driver, (15) is a host receiver, (16) is a terminating resistor, and (19) is an inductor. Note that the same reference numerals in each figure indicate the same or corresponding parts. Figure 1 16:)-jJ 19 I/Ri°Kuku Agent Patent Attorney Yoshi 1) Kenji (2 others) Figure 3 Figure 4

Claims (1)

【特許請求の範囲】[Claims] FDD装置をインタフェースケーブル等の信号伝達手段
によりホスト装置に接続するためのFDD装置のインタ
フェース出力回路において、前記ホスト装置側は信号を
受信するためのホストレシーバを備え、その電源と信号
ラインとの間に終端抵抗が接続されており、かつ、FD
D装置側はオープンコレクタまたはスリーステートで信
号を送信するFDDドライバを備え、このFDDドライ
バと信号ラインとの間に直列にインダクタを接続したこ
とを特徴とするFDD装置のインタフェース出力回路。
In an interface output circuit of an FDD device for connecting the FDD device to a host device by a signal transmission means such as an interface cable, the host device side is provided with a host receiver for receiving signals, and a signal line is connected between the power supply and the signal line. A termination resistor is connected to the FD.
An interface output circuit for an FDD device, characterized in that the device side is equipped with an FDD driver that transmits signals in an open collector or three-state manner, and an inductor is connected in series between the FDD driver and the signal line.
JP10218890A 1990-04-17 1990-04-17 Interface output circuit for fdd device Pending JPH04528A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10218890A JPH04528A (en) 1990-04-17 1990-04-17 Interface output circuit for fdd device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10218890A JPH04528A (en) 1990-04-17 1990-04-17 Interface output circuit for fdd device

Publications (1)

Publication Number Publication Date
JPH04528A true JPH04528A (en) 1992-01-06

Family

ID=14320693

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10218890A Pending JPH04528A (en) 1990-04-17 1990-04-17 Interface output circuit for fdd device

Country Status (1)

Country Link
JP (1) JPH04528A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007201697A (en) * 2006-01-25 2007-08-09 Auto Network Gijutsu Kenkyusho:Kk Branching connector

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007201697A (en) * 2006-01-25 2007-08-09 Auto Network Gijutsu Kenkyusho:Kk Branching connector

Similar Documents

Publication Publication Date Title
EP1492287A1 (en) Receiver
JPH04528A (en) Interface output circuit for fdd device
EP0884859A2 (en) Extended feedback circuit for impedance matching and voltage isolation
TW200908556A (en) Interface circuit
JPH0514240A (en) Signal transmitting circuit
US6531901B2 (en) High-speed bus capable of effectively suppressing a noise on a bus line
EP0820009B1 (en) Emulation device with no fear of faulty operation due to noise
JP2001320267A (en) Ecl terminating circuit
JPS6361816B2 (en)
JPS6380613A (en) Simplified device for generating tone signal
US5172412A (en) Subscriber circuit capable of suppressing in-phase induced noise
JPH04367139A (en) Signal transmission circuit with output protection circuit
JP2644287B2 (en) Bus interface receiving circuit
JPH0697967A (en) Data transmission system
JP3350476B2 (en) Receiving circuit of communication system
JP2516333B2 (en) Driver circuit
JPS62180643A (en) Pulse transmission system
JP3959048B2 (en) Ultrasonic diagnostic equipment
JP2735661B2 (en) Waveform shaping circuit of interface circuit
JP3419359B2 (en) Clock transmission circuit
JP2000357772A (en) System and method for inserting/removing active lines of input protecting circuit
JPH0575551A (en) Clock signal transmitting circuit
JPH03208369A (en) Semiconductor input circuit
SU1152081A1 (en) Device for matching logic elements with delay line
KR970000145Y1 (en) Interface circuit for digital keyphone system