JPH0432069A - ビデオディスクプレーヤ - Google Patents

ビデオディスクプレーヤ

Info

Publication number
JPH0432069A
JPH0432069A JP2137629A JP13762990A JPH0432069A JP H0432069 A JPH0432069 A JP H0432069A JP 2137629 A JP2137629 A JP 2137629A JP 13762990 A JP13762990 A JP 13762990A JP H0432069 A JPH0432069 A JP H0432069A
Authority
JP
Japan
Prior art keywords
read
video signal
address
write
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2137629A
Other languages
English (en)
Inventor
Masao Kanda
正夫 神田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP2137629A priority Critical patent/JPH0432069A/ja
Priority to EP90123094A priority patent/EP0459018B1/en
Priority to DE69026080T priority patent/DE69026080T2/de
Priority to US07/631,419 priority patent/US5206740A/en
Publication of JPH0432069A publication Critical patent/JPH0432069A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • H04N5/956Time-base error compensation by using a digital memory with independent write-in and read-out clock generators
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S358/00Facsimile and static presentation processing
    • Y10S358/907Track skippers, i.e. "groove skippers"

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Rotational Drive Of Disk (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は、ビデオディスクプレーヤに関し、特にメモリ
を用いた時間軸補正装置を備えたビデオディスクプレー
ヤに関する。
背景技術 メモリを用いた時間軸補正装置を備えたビデオディスク
プレーヤの従来例を第4図に示す。同図において、ビデ
オディスク1から読み取りかつ復調して得られる時間軸
変動成分を含む再生ビデオ信号は、書込み制御回路7に
おいて当該ビデオ信号に位相同期して生成される書込み
クロックシCKで量子化され、さらにラインメモリ8に
書込みスタート信号R8TWで初期化された書込みアド
レスから順次書込みクロックwCKによって書き込まれ
る。
また、ラインメモリ8からのデータ読出しのための読出
しスタート信号R8TR及び読出しクロックRCKは読
出し制御回路9において水晶発振器等による固定基準ク
ロックに基づいて生成される。
一方、エラー生成回路10において書込みスタート信号
R8TWと読出しスタート信号R8TRとに基づいて書
込みアドレスと読出しアドレスとのアドレス差の一定ア
ドレス差に対するエラー信号が導出され、このエラー信
号はスピンドル駆動回路11の駆動信号となる。これに
より、書込みアドレスと読出しアドレスとのアドレス差
が常に一定のアドレス差になるようにスピンドルモータ
2の速度制御が行なわれることになり、その結果書込み
クロックWCKと読出しクロックRCKとの平均周波数
が一致することになる。
このように、ラインメモリ8への書込みを再生ビデオ信
号に位相同期して得られる書込みクロックWCKを用い
て行ない、当該メモリ8からの読出しを固定基準クロッ
クに基づいて生成される読出しクロックRCKを用いて
行なうことにより、再生ビデオ信号に含まれる時間軸変
動成分を除去できるため、時間軸変動のないビデオ出力
を導出できるのである。さらに、書込みアドレスと読出
しアドレスとの差が常に一定になるようにスピンドルサ
ーボをかけていることにより、書込みと読出しのタイミ
ング関係を常に一定に維持できるため、正常な再生画像
を得ることができるのである。
また、ラインメモリ8の後段にはフィールドメモリ12
が設けられており、ラインメモリ8から読み出されたデ
ィジタルデータがフィールドメモリ12に一時的に蓄え
られるようになっている。
これにより、CLV (定線速度)ディスクでスキャン
を行なって不連続に信号を読み取った場合であっても、
この不連続信号をフィールドメモリ12を通すことによ
って連続した信号として導出できることになる。また、
フィールドメモリ12の書込みを止めることによって同
じ画像を繰り返して再生できることになる。さらに、フ
ィールドメモリ12の書込み/読出しのタイミングを適
宜制御することにより、静止画再生、ストロボ再生成い
はマルチ画面等の種々の特殊再生効果を得ることができ
ることになる。またさらに、ディジタルY−C分離機能
やディジタルノイズリダクション機能が付加される場合
もある。
ところで、フィールドメモリは高価であるだけに、一般
のTV受像機では、フィールドメモリを用いての上述し
た特殊再生効果が得られないのが現状である。また、こ
の特殊再生効果などは、それぞれのシステムで特別に考
えられたものが多いため、外部ビデオ信号としてTV放
送のビデオ信号等を入力して使いたいという要求がある
。さらには、TV放送のビデオ信号に対してディジタル
Y−C分離機能やディジタルノイズリダクション機能を
使ってY−C分離出力を導出したり、ノイズ除去を行な
いたい場合もある。
ところが、上述した従来のビデオディスクプレーヤにお
いて、A/Dコンバータ5及び同期分離回路6に外部ビ
デオ信号を選択的に入力できるようにした場合、外部ビ
デオ信号には時間軸変動成分が含まれていないので、こ
の外部ビデオ信号に位相同期して得られる書込みクロッ
クWCKは実質的に固定クロックとなる。ところが、書
込みクロックWCKと読出しクロックRCKとの間には
、水晶発振精度の誤差が必ず存在するため、書込みアド
レスと読出しアドレスとのアドレス差が徐々に縮小ある
いは拡大していくことになる。ラインメモリ8の入力ビ
デオ信号がビデオディスク1から得られるものであれば
、スピンドルサーボによって書込みクロックWCKを制
御することができることは前述した通りであるが、外部
ビデオ信号に対してはこのような制御は不可能である。
したがって、ラインメモリ8に対する書込みアドレスと
読出しアドレスとのアドレス差を一定に維持できなくな
り、アドレスの追越しによる同じデータの2度読み出し
現象や一定期間のデータを全く読み出せない空白状態が
生ずることになる。
すなわち、第3図において、書込みアドレス及び読出し
アドレスをそれぞれ初期化する書込みスタート信号R8
TW及び読出しスタート信号R3TRのタイミング関係
は、同図(a)に示すように、書込みスタート信号R3
TWの発生間隔のほぼ中間で読出しスタート信号R8T
l?が発生するのが好ましいのであるが、同図(b)に
示す如く読出しスタート信号R9TRの発生間隔が狭く
なって次の書込みスタート信号R8TWが発生する前に
再度読出しスタート信号R8TRが発生した場合には、
期間Aのデータを2回読み出してしまうことになり、逆
に同図(C)に示す如く読出しスタート信号R8TRの
発生間隔が広くなって書込みスタート信号R8TWの発
生期間A内に読出しスタート信号R8TRが発生しなか
った場合には、期間Aのデータを読み出せないという不
具合が発生することになる。
このように、同じデータを2回読み出すアドレスの追越
し現象や、期間Aのデータを読み出せない空白状態が生
ずると、外部ビデオ信号に対してメモリを用いての正常
な画像再生ができないことになる。
発明の概要 [発明の目的コ そこで、本発明は、外部ビデオ信号に対してもメモリを
用いての正常な画像再生を可能としたビデオディスクプ
レーヤを提供することを目的とする。
[発明の構成コ 本発明によるビデオディスクプレーヤは、メモリを有し
、ビデオディスクから読み取りかつ復調して得られる再
生ビデオ信号又は外部から供給される外部ビデオ信号を
書込みクロックに同期して前記メモリに書き込みかつそ
の記憶情報を読出しクロックに同期して読み出す処理を
なすビデオディスクプレーヤであって、前記再生ビデオ
信号又は前記外部ビデオ信号に位相同期させて前記書込
みクロックを生成する手段と、前記メモリの書込みアド
レスと読出しアドレスとのアドレス差に応じた制御信号
を生成する手段と、前記再生ビデオ信号の処理時にのみ
前記制御信号に基づいて前記ビデオディスクの回転速度
の制御をなす手段と、前記再生ビデオ信号の処理時には
固定基準信号に基づいて、前記外部ビデオ信号の処理時
には前記制御信号に基づいて前記読出しクロックを生成
する手段とを備えた構成となっている。
[発明の作用] 本発明によるビデオディスクプレーヤにおいては、メモ
リの書込みアドレスと読出しアドレスとのアドレス差に
応じた制御信号を生成し、再生ビデオ信号の処理時には
、固定基準信号に基づいて読出しクロックを生成する一
方、前記制御信号に基づくスピンドルサーボによって書
込みクロックの位相を変化させることにより書込みアド
レスと読出しアドレスのアドレス差を一定に維持し、外
部ビデオ信号の処理時には、前記制御信号に基づいて読
出しクロックを書込みクロックに位相同期させることに
よって書込みアドレスと読出しアドレスのアドレス差を
一定に維持する。
実施例 以下、本発明の実施例を図に基づいて詳細に説明する。
第1図において、ビデオディスク1はスピンドルモータ
2によって回転駆動され、その記録情報はピックアップ
3によって読み取られる。ピックアップ3の読取出力は
復調器4で復調されて再生ビデオ信号として切換えスイ
ッチSWIの一人カとなる。切換えスイッチSWIの他
人カとじては、TV放送等のビデオ信号が外部から供給
される。
再生ビデオ信号及び外部ビデオ信号は切換えスイッチS
WIによっていずれが一方が選択されてA/Dコンバー
タ5及び同期分離回路6に供給される。同期分離回路6
においては、供給される再生ビデオ信号又は外部ビデオ
信号に含まれる同期信号を分離・抽出して書込み制御回
路7に供給する。
書込み制御回路7は供給される同期信号に同期した書込
みクロックWCKを生成すると共に、第2図(A)に示
すように、ビデオ信号の所定のタイミングで書込みスタ
ート信号R8TWを発生する構成となっている。
切換えスイッチSWIによって選択された再生ビデオ信
号又は外部ビデオ信号は、先の書込みクロックWCKを
基準クロックとするA/Dコンバータ5において量子化
されてディジタルビデオデータとなる。このディジタル
ビデオデータは、ビデオ信号の例えば1ライン相当の記
憶容量を有するラインメモリ8の所定のアドレスに順次
書き込まれる。ラインメモリ8の書込みアドレスは、第
2図(A)に示すように、先の書込みスタート信号R8
TWによって初期化される。すなわち、書き込まれるビ
デオ信号の所定の位置で書込みスタート信号R9Twを
発生することで、ビデオ信号に対するラインメモリ8の
アドレスを常に同じ位置に保つことができる。一方、ラ
インメモリ8からのデータの読出しは読出し制御回路9
によって行なわれる。
読出し制御回路9は、バイアス電圧の変化に応じて発振
周波数の変化する電圧制御型水晶発振器V CX O(
Voyage Controll X’tal 0sc
illator)を備えており、読出しクロックRCK
が後述するエラー信号に応じて周波数が変化するように
なされている。そして、第2図(B)に示すように、読
出し制御回路9で生成される読出しスタート信号R8T
Rによって読出しアドレスが初期化され、先に所定のア
ドレスから書き込まれたディジタルビデオデータが読出
しクロックRCKに同期して順次読み出される。
ところで、ラインメモリ8の記憶容量は有限であり、ま
た当該メモリ8としては書込みクロックと読出しクロッ
クとが非同期で構成できるFIFO型のメモリが用いら
れるが、このメモリは書込みアドレスと読出しアドレス
とのアドレス差が一定以上なくてはならないのが一般的
である。また、書込みスタート信号R8TWと読出しス
タート信号R5TRとのタイミング関係が変化すると、
先述したように、同じデータを繰り返し読み出したり、
書き込んだデータを読み出せない場合もある。このため
、書込みアドレスと読出しアドレスとの間隔が常にある
一定の間隔となるように制御する必要がある。
そこで、本発明においては、外部ビデオ信号を選択した
ときに、エラー生成回路10において生成されるライン
メモリ8上の書込みアドレスと読出しアドレスとのアド
レス差の一定アドレス差に対するエラー信号を読出し制
御回路9に供給して読出しクロックRCKを変化させる
ようにしたものである。
すなわち、再生ビデオ信号の処理時には従来技術と同様
に、エラー生成回路10で生成される制御信号によって
スピンドルサーボを行ない、外部ビデオ信号の処理時に
は前記制御信号を読出し制御回路9に供給してvcxo
の発振周波数を制御し、読出しクロックRCKを書込み
クロックシCKに位相同期させるようにするのである。
このとき、読出しクロックRCKが変動するために本来
の時間軸補正作用が得られないように思われるが、書込
みクロックWCKと読出しクロックRCKとの誤差は水
晶発振精度であるため、画面上に現われるジッタ成分は
ほとんど無視できる。
ラインメモリ8から読み出されたディジタルビデオデー
タは、1画面相当の記憶容量を有するフィールドメモリ
12に一時的に蓄えられる。フィールドメモリ12はメ
モリコントローラ13によって制御され、同期分離回路
6からの同期信号に基づいてフィールドメモリ12の書
込みアドレスが決定される。フィールドメモリ12の読
出しアドレスは書込みアドレスとは独立に決めることが
でき、連続して読出しが行なわれているものとする。フ
ィールドメモリ12から読み出されたディジタルビデオ
データは、D/Aコンバータ14においてアナログビデ
オ信号に変換される。なお、フィールドメモリ12は必
須のものではなく、フィールドメモリ12に代えて2画
面相当の記憶容量を有するフレームメモリを用いること
も可能である。
次に、ディスク演奏による再生ビデオ信号の処理時及び
外部ビデオ信号の処理時における各動作について説明す
る。
再生ビデオ信号の処理時には、切換えスイッチSWI、
2は共にa側にあり、ビデオディスク1から読み取りか
つ復調して得られる時間軸誤差成分を含む再生ビデオ信
号は、書込み制御回路7において当該ビデオ信号に位相
同期して生成される書込みクロックWCKで量子化され
、さらにラインメモリ8に書込みスタート信号R3TW
で初期化された書込みアドレスに順次書込みクロックW
CKによって書き込まれる一方、読出し制御回路9にお
いて固定基準クロックに基づいて生成される読出しスタ
ート信号R8TR及び読出しクロックRCKによって読
み出され、これにより時間軸誤差の除去されたビデオ出
力が導出される。また、書込みスタート信号R8TWと
読出しスタート信号R5TRとに基づいてエラー生成回
路10で生成されたエラー信号がスピンドル駆動回路1
1に供給されることにより、書込みアドレスと読出しア
ドレスとのアドレス差が一定になるようにスピンドルサ
ーボがかけられる。
一方、TV放送のビデオ信号等の外部ビデオ信号の処理
時には、切換えスイッチSW1.2は共にb側にあり、
入力される外部ビデオ信号は時間軸変動のない信号であ
り、書込み制御回路7において当該ビデオ信号に位相同
期して書込みクロ、。
りWCK及び書込みスタート信号R8TWが生成される
外部ビデオ信号には時間軸変動がないため書込みクロッ
クシCKは一定の周波数となる。また、エラー生成回路
10で生成されたエラー信号は、切換えスイッチSW2
を介して読出し制御回路9に供給され、通常は一定の周
波数で発振している水晶発振器を制御して読出しクロッ
クRCKの周波数を書込みクロックWCKの周波数と同
じにする。これにより、書込みアドレスと読出しアドレ
スとのアドレス差が一定になり、外部ビデオ信号に対し
ても正常な画像再生が可能となる。外部ビデオ信号とし
ては、TV放送のビデオ信号の他、ビデオディスクプレ
ーヤから出力される時間軸変動のないビデオ信号などを
も用い得、さらには多少の時間軸変動のあるビデオ信号
であっても良い。多少の時間軸変動のある外部ビデオ信
号の場合には、ラインメモリ8で時間軸誤差が除去され
た上でフィールドメモリ12の機能を使うことができる
なお、上記実施例においては、メモリとして1ライン相
当の記憶容量を有するラインメモリ8を用いた場合につ
いて説明したが、その記憶容量は1ライン相当に限定さ
れるものではない。また、ラインメモリ8に代えて1フ
イールド相当の記憶容量を有するFIFO形式のフィー
ルドメモリを用いることにより、フィールドメモリ12
を省略することができる。
また、上記実施例では、書込みアドレスと読出しアドレ
スとのアドレス差を書込みスタート信号R8T讐と読出
しスタート信号R8TRとに基づいて検出するとしたが
、これに限定されるものではなく、要は、両アドレス差
を検出できるものであれば良いのである。
発明の詳細 な説明したように、本発明によるビデオディスクプレー
ヤにおいては、メモリの書込みアドレスと読出しアドレ
スとのアドレス差に応じた制御信号を生成し、再生ビデ
オ信号の処理時には、固定基準信号に基づいて読出しク
ロックを生成する一方、前記制御信号に基づくスピンド
ルサーボによって書込みクロックの位相を変化させるこ
とにより書込みアドレスと読出しアドレスのアドレス差
を一定に維持し、外部ビデオ信号の処理時には、前記制
御信号に基づいて読出しクロックを書込みクロックに位
相同期させることによって書込みアドレスと読出しアド
レスのアドレス差を一定に維持する構成となっているた
め、外部ビデオ信号に対してもメモリを利用しての正常
な画像再生が可能であると共に、メモリを使った静止画
再生だけでなくメモリ装置にディジタルY−C分離機能
やディジタルノイズリダクション機能があれば、外部ビ
デオ信号でもこれらの機能を利用でき、さらには特殊効
果機能があればそれを楽しむこともできる。
また、再生ビデオ信号の処理時のスピンドルサーボのた
めの制御信号の生成と、外部ビデオ信号の処理時の読出
しクロックの位相制御のための制御信号の生成とに単一
の回路を共用しているため、回路構成の簡略化が図れる
ことになる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、−第2図
(A)は書込み側のビデオ信号に対する書込みスタート
信号R3Tν及びメモリの書込みアドレスのタイミング
関係を、同図(B)は読出し側のビデオ信号に対する読
出しスタート信号R3TR及びメモリの読出しアドレス
のタイミング関係をそれぞれ示す図、第3図は書込みス
タート信号R8Tνと読出しスタート信号R8TRとの
タイミング関係を示す図、第4図は従来例を示すブロッ
ク図である。 主要部分の符号の説明 1・・・・・・ビデオディスク 3・・・・・・ピックアップ 7・・・・・・書込み制御回路 8・・・・・・ラインメモリ 9・・・・・・読出し制御回路 10・・・・・・エラー生成回路 12・・・・・・フィールドメモ9 88人   パイオニア株式会社

Claims (1)

  1. 【特許請求の範囲】 メモリを有し、ビデオディスクから読み取りかつ復調し
    て得られる再生ビデオ信号又は外部から供給される外部
    ビデオ信号を書込みクロックに同期して前記メモリに書
    き込みかつその記憶情報を読出しクロックに同期して読
    み出す処理をなすビデオディスクプレーヤであって、 前記再生ビデオ信号又は前記外部ビデオ信号に位相同期
    させて前記書込みクロックを生成する手段と、 前記メモリの書込みアドレスと読出しアドレスとのアド
    レス差に応じた制御信号を生成する手段と、 前記再生ビデオ信号の処理時にのみ前記制御信号に基づ
    いて前記ビデオディスクの回転速度の制御をなす手段と
    、 前記再生ビデオ信号の処理時には固定基準信号に基づい
    て、前記外部ビデオ信号の処理時には前記制御信号に基
    づいて前記読出しクロックを生成する手段とを備えたこ
    とを特徴とするビデオディスクプレーヤ。
JP2137629A 1990-05-28 1990-05-28 ビデオディスクプレーヤ Pending JPH0432069A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2137629A JPH0432069A (ja) 1990-05-28 1990-05-28 ビデオディスクプレーヤ
EP90123094A EP0459018B1 (en) 1990-05-28 1990-12-03 Video disk player
DE69026080T DE69026080T2 (de) 1990-05-28 1990-12-03 Videoplattenspieler
US07/631,419 US5206740A (en) 1990-05-28 1990-12-21 Video disk player capable of providing normal image reproduction of an external video signal as well as a video signal stored on a disk

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2137629A JPH0432069A (ja) 1990-05-28 1990-05-28 ビデオディスクプレーヤ

Publications (1)

Publication Number Publication Date
JPH0432069A true JPH0432069A (ja) 1992-02-04

Family

ID=15203126

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2137629A Pending JPH0432069A (ja) 1990-05-28 1990-05-28 ビデオディスクプレーヤ

Country Status (4)

Country Link
US (1) US5206740A (ja)
EP (1) EP0459018B1 (ja)
JP (1) JPH0432069A (ja)
DE (1) DE69026080T2 (ja)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5898881A (ja) * 1981-12-08 1983-06-11 Pioneer Video Corp 情報記録デイスク再生装置における時間軸制御装置
JPS5990262A (ja) * 1982-11-15 1984-05-24 Nippon Gakki Seizo Kk デイスクの再生装置
JPS6169287A (ja) * 1984-09-12 1986-04-09 Sony Corp 時間軸補正装置
JPS6190369A (ja) * 1984-10-09 1986-05-08 Sharp Corp ビデオデイスクプレ−ヤ
JPH0746463B2 (ja) * 1985-11-15 1995-05-17 ティアツク株式会社 等線速度方式情報記録円盤の回転制御装置
JP2629173B2 (ja) * 1986-05-15 1997-07-09 ヤマハ株式会社 デイスク再生装置
JPS6387084A (ja) * 1986-09-30 1988-04-18 Pioneer Electronic Corp 情報再生装置における倍速再生方法
JPH07105936B2 (ja) * 1987-03-16 1995-11-13 パイオニア株式会社 読取信号の時間軸制御装置
JPH0773367B2 (ja) * 1987-06-29 1995-08-02 パイオニア株式会社 記録情報再生装置
JPH01166689A (ja) * 1987-12-23 1989-06-30 Hitachi Ltd ビデオディスクプレーヤの信号処理回路

Also Published As

Publication number Publication date
DE69026080D1 (de) 1996-04-25
US5206740A (en) 1993-04-27
EP0459018B1 (en) 1996-03-20
DE69026080T2 (de) 1996-08-22
EP0459018A2 (en) 1991-12-04
EP0459018A3 (en) 1992-09-02

Similar Documents

Publication Publication Date Title
US4864428A (en) Disk player having variable spindle speed for continuous audio in fast and slow reproduction modes
US4959825A (en) Recorded information reproducing apparatus with reading and writing phase adjustment
EP0328828B1 (en) Spindle servo unit for disk playing device
JPH0432069A (ja) ビデオディスクプレーヤ
US5119209A (en) Picture image reproducing apparatus having a sampling circuit for sampling an output of the time base error correcting circuit
JPH03186090A (ja) ビデオ信号再生装置
JPH09182029A (ja) ジッタ低減回路
US5065385A (en) Time base control system with coarse and fine correction for a spindle servo
JP2517160B2 (ja) 同期検出装置
JP3151114B2 (ja) 映像信号処理装置
JP2708176B2 (ja) 映像信号再生装置
JPH05167970A (ja) ビデオ信号再生装置
JPS63272191A (ja) 時間軸変動補正回路
JPS63179682A (ja) 情報再生装置
JP2578546Y2 (ja) 光デイスク再生装置
JPH0723341A (ja) 信号同期装置
JP2664493B2 (ja) Muse信号の外部同期回路
JP2788585B2 (ja) 光ディスク再生装置のスピンドルサーボ回路
JPH03289783A (ja) 記録円盤再生装置
JPH0737325A (ja) ディスク再生装置
JPH11136641A (ja) 映像信号再生装置
JPS6354077A (ja) ビデオデイスクプレ−ヤ
JPH0666104B2 (ja) 時間軸補正装置
JPH08191431A (ja) Tbc回路
JPH07105634A (ja) 再生装置