JPH0382047A - フィルムキャリヤ半導体装置 - Google Patents
フィルムキャリヤ半導体装置Info
- Publication number
- JPH0382047A JPH0382047A JP1218967A JP21896789A JPH0382047A JP H0382047 A JPH0382047 A JP H0382047A JP 1218967 A JP1218967 A JP 1218967A JP 21896789 A JP21896789 A JP 21896789A JP H0382047 A JPH0382047 A JP H0382047A
- Authority
- JP
- Japan
- Prior art keywords
- lead
- film carrier
- frame
- suspender
- leads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 30
- 230000003014 reinforcing effect Effects 0.000 claims description 14
- 238000007667 floating Methods 0.000 abstract description 6
- 238000005476 soldering Methods 0.000 abstract description 4
- 239000004593 Epoxy Substances 0.000 abstract description 2
- 239000011521 glass Substances 0.000 abstract description 2
- 230000002787 reinforcement Effects 0.000 abstract 3
- 238000004806 packaging method and process Methods 0.000 abstract 1
- 239000011347 resin Substances 0.000 description 7
- 229920005989 resin Polymers 0.000 description 7
- 238000000034 method Methods 0.000 description 6
- 239000000853 adhesive Substances 0.000 description 5
- 230000001070 adhesive effect Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000011265 semifinished product Substances 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- 239000011888 foil Substances 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 238000004026 adhesive bonding Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005496 eutectics Effects 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/50—Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
Landscapes
- Wire Bonding (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はフィルムキャリヤ半導体装置に関し、特に多ピ
ンのフィルムキャリヤ半導体装置に関する。
ンのフィルムキャリヤ半導体装置に関する。
従来のフィルムキャリヤ方式による半導体装置は、第6
図<a>、(b)に示す如く、搬送及び位置決め用のス
プロケットホール1aと、半導体チップ2aが入る開孔
部であるデバイスホール3aを有するポリイミド等の絶
縁フィルム上に銅等の金属箔を接着し、金属箔をエツチ
ング等により、所定の形状のり−ド4aと電気選別のた
めのバッド5aとを形成したフィルムキャリヤテープ6
aとを、あらかじめ電極端子上に金属突起物であるバン
プ7aを設けた半導体チップ2aとを準備し、次にフィ
ルムキャリヤテープのリード4aと半導体チップのバン
プ端子7aとを熱圧着法又は共晶法等によりインナーリ
ードボンディング(以下ILB)L、フィルムキャリヤ
テープの状態で電気選別用パッド5a上に接触子を接触
させて電気選別やバイアス試験を実施することにより製
造される半導体装置である。ここで、リード4aの変形
防止用として絶縁フィルムの枠であるサスペンダ8aを
あらかじめフィルムキャリヤテープに設けることや信頼
性向上及び機械的保護のため第7図に示すように樹脂9
aをボッティングして樹脂封止を行う場合もある。
図<a>、(b)に示す如く、搬送及び位置決め用のス
プロケットホール1aと、半導体チップ2aが入る開孔
部であるデバイスホール3aを有するポリイミド等の絶
縁フィルム上に銅等の金属箔を接着し、金属箔をエツチ
ング等により、所定の形状のり−ド4aと電気選別のた
めのバッド5aとを形成したフィルムキャリヤテープ6
aとを、あらかじめ電極端子上に金属突起物であるバン
プ7aを設けた半導体チップ2aとを準備し、次にフィ
ルムキャリヤテープのリード4aと半導体チップのバン
プ端子7aとを熱圧着法又は共晶法等によりインナーリ
ードボンディング(以下ILB)L、フィルムキャリヤ
テープの状態で電気選別用パッド5a上に接触子を接触
させて電気選別やバイアス試験を実施することにより製
造される半導体装置である。ここで、リード4aの変形
防止用として絶縁フィルムの枠であるサスペンダ8aを
あらかじめフィルムキャリヤテープに設けることや信頼
性向上及び機械的保護のため第7図に示すように樹脂9
aをボッティングして樹脂封止を行う場合もある。
上述のようなフィルムキャリヤ半導体装置を実装する場
合は、リード4aを所定の長さに切断し、ついで第8図
に示すように、例えばプリント基板11aに接着材10
aにより半導体チップ2aを固着後、リード4aをプリ
ント基板上のポンディングパッド12aにアウターリー
ドボンディング(以下0LB)して実施することができ
る。
合は、リード4aを所定の長さに切断し、ついで第8図
に示すように、例えばプリント基板11aに接着材10
aにより半導体チップ2aを固着後、リード4aをプリ
ント基板上のポンディングパッド12aにアウターリー
ドボンディング(以下0LB)して実施することができ
る。
これらのフィルムキャリヤ半導体装置は、ボンディング
がリード数と無関係に一度で可能であるため作業スピー
ドが速いこと、フィルムキャリヤテープを使用するため
の作業の自動化が容易である等の利点を有している。
がリード数と無関係に一度で可能であるため作業スピー
ドが速いこと、フィルムキャリヤテープを使用するため
の作業の自動化が容易である等の利点を有している。
上述した従来のフィルムキャリヤ半導体装置は、フィル
ムキャリヤテープの厚さが通常125μmと極めてうす
いためにテープが反ってしまうので、最近の実装方法で
あるOLBバッド上に半田ペースト等をスクリーン印刷
等で塗布し、半導体パッケージを接着材で固定して、リ
フロー炉の中で半田ペーストを溶かしてリードとOLB
バッドを半田付するというリフローの際、リードがテー
プの反りにより浮き、リードとOLBパッドの間隔がお
いてしまい、うまく半田付されないという欠点がある。
ムキャリヤテープの厚さが通常125μmと極めてうす
いためにテープが反ってしまうので、最近の実装方法で
あるOLBバッド上に半田ペースト等をスクリーン印刷
等で塗布し、半導体パッケージを接着材で固定して、リ
フロー炉の中で半田ペーストを溶かしてリードとOLB
バッドを半田付するというリフローの際、リードがテー
プの反りにより浮き、リードとOLBパッドの間隔がお
いてしまい、うまく半田付されないという欠点がある。
また、多ピンになると半導体装置が大きくなりテープの
反りによるリードの浮きが顕著になる。これにより、一
般的なフィルムキャリヤ半導体装置の実装方法は、加熱
ツールにより、リードを押圧しながら行うことが多いが
、作業性、量産性などの点でリフローに劣る。
反りによるリードの浮きが顕著になる。これにより、一
般的なフィルムキャリヤ半導体装置の実装方法は、加熱
ツールにより、リードを押圧しながら行うことが多いが
、作業性、量産性などの点でリフローに劣る。
本発明のフィルムキャリヤ半導体装置は、半導体チップ
のバンプ端子に接合されたリードを複数個有し、前記複
数個のリードを支持する枠状のサスペンダを有するフィ
ルムキャリヤ半導体装置において、前記枠状のサスペン
ダには絶縁性補強部材が接着されているというものであ
る。
のバンプ端子に接合されたリードを複数個有し、前記複
数個のリードを支持する枠状のサスペンダを有するフィ
ルムキャリヤ半導体装置において、前記枠状のサスペン
ダには絶縁性補強部材が接着されているというものであ
る。
〔実施例1〕
次に本発明について図面を参照して説明する。
第1図は本発明の実施例1の断面図、第2図は実施例1
を示す半製品の平面図である。
を示す半製品の平面図である。
フィルムキャリヤテープ6bにスプロケットホール1b
、デバイスホール3b及びデバイスホール内に一端を突
出させ多端に電気選別用パッドを形成したリード4bが
設けられている。半田チップ2bの電極端子上に設けら
れたバンプ端子7bとり−ド4bとがボンディングされ
ている。また、サスペンダ8bには第2図に示すようを
こガラスエポキシ等からなる枠状の絶縁性補強部材13
bが接着されている。このようなフィルムキャリヤ装置
は、リード4bを所定の長さに切断し、リード成形した
後第3図に示すようにプリント基板11bのポンディン
グパッド12bに接続され実装される。上述したように
、サスペンダに枠状の絶縁性補強部材が接着材で固定さ
れていることにより、従来問題となっていたテープの反
りによるOLB側のリード浮きは完全に防止でき、従っ
てOLB時リードがOLB用バット上に完全に接触し、
リフローによる実装が容易にできるという効果がある。
、デバイスホール3b及びデバイスホール内に一端を突
出させ多端に電気選別用パッドを形成したリード4bが
設けられている。半田チップ2bの電極端子上に設けら
れたバンプ端子7bとり−ド4bとがボンディングされ
ている。また、サスペンダ8bには第2図に示すようを
こガラスエポキシ等からなる枠状の絶縁性補強部材13
bが接着されている。このようなフィルムキャリヤ装置
は、リード4bを所定の長さに切断し、リード成形した
後第3図に示すようにプリント基板11bのポンディン
グパッド12bに接続され実装される。上述したように
、サスペンダに枠状の絶縁性補強部材が接着材で固定さ
れていることにより、従来問題となっていたテープの反
りによるOLB側のリード浮きは完全に防止でき、従っ
てOLB時リードがOLB用バット上に完全に接触し、
リフローによる実装が容易にできるという効果がある。
尚、絶縁性補強部材はサスペンダの表、裏のいずれか一
方又は両方に固着してもよい。
方又は両方に固着してもよい。
〔実施例2〕
第4図は本発明の実施例2の断面図である。
実施例1と同様にフィルムテープキャリヤテープには、
スプロケットホール(図示せず)、デバイスホール3c
及び一端がデバイスホール内に突出し、多端が電気選別
用パッドに形成されたり一ド4cが設けられている。さ
らに、サスペンダの裏面に半導体チップの逃げ用の大き
いザグリを入れた平面状の絶縁性補強部材13cが接着
材で固定されている。また、半導体チップ2Cの電極端
子上に設置すられたバンプ端子7Cとリード4Cとがボ
ンディングされ、さらに液状の樹脂(9C)によりボン
ディングがなされている。このようなフィルムキャリヤ
半導体装置は実施例1と同様にプリント基板上のポンデ
ィングパッドに接続され、実装される。
スプロケットホール(図示せず)、デバイスホール3c
及び一端がデバイスホール内に突出し、多端が電気選別
用パッドに形成されたり一ド4cが設けられている。さ
らに、サスペンダの裏面に半導体チップの逃げ用の大き
いザグリを入れた平面状の絶縁性補強部材13cが接着
材で固定されている。また、半導体チップ2Cの電極端
子上に設置すられたバンプ端子7Cとリード4Cとがボ
ンディングされ、さらに液状の樹脂(9C)によりボン
ディングがなされている。このようなフィルムキャリヤ
半導体装置は実施例1と同様にプリント基板上のポンデ
ィングパッドに接続され、実装される。
この実施例では、平面状の絶縁性補強部材をすスペンダ
に固着することにより、実施例1と同様にリード浮きを
防止でき、また、仮固定を絶縁性補強部材を接着するこ
とにより容易に実施できる。さらに絶縁性補強部材が半
導体チップを覆う形となっているため、チップ保護の役
目もしている。
に固着することにより、実施例1と同様にリード浮きを
防止でき、また、仮固定を絶縁性補強部材を接着するこ
とにより容易に実施できる。さらに絶縁性補強部材が半
導体チップを覆う形となっているため、チップ保護の役
目もしている。
〔実施例3〕
第5図は、実施例3の断面図である。
実施例1と同様にフィルムキャリヤテープにはスプロケ
ットホール(図示せず〉、デバイスホール3d、リード
4dが設けられている。さらにサスペンダ8dの内側に
設けられた開孔部がデバイスホール3dより大きくなっ
ている枠上の絶縁性補強部材13dを接着材で固定して
いる。また、半導体チップ2dの電極端子上に設けられ
たバンブ端子7dとリード4dとがボンディングされ、
さらに液状の樹脂(9d)によりボンディングがなされ
ている。この実施例では、実施例1と同様テープの反り
によるリード浮きの防止の効果が得られる。また、絶縁
性補強板の開孔部がデバイスホールより大きいので、補
強板が樹脂封止の際に樹脂ダムになるという利点がある
。
ットホール(図示せず〉、デバイスホール3d、リード
4dが設けられている。さらにサスペンダ8dの内側に
設けられた開孔部がデバイスホール3dより大きくなっ
ている枠上の絶縁性補強部材13dを接着材で固定して
いる。また、半導体チップ2dの電極端子上に設けられ
たバンブ端子7dとリード4dとがボンディングされ、
さらに液状の樹脂(9d)によりボンディングがなされ
ている。この実施例では、実施例1と同様テープの反り
によるリード浮きの防止の効果が得られる。また、絶縁
性補強板の開孔部がデバイスホールより大きいので、補
強板が樹脂封止の際に樹脂ダムになるという利点がある
。
以上説明したように本発明は、サスペンダに枠状又は平
面状の絶縁性補強部材を固着する事により、テープの反
りによるリード浮きを防止でき、実装の際にリードがO
LB用パッド上に完全に接触することから、リフローに
よる半田付が容易に行えるという効果がある。
面状の絶縁性補強部材を固着する事により、テープの反
りによるリード浮きを防止でき、実装の際にリードがO
LB用パッド上に完全に接触することから、リフローに
よる半田付が容易に行えるという効果がある。
第1図は本発明のフィルムキャリヤ半導体装置の実施例
1の断面図、第2図は実施例1を示す半製品の平面図、
第3図は実施例1の実装状態を示す断面図、第4図及び
第5図はそれぞれ実施例2及び実施例3の断面図、第6
図(a)及び(b)は従来のフィルムキャリヤ半導体装
置を示す半製品の平面図及び断面図、第7因は他の従来
例を示す断面図、第8図は他の従来例の実装状態を表し
た断面図である。 2a、2b、2c、2d・=半導体チップ、3a3b・
・・デバイスホール、4a、4b、4c、4d・・・リ
ード、5a、5b・・・パッド、6a、6b・・・フィ
ルムキャリヤテープ、7a、7b・・・バンプ端子、8
a、8b、8c、8d−・・サスペンダ、9a、9c、
9d・−樹脂、10a、10b−・−接着材、lla、
llb・・・プリント基板、12a・・・配線導体、1
3b、13c、13d・・・絶縁性補強部材。
1の断面図、第2図は実施例1を示す半製品の平面図、
第3図は実施例1の実装状態を示す断面図、第4図及び
第5図はそれぞれ実施例2及び実施例3の断面図、第6
図(a)及び(b)は従来のフィルムキャリヤ半導体装
置を示す半製品の平面図及び断面図、第7因は他の従来
例を示す断面図、第8図は他の従来例の実装状態を表し
た断面図である。 2a、2b、2c、2d・=半導体チップ、3a3b・
・・デバイスホール、4a、4b、4c、4d・・・リ
ード、5a、5b・・・パッド、6a、6b・・・フィ
ルムキャリヤテープ、7a、7b・・・バンプ端子、8
a、8b、8c、8d−・・サスペンダ、9a、9c、
9d・−樹脂、10a、10b−・−接着材、lla、
llb・・・プリント基板、12a・・・配線導体、1
3b、13c、13d・・・絶縁性補強部材。
Claims (1)
- 半導体チップのバンプ端子に接合されたリードを複数個
有し、前記複数個のリードを支持する枠状のサスペンダ
を有するフィルムキャリヤ半導体装置において、前記枠
状のサスペンダには絶縁性補強部材が接着されているこ
とを特徴とするフィルムキャリヤ半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1218967A JP2626081B2 (ja) | 1989-08-24 | 1989-08-24 | フィルムキャリヤ半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1218967A JP2626081B2 (ja) | 1989-08-24 | 1989-08-24 | フィルムキャリヤ半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0382047A true JPH0382047A (ja) | 1991-04-08 |
JP2626081B2 JP2626081B2 (ja) | 1997-07-02 |
Family
ID=16728162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1218967A Expired - Lifetime JP2626081B2 (ja) | 1989-08-24 | 1989-08-24 | フィルムキャリヤ半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2626081B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03125440A (ja) * | 1989-10-09 | 1991-05-28 | Rohm Co Ltd | 電子部品 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS552107U (ja) * | 1978-06-15 | 1980-01-09 | ||
JPS568863A (en) * | 1979-07-02 | 1981-01-29 | Mitsubishi Electric Corp | Substrate for semiconductor device |
JPS63117436A (ja) * | 1986-11-06 | 1988-05-21 | Toshiba Corp | フイルムキヤリア |
JPS645895A (en) * | 1987-06-29 | 1989-01-10 | Dainippon Printing Co Ltd | Tape carrier |
JPS6413127U (ja) * | 1987-07-10 | 1989-01-24 | ||
JPH01157542A (ja) * | 1987-12-14 | 1989-06-20 | Mitsubishi Electric Corp | テープキャリア |
JPH02121344A (ja) * | 1988-10-28 | 1990-05-09 | Ibiden Co Ltd | フィルムキャリア |
-
1989
- 1989-08-24 JP JP1218967A patent/JP2626081B2/ja not_active Expired - Lifetime
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS552107U (ja) * | 1978-06-15 | 1980-01-09 | ||
JPS568863A (en) * | 1979-07-02 | 1981-01-29 | Mitsubishi Electric Corp | Substrate for semiconductor device |
JPS63117436A (ja) * | 1986-11-06 | 1988-05-21 | Toshiba Corp | フイルムキヤリア |
JPS645895A (en) * | 1987-06-29 | 1989-01-10 | Dainippon Printing Co Ltd | Tape carrier |
JPS6413127U (ja) * | 1987-07-10 | 1989-01-24 | ||
JPH01157542A (ja) * | 1987-12-14 | 1989-06-20 | Mitsubishi Electric Corp | テープキャリア |
JPH02121344A (ja) * | 1988-10-28 | 1990-05-09 | Ibiden Co Ltd | フィルムキャリア |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03125440A (ja) * | 1989-10-09 | 1991-05-28 | Rohm Co Ltd | 電子部品 |
Also Published As
Publication number | Publication date |
---|---|
JP2626081B2 (ja) | 1997-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3377001B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP2949490B2 (ja) | 半導体パッケージの製造方法 | |
JPH1012765A (ja) | 半導体パッケージ及び製造方法 | |
JPH10308419A (ja) | 半導体パッケージ及びその半導体実装構造 | |
US5016084A (en) | Semiconductor device | |
JPH08186151A (ja) | 半導体装置及びその製造方法 | |
JPS62232948A (ja) | リ−ドフレ−ム | |
JPH0558657B2 (ja) | ||
JP2949969B2 (ja) | フィルムキャリア半導体装置 | |
JPH0382047A (ja) | フィルムキャリヤ半導体装置 | |
KR100769204B1 (ko) | 반도체 패키지 및 그 제조방법 | |
JPH0362935A (ja) | フィルムキャリヤ型半導体装置の実装方法 | |
JP2748771B2 (ja) | フィルムキャリア半導体装置及びその製造方法 | |
JP2944586B2 (ja) | Bga型半導体装置及びその製造方法 | |
JPH02252251A (ja) | フィルムキャリヤーテープ | |
JPH0451056B2 (ja) | ||
JP2822987B2 (ja) | 電子回路パッケージ組立体およびその製造方法 | |
JPH02252248A (ja) | 半導体装置の製造方法 | |
JP2777114B2 (ja) | テープキャリア | |
JPH0982752A (ja) | 半導体装置 | |
JP2555916B2 (ja) | フィルムキャリヤ半導体装置 | |
JPH0497537A (ja) | 半導体装置の実装方法 | |
JPH10308473A (ja) | 半導体パッケージの製造方法 | |
JPH04299544A (ja) | フィルムキャリヤ半導体装置の製造方法 | |
JP2000049176A (ja) | 半導体パッケージの製造方法 |