JPS63117436A - フイルムキヤリア - Google Patents

フイルムキヤリア

Info

Publication number
JPS63117436A
JPS63117436A JP61262770A JP26277086A JPS63117436A JP S63117436 A JPS63117436 A JP S63117436A JP 61262770 A JP61262770 A JP 61262770A JP 26277086 A JP26277086 A JP 26277086A JP S63117436 A JPS63117436 A JP S63117436A
Authority
JP
Japan
Prior art keywords
opening
film carrier
semiconductor chip
carrier
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61262770A
Other languages
English (en)
Inventor
Yuichiro Iba
伊庭 祐一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP61262770A priority Critical patent/JPS63117436A/ja
Publication of JPS63117436A publication Critical patent/JPS63117436A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto

Landscapes

  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は、例えばテープキャリア方式により半導体チ
ップを実装するフィルムキャリアに関する。
(従来の技術) 近年、半導体技術の発展により、電子装置を小型で高機
能にする要求から、半導体チップの薄型高密度実装化が
進んでいる。この薄型高密度実装化を実現するための手
段として、例えば半導体チップをフィルムキャリアに取
付けて実装する所謂テープキャリア方式(TAB)があ
る。
このようなテープキャリア方式は、例えば第5図に示す
ようにフィルムキャリアに半導体チップを搭載する。す
なわち、フィルムキャリア101には半導体チップ10
3を搭載するための孔部105が形成され、フィルムキ
ャリア101の一面には回路パターンから孔部105に
突出するリード107が設けられている。一方、半導体
チップ103はステージ109上に載置され、孔部10
5との位置合せを行った後、ボンディングツール111
のツール面113によりリード107と電極バッド11
5とが加熱押圧されてフィルムキャリア101に接合さ
れる。なお、117は接&!媒体としてのバンブである
ところで、このような従来のフィルムキャリア101は
ポリイミド等の絶縁性樹脂テープからなっており、可撓
性を有している。このため、フィルムキャリア101の
作業工程におけるハンドリングや他の外力により、フィ
ルムキャリア101rニー時的;曲がり等の変形が生じ
る場合がある。
一方、半導体チップ103は剛性体であるので、このよ
うな場合、第6図に示すようにフィルムキャリア゛10
1の変形に伴ない、電極パッド115に対するリード1
07の位置がずれて接合がはずれる虞れがある。
(発明が解決しようとする問題点) 上記のように従来のフィルムキャリアは可撓性を有して
いるため、外力により変形した場合は半導体チップの電
極パッドに対するリードの位置がずれて接合がはずれる
虞れがある。
この発明は上記問題に着目してなされたもので、外力に
より変形しても電極パッドに対するリードの位置がずれ
るのを抑えることができるフィルムキャリアの提供を目
的とする。
[発明の構成] (問題点を解決するための手段) 上記目的を達成するためにこの発明は、半導体チップを
搭載するために形成され、前記半導体チップの電極パッ
ドと接続されるリードが突出する孔部を備えたフィルム
キャリアにおいて、前記孔部付近を補強する構成とした
(作用) 上記構成において、フィルムキャリアが外力により変形
しても、孔部付近は補強されているので、半導体チップ
の電極パッドに対するリードの位置がずれるのを抑える
ことができる。
(実施例) 以下図面に基づき、この発明の実施例を詳細に説明する
第1図および第2図は、この発明の一実施例に係わるフ
ィルムキャリアを示している。
第1図および第2図において、ポリイミド等の絶縁性樹
脂テープからなる可撓性のフィルムキャリア31には半
導体チップ3を搭載するための孔部5が形成され、半導
体チップ3は孔部5の図中下方からフィルムキャリア1
に搭載される。また、フィルムキャリア1の左右縁部に
は長さ方向に送り孔7が形成され、フィルムキャリア1
は図外の送り装置により孔部5の1コマ毎に移動可能と
なっている。
フィルムキャリア1の一面(図中上面)には銅等の金属
箔からなるリード9が孔部5の各辺に沿い所定のピッチ
を持って複数個設けられている。
リード9の基部はフィルムキャリア1上で回路パターン
を構成し、一方、リード9の先端部は半導体チップ3の
電極パッド11との接続部として孔部5に突出して臨ん
でいる。
フィルムキャリア1の他面(図中下面)には絶縁性の合
成樹脂体からなる補強板13が接着剤等により固定され
ている。補強板13は孔部5と略同じ大きさの孔部15
を持った枠状に形成され、フィルムキャリア1に半導体
チップ3を接合するときに与える影響は小さいものとな
っている。これにより、フィルムキャリア1の孔部5付
近が補強され、曲げや他の外力に対する剛性が高められ
る。なお、補強板13を接着する変わりに、同位置に絶
縁性の合成樹脂材を塗布する構成としてもよい。
そして、フィルムキャリア1の孔部5と半導体チップ3
との位置合せを行なった後、ボンディングツール17を
下降させてリード9と電極パッド11とを熱圧着接合す
る。なお、19は接続媒体としてのバンブであり、接合
を容易にすると共に接合時の熱から半導体素子を保護す
る。
次に作用を説明する。
上記構成において、外力が作用すると可撓性のフィルム
キャリア1は、補強板13が接着されていないすなわち
孔部5付近でない部分が変形し、一方、孔部5付近は補
強板13が接着されているので変形しずらい。この結果
、リード9が変形しずらく、従って、リード9の位置が
半導体チップ3の電極パッド11に対してずれるのを抑
えることができる。
第3図および第4図は他の実施例を示している。
この実施例では、孔部5付近のリード9の厚さdが従来
のものく例えば30μ)より厚く構成されていると共に
、巾Wが従来のものく例えば80μ)より広く構成され
ている。従って、リード9自体の剛性が高まると周鍔に
、リード9が形成されているフィルムキャリア1の剛性
も高まる。上記構成にあっては、フィルムキャリア1に
外力が加わっても、孔部5付近の剛性が高まっているの
で前述の実施例と同様の効果を得ることができる。なお
、リード9は、厚さ又は巾のいずれか一方を厚くするか
又は広くするような構成としても剛性が高まることはい
うまでもない。
[発明の効果] 以上説明したようにこの発明によれば、半導体チップを
搭載するための孔部付近を補強したため、フィルムキャ
リア3が外力により変形しても、半導体チップの電極パ
ッドに対するリードの位置がずれるのを抑えることがで
き、フィルムキャリアへの半導体チップの接合の信頼性
を高めることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例に係わるノイルムキャリア
の断面図、第2図は同上面図、第3図は他の実施例の断
面図、第4図は同底面図、第5図は従来例の断面図、第
6図は同作用説明図1・・・フィルムキャリア 3・・・半導体チップ 5・・・孔部 9・・・リード 13・・・補強板

Claims (3)

    【特許請求の範囲】
  1. (1)半導体チップを搭載するために形成され、前記半
    導体チップの電極パッドと接続されるリードが突出する
    孔部を備えたフィルムキャリアにおいて、前記孔部付近
    を補強してなることを特徴とするフィルムキャリア。
  2. (2)前記孔部付近の補強は、絶縁性の補強材を接着又
    は塗布することにより行うことを特徴とする特許請求の
    範囲第1項記載のフィルムキャリア。
  3. (3)前記孔部付近の補強は、前記リードを厚く又は巾
    広くして行うことを特徴とする特許請求の範囲第1項記
    載のフィルムキャリア。
JP61262770A 1986-11-06 1986-11-06 フイルムキヤリア Pending JPS63117436A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61262770A JPS63117436A (ja) 1986-11-06 1986-11-06 フイルムキヤリア

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61262770A JPS63117436A (ja) 1986-11-06 1986-11-06 フイルムキヤリア

Publications (1)

Publication Number Publication Date
JPS63117436A true JPS63117436A (ja) 1988-05-21

Family

ID=17380346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61262770A Pending JPS63117436A (ja) 1986-11-06 1986-11-06 フイルムキヤリア

Country Status (1)

Country Link
JP (1) JPS63117436A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0382047A (ja) * 1989-08-24 1991-04-08 Nec Corp フィルムキャリヤ半導体装置
JPH03125440A (ja) * 1989-10-09 1991-05-28 Rohm Co Ltd 電子部品

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0382047A (ja) * 1989-08-24 1991-04-08 Nec Corp フィルムキャリヤ半導体装置
JPH03125440A (ja) * 1989-10-09 1991-05-28 Rohm Co Ltd 電子部品

Similar Documents

Publication Publication Date Title
KR0169274B1 (ko) 반도체장치 및 그 제조방법
JPH0669275A (ja) 半導体装置
JPS63249345A (ja) フレキシブル搭載基板
KR100253872B1 (ko) 반도체 장치
EP0456066A2 (en) Semiconductor chip mounted inside a device hole of a film carrier
JPH07201925A (ja) フィルムキャリアテープ
JP3184014B2 (ja) 半導体装置
TW419756B (en) Process for producing BGA type semiconductor device, TAB tape for BGA type semiconductor device, and BGA type semiconductor device
JPS63117436A (ja) フイルムキヤリア
JP3670371B2 (ja) 半導体装置およびその製造方法
JPH0236556A (ja) ピングリッドアレイおよび半導体素子塔載方法
JP3457547B2 (ja) 半導体装置およびその製造方法ならびにフィルムキャリア
JPH07297348A (ja) 半導体装置およびその製造に用いるリードフレームならびに半導体装置の製造方法
JPH01135050A (ja) 半導体装置
JP2635722B2 (ja) リードフレームおよびその製造方法
KR200155176Y1 (ko) 반도체 패키지
JP2642718B2 (ja) 混成集積回路
JP2609663B2 (ja) テープキャリア
JP2626081B2 (ja) フィルムキャリヤ半導体装置
JPH04329649A (ja) Tab実装体
KR940007537B1 (ko) 시트형 반도체 패키지 및 그 제조방법
JP3877648B2 (ja) テープキャリアおよびそれを用いたテープキャリアパッケージの製造方法
JPH04192452A (ja) 複合リードフレーム
JPH11176884A (ja) 半導体装置用テープキャリア
JPH0543294B2 (ja)