JPH03148860A - 半導体記憶装置およびその製造方法 - Google Patents

半導体記憶装置およびその製造方法

Info

Publication number
JPH03148860A
JPH03148860A JP1288416A JP28841689A JPH03148860A JP H03148860 A JPH03148860 A JP H03148860A JP 1288416 A JP1288416 A JP 1288416A JP 28841689 A JP28841689 A JP 28841689A JP H03148860 A JPH03148860 A JP H03148860A
Authority
JP
Japan
Prior art keywords
electrode
layer
polysilicon
insulating film
impurity concentration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1288416A
Other languages
English (en)
Inventor
Mamoru Kitamura
守 北村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1288416A priority Critical patent/JPH03148860A/ja
Priority to KR1019900017811A priority patent/KR940002392B1/ko
Priority to EP90121217A priority patent/EP0427200A1/en
Publication of JPH03148860A publication Critical patent/JPH03148860A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/318DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor the storage electrode having multiple segments
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、半導体記憶装置に関し、特に、スタックドキ
ャパシタ型メモリセルを有する半導体記憶装置およびそ
の製造方法に関する。
[従来の技術] 従来のスタックドキャパシタ型メモリセルは、第4図に
示す構造を有する。これは、次のように製造されたもの
である。p型半導体基板仕にフィールド酸化1i2、ゲ
ート酸化膜3を熱酸化により形成する。その後、第1層
ポリシリコンを堆積し、これをバターニングしてワード
線4を形成する。次に、ワードa14をマスクとしてリ
ンをイオン注入してソース・ドレイン領域となるn+型
不純物層5を形成してトランスファトランジスタを形成
する。引き続き、全面に眉間絶縁膜9を形成し、一方の
n+型不純物層5上を開孔した後、第2層ポリシリコン
を堆積し、これをバターニングして電極6を形成する。
熱酸化により容量絶縁膜7を形成したのち、さらに、第
3層ポリシリコンを堆積しこれをパターニングして対向
電極8を形成する。最後に、眉間絶縁膜9を形成し、他
方のn+型不純物層上を開孔した後、アルミニウムから
なるディジット線10を形成すれば、第4図に示す半導
体記憶装置が得られる。
[発明が解決しようとする課題] 上述した従来のスタックドキャパシタ型メモリセルでは
、高集積化によるメモリセルの微細化にともない、キャ
パシタ自体も縮小化され、そのため情報を蓄積するのに
十蕃な容量値が得られないという問題が生じる。
[課題を解決するための手段] 本発明は、第1の電極上に容量絶縁膜を介して第2の電
極が形成されたキャパシタと、トランスファゲートトラ
ンジスタとにより構成されたスタックドキャパシタ型メ
モリセルを有する半導体記憶装置において、前記第1の
電極の側面に少なくとも一つの窪みを設けてキャパシタ
の対向面積を増大せしめたものである。この窪みは、ポ
リシリコンからなる第1の!極の中間層部分に不純物濃
度が極大となる層を設けておき、この電極に等方性エッ
チングを施すことによって形成される。
[実施例] 次に、本発明の実施例について図面を参照して説明する
第1図は、本発明の一実施例を示す断面図である。同図
において、第4図の従来例と同等の部分には同一の参照
番号が付せられているので重複した説明は省略する。本
実施例では、電極6が下層ポリシリコン口aと上層ポリ
シリコン口bの2層構造となっており、また、電極6の
側面には窪みが設けられている。
次に、第2図(a)〜第2図(d)を参照してこの実施
例装置の製造方法について説明する。まず、p型半導体
基板仕に熱酸化により膜厚500n讃のフィールド酸化
膜2を、続いて膜厚2On瞳のゲート酸化M3を形成す
る。次に、第1層ポリシリコンとして膜厚400nmの
ポリシリコンを堆積し、これをバターニングしてワード
線4を形成する。続いて、ワード線4をマスクとしてリ
ンをイオン注入してソース・ドレイン領域となるn+型
不純物層5を形成する[第2図(a)]。
次に、眉間絶縁膜9をCVD法により堆積し、一方のn
+型不純物層5の上を開孔した後、第2層ポリシリコン
を形成する。この第2層ポリシリコンは下層ポリシリコ
ン口aと上層ポリシリコン口bとの積層体からなる。ま
ず、下層ポリシリコン口aを膜厚900 nmに形成し
、その上面にリンを400 keV、ドーズ量1x10
1う/calでイオン注入し、表面の不純物濃度を上げ
る[第2図(b)]。
その上に膜厚100n諺の上層ポリシリコン口bを形成
し、フォトレジスト11を選択的に形成してから、これ
をマスクとして異方性エッチングにより電l[16を形
成する[第2図(c)] 。
次に、電極6に等方性エッチングを施すと、不純物濃度
の高い下層ポリシリ暑コンロaの上面部分のエッチング
速度が高いので、電極6の側面に窪みが形成される、フ
ォトレジスト11を除去する[第2図(d)]。
次に、熱酸化により膜厚10rvの容量絶縁膜7を形成
する。このとき同時に電極6内の不純物濃度は均一化さ
れ、上層ポリシリコン口bは導電化される。この後は常
法により、対向電11i8、層間絶縁膜9、ディジット
線10を形成すれば、第1図に示す半導体記憶装置が得
られる。
上記実施例では、下層ポリシリコン口a、上層ポリシリ
コン口bとを一緒にパターニングしていたが、下層ポリ
シリコン口aをまずパターニングし、然る後上層ポリシ
リコンロbを堆積し、これをパターニングするようにし
てもよい。
また、上記実施例では電極6を2層のポリシリコンによ
り形成していたが、これに替えて、3層以上のポリシリ
コン層の形成工程と、2回以上のイオン注入工程とによ
り、不純物濃度が極大となる部分を複数個有する第2層
ポリシリコンを形成し、これを用いて側面に複数個の窪
みを有する電極を形成するようにしてもよい。
次に、第3図を参照して本発明の他の実施例について説
明する。この実施例では、第2層ポリシリコンを1層ポ
リシリコンによって形成し、続いてリンを第3図に示す
不純物濃度分布になるようにイオン注入する。その後は
、先の実施例と同様に、第2層ポリシリコンをパターニ
ングして電極を形成し、これに等方性エッチングを施し
て電極の側面に窪みを形成する。
[発明の効果] 以上説明したように、本発明は、スタックドキャパシタ
型メモリセルにおいて、電極の側面に窪みを設けたもの
であるので、本発明によれば、メモリセルの占有面積を
増加させることなくキャパシタの電極対向面積を増大さ
せることができる。
したがって、本発明によれば、高集積化された半導体記
憶装置においても、情報記憶上あるいはソフトエラー耐
性上必要とする容Iを確保することができる。
【図面の簡単な説明】
第1図は、本発明の一実施例を示す断面図、第2図<a
)〜(d>は、その製造工程を示す半導体装置の断面里
、第3図は、本発明の他の実施例を説明するための不純
物濃度分布図、第4図は、従来例を示す断面図である。 l・・−p型半導体基板、  2・−曝フイールド酸化
膜、  3・・・ゲート酸化膜、  4・・−ワード線
、5・・・n4″型不純物層、  6・・・電極、  
6a・・・下層ポリシリコン、 6b−・第2層ポリシ
リコン、7・−・容量絶縁M〜  8−・−対向電極、
  9・・・層間絶縁膜、   10−ディジット線、
   11・・・フォトレジスト。

Claims (2)

    【特許請求の範囲】
  1. (1)ワード線およびソース・ドレイン領域を有するト
    ランスファゲートトランジスタと、該トランスファゲー
    トトランジスタのソース・ドレイン領域に一端が接続さ
    れた第1の電極、該第1の電極上に形成された容量絶縁
    膜および前記第1の電極と対向する第2の電極を有する
    キャパシタとから構成されるメモリセルを複数個有する
    半導体記憶装置において、前記第1の電極の側面には少
    なくとも一つの窪みが形成されていることを特徴とする
    半導体記憶装置。
  2. (2)ワード線およびソース・ドレイン領域を有するト
    ランスファゲートトランジスタを形成する工程と、一端
    がトランスファゲートトランジスタのソース・ドレイン
    領域に接続され、中間層部分において不純物濃度が極大
    値を有するようになされた多結晶シリコンからなる第1
    の電極を形成する工程と、該第1の電極に等方性エッチ
    ングを施して第1の電極の側面に窪みを形成する工程と
    、該第1の電極上に容量絶縁膜を形成する工程と、第1
    の電極と対向する第2の電極を形成する工程とを具備す
    る半導体記憶装置の製造方法。
JP1288416A 1989-11-06 1989-11-06 半導体記憶装置およびその製造方法 Pending JPH03148860A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP1288416A JPH03148860A (ja) 1989-11-06 1989-11-06 半導体記憶装置およびその製造方法
KR1019900017811A KR940002392B1 (ko) 1989-11-06 1990-11-05 반도체 기억 장치 및 그 제조방법
EP90121217A EP0427200A1 (en) 1989-11-06 1990-11-06 Semiconductor memory cell with improved stacked capacitor and process of fabrication thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1288416A JPH03148860A (ja) 1989-11-06 1989-11-06 半導体記憶装置およびその製造方法

Publications (1)

Publication Number Publication Date
JPH03148860A true JPH03148860A (ja) 1991-06-25

Family

ID=17729932

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1288416A Pending JPH03148860A (ja) 1989-11-06 1989-11-06 半導体記憶装置およびその製造方法

Country Status (3)

Country Link
EP (1) EP0427200A1 (ja)
JP (1) JPH03148860A (ja)
KR (1) KR940002392B1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5202278A (en) * 1991-09-10 1993-04-13 Micron Technology, Inc. Method of forming a capacitor in semiconductor wafer processing
EP0810653B1 (en) * 1996-05-31 2004-07-28 Texas Instruments Incorporated DRAM and method of fabricating a DRAM with increased capacity
US5907774A (en) * 1997-05-29 1999-05-25 Texas Instruments Incorporated Corrugated post capacitor and method of fabricating using selective silicon deposition
KR100407379B1 (ko) * 2001-06-14 2003-12-01 주식회사 하이닉스반도체 강유전체 메모리 소자 제조방법

Also Published As

Publication number Publication date
KR910010718A (ko) 1991-06-29
KR940002392B1 (ko) 1994-03-24
EP0427200A1 (en) 1991-05-15

Similar Documents

Publication Publication Date Title
JPH02312269A (ja) 半導体記憶装置およびその製造方法
JPS62286270A (ja) 半導体メモリ装置
JP2894740B2 (ja) Mos型半導体装置
JPS6156445A (ja) 半導体装置
JPH03148860A (ja) 半導体記憶装置およびその製造方法
JPH0321062A (ja) 半導体記憶装置
JPH02143456A (ja) 積層型メモリセルの製造方法
JPS60224260A (ja) 半導体記憶装置
JP2772375B2 (ja) 半導体記憶装置
JPH0423467A (ja) 半導体記憶装置の製造方法
JP2794761B2 (ja) 半導体メモリセルとその製造方法
JP2689682B2 (ja) 半導体メモリセルの製造方法
JP3079558B2 (ja) 半導体メモリセルの形成方法
JPH0382155A (ja) 半導体メモリセルとその製造方法
JP3067316B2 (ja) 半導体メモリセルの形成方法
JPH03183162A (ja) 半導体記憶装置の製造方法
JP3004280B2 (ja) 半導体メモリセル
JPH022672A (ja) 半導体メモリセルとその製造方法
JPS63188966A (ja) 半導体装置の製造方法
JPH0499372A (ja) 半導体装置及びその製造方法
JP2969789B2 (ja) 半導体記憶装置の製造方法
JPH04267558A (ja) 半導体装置 
JP2870134B2 (ja) 半導体装置の製法
JPH0269975A (ja) 半導体記憶装置およびその製造方法
JPH01143351A (ja) 半導体記憶装置及びその製造方法