JP7504050B2 - シャントレギュレータ - Google Patents
シャントレギュレータ Download PDFInfo
- Publication number
- JP7504050B2 JP7504050B2 JP2021050898A JP2021050898A JP7504050B2 JP 7504050 B2 JP7504050 B2 JP 7504050B2 JP 2021050898 A JP2021050898 A JP 2021050898A JP 2021050898 A JP2021050898 A JP 2021050898A JP 7504050 B2 JP7504050 B2 JP 7504050B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- terminal
- voltage
- output
- drive circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000010586 diagram Methods 0.000 description 8
- 230000007704 transition Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/613—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in parallel with the load as final control devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Dc-Dc Converters (AREA)
Description
図4のシャントレギュレータは、基準電圧回路101と、エラーアンプ102と、NMOSトランジスタ103と、分圧抵抗R1、R2を備えている。
Vout=Vin-Ir/R=Vin-(Io+Ic)/R
従って、シャントレギュレータは、出力電流Ioは少なくても良いが出力電圧Voutの精度が要求される用途に使用される。
図1のシャントレギュレータ100は、第一の基準電圧回路11と、第一のエラーアンプ12と、分圧回路を構成する抵抗13、14及び15と、NMOSトランジスタ16と、第二の基準電圧回路21と、第二のエラーアンプ22と、起動制御回路30とを備えている。第一の基準電圧回路11と第一のエラーアンプ12は、第一の駆動回路10を構成している。第二の基準電圧回路21と第二のエラーアンプ22は、第二の駆動回路20を構成している。
起動制御回路30は、NMOSトランジスタ31と、定電流回路32と、反転回路33を備えている。起動制御回路30は、MOSトランジスタ31のドレイン電流と定電流回路32の電流の比較で制御信号を出力する。
電源電圧Vinが入力されると、抵抗110に電流が流れて出力端子に出力電圧Voutを出力する。出力電圧Voutは、出力端子に接続された負荷111の容量やシャントレギュレータ100の内部容量などに電荷が充電され、基準電圧回路11の最低動作電圧以下の電圧から徐々に上昇する。この時、基準電圧回路11は、所定の基準電圧Vref1よりも低い電圧を出力し、出力電圧Voutの上昇に伴い徐々に上昇する。起動制御回路30のNMOSトランジスタ31は、基準電圧Vref1が入力されるゲートの電圧の上昇に伴い、ドレイン電流が徐々に増加する。
第二の駆動回路20は、NMOSトランジスタ23と、定電流回路24と、反転増幅回路25を備えている。反転増幅回路25は、例えば、ソース接地増幅回路である。
12、22 エラーアンプ
13、14、15 抵抗
16 NMOSトランジスタ
10 第一の駆動回路
20 第二の駆動回路
30 起動制御回路
23、31 NMOSトランジスタ
24、32 定電流回路
25 反転増幅回路
33 反転回路
100 シャントレギュレータ
Claims (4)
- 外付け抵抗を介して電源端子に接続される出力端子と、
前記出力端子と接地端子の間に直列に接続され分圧回路を構成する複数の抵抗と、
前記出力端子と前記接地端子の間に接続された出力トランジスタと、
第一の基準電圧を出力する第一の基準電圧回路と第一のエラーアンプとを備え、前記分圧回路の第一の出力端子の電圧に基づいて前記出力トランジスタを制御する第一の駆動回路と、
前記分圧回路の第二の出力端子の電圧に基づいて前記出力トランジスタを制御する第二の駆動回路と、
前記第一の基準電圧に基づいて前記第一の駆動回路と前記第二の駆動回路の動作を切り替える起動制御回路と、
を備え、
前記第二の駆動回路は、前記第一の駆動回路よりも起動時間が短いことを特徴とするシャントレギュレータ。 - 前記第二の駆動回路は、第二の基準電圧を出力する第二の基準電圧回路と第二のエラーアンプとを備えたことを特徴とする請求項1に記載のシャントレギュレータ。
- 前記第二の駆動回路は、一方の端子が前記出力端子に接続された定電流回路と、
ドレインが前記定電流回路の他方の端子に接続され、ゲートが前記分圧回路の第二の出力端子に接続され、ソースが前記接地端子に接続されたMOSトランジスタと、
入力端子が前記定電流回路の他方の端子に接続され、制御端子が前記起動制御回路の制御端子に接続され、出力電圧で前記出力トランジスタを制御する反転増幅回路と、
を備えたことを特徴とする請求項1に記載のシャントレギュレータ。 - 前記起動制御回路は、
一方の端子が前記出力端子に接続された定電流回路と、
ドレインが前記定電流回路の他方の端子に接続され、ゲートが前記第一の基準電圧回路に接続され、ソースが前記接地端子に接続されたMOSトランジスタと、
を備えたことを特徴とする請求項1から3のいずれかに記載のシャントレギュレータ。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021050898A JP7504050B2 (ja) | 2021-03-25 | 2021-03-25 | シャントレギュレータ |
KR1020220029697A KR20220133776A (ko) | 2021-03-25 | 2022-03-08 | 션트 레귤레이터 |
CN202210232275.2A CN115129101A (zh) | 2021-03-25 | 2022-03-09 | 分流稳压器 |
TW111109265A TW202238305A (zh) | 2021-03-25 | 2022-03-14 | 並聯穩壓器 |
US17/697,881 US11994892B2 (en) | 2021-03-25 | 2022-03-17 | Shunt regulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021050898A JP7504050B2 (ja) | 2021-03-25 | 2021-03-25 | シャントレギュレータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022148990A JP2022148990A (ja) | 2022-10-06 |
JP7504050B2 true JP7504050B2 (ja) | 2024-06-21 |
Family
ID=83363294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021050898A Active JP7504050B2 (ja) | 2021-03-25 | 2021-03-25 | シャントレギュレータ |
Country Status (5)
Country | Link |
---|---|
US (1) | US11994892B2 (ja) |
JP (1) | JP7504050B2 (ja) |
KR (1) | KR20220133776A (ja) |
CN (1) | CN115129101A (ja) |
TW (1) | TW202238305A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20220138796A (ko) * | 2021-04-06 | 2022-10-13 | 에이블릭 가부시키가이샤 | 션트 레귤레이터 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001117650A (ja) | 1999-08-06 | 2001-04-27 | Ricoh Co Ltd | 定電圧電源 |
JP2002023870A (ja) | 2000-07-10 | 2002-01-25 | Ricoh Co Ltd | 基準電圧回路および該基準電圧回路を用いたボルテージ・レギュレータ |
US7969127B1 (en) | 2008-04-25 | 2011-06-28 | National Semiconductor Corporation | Start-up circuit for a shunt regulator |
JP2017062688A (ja) | 2015-09-25 | 2017-03-30 | 株式会社デンソー | 保護回路付きのレギュレータ回路 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6586917B1 (en) * | 2001-10-19 | 2003-07-01 | National Semiconductor Corporation | Battery charger shunt regulator with dual feedback control |
JP4150326B2 (ja) * | 2003-11-12 | 2008-09-17 | 株式会社リコー | 定電圧回路 |
CN101189795B (zh) * | 2005-06-03 | 2010-06-09 | 株式会社自动网络技术研究所 | 电源控制器和半导体装置 |
DE102006007479B4 (de) | 2006-02-17 | 2017-08-10 | Infineon Technologies Ag | Shunt-Regler |
US10678282B1 (en) * | 2018-01-09 | 2020-06-09 | Maxim Integrated Products, Inc. | Linear voltage regulators and associated methods |
-
2021
- 2021-03-25 JP JP2021050898A patent/JP7504050B2/ja active Active
-
2022
- 2022-03-08 KR KR1020220029697A patent/KR20220133776A/ko unknown
- 2022-03-09 CN CN202210232275.2A patent/CN115129101A/zh active Pending
- 2022-03-14 TW TW111109265A patent/TW202238305A/zh unknown
- 2022-03-17 US US17/697,881 patent/US11994892B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001117650A (ja) | 1999-08-06 | 2001-04-27 | Ricoh Co Ltd | 定電圧電源 |
JP2002023870A (ja) | 2000-07-10 | 2002-01-25 | Ricoh Co Ltd | 基準電圧回路および該基準電圧回路を用いたボルテージ・レギュレータ |
US7969127B1 (en) | 2008-04-25 | 2011-06-28 | National Semiconductor Corporation | Start-up circuit for a shunt regulator |
JP2017062688A (ja) | 2015-09-25 | 2017-03-30 | 株式会社デンソー | 保護回路付きのレギュレータ回路 |
Also Published As
Publication number | Publication date |
---|---|
CN115129101A (zh) | 2022-09-30 |
TW202238305A (zh) | 2022-10-01 |
JP2022148990A (ja) | 2022-10-06 |
KR20220133776A (ko) | 2022-10-05 |
US20220308614A1 (en) | 2022-09-29 |
US11994892B2 (en) | 2024-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11061422B2 (en) | Low dropout linear regulator and voltage stabilizing method therefor | |
KR101136691B1 (ko) | 정전압 회로 | |
EP2195720B1 (en) | Capless low drop-out voltage regulator with fast overvoltage response | |
KR100595868B1 (ko) | Dc/dc 컨버터 | |
US7541787B2 (en) | Transistor drive circuit, constant voltage circuit, and method thereof using a plurality of error amplifying circuits to effectively drive a power transistor | |
US7312598B1 (en) | Capacitor free low drop out regulator | |
KR20110087234A (ko) | 스위칭 레귤레이터 | |
JP2016063723A (ja) | スイッチング電源装置 | |
US9454165B2 (en) | Semiconductor device and current control method that controls amount of current used for voltage generation based on connection state of external capacitor | |
JP7504050B2 (ja) | シャントレギュレータ | |
JP2011152014A (ja) | Dc/dcコンバータ回路 | |
KR20050033867A (ko) | 전압 조정기 | |
CN108459644B (zh) | 低压差稳压装置及其操作方法 | |
TWI673594B (zh) | 可控制軟啟動過衝的低壓差線性穩壓器 | |
KR20150019000A (ko) | 기준 전류 생성 회로 및 이의 구동 방법 | |
US9054579B2 (en) | Power supply circuit | |
US7005924B2 (en) | Current limiting circuit with rapid response feedback loop | |
US20220069706A1 (en) | Semiconductor integrated circuit for regulator | |
WO2024135656A1 (ja) | 電源装置、および電源システム | |
JP2008152433A (ja) | ボルテージレギュレータ | |
CN113765353B (zh) | 用于有助于电压调节器的涌浪电流降低的控制电路以及具有涌浪电流降低的电压调节设备 | |
US11809208B2 (en) | Shunt regulator | |
US20240022067A1 (en) | Current limiting circuits | |
JP4383936B2 (ja) | 定電圧回路及び複数の定電圧回路を有する定電圧電源回路 | |
US9772637B2 (en) | Voltage regulation circuits and power supply devices using the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230912 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20240515 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240521 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240611 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7504050 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |