JP6686261B2 - 積層セラミック電子部品及びその実装基板 - Google Patents

積層セラミック電子部品及びその実装基板 Download PDF

Info

Publication number
JP6686261B2
JP6686261B2 JP2016012853A JP2016012853A JP6686261B2 JP 6686261 B2 JP6686261 B2 JP 6686261B2 JP 2016012853 A JP2016012853 A JP 2016012853A JP 2016012853 A JP2016012853 A JP 2016012853A JP 6686261 B2 JP6686261 B2 JP 6686261B2
Authority
JP
Japan
Prior art keywords
portions
ceramic capacitor
metal frames
multilayer ceramic
electronic component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016012853A
Other languages
English (en)
Other versions
JP2016225595A (ja
Inventor
キル パク、ヘウン
キル パク、ヘウン
ソー パク、サン
ソー パク、サン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of JP2016225595A publication Critical patent/JP2016225595A/ja
Application granted granted Critical
Publication of JP6686261B2 publication Critical patent/JP6686261B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • H01G2/065Mountings specially adapted for mounting on a printed-circuit support for surface mounting, e.g. chip capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/04Fixed inductances of the signal type  with magnetic core
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/008Selection of materials
    • H01G4/0085Fried electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • H01G4/1209Ceramic dielectrics characterised by the ceramic dielectric material
    • H01G4/1218Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates
    • H01G4/1227Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates based on alkaline earth titanates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/248Terminals the terminals embracing or surrounding the capacitive element, e.g. caps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/04Fixed inductances of the signal type  with magnetic core
    • H01F2017/048Fixed inductances of the signal type  with magnetic core with encapsulating core, e.g. made of resin and magnetic powder

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Description

本発明は、積層セラミック電子部品及びその実装基板に関する。
積層チップ電子部品の一つである積層セラミックキャパシタ(MLCC:multi−layered ceramic capacitor)は、小型でありながら高容量が保障され、実装が容易であるという長所によって多様な電子装置に用いられることができる。
例えば、上記積層セラミックキャパシタは、液晶表示装置(LCD、Liquid Crystal Display)及びプラズマ表示装置パネル(PDP、Plasma Display Panel)などの映像機器、コンピュータ、個人携帯用端末(PDA、Personal Digital Assistants)、及び携帯電話などの多様な電子製品の基板に装着されて電気を充電または放電させる役割をするチップ形態のコンデンサに用いられることができる。
このような積層セラミックキャパシタは、複数の誘電体層を有し、上記誘電体層の間に異なる極性の内部電極が交互に配置された構造を有することができる。
このとき、上記誘電体層は、圧電性を有するため、上記積層セラミックキャパシタに直流または交流電圧が印加されると、内部電極の間で圧電現象が生じて周波数によってセラミック本体の体積を膨張及び収縮させながら周期的な振動を発生させる可能性がある。
このような振動は、上記積層セラミックキャパシタの外部電極、及び上記外部電極と基板を連結する半田を通じて基板に伝達され、上記基板全体が音響反射面となり、雑音となる振動音を発生させる可能性がある。
上記振動音は、人に不快感を与える20〜20,000Hz領域の可聴周波数に該当し、このように人に不快感を与える振動音をアコースティックノイズ(acoustic noise)という。
さらに、最近の電子機器では、器具部品の静音化が進行するにつれて、上記積層セラミックキャパシタが発生させるアコースティックノイズがより顕著に現れる可能性がある。
このようなアコースティックノイズは、機器の動作環境が静かである場合、使用者が異常音と考え、機器の故障としてみなすおそれがある。
また、音声回路を有する機器では、音声出力にアコースティックノイズが重なり機器の品質が低下するという問題点が発生しかねない。
一方、上記アコースティックノイズを減少させるための技術として、積層セラミックキャパシタに金属フレームを結合した構造が開示されている。
しかし、金属フレームが結合した積層チップ電子部品は、基板への実装時に、マウンタ吸入ノズルを用いる過程において上記マウンタ吸入ノズルの先端が金属フレームと接触し、ノズルの通気孔に吸入エアが抜け出すようになる。これにより、積層チップ電子部品をキャリアテープから正確に吸着できない場合が発生し、実装効率が低下するという問題がある。
特開2004−266110号公報
本発明の目的は、アコースティックノイズを低減させ、電子部品の基板への実装時に実装効率が低下するのを防止させることができる積層セラミック電子部品及びその実装基板を提供することにある。
本発明の一側面は、積層セラミックキャパシタの異なる外部電極とそれぞれ接続され、且つ、上記積層セラミックキャパシタの実装面と離れるように第1及び第2金属フレームが配置され、上記積層セラミックキャパシタの実装面に対向する一面に絶縁層が配置される積層セラミック電子部品を提供する。
本発明の一実施例において、上記第1及び第2金属フレームは、上記積層セラミックキャパシタの長さ方向の両面にそれぞれ接続されることができる。
本発明の一実施例において、上記第1及び第2金属フレームは、上記積層セラミックキャパシタの実装面に対向する一面に接続されることができ、長さ方向に互いに離れるように配置されることができる。
本発明の一実施例において、上記絶縁層は、上記第1及び第2金属フレームの間に配置されることができ、上記絶縁層と上記第1及び第2金属フレームが平らな面を成すことができる。
本発明の一実施例において、上記絶縁層は、上記積層セラミックキャパシタの実装面に対向する一面と上記第1及び第2金属フレームの実装面に対向する一面とを覆って平らな面を成すことができる。
本発明の他の側面は、第1及び第2外部電極に互いに対向する第1及び第2面を含む積層セラミックキャパシタと、上記積層セラミックキャパシタの第1面と相対して離れる第1及び第2部、及び上記第1及び第2部の端部から平らな第1及び第2面に垂直に延長される第3及び第4部をそれぞれ含む第1及び第2金属フレームと、上記積層セラミックキャパシタの第2面に配置される絶縁層と、を含み、上記積層セラミックキャパシタが上記第1及び第2金属フレームの上記第3及び第4部の間に配置される積層セラミック電子部品を提供する。
本発明のさらに他の側面は、複数の誘電体層を有し、上記誘電体層を介して交互に配置された第1及び第2内部電極を含むセラミック本体、及び上記第1及び第2内部電極が上記セラミック本体の外部に露出した部分とそれぞれ接続される第1及び第2外部電極を含む積層セラミックキャパシタと、上記第1及び第2外部電極とそれぞれ接続され、且つ、上記積層セラミックキャパシタの実装面と離れるように配置される第1及び第2金属フレームと、上記セラミック本体の実装面に対向する一面に配置される絶縁層と、を含む積層セラミック電子部品を提供する。
本発明の一実施形態によれば、金属フレームの弾性力がセラミック本体の外部電極を通じて伝達される振動を吸収してアコースティックノイズを低減させることができるという効果がある。
また、積層セラミック電子部品の実装面に対向する一面が絶縁層によって平坦化することにより、マウンタ吸入ノズルの吸着エラーが低減し、積層セラミック電子部品の基板への実装時に実装効率が低下するのを防止することができる。
本発明の一実施形態による積層セラミック電子部品を概略的に示す斜視図である。 図1の分離斜視図である。 図1の側面図である。 本発明の一実施形態による積層セラミック電子部品において内部電極の配置構造の一実施形態を概略的に示す分離図である。 本発明の一実施形態による積層セラミック電子部品において内部電極の配置構造の他の実施形態を概略的に示す分離図である。 本発明の一実施形態による積層セラミック電子部品においてマウンタ吸入ノズルの接触時の状態を示す側面図である。 本発明の他の実施形態による積層セラミック電子部品を示す斜視図である。 本発明のさらに他の実施形態による積層セラミック電子部品を示す側面図である。 図8から絶縁層を除去した側面図である。 本発明のさらに他の実施形態による積層セラミック電子部品を示す側面図である。 図10から絶縁層を除去した側面図である。 図10に適用される積層セラミックキャパシタの斜視図である。 図12に適用される積層セラミックキャパシタの内部電極の配置構造の一実施形態を概略的に示す分離図である。 図10の積層セラミック電子部品において絶縁層の他の実施形態を示す側面図である。 本発明の一実施形態による積層セラミック電子部品の実装基板を示す側面図である。
以下では、添付の図面を参照し、本発明の好ましい実施形態について説明する。しかし、本発明の実施形態は様々な他の形態に変形されることができ、本発明の範囲は以下で説明する実施形態に限定されない。また、本発明の実施形態は、当該技術分野で平均的な知識を有する者に本発明をより完全に説明するために提供されるものである。したがって、図面における要素の形状及び大きさなどはより明確な説明のために誇張されることがある。
図1は本発明の一実施形態による積層セラミック電子部品を概略的に示す斜視図であり、図2は図1の分離斜視図であり、図3は図1の側面図である。
図1から図3を参照すると、本実施形態による積層セラミック電子部品100は、セラミック本体110と第1及び第2外部電極131、132を含む積層セラミックキャパシタと、第1及び第2金属フレーム141、142と、絶縁層161と、を含む。
本実施形態において、セラミック本体110は複数の誘電体層111を厚さ方向に積層してから焼成したものである。
このとき、セラミック本体110の互いに隣接するそれぞれの誘電体層111同士は境界を確認できないほど一体化されることができる。
また、セラミック本体110は六面体形状を有することができるが、本発明はこれに限定されない。
本発明の実施形態を明確に説明するためにセラミック本体110の六面体方向を定義すると、図1に示されるL、W及びTはそれぞれ長さ方向、幅方向、厚さ方向を示す。このとき、下側を実装方向と、上側を実装反対方向と定義する。
また、セラミック本体110において、最上部の内部電極の上部及び最下部の内部電極の下部には、必要に応じて、所定の厚さのカバー層が配置されることができる。
このとき、上記カバー層は、誘電体層111と同一の組成からなることができ、内部電極を含まない誘電体層をセラミック本体110の上下面に少なくとも一つ以上積層して形成されることができる。
誘電体層111は、1層の厚さを積層セラミックキャパシタ100の容量設計に応じて任意に変更することができる。また、誘電体層111は、高誘電率のセラミック材料を含むことができ、例えば、BaTiO系セラミック粉末などを含むことができるが、本発明はこれに限定されない。
上記BaTiO系セラミック粉末は、例えば、BaTiOにCa、Zrなどが一部固溶された(Ba1−xCa)TiO、Ba(Ti1−yCa)O、(Ba1−xCa)(Ti1−yZr)OまたはBa(Ti1−yZr)Oなどがあるが、本発明はこれに限定されない。
一方、誘電体層111には、上記セラミック粉末とともに、セラミック添加剤、有機溶剤、可塑剤、結合剤、及び分散剤などがさらに添加されることができる。
上記セラミック添加剤は、例えば、遷移金属酸化物または炭化物、希土類元素、マグネシウム(Mg)またはアルミニウム(Al)などを用いることができる。
図4に示されているように、第1及び第2内部電極121、122は、誘電体層111を形成するセラミックシート上に形成されて厚さ方向に積層された後、焼成によって一つの誘電体層111を介してセラミック本体110の内部に交互に配置される。
このような第1及び第2内部電極121、122は、互いに異なる極性を有する電極であり、誘電体層111の積層方向に沿って対向するように配置され、その間に配置された誘電体層111によって互いに電気的に絶縁されることができる。
第1及び第2内部電極121、122は、その一端がセラミック本体110の長さ方向の両面にそれぞれ露出する。
このように、セラミック本体110の長さ方向の両面に交互に露出する第1及び第2内部電極121、122の端部は、セラミック本体110の長さ方向の両面において第1及び第2外部電極131、132とそれぞれ接続されて電気的に連結されることができる。
このとき、第1及び第2内部電極121、122は、導電性金属で形成され、例えば、ニッケル(Ni)またはニッケル(Ni)合金などの材料を用いることができるが、本発明はこれに限定されない。
上記のような構成により、第1及び第2外部電極131、132に所定の電圧が印加されると、互いに対向する第1及び第2内部電極121、122の間に電荷が蓄積される。
このとき、積層セラミックキャパシタ100の静電容量は、誘電体層111の積層方向に沿って重なる第1及び第2内部電極121、122の面積と比例するようになる。
一方、本実施形態では、第1及び第2内部電極121、122を実装面に対して水平なセラミック本体110の厚さ方向に積層した水平積層型で示して説明するが、本発明はこれに限定されない。
例えば、図5に示されているように、本発明の積層セラミック電子部品は、誘電体層111と第1及び第2内部電極121'、122'を実装面に対して垂直なセラミック本体110の幅方向に積層した垂直積層型で構成することもできる。
第1及び第2外部電極131、132は、良好な電気特性を有し、且つ優れた耐ヒートサイクル性や耐湿性などの高信頼性を提供するために、例えば、銅(Cu)を含む外部電極用導電性ペーストの焼成によって形成されることができるが、本発明はこれに限定されない。
このような第1及び第2外部電極131、132は、第1及び第2ボディ部131a、132aと、第1及び第2バンド部131b、132bと、をそれぞれ含む。
第1及び第2ボディ部131a、132aは、セラミック本体110の長さ方向の両面をそれぞれ覆い、第1及び第2内部電極121、122の露出した端部とそれぞれ接続されて電気的に連結される部分である。
第1及び第2バンド部131b、132bは、第1及び第2ボディ部131a、132aからセラミック本体110の実装面に対向する面の一部を覆うようにそれぞれ延長されて形成される部分である。
このとき、第1及び第2バンド部131b、132bは、必要に応じて、セラミック本体110の実装面の一部、及びセラミック本体の幅方向に沿って両面の一部まで延長されるように形成されることができる。この場合、第1及び第2外部電極131、132の固着強度が向上するなどの効果を期待することができる。
一方、第1及び第2外部電極131、132上には、めっき層(図示せず)が形成されることができる。
上記めっき層は、一例として、第1及び第2外部電極131、132上にそれぞれ形成された第1及び第2ニッケル(Ni)めっき層と、上記第1及び第2ニッケルめっき層上にそれぞれ形成された第1及び第2すず(Sn)めっき層と、を含むことができる。
本実施形態において、第1及び第2金属フレーム141、142は略「[」の形状を有することができる。
第1及び第2金属フレーム141、142は、第1及び第2バンド部131b、132bの下側に配置され、基板への実装時に、端子の役割をする第1及び第2端子部141b、142bと、セラミック本体110を介して第1及び第2端子部141b、142bと上下で相対するように配置され、第1及び第2バンド部131b、132bの上面とそれぞれ接続されて電気的に連結される第1及び第2水平部141c、142cと、第1及び第2水平部141c、142cと第1及び第2端子部141b、142bをそれぞれ連結する第1及び第2垂直部141a、142aと、を含むことができる。第1及び第2垂直部141a、142aは、第1及び第2金属フレーム141、142の端部から平らな第1及び第2面にそれぞれ垂直に延長されることができる。
また、第1及び第2端子部141b、142bは、基板への実装時に半田との接触性に優れるように、必要に応じて、ニッケル/すずまたはニッケル/金めっきなどの表面処理が行われることができる。
このとき、第1及び第2水平部141c、142cは、第1及び第2バンド部131b、132bの下面から離れるように配置されることができる。
また、第1及び第2垂直部141a、142aは、第1及び第2ボディ部131a、132aから離れるように配置されることができる。
したがって、第1及び第2金属フレーム141、142と第1及び第2外部電極131、132は、第1及び第2水平部141c、142cと第1及び第2バンド部131b、132bの上面だけが互いに接合された構造であるため、外部電極の振動を伝達させる面積が減少してアコースティックノイズをさらに減少させることができる。
また、第1及び第2金属フレーム141、142は、弾性力によって実装された基板の変形による機械応力を吸収し、上記機械応力がセラミック本体110に伝達されるのを低減させて、セラミック本体110で発生するクラックなどの欠陥または損傷を防止させることができるため、信頼性向上の効果を期待することができる。
また、本実施形態によれば、第1及び第2金属フレーム141、142の第1及び第2端子部141b、142bと第1及び第2バンド部131b、132bの下面との間隔を最小に設定しても、第1及び第2金属フレーム141、142によって十分な弾性力を得ることができるため、従来の端子部と積層セラミックキャパシタとの間隔が大きい金属フレーム製品に比べて電子部品の高さを減らすことができる。
従来の積層セラミック電子部品は金属フレームが「L」字のタイプで形成されていた。このような構造において、金属フレームの弾性力によって圧電振動を十分に吸収するためには、金属フレームの最上部に積層セラミックキャパシタを接合して積層セラミックキャパシタと基板の間の距離を最大限に遠く維持し、その結果、積層セラミック電子部品の高さが増加する。
しかし、本実施例の金属フレームは、「[」字のタイプで形成され、金属フレームの上部水平部に積層セラミックキャパシタの上面が接合される。したがって、積層セラミックキャパシタと基板の間の距離を従来の積層セラミック電子部品に比べて減らしても、金属フレームの下部水平部と上部水平部を連結する垂直部の長さが十分に確保され、積層セラミックキャパシタの下面と金属フレームの下部水平部の間に空き空間が設けられるため、金属フレームの弾性力による圧電振動の低減効果を十分に得ることができ、これにより、積層セラミック電子部品の高さを減らすことができる。
一方、第1及び第2金属フレーム141、142上には、必要に応じて、めっき層(図示せず)が形成されることができる。
上記めっき層は、一例として、第1及び第2金属フレーム141、142上にそれぞれ形成された第1及び第2ニッケル(Ni)めっき層と、上記第1及び第2ニッケルめっき層上にそれぞれ形成された第1及び第2すず(Sn)めっき層と、を含むことができる。
上記めっき層は、他の例として、第1及び第2金属フレーム141、142上にそれぞれ形成された第1及び第2ニッケル(Ni)めっき層と、上記第1及び第2ニッケルめっき層上にそれぞれ形成された第1及び第2金(Au)めっき層と、を含むことができる。
絶縁層161は、積層セラミック電子部品の実装面に対向する面に平らな面を提供するもので、本実施形態では、セラミック本体110の上面において第1及び第2水平部141c、142cの間に配置されて第1及び第2水平部141c、142cの上面と絶縁層161の上面が一つの平らな面を成すように構成されることができる。
このとき、絶縁層161は、例えば、エポキシ樹脂のような熱硬化性樹脂からなることができるが、本発明はこれに限定されない。
一方、第1及び第2外部電極131、132の第1及び第2バンド部131b、132bの上面と第1及び第2金属フレーム141、142の第1及び第2水平部141c、142cの下面との間に第1及び第2導電性接着層151、152が配置されることができる。
第1及び第2導電性接着層151、152は、第1及び第2外部電極131、132と第1及び第2金属フレーム141、142の接合強度を向上させる役割をする。例えば、高温半田または導電性ペーストを塗布した後、硬化させることにより形成することができる。
図6は本発明の一実施形態による積層セラミック電子部品においてマウンタ吸入ノズルの接触時の状態を示す側面図である。
従来は、金属フレームが結合した積層チップ電子部品を基板に実装するとき、マウンタ吸入ノズルを用いる過程において上記マウンタ吸入ノズルの先端が金属フレームと接触し、ノズルの通気孔に吸入エアが抜け出る。これにより、積層チップ電子部品をキャリアテープから正確に吸着できない場合が発生し、実装効率が低下するという問題があった。
図6を参照すると、本実施形態では、積層セラミック電子部品を基板に実装するためにマウンタ吸入ノズル300が接触する積層セラミック電子部品100の上面が絶縁層161によって平らな面からなることにより、吸入ノズル300の吸入圧力が低下する可能性が著しく低くなり従来の場合のような吸着エラーが防止されるため、積層セラミック電子部品100の基板への実装時に実装効率を向上させることができる。ここで、図面符号310はノズルを、図面符号311は吸入孔を示す。
図7は本発明の他の実施形態による積層セラミック電子部品を示す斜視図である。
ここで、積層セラミックキャパシタ、及び第1及び第2金属フレーム141、142の構造は、上述の実施形態と類似するためこれに対する詳細な説明を省略し、絶縁層162を中心に説明する。
図7を参照すると、本実施形態の積層セラミック電子部品100は、第1及び第2外部電極131、132の第1及び第2バンド部131b、132bの上面に第1及び第2金属フレーム141、142の第1及び第2水平部141c、142cの下面が接続される。
また、絶縁層162は、第1及び第2水平部141c、142cの上端部と第1及び第2水平部141c、142cの間に開放したセラミック本体110の上面の全体を覆って積層セラミック電子部品の実装面に対向する一面(図面上の上面)を一つの平らな面として提供する役割をすることができる。
図8は本発明のさらに他の実施形態による積層セラミック電子部品を示す側面図であり、図9は図8から絶縁層を除去した側面図である。
ここで、セラミック本体110、及び第1及び第2外部電極131、132の構造は、上述の実施形態と類似するためこれに対する詳細な説明を省略し、第1及び第2金属フレーム143、144、及び絶縁層162を中心に説明する。
図8は本発明のさらに他の実施形態による積層セラミック電子部品を示す側面図であり、図9は図8から絶縁層を除去した側面図である。
図8及び図9を参照すると、本実施形態の積層セラミック電子部品は、第1及び第2金属フレーム143、144がセラミック本体110の下側に配置される第1及び第2端子部143b、144bと、第1及び第2端子部143b、144bの端部から垂直に延長される第1及び第2垂直部143a、144aと、を含む。
第1及び第2端子部143b、144bは、第1及び第2バンド部131b、132bの下側に配置され、基板への実装時に端子の役割をすることができる。
第1及び第2垂直部143a、144aは、第1及び第2ボディ部131a、132aとそれぞれ接続されて、第1及び第2金属フレームを第1及び第2外部電極とそれぞれ電気的に連結する役割をすることができる。
このとき、第1及び第2ボディ部131a、132aと第1及び第2垂直部143a、144aの間には、接合強度を向上させることができるように第1及び第2導電性接着層153、154がそれぞれ配置されることができる。
また、積層セラミックキャパシタの上側には絶縁層162が配置される。
絶縁層162は、第1及び第2垂直部143a、144aの上端部と、セラミック本体110の上面の全体を覆って、積層セラミック電子部品の実装面に対向する面(上面)を一つの平らな面として提供する役割をすることができる。
図10は本発明のさらに他の実施形態による積層セラミック電子部品を示す側面図であり、図11は図10から絶縁層を除去した側面図であり、図12は図10に適用される積層セラミックキャパシタの斜視図であり、図13は図12に適用される積層セラミックキャパシタの内部電極の配置構造の一実施形態を概略的に示す分離図である。
ここで、第1及び第2金属フレーム141、142の構造は、上述の実施形態と類似するためこれに対する詳細な説明を省略する。
図10から図13を参照すると、本実施形態の積層セラミック電子部品は、第1及び第2外部電極133、135がセラミック本体110の上面において長さ方向に互いに離れるように配置される。
また、第1内部電極123は第1容量部123aにおいてセラミック本体110の上面に露出するように延長されて形成される第1リード部123bを有し、第2内部電極124は第1容量部123aと重なる第2容量部124aにおいてセラミック本体110の上面に露出するように延長されて形成される第2リード部124bを有する。
このとき、第1及び第2リード部123b、124bは、長さ方向に互いに離れるように配置され、第1及び第2外部電極133、135とそれぞれ接続されて電気的に連結される。
一方、セラミック本体110の下面には、必要に応じて、第1及び第2外部電極133、135と厚さ方向にそれぞれ相対するように第3及び第4外部電極134、136が配置されることができる。
また、第1内部電極123は第1容量部123aにおいてセラミック本体110の下面に露出するように延長されて形成される第3リード部123cを有し、第2内部電極124は第1容量部123aと重なる第2容量部124aにおいてセラミック本体110の下面に露出するように延長されて形成される第4リード部124cを有する。
このとき、第3及び第4リード部123c、124cは、長さ方向に互いに離れるように配置され、第3及び第4外部電極134、136とそれぞれ接続されて電気的に連結される。
ここで、第1から第4外部電極133、135、134、136は、固着強度を高めるために、セラミック本体110の上面または下面からセラミック本体110の幅方向の両面の一部までそれぞれ延長されるように形成されることができる。
また、第1及び第2金属フレーム141、142は、第1及び第2端子部141b、142bが第3及び第4外部電極134、136から離れるように配置され、第1及び第2水平部141c、142cが第1及び第2外部電極133、135とそれぞれ接続されて電気的に連結される。
このとき、第1及び第2水平部141c、142cと第1及び第2外部電極133、135との間には、固着強度を高めるために第1及び第2導電性接着層151、152がそれぞれ配置されることができる。
また、積層セラミックキャパシタの上面に絶縁層161が配置される。
絶縁層161は、セラミック本体110の上面において第1及び第2金属フレーム141、142の第1及び第2水平部141c、142cの間に配置されて、第1及び第2水平部141c、142cの上面と絶縁層161の上面が一つの平らな面を成すことができる。
一方、図14に示されているように、絶縁層162は、他の例として、セラミック本体110の上面と第1及び第2水平部141c、142cを覆って、一つの平らな面を成すこともできる。
図15は本発明の一実施形態による積層セラミック電子部品の実装基板を示す側面図である。
図15を参照すると、本実施形態による積層セラミック電子部品100の実装基板200は、積層セラミック電子部品100が実装される基板210と、基板210の上面に長さ方向に互いに離れるように配置された第1及び第2電極パッド211、212と、を含む。
このとき、積層セラミック電子部品100は、セラミック本体110の下面に配置された第1及び第2金属フレーム141、142の第1及び第2端子部141b、142bがそれぞれ基板210の第1及び第2電極パッド211、212上に接続されるように位置した状態で半田221、222によって接合されて互いに電気的に連結されることができる。
上記のように、積層セラミック電子部品100が基板210に実装された状態で、第1及び第2金属フレーム141、142によって積層セラミックキャパシタの第1及び第2外部電極131、132に極性が異なる電圧が印加されると、誘電体層111の逆圧電効果(Inverse piezoelectric effect)によってセラミック本体110は厚さ方向に膨張及び収縮するようになり、第1及び第2外部電極131、132の両端部はポアソン効果(Poisson effect)によってセラミック本体110の厚さ方向の膨張/収縮とは逆に収縮/膨張するようになる。
このようなセラミック本体110の膨張及び収縮は振動を発生させるようになり、上記振動は外部電極を通じて基板210に伝達されて基板210から音響が放射されてアコースティックノイズとなる。
本実施形態によれば、積層セラミックキャパシタの第1及び第2外部電極131、132により、基板へ伝達される上記圧電振動は第1及び第2金属フレーム141、142の弾性を用いて吸収し、基板210の曲げなどによって発生する機械応力も第1及び第2金属フレーム141、142が吸収することにより製品のアコースティックノイズを低減させることができる。
以上、本発明の実施形態について詳細に説明したが、本発明の権利範囲はこれに限定されず、特許請求の範囲に記載された本発明の技術的思想から外れない範囲内で多様な修正及び変形が可能であるということは、当技術分野の通常の知識を有するものには明らかである。
100 積層セラミックキャパシタ
110 セラミック本体
111 誘電体層
121、121' 第1内部電極
122、122' 第2内部電極
131、132 第1及び第2外部電極
141、143 第1金属フレーム
142、144 第2金属フレーム
151、153 第1導電性接着層
152、154 第2導電性接着層
161、162 絶縁層
200 実装基板
210 基板
211、212 電極パッド
221、222 半田

Claims (15)

  1. 積層セラミックキャパシタの異なる外部電極とそれぞれ接続され、且つ、前記積層セラミックキャパシタの実装面と離れるように第1及び第2金属フレームが配置され、
    前記第1及び第2金属フレームは、前記積層セラミックキャパシタの実装面に対向する一面に接続され、長さ方向に互いに離れるように配置され、
    前記積層セラミックキャパシタの実装面に対向する一面において、前記第1及び第2金属フレームが配置されていない領域にのみ絶縁層が配置される、積層セラミック電子部品。
  2. 積層セラミックキャパシタの異なる外部電極とそれぞれ接続され、且つ、前記積層セラミックキャパシタの実装面と離れるように第1及び第2金属フレームが配置され、
    前記積層セラミックキャパシタの実装面に対向する一面に絶縁層が配置され、
    前記第1及び第2金属フレームは、前記積層セラミックキャパシタの実装面に対向する一面に接続され、長さ方向に互いに離れるように配置され、
    前記絶縁層が前記第1及び第2金属フレームの間に配置され、前記絶縁層と前記第1及び第2金属フレームが平らな面を成す、積層セラミック電子部品。
  3. 複数の誘電体層を有し、前記誘電体層を介して交互に配置された第1及び第2内部電極を含むセラミック本体、及び前記第1及び第2内部電極が前記セラミック本体の外部に露出した部分とそれぞれ接続される第1及び第2外部電極を含む積層セラミックキャパシタと、
    前記第1及び第2外部電極とそれぞれ接続され、且つ、前記積層セラミックキャパシタの実装面と離れるように配置される第1及び第2金属フレームと、
    前記セラミック本体の実装面に対向する一面において、前記第1及び第2金属フレームが配置されていない領域にのみ配置される絶縁層と、を含み、
    前記第1及び第2金属フレームは、前記積層セラミックキャパシタの実装面に対向する一面に接続され、長さ方向に互いに離れるように配置される、積層セラミック電子部品。
  4. 複数の誘電体層を有し、前記誘電体層を介して交互に配置された第1及び第2内部電極を含むセラミック本体、及び前記第1及び第2内部電極が前記セラミック本体の外部に露出した部分とそれぞれ接続される第1及び第2外部電極を含む積層セラミックキャパシタと、
    前記第1及び第2外部電極とそれぞれ接続され、且つ、前記積層セラミックキャパシタの実装面と離れるように配置される第1及び第2金属フレームと、
    前記セラミック本体の実装面に対向する一面に配置される絶縁層と、を含み、
    前記第1及び第2外部電極は、前記セラミック本体の長さ方向の両面に形成される第1及び第2ボディ部と、前記第1及び第2ボディ部から前記セラミック本体の実装面に対向する一面の一部まで延長されて形成される第1及び第2バンド部と、をそれぞれ含み、
    前記第1及び第2金属フレームは、
    前記セラミック本体の実装面側に配置される第1及び第2端子部と、
    前記セラミック本体を介して前記第1及び第2端子部と相対するように配置され、前記第1及び第2バンド部とそれぞれ接続される第1及び第2水平部と、
    前記第1及び第2端子部と前記第1及び第2水平部をそれぞれ連結する第1及び第2垂直部と、をそれぞれ含み、
    前記絶縁層が前記第1及び第2水平部の間に配置され、前記絶縁層と前記第1及び第2水平部が平らな面を成す、積層セラミック電子部品。
  5. 前記第1及び第2外部電極は、前記セラミック本体の長さ方向の両面に形成される第1及び第2ボディ部と、前記第1及び第2ボディ部から前記セラミック本体の実装面に対向する一面の一部まで延長されて形成される第1及び第2バンド部と、をそれぞれ含む、請求項に記載の積層セラミック電子部品。
  6. 前記第1及び第2金属フレームは、
    前記セラミック本体の実装面側に配置される第1及び第2端子部と、
    前記セラミック本体を介して前記第1及び第2端子部と相対するように配置され、前記第1及び第2バンド部とそれぞれ接続される第1及び第2水平部と、
    前記第1及び第2端子部と前記第1及び第2水平部をそれぞれ連結する第1及び第2垂直部と、をそれぞれ含む、請求項に記載の積層セラミック電子部品。
  7. 前記第1及び第2垂直部が前記第1及び第2外部電極の第1及び第2ボディ部と離れるように配置される、請求項に記載の積層セラミック電子部品。
  8. 前記絶縁層が前記第1及び第2水平部の間に配置され、前記絶縁層と前記第1及び第2水平部が平らな面を成す、請求項に記載の積層セラミック電子部品。
  9. 前記第1内部電極は前記セラミック本体の実装面に対向する一面に露出する第1リード部を有し、
    前記第2内部電極は前記セラミック本体の実装面に対向する一面に露出し、且つ、前記第1リード部と離れるように配置される第2リード部を有し、
    前記第1及び第2外部電極が前記セラミック本体の実装面に対向する一面に前記第1及び第2リード部とそれぞれ接続されるように形成される、請求項3から8のいずれか一項に記載の積層セラミック電子部品。
  10. 前記第1及び第2内部電極は、前記セラミック本体の実装面に露出する第3及び第4リード部をさらに含み、
    前記積層セラミックキャパシタは、前記第3及び第4リード部とそれぞれ接続されるように前記セラミック本体の実装面に配置される第3及び第4外部電極を含む、請求項に記載の積層セラミック電子部品。
  11. 前記誘電体層が前記積層セラミックキャパシタの実装面に対して水平に積層される、請求項から10のいずれか1項に記載の積層セラミック電子部品。
  12. 前記誘電体層が前記積層セラミックキャパシタの実装面に対して垂直に積層される、請求項から10のいずれか1項に記載の積層セラミック電子部品。
  13. 第1及び第2外部電極に互いに対向する第1及び第2面を含む積層セラミックキャパシタと、
    前記積層セラミックキャパシタの第1面と相対して離れる第1及び第2部、及び前記第1及び第2部の端部から平らな第1及び第2面に垂直に延長される第3及び第4部をそれぞれ含む第1及び第2金属フレームと、
    前記積層セラミックキャパシタの第2面において、前記第1及び第2金属フレームが配置されていない領域にのみ配置される絶縁層と、を含み、
    前記第1及び第2金属フレームは、前記積層セラミックキャパシタの第2面に接続され、長さ方向に互いに離れるように配置され、
    前記積層セラミックキャパシタが前記第1及び第2金属フレームの前記第3及び第4部の間に配置される、積層セラミック電子部品。
  14. 第1及び第2外部電極に互いに対向する第1及び第2面を含む積層セラミックキャパシタと、
    前記積層セラミックキャパシタの第1面と相対して離れる第1及び第2部、及び前記第1及び第2部の端部から平らな第1及び第2面に垂直に延長される第3及び第4部をそれぞれ含む第1及び第2金属フレームと、
    前記積層セラミックキャパシタの第2面に配置される絶縁層と、を含み、
    前記積層セラミックキャパシタが前記第1及び第2金属フレームの前記第3及び第4部の間に配置され、
    前記第1及び第2金属フレームは、前記第3及び第4部の端部から垂直に延長される第5及び第6部をそれぞれさらに含み、
    前記第1及び第2金属フレームの第3及び第4部が前記積層セラミックキャパシタから離れ、
    前記第1及び第2金属フレームの第5及び第6部が第1及び第2導電性接着層によって前記積層セラミックキャパシタの前記第1及び第2外部電極とそれぞれ連結され、
    前記絶縁層と前記第1及び第2金属フレームの第5及び第6部によって平らな面が提供される、積層セラミック電子部品。
  15. 前記第1及び第2金属フレームは、前記第3及び第4部の端部から垂直に延長される第5及び第6部をそれぞれさらに含み、
    前記第1及び第2金属フレームの第3及び第4部が前記積層セラミックキャパシタから離れ、
    前記第1及び第2金属フレームの第5及び第6部が第1及び第2導電性接着層によって前記積層セラミックキャパシタの前記第1及び第2外部電極とそれぞれ連結され、
    前記絶縁層と前記第1及び第2金属フレームの第5及び第6部によって平らな面が提供される、請求項13に記載の積層セラミック電子部品。
JP2016012853A 2015-05-27 2016-01-26 積層セラミック電子部品及びその実装基板 Active JP6686261B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2015-0074097 2015-05-27
KR1020150074097A KR102149787B1 (ko) 2015-05-27 2015-05-27 적층 세라믹 전자 부품 및 그 실장 기판

Publications (2)

Publication Number Publication Date
JP2016225595A JP2016225595A (ja) 2016-12-28
JP6686261B2 true JP6686261B2 (ja) 2020-04-22

Family

ID=57573477

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016012853A Active JP6686261B2 (ja) 2015-05-27 2016-01-26 積層セラミック電子部品及びその実装基板

Country Status (3)

Country Link
US (1) US9928957B2 (ja)
JP (1) JP6686261B2 (ja)
KR (1) KR102149787B1 (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101901704B1 (ko) * 2017-02-22 2018-09-27 삼성전기 주식회사 적층 세라믹 전자 부품 및 그 실장 기판
KR101994755B1 (ko) * 2017-09-22 2019-09-24 삼성전기주식회사 전자부품
KR102538906B1 (ko) * 2017-09-27 2023-06-01 삼성전기주식회사 복합 전자부품 및 그 실장 기판
KR102494331B1 (ko) 2017-10-24 2023-02-02 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
JP6743833B2 (ja) 2018-01-16 2020-08-19 株式会社村田製作所 コイル部品
CN110277243A (zh) * 2018-03-15 2019-09-24 卓英社有限公司 多层陶瓷电容器阵列
JP6962282B2 (ja) * 2018-06-27 2021-11-05 株式会社村田製作所 積層セラミック電子部品
CN110875134B (zh) * 2018-08-30 2021-11-26 三星电机株式会社 包括电容器阵列的电子组件及安装框架
KR102118494B1 (ko) * 2018-10-08 2020-06-03 삼성전기주식회사 전자 부품
KR102148830B1 (ko) 2018-11-16 2020-08-27 삼성전기주식회사 전자 부품
JP2021068853A (ja) * 2019-10-28 2021-04-30 株式会社村田製作所 支持端子付きコンデンサチップ
KR20210079931A (ko) * 2019-12-20 2021-06-30 삼성전기주식회사 적층형 전자 부품
KR20220034546A (ko) * 2020-09-11 2022-03-18 삼성전기주식회사 전자 부품
KR20220079230A (ko) * 2020-12-04 2022-06-13 삼성전기주식회사 전자 부품
JP7444048B2 (ja) * 2020-12-22 2024-03-06 株式会社村田製作所 積層セラミックコンデンサ及び積層セラミックコンデンサの製造方法
US20230045941A1 (en) * 2021-08-09 2023-02-16 Samsung Electro-Mechanics Co., Ltd. Electronic component and board having the same mounted thereon

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0929087B1 (en) * 1998-01-07 2007-05-09 TDK Corporation Ceramic capacitor
JPH11214239A (ja) * 1998-01-27 1999-08-06 Nec Fukushima Ltd 表面実装用電気部品
JP4318286B2 (ja) 2003-03-03 2009-08-19 Tdk株式会社 電子部品
JP4338015B2 (ja) * 2003-03-11 2009-09-30 Tdk株式会社 セラミックコンデンサ、及び、その製造方法
TWI303543B (en) * 2006-10-16 2008-11-21 Delta Electronics Inc Stacked electronic device and the clipping device thereof
US20080239621A1 (en) * 2007-03-29 2008-10-02 Azizuddin Tajuddin Clip-on leadframe
CN102473522A (zh) 2009-07-01 2012-05-23 凯米特电子公司 具有高电压容量的高电容多层
US8264816B2 (en) * 2009-08-24 2012-09-11 Kemet Electronics Corporation Externally fused and resistively loaded safety capacitor
JP2011071220A (ja) 2009-09-24 2011-04-07 Tdk Corp 金属端子付セラミックコンデンサ及びその製造方法
US9042079B2 (en) * 2012-08-24 2015-05-26 Tdk Corporation Ceramic electronic component
JP6255742B2 (ja) * 2013-06-27 2018-01-10 Tdk株式会社 金属端子付きセラミック電子部品
KR101508539B1 (ko) * 2013-07-09 2015-04-07 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
US9609753B2 (en) * 2013-07-11 2017-03-28 Samsung Electro-Mechanics Co., Ltd. Multilayer ceramic capacitor and board for mounting of the same
KR102076151B1 (ko) * 2013-08-26 2020-02-11 삼성전기주식회사 기판 내장용 적층 세라믹 전자부품 및 적층 세라믹 전자부품 내장형 인쇄회로기판
KR102139762B1 (ko) * 2015-01-08 2020-07-31 삼성전기주식회사 적층 세라믹 전자 부품 및 그 실장 기판

Also Published As

Publication number Publication date
JP2016225595A (ja) 2016-12-28
US9928957B2 (en) 2018-03-27
KR102149787B1 (ko) 2020-08-31
KR20160139409A (ko) 2016-12-07
US20160343506A1 (en) 2016-11-24

Similar Documents

Publication Publication Date Title
JP6686261B2 (ja) 積層セラミック電子部品及びその実装基板
JP6544803B2 (ja) 積層セラミック電子部品及びその実装基板
JP6395002B2 (ja) 積層セラミックキャパシタの回路基板実装構造
KR102070233B1 (ko) 복합 전자부품, 그 실장 기판 및 포장체
KR102538906B1 (ko) 복합 전자부품 및 그 실장 기판
KR101751137B1 (ko) 적층 세라믹 전자 부품 및 그 실장 기판
JP6590200B2 (ja) 積層セラミック電子部品及びその実装基板
US9697953B2 (en) Multilayer ceramic electronic component and board having the same
JP6512526B2 (ja) 複合電子部品及びその実装基板
KR102516763B1 (ko) 복합 전자부품, 그 실장 기판
KR101740818B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102122931B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
JP6526547B2 (ja) 積層セラミック電子部品及びその実装基板
US9842699B2 (en) Multilayer ceramic capacitor having terminal electrodes and board having the same
KR102059442B1 (ko) 복합 전자부품, 그 실장 기판
KR20150118386A (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR102222610B1 (ko) 커패시터 부품 및 그 실장 기판
KR102149786B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
JP2018157184A (ja) 電子部品、その実装基板及びメタルフレームの製造方法
KR102505428B1 (ko) 복합 전자부품, 그 실장 기판
KR102057906B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR20220099053A (ko) 적층형 전자 부품 및 그 실장 기판

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190108

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190904

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190917

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191212

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200303

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200309

R150 Certificate of patent or registration of utility model

Ref document number: 6686261

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250