JP6357765B2 - 駆動装置、電気光学装置及び電子機器 - Google Patents
駆動装置、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP6357765B2 JP6357765B2 JP2013254686A JP2013254686A JP6357765B2 JP 6357765 B2 JP6357765 B2 JP 6357765B2 JP 2013254686 A JP2013254686 A JP 2013254686A JP 2013254686 A JP2013254686 A JP 2013254686A JP 6357765 B2 JP6357765 B2 JP 6357765B2
- Authority
- JP
- Japan
- Prior art keywords
- source
- source amplifier
- gradation voltage
- lines
- gradation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
本実施形態のソースドライバーは、例えば図17に示す電気光学装置100に適用される。この電気光学装置100は、有機EL等の自発光素子で構成された画素アレイ110を用いている。画素アレイ110と画素アレイ110を駆動するソースドライバー130は、図17のような配置で同一の基板上に形成されるため、ソースドライバー130の配置領域の横幅には制限があり、ソース線と同数のソースアンプ部を配置することはできない。例えば、RGBの3画素が7.5umのピッチで配置され、ソースアンプ部の横幅が45umである場合、45um/7.5um=18本のソース線に対して1つのソースアンプ部が配置されることになる。そのため、ソースアンプ部は18本のソース線を時分割で駆動するマルチプレクス駆動を行う。
図6に、上記のような特殊クロストークを軽減する本実施形態のソースドライバー(駆動装置)の構成例を示す。図6のソースドライバーは、複数のソースアンプ部AM1〜AMN(Nは2以上の自然数)と、第1〜第Kの階調電圧生成回路と、D/A変換回路20と、デマルチプレクサー30と、を含む。
図7に、第1〜第3の階調電圧生成回路11〜13とD/A変換回路20の詳細な構成例を示す。
次に、デマルチプレクサー30の詳細について説明する。図8に、デマルチプレクサー30の動作説明図を示す。図8に示すように、グループG1〜G3のソースアンプ部を1つずつ含む3つのソースアンプ部をユニットと呼ぶものとすると、ソースアンプ部AM1〜AM12はユニット1〜4に分けられる。そして、このようなユニット1〜4を1つのブロックとして、複数のブロックが配置される。図6の例では、ソースアンプ部AM1〜AM171がブロック1〜ブロック15に分けられることになる。
図12に、ソースアンプ部AMjの詳細な構成例を示す。ソースアンプ部AMjは、D/A変換回路20からの電圧Vjを増幅して電圧VQを出力するバッファーアンプAAj(第1の増幅回路)及び高精度アンプABj(第2の増幅回路)を含む。
図15に、上記バッファーアンプAAjの詳細な構成例を示す。バッファーアンプAAjは第1の差動部と第2の差動部で構成される差動部と、出力部と、を含む。
図16に、上記高精度アンプABjの詳細な構成例を示す。高精度アンプABjは第1の差動部と第2の差動部で構成される差動部と、出力部と、を含む。
図17に、本実施形態のソースドライバー(駆動装置)を適用できる電気光学装置の構成例を示す。電気光学装置100は、画素アレイ110、ゲートドライバー120、ソースドライバー130を含む。
図18に、本実施形態のソースドライバー(駆動装置)を適用できる電子機器の構成例を示す。電子機器は、電気光学装置100、処理部200、メモリー210、操作部220、通信部230を含む。
30 デマルチプレクサー、40 階調電圧生成回路、50 D/A変換回路、
60 デマルチプレクサー、100 電気光学装置、110 画素アレイ、
120 ゲートドライバー、130 ソースドライバー(駆動装置)、
200 処理部、210 メモリー、220 操作部、230 通信部、
AAj バッファーアンプ、ABj 高精度アンプ、
AM1〜AM171 ソースアンプ部、D1〜D171 画像データ、
G1〜G3 第1〜第3のグループ、L1〜L18 ライン、
NA1〜NA256,NB1〜NB256,NC1〜NC256 階調線、
QCa,QCb,RCa,RCb 制御信号、
S1〜S3078 ソース線、SEL1〜SEL18 セレクト信号、
ST 切り替え期間、
TA1〜TA256,TB1〜TB256,TC1〜TC256 階調電圧、
t2 切り替えタイミング
Claims (10)
- 各ソースアンプ部がM本のソース線(Mは2以上の自然数)を時分割に駆動する複数のソースアンプ部と、
第1〜第Kの階調電圧群を出力する第1〜第Kの階調電圧生成回路(Kは2又は4以上の自然数)と、
前記複数のソースアンプ部が第1〜第Kのグループにグループ分けされる場合に、前記第1〜第Kのグループのうちの第iのグループ(iはK以下の自然数)に属するソースアンプ部に対して、前記第1〜第Kの階調電圧群のうちの第iの階調電圧群から選択された階調電圧を出力するD/A変換回路と、
を含み、
前記第iのグループに属するソースアンプ部のうち第1のソースアンプ部は、第1の順番で前記M本のソース線を時分割に駆動し、
前記第iのグループに属するソースアンプ部のうち第2のソースアンプ部は、前記第1の順番とは異なる第2の順番で前記M本のソース線を時分割に駆動することを特徴とする駆動装置。 - 請求項1において、
前記第iのグループに属するソースアンプ部のうち第3のソースアンプ部は、前記第1の順番及び前記第2の順番とは異なる第3の順番で前記M本のソース線を時分割に駆動し、
前記第iのグループに属するソースアンプ部のうち第4のソースアンプ部は、前記第1〜第3の順番とは異なる第4の順番で前記M本のソース線を時分割に駆動することを特徴とする駆動装置。 - 請求項2において、
前記第1〜第4のソースアンプ部で構成されるブロックが、複数配置されることを特徴とする駆動装置。 - 請求項1乃至3のいずれかにおいて、
前記各ソースアンプ部は、バッファーアンプを有し、
前記バッファーアンプは、前記時分割の切り替えタイミングを含む切り替え期間において非動作状態に設定されることを特徴とする駆動装置。 - 請求項4において、
前記バッファーアンプは、前記切り替え期間において、差動部のバイアス電流がオフに設定されると共に出力がハイインピーダンスに設定されることを特徴とする駆動装置。 - 請求項1乃至5のいずれかにおいて、
前記複数のソースアンプ部の前記各ソースアンプ部は、自発光素子を駆動することを特徴とする駆動装置。 - 請求項1乃至6のいずれかにおいて、
前記第1〜第Kの階調電圧生成回路は、同一階調特性の前記第1〜第Kの階調電圧群を出力することを特徴とする駆動装置。 - 各ソースアンプ部がM本のソース線(Mは2以上の自然数)を時分割に駆動する複数のソースアンプ部と、
互いに同一階調特性の第1〜第Kの階調電圧群を出力する第1〜第Kの階調電圧生成回路(Kは2以上の自然数)と、
前記複数のソースアンプ部が第1〜第Kのグループにグループ分けされる場合に、前記第1〜第Kのグループのうちの第iのグループ(iはK以下の自然数)に属するソースアンプ部に対して、前記第1〜第Kの階調電圧群のうちの第iの階調電圧群から選択された階調電圧を出力するD/A変換回路と、
を含み、
前記第iのグループに属するソースアンプ部のうち第1のソースアンプ部は、第1の順番で前記M本のソース線を時分割に駆動し、
前記第iのグループに属するソースアンプ部のうち第2のソースアンプ部は、前記第1の順番とは異なる第2の順番で前記M本のソース線を時分割に駆動することを特徴とする駆動装置。 - 請求項1乃至8のいずれかに記載の駆動装置を含むことを特徴とする電気光学装置。
- 請求項1乃至8のいずれかに記載の駆動装置を含むことを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013254686A JP6357765B2 (ja) | 2013-12-10 | 2013-12-10 | 駆動装置、電気光学装置及び電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013254686A JP6357765B2 (ja) | 2013-12-10 | 2013-12-10 | 駆動装置、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015114399A JP2015114399A (ja) | 2015-06-22 |
JP6357765B2 true JP6357765B2 (ja) | 2018-07-18 |
Family
ID=53528266
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013254686A Active JP6357765B2 (ja) | 2013-12-10 | 2013-12-10 | 駆動装置、電気光学装置及び電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6357765B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017111236A (ja) | 2015-12-15 | 2017-06-22 | セイコーエプソン株式会社 | 画像表示装置 |
JP6828247B2 (ja) | 2016-02-19 | 2021-02-10 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
JP6842053B2 (ja) | 2016-02-25 | 2021-03-17 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
JP6642595B2 (ja) | 2018-01-25 | 2020-02-05 | セイコーエプソン株式会社 | 電気光学装置、および電子機器 |
JP6662402B2 (ja) | 2018-03-19 | 2020-03-11 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
CN110599953B (zh) | 2018-06-13 | 2021-11-09 | 深圳通锐微电子技术有限公司 | 驱动电路及显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4232227B2 (ja) * | 1998-03-25 | 2009-03-04 | ソニー株式会社 | 表示装置 |
JP2002258813A (ja) * | 2001-03-05 | 2002-09-11 | Matsushita Electric Ind Co Ltd | 液晶駆動装置 |
JP2003076334A (ja) * | 2001-09-04 | 2003-03-14 | Toshiba Corp | 表示装置 |
JP3908013B2 (ja) * | 2001-11-19 | 2007-04-25 | Necエレクトロニクス株式会社 | 表示制御回路及び表示装置 |
JP2004085806A (ja) * | 2002-08-26 | 2004-03-18 | Nec Yamagata Ltd | 表示パネルの駆動装置 |
JP5196512B2 (ja) * | 2004-03-31 | 2013-05-15 | ルネサスエレクトロニクス株式会社 | ディスプレイパネル駆動方法,ドライバ,及びディスプレイパネル駆動用プログラム |
JP2007310234A (ja) * | 2006-05-19 | 2007-11-29 | Nec Electronics Corp | データ線駆動回路、表示装置、及びデータ線駆動方法 |
JP2009216851A (ja) * | 2008-03-10 | 2009-09-24 | Epson Imaging Devices Corp | 電気光学装置及び電気光学装置の駆動方法 |
JP2011112728A (ja) * | 2009-11-24 | 2011-06-09 | Hitachi Displays Ltd | 表示装置 |
KR101272367B1 (ko) * | 2011-11-25 | 2013-06-07 | 박재열 | 전달 함수를 이용한 영상표시장치의 보정 시스템 및 그의 보정 방법 |
-
2013
- 2013-12-10 JP JP2013254686A patent/JP6357765B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015114399A (ja) | 2015-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6357765B2 (ja) | 駆動装置、電気光学装置及び電子機器 | |
CN107305761B (zh) | 数据驱动器、显示驱动电路和显示驱动电路的操作方法 | |
CN109493807B (zh) | 有机发光显示器 | |
US7629950B2 (en) | Gamma reference voltage generating circuit and flat panel display having the same | |
US20130300773A1 (en) | Display Device | |
KR20210013505A (ko) | 표시 장치 | |
JP6613786B2 (ja) | 回路装置、電気光学装置及び電子機器 | |
JP4120326B2 (ja) | 電流出力型駆動回路およびディスプレイデバイス | |
JP5244402B2 (ja) | 液晶表示装置 | |
JP6641821B2 (ja) | 回路装置、電気光学装置及び電子機器 | |
KR20210045169A (ko) | 발광표시장치 및 이의 구동방법 | |
KR20210085874A (ko) | 표시 장치 | |
US20220383803A1 (en) | Display panel, display device including display panel, and personal immersive system using display device | |
JP6923015B2 (ja) | 表示装置および電子機器 | |
JP2015087459A (ja) | 電気光学装置、及び、電子機器 | |
US9799250B2 (en) | Data driver | |
JP2022006867A (ja) | 回路装置、電気光学装置及び電子機器 | |
JP6601132B2 (ja) | 回路装置、電気光学装置及び電子機器 | |
JP3922246B2 (ja) | 電流生成回路、電流生成回路の制御方法、電気光学装置および電子機器 | |
KR102680694B1 (ko) | 표시 장치 | |
US11532277B2 (en) | Display device having a plurality of data lines for driving a plurality of display regions | |
JP6601131B2 (ja) | 回路装置、電気光学装置及び電子機器 | |
JP2018044980A (ja) | 階調電圧生成回路、表示ドライバー、電気光学装置及び電子機器 | |
KR20240010635A (ko) | 바이어스 전압 인가용 스캔 드라이버 및 이를 포함하는 표시 장치 | |
JP2021173776A (ja) | 表示装置および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161201 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171003 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180522 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180604 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6357765 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |