JP5849538B2 - 駆動回路、表示装置、および表示装置の駆動方法 - Google Patents

駆動回路、表示装置、および表示装置の駆動方法 Download PDF

Info

Publication number
JP5849538B2
JP5849538B2 JP2011189928A JP2011189928A JP5849538B2 JP 5849538 B2 JP5849538 B2 JP 5849538B2 JP 2011189928 A JP2011189928 A JP 2011189928A JP 2011189928 A JP2011189928 A JP 2011189928A JP 5849538 B2 JP5849538 B2 JP 5849538B2
Authority
JP
Japan
Prior art keywords
period
bit
gradation
pixel
gradation data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011189928A
Other languages
English (en)
Other versions
JP2013050681A5 (ja
JP2013050681A (ja
Inventor
朋朗 吉永
朋朗 吉永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2011189928A priority Critical patent/JP5849538B2/ja
Priority to US13/567,669 priority patent/US8963967B2/en
Priority to CN2012103028387A priority patent/CN102968966A/zh
Publication of JP2013050681A publication Critical patent/JP2013050681A/ja
Publication of JP2013050681A5 publication Critical patent/JP2013050681A5/ja
Application granted granted Critical
Publication of JP5849538B2 publication Critical patent/JP5849538B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2033Display of intermediate tones by time modulation using two or more time intervals using sub-frames with splitting one or more sub-frames corresponding to the most significant bits into two or more sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本技術は、パルス幅変調(PWM)で階調表示を行う駆動回路およびそれを備えた表示装置に関する。また、本技術は、上記の表示装置の駆動方法に関する。
PWMで階調表示を行うデジタル駆動の表示装置では、5ビット(32階調)の場合を例にとると、例えば、図22に示したような階調表示法が用いられる。具体的には、図22に示したように、例えば数ms幅の1ビットのデータを単位として、期間の比が1:2:4:8:16の5つのデータを用意し、これら5つのデータの組み合わせにより32階調が表現される。
図23は、従来の一般的なデジタル駆動における順次走査の信号データと、走査線に印加される選択パルスとの関係を表したものである。ここでは、説明の都合上、走査線が3本の場合を示している。図23からわかるように、従来の一般的なデジタル駆動の表示装置では、階調データの各ビット(本例では、1bit〜5bit)に対応し、かつ対応ビットの重みに応じた期間となるサブフィールドSF1〜SF5で1フレーム期間(1F)が分割されている。そして、各サブフィールドSF1〜SF5に対応するビットに従って画素の電気光学素子がオンまたはオフされることで、1F中のオン期間またはオフ期間の割合が段階的に制御される。さらに、走査線を介した画素へのデータ書込みは、サブフィールドSF1〜SF5ごとに線順次走査で行われる。なお、上記のデジタル駆動に関する情報は、例えば、以下の特許文献1などに記載されている。
特開2006−343609号公報
ところで、図22に示したように、階調のわずかな違いで白黒の位相が反転するような階調表示法が用いられている場合には、隣接する画素間に、横電界による液晶乱れが生じることがある。例えば、図24(A),(B)に示したように、垂直方向にグラデーションとなっている映像(以下、単に「グラデーション映像」と称する。)が表示されている場合、白黒の位相が反転する画素間に、液晶乱れが生じる。この液晶乱れは、例えば、図24(B)に示したような黒い筋L1となって観察者に視認される。このような黒い筋L1は、映像品質を著しく損なう。
本技術はかかる問題点に鑑みてなされたものであり、その第1の目的は、液晶乱れの生じにくい駆動回路およびそれを備えた表示装置を提供することにある。また、第2の目的は、液晶乱れの生じにくい表示装置の駆動方法を提供することにある。
本技術による駆動回路は、液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置における各画素を駆動する回路である。駆動回路は、分割部と、補正部と、オンオフ期間制御部とを含んでいる。分割部は、階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するようになっている。分割部は、また、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成するようになっている。補正部は、互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行うようになっている。オンオフ期間制御部は、各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するようになっている。補正部は、さらに、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正するようになっている。
本技術による表示装置は、液晶セルを含むメモリ内蔵の画素が行列状に配置された表示領域と、各画素を駆動する駆動回路とを備えている。この表示装置において、駆動回路は、上記の分割部と同一の構成要素の分割部と、上記の補正部と同一の構成要素の補正部と、上記のオンオフ期間制御部と同一の構成要素のオンオフ期間制御部とを備えている。
本技術による表示装置の駆動方法は、液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置の駆動方法である。この駆動方法は、以下の3つのステップを含んでいる。
(A)階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割ステップ
(B)互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正ステップ
(C)各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御ステップ
上記補正ステップにおいて、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正する。
本技術による駆動回路、表示装置、および表示装置の駆動方法では、期間の相対的に長い1または複数のサブフィールドが、期間の相対的に短いサブフィールドの期間と等しい期間に分割される。さらに、互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正が行われる。これにより、互いに隣接する2つの画素に対応する階調データのビット配列が互いに異なる箇所の割合を少なくすることが可能である。
本技術による駆動回路、表示装置、および表示装置の駆動方法によれば、互いに隣接する2つの画素に対応する階調データのビット配列が互いに異なる箇所の割合を少なくするようにしたので、液晶乱れを生じにくくすることができる。その結果、高い映像品質を得ることができる。
本技術による一実施の形態に係る表示装置の概略図である。 サブフィールドで規定された信号データの一例を表す模式図である。 階調データの一例を表す模式図である。 図3の階調表示法を用いたときの階調データの補正の一例を表す模式図である。 サブフィールドで規定された信号データの他の例を表す模式図である。 階調データの他の例を表す模式図である。 図6の階調表示法を用いたときの階調データの補正の一例を表す模式図である。 図4または図7の補正を簡易に実行する手順の一例を表す流れ図である。 図8の補正の手順の一例をビットで表したものである。 図9のビットを白黒で表したものである。 図8の補正の手順の他の例をビットで表したものである。 図11のビットを白黒で表したものである。 図8〜図10の補正を行ったときの階調データの変化の一例を表す模式図である。 図8、図11、図12の補正を行ったときの階調データの変化の一例を表す模式図である。 図1の変換回路の概略図である。 1フレーム期間における信号データの一例および選択パルスの一例を表す模式図である。 1フレーム期間における信号データの他の例および選択パルスの他の例を表す模式図である。 上記の補正を行った後の階調データの一例と、上記の補正を行った後の階調データに対する補正の一例を表す模式図である。 図18(C)の補正の手順の一例を表す流れ図である。 図19の補正の手順の一例をビットで表したものである。 上記実施の形態またはその変形例における他の補正について説明するための模式図である。 比較例に係る階調データの一例を表す模式図である。 1フレーム期間における信号データの従来例および選択パルスの従来例を表す模式図である。 グラデーション映像に生じる筋の一例を表す模式図である。
以下、発明を実施するための形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。

1.実施の形態(表示装置)
2.変形例(表示装置)
<1.実施の形態>
[構成]
図1は、本技術による一実施の形態に係る表示装置1の概略構成を表したものである。この表示装置1は、表示パネル10と、表示パネル10を駆動する周辺回路20とを備えている。
(表示パネル10)
表示パネル10は、行方向に延在する複数の走査線WSLと、列方向に延在する複数のデータ線DTLとを有しており、走査線WSLとデータ線DTLとが互いに交差する箇所に対応して画素11を有している。表示パネル10内の複数の画素11は、表示パネル10の画素領域10A全面に渡って行方向および列方向に2次元配置されている。画素11は、表示パネル10上の画面を構成する最小単位の点に対応するものである。表示パネル10がカラー表示パネルである場合には、画素11は、例えば赤、緑または青などの単色の光を発する副画素に相当し、表示パネル10がモノクロ表示パネルである場合には、画素11は、単色光(例えば白色光)を発する画素に相当する。
画素11は、図示しないが、電気光学素子を含むメモリ内蔵の画素である。電気光学素子の種類としては、液晶セルが挙げられる。メモリの種類としては、例えば、SRAM(Static Random Access Memory)やDRAM(Dynamic Random Access Memory)などが挙げられる。画素11は、対応する1本の走査線WSLが選択されたとき、対応するデータ線DTLに供給された信号データ(ビット)の書込みに応じて発光状態または消光状態となり、その後、当該走査線WSLが非選択となっても、書込みによる発光状態または消光状態が継続するようになっている。そのため、周辺回路20は、画素11が発光状態となっている期間(点灯期間)、または画素11が消光状態となっている期間(消灯期間)の、1フレーム期間における割合を制御することにより、階調表示を実現している。
画素11の点灯期間または消灯期間の単位として「サブフィールド」という概念がある。「サブフィールド」とは、画素11の階調を規定する階調データの各ビットに対応し、かつ当該対応ビットの重みに応じた期間の単位を指している。一般に、例えば、5ビットからなる階調データによって32階調を表現する場合、例えば、図22に示したように、例えば数ms幅の1ビットのデータを単位として、期間の比が1:2:4:8:16の5つのデータが用意され、これら5つのデータの組み合わせにより32階調が表現される。上記の階調表示法では、図2(A)に示したように、階調データの各ビット(1bit〜5bit)に対応し、かつ対応ビットの重みに応じた期間となるサブフィールドSF1〜SF5で、信号データが規定される。
本実施の形態では、さらに、画素11の点灯期間または消灯期間の単位として、期間の相対的に長い(つまり高階調側の)サブフィールドに対して「分割サブフィールド」が適用されている。「分割サブフィールド」とは、期間の相対的に長いサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより生成される断片化されたサブフィールドを指している。例えば、図2(B)に示したように、階調データの4ビット目および5ビット目に対応するサブフィールドSF4,SF5が、サブフィールドSF4よりも期間の相対的に短いサブフィールドSF3の期間と等しい期間に分割されている。これにより、サブフィールドSF4から、2つの分割サブフィールドSF4−1,SF4−2が生成され、サブフィールドSF5から、4つの分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4が生成されている。分割サブフィールドSF4−1,SF4−2,SF5−1,SF5−2,SF5−3,SF5−4の期間は、低階調側のサブフィールドSF1,SF2の期間よりも長くなっており、信号データにおいて最も長い期間となっている。
ここで、分割サブフィールドに対応するビットは、分割サブフィールドの分割元のサブフィールドに対応するビットと等しくなっている。例えば、分割サブフィールドSF4−1,SF4−2に対応するビットは、サブフィールドSF4に対応するビットと等しくなっている。同様に、分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4に対応するビットは、サブフィールドSF5に対応するビットと等しくなっている。本実施の形態では、例えば、5ビットによって32階調が表現された階調データ(図22参照)が入力された場合、例えば、図3に示したように、例えば数ms幅の1ビットのデータを単位として、期間の比が4:4:4:4:1:2:4:4:4の9つのデータが用意され、これら9つのデータの組み合わせにより32階調が表現される。このとき、先頭から2番目の期間および8番目の期間が、分割サブフィールドSF4−1,SF4−2に対応する期間である。また、先頭から1番目の期間、3番目の期間、7番目の期間および9番目の期間が、分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4に対応する期間である。この階調表示法では、図22に示した階調表示法と比べて、互いに隣接する2つの画素における階調のわずかな違いで、白黒の境界が長い時間に渡って固定される度合いが少なくなっている。
上記の階調表示法では、少なくとも一部の分割サブフィールドが、1フレーム期間内において分割前とは異なる区間に配置されている。さらに、各分割サブフィールドは、互いに隣接する分割サブフィールドの分割元のサブフィールドが互いに異なるように配置されている。例えば、図2(B)に示したように、サブフィールドSF4から生成された分割サブフィールドSF4−1は、サブフィールドSF5から生成された分割サブフィールドSF5−1,SF5−2に隣接して配置されている。また、サブフィールドSF4から生成された分割サブフィールドSF4−2は、サブフィールドSF5から生成された分割サブフィールドSF5−3,SF5−4に隣接して配置されている。同様に、サブフィールドSF5から生成された分割サブフィールドSF5−1は、信号データの先頭に配置されており、かつサブフィールドSF4から生成された分割サブフィールドSF4−1に隣接して配置されている。また、サブフィールドSF5から生成された分割サブフィールドSF5−2は、サブフィールドSF4から生成された分割サブフィールドSF4−1と、分割されていないサブフィールドSF3とに隣接して配置されている。また、サブフィールドSF5から生成された分割サブフィールドSF5−3は、サブフィールドSF4から生成された分割サブフィールドSF4−2と、分割されていないサブフィールドSF2とに隣接して配置されている。また、サブフィールドSF5から生成された分割サブフィールドSF5−4は、信号データの最後尾に配置されており、かつサブフィールドSF4から生成された分割サブフィールドSF4−2に隣接して配置されている。
一部の分割サブフィールドは1フレーム期間の期初寄りに配置されていることが好ましい。例えば、図2(B)に示したように、サブフィールドSF5から生成された分割サブフィールドSF5−1が1フレーム期間(信号データ)の先頭に配置されている。さらに、例えば、図2(B)に示したように、サブフィールドSF4から生成された分割サブフィールドSF4−1が1フレーム期間(信号データ)の先頭から2番目に配置されている。
1F中のサブフィールドおよび分割サブフィールドの並びは、所定のルールに従って入れ替えられている。具体的には、互いに隣接する2つの画素11に対応する階調データのビット配列が互いに異なっている場合には、階調を維持した上で、一方の画素11に対応する階調データのビット配列に対して、他方の画素11に対応する階調データのビット配列に近づける補正がなされる。
例えば、図4(A)に示したように、信号データが、先頭から順に、SF5−1、SF4−1、SF5−2、SF3、SF1、SF2、SF5−3、SF4−2、およびSF5−4の順番で規定されているとする。さらに、画素Aに対応する階調が15となっており、画素Aに隣接する画素Bに対応する階調が16となっているときに、画素Aおよび画素Bに対応する階調データが、図3の階調表示法に従って規定されているとする。このとき、サブフィールドSF4−1,SF3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに異なっている。具体的には、サブフィールドSF4−1において、画素Aのビットが0(黒)となっており、画素Bのビットが1(白)となっている。さらに、サブフィールドSF3において、画素Aのビットが1(白)となっており、画素Bのビットが0(黒)となっている。
このように、互いに隣接する2つの画素11に対応する階調データの各ビットの位相が互いに異なっている場合には、画素Aに対応する階調データのビット配列に対して、画素Bに対応する階調データのビット配列に近づける補正がなされる。例えば、図4(B)に示したように、画素Aに対応する階調データのビット配列において、サブフィールドSF4−1に対応するビットと、サブフィールドSF4−1と同じ期間を有するサブフィールドSF3に対応するビットとが互いに入れ替えられる。これにより、サブフィールドSF4−1,SF3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに等しくなる。その結果、画素Aの階調を維持した上で、画素Aに対応する階調データのビット配列を、画素Bに対応する階調データのビット配列に近づけることができる。
なお、各分割サブフィールドは、互いに隣接する分割サブフィールドの分割元のサブフィールドが互いに等しくなるように配置されていてもよい。例えば、図5(A),(B)に示したように、サブフィールドSF4から生成された分割サブフィールドSF4−1,SF4−2が、サブフィールドSF4の位置に配置されている。さらに、例えば、図5(A),(B)に示したように、サブフィールドSF5から生成された分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4が、サブフィールドSF5の位置に配置されている。
この場合に、例えば、5ビットによって32階調が表現された階調データ(図22参照)が入力された場合、例えば、図6に示したように、例えば数ms幅の1ビットのデータを単位として、期間の比が1:2:4:4:4:4:4:4:4の9つのデータが用意され、これら9つのデータの組み合わせにより32階調が表現される。このとき、先頭から4番目の期間および5番目の期間が、分割サブフィールドSF4−1,SF4−2に対応する期間である。また、先頭から6番目の期間、7番目の期間、8番目の期間および9番目の期間が、分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4に対応する期間である。この階調表示法では、白黒の境界が長い時間に渡って固定される度合いが図22に示した階調表示法における度合いと等しくなっている。しかし、図6の階調表示法では、高階調側において分割サブフィールドが適用されているので、後述する入れ替えを行うことにより、白黒の境界が長い時間に渡って固定される度合いを、図22に示した階調表示法における度合いよりも低くすることができる。
1F中のサブフィールドおよび分割サブフィールドの並びは、所定のルールに従って入れ替えられている。具体的には、互いに隣接する2つの画素11に対応する階調データの各ビットの位相が互いに異なっている場合には、階調を維持した上で、一方の画素11に対応する階調データのビット配列に対して、他方の画素11に対応する階調データのビット配列に近づける補正がなされる。
例えば、図7(A)に示したように、信号データが、先頭から順に、SF1、SF2、SF3、SF4−1、SF4−2、SF5−1、SF5−2、SF5−3、およびSF5−4の順番で規定されているとする。さらに、画素Aに対応する階調が15となっており、画素Aに隣接する画素Bに対応する階調が16となっているときに、画素Aおよび画素Bに対応する階調データが、図6の階調表示法に従って規定されているとする。このとき、サブフィールドSF3、SF4−1、SF4−2、SF5−1、SF5−2、SF5−3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに異なっている。具体的には、サブフィールドSF3、SF4−1、SF4−2において、画素Aのビットが1(白)となっており、画素Bのビットが0(黒)となっている。さらに、サブフィールドSF5−1、SF5−2、SF5−3において、画素Aのビットが0(黒)となっており、画素Bのビットが1(白)となっている。
このように、互いに隣接する2つの画素11に対応する階調データの各ビットの位相が互いに異なっている場合には、画素Aに対応する階調データのビット配列に対して、画素Bに対応する階調データのビット配列に近づける補正がなされる。例えば、図7(B)に示したように、画素Aに対応する階調データのビット配列において、サブフィールドSF3、SF4−1、SF4−2に対応するビットと、サブフィールドSF3、SF4−1、SF4−2と同じ期間を有するサブフィールドSF5−1、SF5−2、SF5−3に対応するビットとが互いに入れ替えられる。これにより、サブフィールドSF3、SF4−1、SF4−2、SF5−1、SF5−2、SF5−3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに等しくなる。その結果、画素Aの階調を維持した上で、画素Aに対応する階調データのビット配列を、画素Bに対応する階調データのビット配列に近づけることができるので、液晶乱れが低減される。
次に、外部から入力された階調データのビット配列を、図4(B)や図7(B)に例示したようなビット配列に補正する簡易な方法について説明する。図8は、外部から入力された階調データのビット配列を所望のビット配列に補正する手順の流れを表したものである。図9は、垂直方向にグラデーションが生じている階調データが入力されたときの上記補正の一例を表したものである。図10は、図9における階調データを模式的に表したものである。
まず、階調データが外部から入力されたときに、その階調データが所定のメモリに格納される(S101)。例えば、図9(A),図10(A)に示したように、5ビットによって32階調が表現された階調データが外部から入力されたとき、その階調データが所定のメモリに格納される。次に、メモリから階調データが読出され、階調データの高ビット側のサブフィールドが、階調データの低ビット側のサブフィールドの期間と同じ期間の分割サブフィールドに分割される(S102)。例えば、図9(B),図10(B)に示したように、階調データの4ビット目のサブフィールドが、階調データの3ビット目のサブフィールドの期間と同じ期間で2つの分割サブフィールドに分割される。さらに、階調データの5ビット目のサブフィールドが、階調データの3ビット目のサブフィールドの期間と同じ期間で4つの分割サブフィールドに分割される。
次に、最も期間の長いサブフィールドおよび分割サブフィールドに対応するビットの並びが、1(白)は1(白)同士が、0(黒)は0(黒)同士が互いに隣接するように並び替えられる(S103)。例えば、図9(B),(C),図10(B),(C)に示したように、分割後の階調データのうち、最も期間の長いサブフィールドおよび分割サブフィールドであるSF3〜SF5−4に対応するビットの並びが、1(白)が低ビット側でまとまるとともに0(黒)が高ビット側でまとまるように、並び替えられる。なお、図11(B),(C),図12(B),(C)に示したように、分割後の階調データのうち、最も期間の長いサブフィールドおよび分割サブフィールドであるSF3〜SF5−4に対応するビットの並びが、1(白)が高ビット側でまとまるとともに0(黒)が低ビット側でまとまるように、並び替えられてもよい。
その結果、図13(A),(B)に示したように、例えば、ライン17に属する画素Aに対応する階調データのビット配列が、ライン16に属するとともに画素Aに隣接する画素Bに対応する階調データのビット配列に近づく。また、図14(A),(B)に示したように、例えば、ライン16に属する画素Aに対応する階調データのビット配列が、ライン17に属するとともに画素Aに隣接する画素Bに対応する階調データのビット配列に近づく。
(周辺回路20)
次に、周辺回路20の構成についての説明を行う。周辺回路20は、例えば、図1に示したように、変換回路30、コントローラ40、垂直駆動回路50および水平駆動回路60を有している。
コントローラ40は、図示しない上位装置から供給される同期信号20Bから、変換回路30、垂直駆動回路50、および水平駆動回路60の動作タイミングを制御する制御信号40A,40B,40Cを生成するものである。同期信号20Bとしては、例えば、垂直同期信号、水平同期信号、ドットクロック信号などが挙げられる。制御信号40A,40B,40Cとしては、例えば、クロック信号、ラッチ信号、フレーム開始信号、サブフィールド開始信号などが挙げられる。
変換回路30は、例えば、図15に示したように、フレームメモリ31、書込回路32、読出回路33およびデコーダ34を含んでいる。フレームメモリ31は、少なくとも表示領域10Aの解像度よりも多い記憶容量を有する映像表示用メモリであり、例えば、行アドレスと、列アドレスと、行アドレスおよび列アドレスと関連付けられた各画素11の階調データとを記憶することができるようになっている。書込回路32は、同期信号20B利用して、映像信号20Aの書込アドレスWadを生成するとともに、同期信号20Bに同期してフレームメモリ31に出力するようになっている。書込みアドレスWadは、例えば、行アドレスおよび列アドレスを含んでいる。読出回路33は、制御信号40Aに基づいて、読出アドレスRadを生成し、フレームメモリ31に出力するようになっている。デコーダ34は、フレームメモリ31から出力された階調データを信号データ30Aとして出力するようになっている。
垂直駆動回路50は、水平駆動回路60から入力される制御信号60A(後述)と、制御信号40Cから特定されるアドレスデータとに基づいて、各画素11を行単位で選択するための走査パルスを走査線WSLに出力するようになっている。垂直駆動回路50は、例えば、図16(A)〜(D)に示したように、SF5−1,SF4−1,SF5−2,SF3,SF1,SF2,SF5−3,SF4−2,SF5−4の並び順および期間に対応して、各走査線WSLに選択パルスを順次出力するようになっている。なお、垂直駆動回路50は、例えば、図17(A)〜(D)に示したように、SF1,SF2,SF3,SF4−1,SF4−2,SF5−1,SF5−2,SF5−3,SF5−4の並び順および期間に対応して、各走査線WSLに選択パルスを順次出力するようになっていてもよい。
水平駆動回路60は、制御信号40Bと、信号データ30Aとに基づいて、画素11の電気光学素子をオンまたはオフすることで、1F中のオン期間またはオフ期間の割合を段階的に制御するようになっている。
水平駆動回路60は、信号データ30Aの高ビット側のサブフィールドを、信号データ30Aの低ビット側のサブフィールドの期間と同じ期間の分割サブフィールドに分割するようになっている(図8のS102)。水平駆動回路60は、信号データ30Aとして、5ビットによって32階調が表現された階調データ(図22(A)参照)が入力された場合、例えば、図22(B)に示したように、階調データの4ビット目および5ビット目に対応するサブフィールドSF4,SF5を、サブフィールドSF4よりも期間の相対的に短いサブフィールドSF3の期間と等しい期間に分割するようになっている。これにより、サブフィールドSF4から、2つの分割サブフィールドSF4−1,SF4−2が生成され、サブフィールドSF5から、4つの分割サブフィールドSF5−1,SF5−2,SF5−3,SF5−4が生成される。
次に、水平駆動回路60は、少なくとも一部の分割サブフィールドを、1フレーム期間内において分割前とは異なる区間に配置するようになっている。さらに、水平駆動回路60は、各分割サブフィールドを、互いに隣接する分割サブフィールドの分割元のサブフィールドが互いに異なるように配置するようになっている。このとき、水平駆動回路60は、例えば、図2(B)に示したように、サブフィールドSF1,SF2,SF3および分割サブフィールドSF4−1,SF4−2,SF5−1,SF5−2,SF5−3,SF5−4を、SF5−1,SF4−1,SF5−2,SF3,SF1,SF2,SF5−3,SF4−2,SF5−4の順に配置するようになっている。
このとき、水平駆動回路60が、一部の分割サブフィールドを1フレーム期間の期初寄りに配置するようになっていることが好ましい。水平駆動回路60は、例えば、図2(B)に示したように、分割サブフィールドSF5−1を1フレーム期間(信号データ)の先頭に配置するようになっている。水平駆動回路60は、さらに、例えば、図2(B)に示したように、分割サブフィールドSF4−1を1フレーム期間(信号データ)の先頭から2番目に配置するようになっている。
水平駆動回路60は、1F中のサブフィールドおよび分割サブフィールドの並びを所定のルールに従って入れ替えるようになっている(図8のS103)。具体的には、水平駆動回路60は、互いに隣接する2つの画素11に対応する階調データのビット配列が互いに異なっている場合には、階調を維持した上で、一方の画素11に対応する階調データのビット配列に対して、他方の画素11に対応する階調データのビット配列に近づける補正を行うようになっている。
水平駆動回路60は、例えば、図4(A),(B)に示したように、画素Aに対応する階調データのビット配列に対して、画素Bに対応する階調データのビット配列に近づける補正を行うようになっている。水平駆動回路60は、例えば、図4(A),(B)に示したように、画素Aに対応する階調データのビット配列において、サブフィールドSF4−1に対応するビットと、サブフィールドSF4−1と同じ期間を有するサブフィールドSF3に対応するビットとを互いに入れ替えるようになっている。これにより、サブフィールドSF4−1,SF3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに等しくなる。その結果、画素Aの階調を維持した上で、画素Aに対応する階調データのビット配列を、画素Bに対応する階調データのビット配列に近づけることができる。
水平駆動回路60は、例えば、図7(A),(B)に示したように、画素Aに対応する階調データのビット配列に対して、画素Bに対応する階調データのビット配列に近づける補正を行うようになっていてもよい。水平駆動回路60は、例えば、図7(A),(B)に示したように、画素Aに対応する階調データのビット配列において、サブフィールドSF3、SF4−1、SF4−2に対応するビットと、サブフィールドSF3、SF4−1、SF4−2と同じ期間を有するサブフィールドSF5−1、SF5−2、SF5−3に対応するビットとを互いに入れ替えるようになっていてもよい。これにより、サブフィールドSF3、SF4−1、SF4−2、SF5−1、SF5−2、SF5−3において、画素Aおよび画素Bのビットの位相(白黒の位相)が互いに等しくなる。その結果、画素Aの階調を維持した上で、画素Aに対応する階調データのビット配列が、画素Bに対応する階調データのビット配列に近づく。
なお、水平駆動回路60は、以下に説明する方法で信号データ30Aのビット配列を、図4(B)や図7(B)に例示したようなビット配列に補正するようになっていてもよい。具体的には、水平駆動回路60は、信号データ30Aが外部から入力されたときに、その信号データ30Aを所定のメモリに格納するようになっている(図8のS101)。水平駆動回路60は、例えば、図9(A),図10(A)に示したように、5ビットによって32階調が表現された階調データが信号データ30Aとして外部から入力されたとき、その信号データ30Aを所定のメモリに格納するようになっている。次に、水平駆動回路60は、所定のタイミングで、メモリから信号データ30Aを読出し、信号データ30Aの高ビット側のサブフィールドを、信号データ30Aの低ビット側のサブフィールドの期間と同じ期間の分割サブフィールドに分割するようになっている(図8のS102)。水平駆動回路60は、例えば、図9(B),図10(B)に示したように信号データ30Aの4ビット目のサブフィールドを、信号データ30Aの3ビット目のサブフィールドの期間と同じ期間で2つの分割サブフィールドに分割するようになっている。さらに、水平駆動回路60は、信号データ30Aの5ビット目のサブフィールドを、信号データ30Aの3ビット目のサブフィールドの期間と同じ期間で4つの分割サブフィールドに分割するようになっている。
次に、水平駆動回路60は、最も期間の長いサブフィールドおよび分割サブフィールドに対応するビットの並びを、1(白)は1(白)同士が、0(黒)は0(黒)同士が互いに隣接するように並び替えるようになっている(図8のS103)。水平駆動回路60は、例えば、図9(B),(C),図10(B),(C)に示したように、分割後の信号データ30Aのうち、最も期間の長いサブフィールドおよび分割サブフィールドであるSF3〜SF5−4に対応するビットの並びを、1(白)が低ビット側でまとまるとともに0(黒)が高ビット側でまとまるように、並び替えるようになっている。なお、水平駆動回路60は、図11(B),(C),図12(B),(C)に示したように、分割後の信号データ30Aのうち、最も期間の長いサブフィールドおよび分割サブフィールドであるSF3〜SF5−4に対応するビットの並びを、1(白)が高ビット側でまとまるとともに0(黒)が低ビット側でまとまるように、並び替えるようになっていてもよい。
これにより、図13(A),(B)に示したように、例えば、ライン17に属する画素Aに対応する信号データ30Aのビット配列が、ライン16に属するとともに画素Aに隣接する画素Bに対応する信号データ30Aのビット配列に近づく。また、図14(A),(B)に示したように、例えば、ライン16に属する画素Aに対応する信号データ30Aのビット配列が、ライン17に属するとともに画素Aに隣接する画素Bに対応する信号データ30Aのビット配列に近づく。
水平駆動回路60は、補正後の信号データ30Aを、補正後の信号データ30Aのサブフィールドおよび分割サブフィールドの並び順および期間に対応して、各データ線DTLに出力するようになっている。水平駆動回路60は、例えば、図16(A)に示したように、補正後の信号データ30Aを、SF5−1,SF4−1,SF5−2,SF3,SF1,SF2,SF5−3,SF4−2,SF5−4の並び順および期間に対応して、各データ線DTLに出力するようになっている。なお、水平駆動回路60は、例えば、図17(A)に示したように、補正後の信号データ30Aを、SF1,SF2,SF3,SF4−1,SF4−2,SF5−1,SF5−2,SF5−3,SF5−4の並び順および期間に対応して、各データ線DTLに出力するようになっていてもよい。
また、水平駆動回路60は、補正後の信号データ30Aのサブフィールドおよび分割サブフィールドの並び順および期間に対応した制御信号60Aを垂直駆動回路50に出力するようになっている。
[効果]
次に、従来の一般的なデジタル駆動と対比しつつ、本実施の形態の表示装置1の効果について説明する。
従来の一般的なPWMのデジタル駆動では、5ビット(32階調)の場合を例にとると、例えば、図22に示したような階調表示法が用いられる。具体的には、図22に示したように、例えば数ms幅の1ビットのデータを単位として、期間の比が1:2:4:8:16の5つのデータを用意し、これら5つのデータの組み合わせにより32階調が表現される。
図23は、従来の一般的なデジタル駆動における順次走査の信号データと、走査線に印加される選択パルスとの関係を表したものである。ここでは、説明の都合上、走査線が3本の場合を示している。図23からわかるように、従来の一般的なデジタル駆動の表示装置では、階調データの各ビット(本例では、1bit〜5bit)に対応し、かつ対応ビットの重みに応じた期間となるサブフィールドSF1〜SF5で1フレーム期間(1F)が分割されている。そして、各サブフィールドSF1〜SF5に対応するビットに従って画素の電気光学素子がオンまたはオフされることで、1F中のオン期間またはオフ期間の割合が段階的に制御される。さらに、走査線を介した画素へのデータ書込みは、サブフィールドSF1〜SF5ごとに線順次走査で行われる。
ところで、図22に示したように、階調のわずかな違いで白黒の位相が反転するような階調表示法が用いられている場合には、隣接する画素間に、横電界による液晶乱れが生じることがある。例えば、図24(A),(B)に示したように、垂直方向にグラデーションとなっている映像(以下、単に「グラデーション映像」と称する。)が表示されている場合、白黒の位相が反転する画素間に、液晶乱れが生じる。この液晶乱れは、例えば、図24(B)に示したような黒い筋L1となって観察者に視認される。このような黒い筋L1は、映像品質を著しく損なう。
一方、本実施の形態では、画素11の点灯期間または消灯期間の単位として、期間の相対的に長い(つまり高階調側の)サブフィールドに対して「分割サブフィールド」が適用される。つまり、期間の相対的に長い1または複数のサブフィールドが、期間の相対的に短いサブフィールドの期間と等しい期間に分割される。さらに、互いに隣接する2つの画素11に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素11に対応する階調データのビット配列に対して、他方の画素11に対応する階調データのビット配列に近づける補正が行われる。これにより、互いに隣接する2つの画素11に対応する階調データのビット配列が互いに異なる箇所の割合を少なくすることができるので、液晶乱れを生じにくくすることができる。その結果、高い映像品質を得ることができる。
<2.変形例>
[変形例1]
ところで、上述したように、階調を維持した上で、一方の画素11に対応する階調データのビット配列に対して、他方の画素11に対応する階調データのビット配列に近づける補正がなされた後、依然として位相が異なっている部分が残ることがある。図18(A)は、図4(B)を引き移したものであり、上述の補正後に依然として位相が異なっている部分を破線で囲んだものである。図18(B)は、図7(B)を引き移したものであり、上述の補正後に依然として位相が異なっている部分を破線で囲んだものである。図18(A),(B)に示したように、位相が異なっている部分が残留している場合には、その残留量によっては、視認できる程度に液晶乱れが生じてしまうことがある。その場合には、必要に応じて、階調の高い方の階調データが、階調がより高くなるように補正される。例えば、図18(C)に示した例では、画素Bの方が画素Aよりも階調が高いので、画素Bに対応する階調データが、階調がより高くなるように補正される。これにより、液晶乱れが低減されるので、高い映像品質を得ることができる。
次に、上記の追加補正の具体例について説明する。図19は、上記実施の形態において既に補正がなされた後の信号データ30A(以下、単に「信号データ30A」と称する。)のビット配列を、さらに所望のビット配列に補正する手順の流れを表したものである。図20は、信号データ30Aが垂直方向にグラデーションが生じている階調データとなっているときの上記の追加補正の一例を表したものである。
まず、水平駆動回路60は、信号データ30Aにおいて互いに隣り合う2つの画素に対応する階調データにおいて、互いに共通するサブフィールドおよび分割サブフィールドごとに、位相差の有無を検出する(S201)。ここで、位相差とは、ビットの相違、または白黒の相違を指している。その結果、水平駆動回路60は、位相差が無いと検出した場合には、上記の追加補正を行わず、終了する。一方、水平駆動回路60は、例えば、図20(A)に示したように、位相差があると検出した場合には、階調の高い方の階調データに対する補正値を作成する(S202)。水平駆動回路60は、例えば、図20(B)に示したように、補正値として、階調レベルが1の階調データを作成する。なお、補正値は、常に、階調レベルが1の階調データとは限らない。その後、水平駆動回路60は、階調の高い方の階調データの階調を補正する(S203)。水平駆動回路60は、例えば、図20(C)に示したように、階調の高い方の階調データに対して、階調レベルが1の階調データを加算する。これにより、階調の高い方の階調データが、階調がより高くなるように補正される。これにより、液晶乱れが低減し、あるいは階調の高い方の画素の階調が高くなり、液晶乱れの輝度低下と相殺されて液晶乱れが目立たなくなるので、高い映像品質を得ることができる。
[変形例2]
また、上記実施の形態または変形例1において、水平駆動回路60は、フレームごとに、全画素に対応する信号データ30Aに対して、全画素共通の補正値を加算するとともに、補正値を周期的に変更するようにしてもよい。例えば、図21(A)〜(C)に示したように、水平駆動回路60は、フレームごとに、全画素に対応する信号データ30Aに対して、
+100000000(階調レベルを+1上げる階調データ)
+100000000(階調レベルを+1上げる階調データ)
−010000000(階調レベルを−3下げる階調データ)
+100000000(階調レベルを+1上げる階調データ)
を、順番にかつ繰り返し加算するようにしてもよい。このようにした場合には、図21(C)に示したように、液晶乱れによって生じる筋L1が映像表示面内で経時的に所定の振幅で振動するので、観察者によって筋L1が視認されにくくなる。これにより、高い映像品質を得ることができる。
以上、実施の形態および変形例を挙げて本技術を説明したが、本技術は上記実施の形態等に限定されるものではなく、種々変形が可能である。
例えば、上記実施の形態等では、変換回路30、垂直駆動回路50および水平駆動回路60の駆動をコントローラ40が制御していたが、他の回路がこれらの駆動を制御するようにしてもよい。また、変換回路30、垂直駆動回路50および水平駆動回路60の制御は、ハードウェア(回路)で行われていてもよいし、ソフトウェア(プログラム)で行われていてもよい。
また、例えば、本技術は以下のような構成を取ることができる。
(1)
液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置における各画素を駆動する駆動回路であって、
階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割部と、
互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正部と、
各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御部と
を含む
駆動回路。
(2)
前記補正部は、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正する
(1)に記載の駆動回路。
(3)
前記補正部は、フレームごとに、全画素に対応する階調データに対して、全画素共通の補正値を加算するとともに、補正値を周期的に変更する
(1)または(2)に記載の駆動回路。
(4)
液晶セルを含むメモリ内蔵の画素が行列状に配置された表示領域と、
各画素を駆動する駆動回路と
を備え、
前記駆動回路は、
階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割部と、
互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正部と、
各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御部と
を有する
表示装置。
(5)
液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置の駆動方法であって、
階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割ステップと、
互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正ステップと、
各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御ステップと
を含む
表示装置の駆動方法。
1…表示装置、10…表示パネル、10A…画素領域、11…画素、20…周辺回路、20A…映像信号、20B…同期信号、30…変換回路、30A…信号データ、31…フレームメモリ、32…書込回路、33…読出回路、34…デコーダ、40…コントローラ、40A,40B,40C…制御信号、50…垂直駆動回路、60…水平駆動回路、DTL…データ線、WSL…走査線。

Claims (4)

  1. 液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置における各画素を駆動する駆動回路であって、
    階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割部と、
    互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正部と、
    各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御部と
    を含み、
    前記補正部は、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正する
    駆動回路。
  2. 前記補正部は、フレームごとに、全画素に対応する階調データに対して、全画素共通の補正値を加算するとともに、補正値を周期的に変更する
    請求項に記載の駆動回路。
  3. 液晶セルを含むメモリ内蔵の画素が行列状に配置された表示領域と、
    各画素を駆動する駆動回路と
    を備え、
    前記駆動回路は、
    階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割部と、
    互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正部と、
    各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御部と
    を有し、
    前記補正部は、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正する
    表示装置。
  4. 液晶セルを含むメモリ内蔵の画素が行列状に配置された表示装置の駆動方法であって、
    階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドで1フレーム期間を分割するとともに、期間の相対的に長い1または複数のサブフィールドを、期間の相対的に短いサブフィールドの期間と等しい期間に分割することにより複数の分割サブフィールドを生成する分割ステップと、
    互いに隣接する2つの画素に対応する階調データのビット配列が異なっている場合には、階調を維持した上で、一方の画素に対応する階調データのビット配列に対して、他方の画素に対応する階調データのビット配列に近づける補正を行う補正ステップと、
    各サブフィールドおよび各分割サブフィールドに対応するビットに従って画素の液晶セルをオンまたはオフすることで、1フレーム期間中のオン期間またはオフ期間の割合を制御するオンオフ期間制御ステップと
    を含み、
    前記補正ステップにおいて、階調を維持した上で、一方の画素に対応する階調データのビット配列を、他方の画素に対応する階調データのビット配列に近づけた後、依然として双方のビット配列が異なっている部分がある場合には、階調の高い方の階調データを、階調がより高くなるように補正する
    表示装置の駆動方法。
JP2011189928A 2011-08-31 2011-08-31 駆動回路、表示装置、および表示装置の駆動方法 Active JP5849538B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2011189928A JP5849538B2 (ja) 2011-08-31 2011-08-31 駆動回路、表示装置、および表示装置の駆動方法
US13/567,669 US8963967B2 (en) 2011-08-31 2012-08-06 Drive circuit, display, and method of driving display
CN2012103028387A CN102968966A (zh) 2011-08-31 2012-08-23 驱动电路、显示器以及显示器的驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011189928A JP5849538B2 (ja) 2011-08-31 2011-08-31 駆動回路、表示装置、および表示装置の駆動方法

Publications (3)

Publication Number Publication Date
JP2013050681A JP2013050681A (ja) 2013-03-14
JP2013050681A5 JP2013050681A5 (ja) 2014-09-25
JP5849538B2 true JP5849538B2 (ja) 2016-01-27

Family

ID=47743058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011189928A Active JP5849538B2 (ja) 2011-08-31 2011-08-31 駆動回路、表示装置、および表示装置の駆動方法

Country Status (3)

Country Link
US (1) US8963967B2 (ja)
JP (1) JP5849538B2 (ja)
CN (1) CN102968966A (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11405841B2 (en) * 2012-07-20 2022-08-02 Qualcomm Incorporated Using UE environmental status information to improve mobility handling and offload decisions
CN104952412B (zh) * 2015-07-15 2018-04-13 深圳市华星光电技术有限公司 液晶面板的驱动方法及驱动装置
EP3142097A1 (en) 2015-09-08 2017-03-15 Canon Kabushiki Kaisha Liquid crystal drive apparatus, image display apparatus and liquid crystal drive program
JP6253622B2 (ja) 2015-09-08 2017-12-27 キヤノン株式会社 液晶駆動装置、画像表示装置および液晶駆動プログラム
JP2017053950A (ja) 2015-09-08 2017-03-16 キヤノン株式会社 液晶駆動装置、画像表示装置および液晶駆動プログラム
JP6632275B2 (ja) 2015-09-08 2020-01-22 キヤノン株式会社 液晶駆動装置、画像表示装置および液晶駆動プログラム
US10475402B2 (en) 2017-01-08 2019-11-12 Canon Kabushiki Kaisha Liquid crystal driving apparatus, image display apparatus, liquid crystal driving method, and liquid crystal driving program
JP2019101333A (ja) 2017-12-07 2019-06-24 キヤノン株式会社 液晶駆動装置および液晶表示装置
WO2022027428A1 (en) * 2020-08-06 2022-02-10 Huawei Technologies Co., Ltd. Blank sub-field driving method for a display device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3226090B2 (ja) * 1997-01-30 2001-11-05 日本ビクター株式会社 液晶画像表示装置
JP3550016B2 (ja) * 1998-03-03 2004-08-04 株式会社 日立ディスプレイズ 液晶表示装置の駆動方法および映像信号電圧の出力方法
KR100289534B1 (ko) * 1998-09-16 2001-05-02 김순택 플라즈마표시패널의계조표시방법및장치
TW522374B (en) * 2000-08-08 2003-03-01 Semiconductor Energy Lab Electro-optical device and driving method of the same
JP2003066892A (ja) * 2001-08-17 2003-03-05 Lg Electronics Inc プラズマディスプレイ装置
KR100510500B1 (ko) * 2002-12-05 2005-08-26 삼성전자주식회사 박막 트랜지스터-액정표시장치 구동용 소오스 드라이버집적회로 및 출력 증폭기의 오프셋 제거 방법
JP2006003867A (ja) * 2004-05-20 2006-01-05 Seiko Epson Corp 画像補正量検出装置、電気光学装置用駆動回路、電気光学装置及び電子機器
CN1700083A (zh) * 2004-05-20 2005-11-23 精工爱普生株式会社 图像修正量检测装置,电光装置用驱动电路,和电子设备
JP5392965B2 (ja) * 2004-08-03 2014-01-22 株式会社半導体エネルギー研究所 表示装置
JP5002914B2 (ja) * 2005-06-10 2012-08-15 ソニー株式会社 表示装置および表示装置の駆動方法
JP5125243B2 (ja) * 2006-07-04 2013-01-23 株式会社Jvcケンウッド 画像表示装置、及び画像表示装置の駆動方法
RU2483362C2 (ru) * 2008-12-26 2013-05-27 Шарп Кабусики Кайся Жидкокристаллическое устройство отображения
JP5407434B2 (ja) * 2009-03-05 2014-02-05 セイコーエプソン株式会社 液晶表示装置、駆動方法および電子機器

Also Published As

Publication number Publication date
US20130050304A1 (en) 2013-02-28
CN102968966A (zh) 2013-03-13
JP2013050681A (ja) 2013-03-14
US8963967B2 (en) 2015-02-24

Similar Documents

Publication Publication Date Title
JP5849538B2 (ja) 駆動回路、表示装置、および表示装置の駆動方法
JP2013050679A (ja) 駆動回路、表示装置、および表示装置の駆動方法
KR102145391B1 (ko) 표시 장치 및 그 구동 방법
JP4968857B2 (ja) 画素駆動装置及び画素駆動方法
JP2013050682A (ja) 駆動回路、表示装置、および表示装置の駆動方法
JPH09319342A (ja) 液晶表示装置及び液晶表示装置の駆動方法
JP2006343707A (ja) 表示装置
KR20140108957A (ko) 액정 표시 장치 및 영상 신호 처리 방법
JP2006301563A (ja) 電気光学装置、電気光学装置用駆動回路および電気光学装置用駆動方法
KR20200040982A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP6200149B2 (ja) 液晶表示装置、及びその駆動方法
JP5895446B2 (ja) 液晶表示素子の駆動装置、液晶表示装置及び液晶表示素子の駆動方法
JP2009530682A (ja) 画像処理システム
JP2013050680A (ja) 駆動回路、表示装置、および表示装置の駆動方法
US7429968B2 (en) Method for driving an image displaying apparatus
JP2016212180A (ja) 光源駆動装置、光源駆動方法および表示装置
JP5906631B2 (ja) 表示装置、表示方法および電子機器
JP2009053576A (ja) アクティブマトリクス型表示装置
JP5375795B2 (ja) 液晶表示装置、液晶表示素子の駆動装置及び駆動方法
JP3991737B2 (ja) 電気光学素子の駆動方法、駆動装置及び電子機器
JP2003121813A (ja) 液晶表示パネルの階調駆動方法
WO2022030133A1 (ja) 駆動回路
JP6933223B2 (ja) 表示装置
JP2007232752A (ja) 液晶駆動装置
KR100542524B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140812

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140812

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150422

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150526

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150716

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151104

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151117

R151 Written notification of patent or utility model registration

Ref document number: 5849538

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250