JP5582134B2 - 受信回路及び信号受信方法 - Google Patents

受信回路及び信号受信方法 Download PDF

Info

Publication number
JP5582134B2
JP5582134B2 JP2011500482A JP2011500482A JP5582134B2 JP 5582134 B2 JP5582134 B2 JP 5582134B2 JP 2011500482 A JP2011500482 A JP 2011500482A JP 2011500482 A JP2011500482 A JP 2011500482A JP 5582134 B2 JP5582134 B2 JP 5582134B2
Authority
JP
Japan
Prior art keywords
signal
noise
coil
coupling element
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011500482A
Other languages
English (en)
Other versions
JPWO2010095368A1 (ja
Inventor
隼一 帰山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2011500482A priority Critical patent/JP5582134B2/ja
Publication of JPWO2010095368A1 publication Critical patent/JPWO2010095368A1/ja
Application granted granted Critical
Publication of JP5582134B2 publication Critical patent/JP5582134B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/20Near-field transmission systems, e.g. inductive or capacitive transmission systems characterised by the transmission technique; characterised by the transmission medium
    • H04B5/22Capacitive coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Noise Elimination (AREA)

Description

本発明は受信回路及び信号受信方法に関し、特に交流結合素子を介して信号を受信する受信回路及び信号受信方法に関する。
電源電圧の異なる複数の半導体チップ間で信号を伝達する場合、配線により直接信号を伝達すると、直流電圧に差を生じ半導体チップの破損や信号伝達の不具合が生じることがある。そこで、電源電圧の異なる複数の半導体チップ間で信号を伝達する場合、半導体チップ間を交流結合素子で接続し、交流信号のみを伝達することが行われる。この交流結合素子には、コンデンサやトランスがある。ここで、トランスは、一次側コイルと二次側コイルとが磁気的に結合される交流結合素子である。交流結合素子としてトランスを用いた場合、トランスの一次側コイルと二次側コイルとの巻線比を調節することで、送信側の半導体チップの送信信号の電圧振幅にかかわらず受信側の半導体チップに適切な電圧振幅の信号を伝達することができる。そのため、トランスを用いて異なる電源電圧で動作する半導体チップ間の通信を行うことで、送信信号又は受信信号の電圧振幅を半導体チップ上で調節する必要が無くなる。以下の説明では、半導体チップ上に形成されたトランスを場合に応じてオンチップトランスと称す。
トランスを用いた信号伝達技術の例が特許文献1〜8に開示されている。特許文献1〜5に記載の信号伝達方法では、信号の伝達に2つのトランスを用いる。そして、データの値が第1の値から第2の値に遷移するときは第1のトランスにパルス信号を送出し、データの値が第2の値から第1の値に遷移するときは第2のトランスにパルス信号を送出する。
また、特許文献1、2、4〜6に記載の信号伝達方法では、データの値が第1の値の期間はトランスに連続的なパルス信号を送出し、データの値が第2の値の期間はトランスに送出する信号の信号レベルを固定する。
また、特許文献1、2、4、5に記載の信号伝達方法では、データの値が第1の値の期間はトランスに第1の周波数の連続的なパルス信号を送出し、データの値が第2の値の期間はトランスに第2の周波数の連続的なパルス信号を送出し続ける。さらに、特許文献1、2、4、5に記載の信号伝達方法では、2つのトランスを用い、データの値が第1の値の期間は2つのトランスに同じ信号を送出し、データの値が第2の値の期間は一方のトランスと他方のトランスとに互いに反転した信号を送出する。
また、特許文献7に記載の信号伝達方法では、データの値が第1の値から第2の値に遷移するとトランスに1つのパルスからなる信号を送出し、データの値が第2の値から第1の値に遷移するとトランスに連続する2つのパルスからなる信号を送出する。
また、特許文献8に記載の信号伝達方法では、データの値が第1の値から第2の値に遷移するとトランスに第1の振幅を有するパルス信号を送出し、データの値が第2の値から第1の値に遷移するとトランスに第2の振幅を有するパルス信号を送出する。
米国特許第6262600号公報 米国特許第6525566号公報 米国特許第6873065号公報 米国特許第6903578号公報 米国特許第6922080号公報 米国特許第7302247号公報 米国特許第7075329号公報 特開平8−236696号公報
しかし、受信回路側の第1の電源(例えば、第1の接地電圧)と送信回路側の第2の電源(例えば、第2の接地電圧)とが互いに独立している場合、第1の接地電圧と第2の接地電圧との相対的な電位差に基づき交流結合素子において電源間ノイズが発生する。より具体的には、この電源間ノイズは、トランス(特にオンチップトランス)やコンデンサを交流結合素子として利用した場合、トランスの寄生容量又はコンデンサの両端にかかる電圧の相対的な変動により発生する。この問題を説明するための回路例を参照して説明する。
図40に示す回路例100は、トランシーバ101、レシーバ104、セットリセットラッチ回路107と2つのトランスを有する。トランシーバ101は、送信バッファ102、103を有する。レシーバ104は、受信バッファ105、106を有する。また、一次側コイルL11と二次側コイルL12とにより一方のトランスが構成され、一次側コイルL21と二次側コイルL22とにより他方のトランスが構成される。ここで、トランスでは、一次側コイルL11と二次側コイルL12の間及び一次側コイルL21と二次側コイルL22との間に寄生容量Cpが形成される。寄生容量Cpは、一次側コイルと二次側コイルとの間に充填される絶縁体を誘電体膜とし、コイルを構成する金属配線を電極とするコンデンサである。
そして、回路例100では、データVinがハイレベルである場合に送信バッファ102が一方のトランスを介して受信バッファ105にデータを送信し、データVinがロウレベルである場合に送信バッファ103が他方のトランスを介して受信バッファ106にデータを送信する。このとき、送信バッファ102、103は、データ送信期間においてパルス信号を生成する。
この回路例100の動作を示すタイミングチャートを図41に示す。図41に示すように、送信バッファ102が出力する第1の送信信号V11はデータVinがハイレベルの期間においてパルス信号が重畳され、送信バッファ103が出力する第2の送信信号V21はデータVinがロウレベルの期間においてパルス信号が重畳される。このとき、第1の接地電圧GND1と第2の接地電圧GND2との間に図41のGND2−GND1において示されるような相対的な電位差がある場合、受信バッファ105が受信する第1の受信信号V12と第1の接地電圧GND1との電位差及び受信バッファ106が受信する第2の受信信号V22と第1の接地電圧GND1との電位差は、それぞれV21−GND1及びV22−GND1により示される波形となる。つまり、第1の受信信号V12及び第2の受信信号V22には、第1の接地電圧GND1と第2の接地電圧GND2との間の相対的な電位差の変動が重畳される。
このとき、第1の接地電圧GND1と第2の接地電圧GND2との間の相対的な電位差の変動が大きい場合、本来送信バッファ102が第1の送信信号V11としてパルス信号を送信していない期間であっても、第1の受信信号V12の信号レベルが受信バッファ105の閾値電圧Vth(105)(受信バッファ105が出力値を反転させる閾値電圧)を超えてしまい、受信バッファ105が出力する伝達用信号V12aの波形に不具合を生じる。また、受信バッファ106においても、送信バッファ103が第1の送信信号V21としてパルス信号を送信している期間であっても、第2の受信信号V22の信号レベルが十分に低下せずに受信バッファ106の閾値電圧Vth(106)(受信バッファ106が出力値を反転させる閾値電圧)を超える状態が長期間連続してしまい、受信バッファ106が出力する伝達用信号V22aの波形に不具合を生じる。このような伝達用信号V12a、V22aに基づきセットリセットラッチ回路107が動作することで、例えば、図41においてUnstableで示されている期間の出力値が不定となる不具合が生じる。
このように、容量的な結合経路(上記説明では寄生容量Cpを介する経路)を有する交流結合素子を用いて異なる電源系間の信号伝達を行った場合、一方の電源系と他方の電源系との相対的な電位差が変動することにより、信号の誤伝達が発生する問題がある。特許文献1〜8に記載の技術においては、このような電源系間の相対的な電位差の変動に起因する不具合に対する解決策は開示されていない。
このような課題に鑑み、本発明では、異なる電源系間において電源電圧又は接地電圧の相対的な電位差の変動が生じた場合においても信号の誤伝達を防止することを目的とする。
本発明にかかる受信回路の一態様は、第1の電源系に属する第1の電源に基づき動作し、第2の電源系に属する第2の電源に基づき動作する送信回路が出力する送信信号を、交流結合素子を介して受信する受信回路であって、前記第1の電源と前記第2の電源との電位差に起因して前記交流結合素子において発生する電源間ノイズの信号レベルを低減して伝達用信号を生成するノイズ除去部と、前記伝達用信号に基づきデータ信号を再生する受信バッファと、を有する。
本発明にかかる信号受信方法の一態様は、第1の電源系に属する第1の電源に基づき動作し、第2の電源系に属する第2の電源に基づき動作する送信回路が出力する送信信号を、交流結合素子を介して受信する受信回路における信号受信方法、前記第1の電源と前記第2の電源との電位差に起因して前記交流結合素子において発生する電源間ノイズの信号レベルを低減して伝達用信号を生成し、前記伝達用信号に基づきデータ信号を再生する。
本発明にかかる受信回路及び信号受信方法によれば、異なる電源系間において電源電圧又は接地電圧の相対的な電位差の変動が生じた場合においても信号の誤伝達を防止することが可能である。
実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態1にかかる信号伝達システムの実装状態を示す模式図である。 図8に示す実装方法を用いた場合の半導体基板の断面図を示す模式図である。 図8に示す実装方法を用いた場合の半導体基板の断面図を示す模式図である。 実施の形態1にかかる信号伝達システムのブロック図である。 ハイパスフィルタの具体的な回路例を含む実施の形態1にかかるクロック多重化回路の回路図である。 実施の形態1にかかるクロック多重化回路の動作を示すタイミングチャートである。 実施の形態2にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態2にかかる信号伝達システムのブロック図である。 実施の形態3にかかる信号伝達システムのブロック図である。 実施の形態3にかかる信号伝達システムの動作を示すタイミングチャートである。 実施の形態4にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態4にかかる信号伝達システムの実装状態を示す模式図である。 実施の形態4にかかる信号伝達システムのブロック図である。 実施の形態4にかかる差動増幅器の回路図である。 実施の形態4にかかる信号伝達システムの動作を示すタイミングチャートである。 実施の形態4にかかる信号伝達システムの変形例の実装状態を示す模式図である。 実施の形態4にかかる信号伝達システムの変形例のブロック図である。 実施の形態4にかかる信号伝達システムの変形例のブロック図である。 実施の形態5にかかる信号伝達システムのブロック図である。 実施の形態5にかかる信号伝達システムの動作を示すタイミングチャートである。 実施の形態5にかかる信号伝達システムの変形例のブロック図である。 実施の形態6にかかる信号伝達システムのブロック図である。 実施の形態7にかかる信号伝達システムのブロック図である。 実施の形態8にかかる信号伝達システムのブロック図である。 実施の形態8にかかる信号伝達システムの実装概念図である。 実施の形態9にかかる信号伝達システムのブロック図である。 実施の形態9にかかる信号伝達システムの変形例のブロック図である。 実施の形態10にかかる信号伝達システムのブロック図である。 実施の形態11にかかる信号伝達システムのブロック図である。 実施の形態11にかかる信号伝達システムの実装概念図である。 実施の形態11にかかる信号伝達システムの動作を示すタイミングチャートである。 実施の形態11にかかる信号伝達システムの変形例のブロック図である。 課題を説明するための信号伝達システムのブロック図である。 図40に示す信号伝達システムにおいて発生する課題を説明するためのタイミングチャートである。
実施の形態1
本発明にかかる受信回路は、受信回路から送信された送信信号を受信するものであって、送信回路の送信方式によって様々な形態を有する。また、本発明にかかる受信回路は、送信回路とは異なる電源系において動作するものであり、異なる電源間で相対的に電源電位が変動することに起因して発生する電源間ノイズを低減する機能を有する。この電源間ノイズを低減する方法について以下の説明では複数の実施の形態において説明する。また、以下の説明では、本発明にかかる受信回路の動作を十分に説明するために、本発明にかかる受信回路を一部に含む信号伝達システムについて説明する。
以下、図面を参照して本発明の実施の形態について説明する。まず、本実施の形態にかかる信号伝達システムの実装方法について説明する。本実施の形態にかかる信号伝達システムでは、1つ又は2つの半導体チップ上に形成された2つのコイルを用いてトランスを構成する。つまり、2つのコイルは、互いに磁気的に結合された交流結合素子(例えば、トランス)として機能する。そして、半導体チップ上に形成された送信回路の送信ノードに一次側コイルを接続し、受信回路の受信ノードに二次側コイルを接続する。ここで、図1〜図10に本実施の形態にかかる信号伝達システムの実装状態を示す模式図を示す。
図1に示す実装状態は、半導体パッケージ1に第1の半導体チップ3及び第2の半導体チップ4が搭載される。この第1の半導体チップ3及び第2の半導体チップ4は、それぞれパッドPdを有する。そして、第1の半導体チップ3及び第2の半導体チップ4のパッドPdは、図示しないボンディングワイヤを介して半導体パッケージ1に設けられたリード端子2と接続される。この構成は、図2〜図8に示す実装形態のいずれにも共通する構成である。
第1の半導体チップ3には送信回路5が形成される。一方、第2の半導体チップ4には、一次側コイルL1、二次側コイルL2及び受信回路6が形成される。また、第1の半導体チップ3には、送信回路5と接続されるパッドが形成され、第2の半導体チップ4には、一次側コイルL1と接続されるパッドが形成される。そして、送信回路5は、パッドとボンディングワイヤWとを介して第2の半導体チップ4に形成された一次側コイルL1の一端と接続される。また、一次側コイルL1の他端は、第1の半導体チップ3に形成されたパッドとボンディングワイヤWとを介して送信回路5側の接地配線と接続される。
図2に示す実装状態は、第1の半導体チップ3に一次側コイルL1、二次側コイルL2及び送信回路5が形成される。一方、第2の半導体チップ4には受信回路6が形成される。また、第1の半導体チップ3には、二次側コイルL2と接続されるパッドが形成され、第2の半導体チップ4には、受信回路6と接続されるパッドが形成される。そして、受信回路6は、パッドとボンディングワイヤWとを介して第1の半導体チップ4に形成された二次側コイルL2の一端と接続される。また、二次側コイルL2は、第2の半導体チップ4に形成されたパッドとボンディングワイヤを介して受信回路6側の接地配線と接続される。
なお、図1、図2に示す例では、一次側コイルL1と二次側コイルL2は、1つの半導体チップ内において上下方向に積層される第1の配線層と第2の配線層を用いて形成される。
図3に示す実装状態は、第1の半導体チップ3に送信回路5が形成される。一方、第2の半導体チップ4には、一次側コイルL1、二次側コイルL2及び受信回路6が形成される。また、第1の半導体チップ3には、送信回路5と接続されるパッドが形成され、第2の半導体チップ4には、一次側コイルL1と接続されるパッドが形成される。そして、送信回路5は、パッドとボンディングワイヤWとを介して第2の半導体チップ4に形成された一次側コイルL1の一端と接続される。また、一次側コイルL1の他端は、第1の半導体チップ3に形成されたパッドとボンディングワイヤWとを介して送信回路5側の接地配線と接続される。
図4に示す実装状態は、第1の半導体チップ3に一次側コイルL1、二次側コイルL2及び送信回路5が形成される。一方、第2の半導体チップ4には受信回路6が形成される。また、第1の半導体チップ3には、二次側コイルL2と接続されるパッドが形成され、第2の半導体チップ4には、受信回路6と接続されるパッドが形成される。そして、受信回路6は、パッドとボンディングワイヤWとを介して第1の半導体チップ3に形成された二次側コイルL2の一端と接続される。また、一次側コイルL1の他端は、第2の半導体チップ4に形成されたパッドとボンディングワイヤWとを介して受信回路6側の接地配線と接続される。
なお、図3、図4に示す例では、一次側コイルL1と二次側コイルL2は、1つの半導体チップの同一の配線層に形成される。また、一次側コイルL1と二次側コイルL2は、同一の中心位置を有する巻線として形成される。
図5に示す実装状態は、第1の半導体チップ3に送信回路5が形成され、第2の半導体チップ4に受信回路6が形成され、第3の半導体チップ7に一次側コイルL1及び二次側コイルL2が形成される。また、第1の半導体チップ3には、一次側コイルL1と接続されるパッドが形成され、第2の半導体チップ4には、二次側コイルL2と接続されるパッドが形成され、第3の半導体チップ7には一次側コイルL1に接続されるパッド及び二次側コイルL2に接続されるパッドが形成される。そして、送信回路5はパッド及びボンディングワイヤWを介して第3の半導体チップ7上に形成された一次側コイルL1の一端と接続され、受信回路6はパッド及びボンディングワイヤWを介して第3の半導体チップ7上に形成される二次側コイルL2の一端と接続される。また、一次側コイルL1の他端は、第1の半導体チップ3に形成されたパッドとボンディングワイヤWとを介して送信回路5側の接地配線と接続され、二次側コイルL2の他端は、第2の半導体チップ4に形成されたパッドとボンディングワイヤWとを介して受信回路6側の接地配線と接続される。なお、図5に示す例では、一次側コイルL1と二次側コイルL2は、1つの半導体チップ内において上下方向に積層される第1の配線層と第2の配線層を用いて形成される。
図6、図7に示す例は、送信回路5及び一次側コイルL1が第1の半導体チップ3に形成され、受信回路6及び二次側コイルL2が第2の半導体チップ4に形成される例である。図6、図7に示す例は、第1の半導体チップ3と第2の半導体チップ4とが積層される。また、図6、図7に示す例では、積層された状態において、一次側コイルL1の中心位置と二次側コイルL2の中心位置とが同一直線上になるように第1の半導体チップ3及び第2の半導体チップ4が配置される。
図8に示す例は、同一の半導体基板8上に送信回路5、受信回路6、一次側コイルL1及び二次側コイルL2が形成されるものである。図8に示す例では、一次側コイルL1と二次側コイルL2は、上下方向に積層される第1の配線層と第2の配線層を用いて形成される。そして、送信回路5が配置される領域と受信回路6が配置される領域は、半導体基板8に形成される絶縁層により互いに絶縁される。ここで、半導体基板8の断面図を図9、図10に示す。図9に示す例では、送信回路5が形成される領域と受信回路6が形成される領域とが絶縁層により電気的に分断される。そして、一次側コイルL1及び二次側コイルL2は受信回路6が形成される領域に設けられる。一方、図10に示す例では、送信回路5が形成される領域と受信回路6が形成される領域とが絶縁層により電気的に分断される。そして、一次側コイルL1及び二次側コイルL2は送信回路5が形成される領域に設けられる。
上記説明より、本実施の形態にかかる信号伝達システムは、通信に用いるトランスを半導体チップ上に形成する。このとき、一次側コイルL1と二次側コイルL2は、互いの中心位置が同一直線上に配置されていれば良く、トランスが形成される領域に制限はない。なお、上記説明では、半導体チップ上に形成される回路は送信回路5及び受信回路6のみを示したが、送信回路5及び受信回路6以外の回路が半導体チップ上に形成されていても良い。
続いて、本実施の形態にかかる信号伝達システムの詳細について説明する。実施の形態1にかかる信号伝達システムのブロック図を図11に示す。図11に示すように、実施の形態1にかかる信号伝達システムは、送信回路5、受信回路6、トランス10を有する。送信回路5は、第2の電源系に属する第2の電源に基づき動作する。第2の電源は、高電位側電圧(例えば、第2の電源電圧VDD2)と低電位側電圧(例えば、第2の接地電圧GND2)とを含む。一方、受信回路6は、第1の電源系に属する第1の電源に基づき動作する。第1の電源は、高電位側電圧(例えば、第1の電源電圧VDD1)と低電位側電圧(例えば、第1の接地電圧GND1)とを含む。
送信回路5は、送信バッファ20を有する。送信バッファ20は、入力データVinを受けて、入力データVinに所定の振幅を有するパルス信号を重畳して第1の送信信号V1を出力する。
トランス10は、一次側コイルL1及び二次側コイルL2を有する。一次側コイルL1の一端は送信バッファ20の出力端子に接続され、一次側コイルL1の他端は第2の接地電圧GND2が供給される送信回路5側の接地配線に接続される。二次側コイルL2の一端は、送信回路のノイズ除去部31に接続され、二次側コイルL2の他端は第1の接地電圧GND1が供給される受信回路6側の接地配線に接続される。ここで、一次側コイルL1と二次側コイルL2との間には寄生容量Cpが形成されるものとする。この寄生容量Cpは、一次側コイルL1を構成する金属配線と、二次側コイルL2を構成する金属配線と、の間に充填される絶縁体を誘電体膜とするコンデンサである。以下、他の実施の形態においても寄生容量Cpは同様の構成により形成されるものとする。
受信回路6は、ノイズ除去部31、受信バッファ22を有する。実施の形態1では、ノイズ除去部31として低域除去フィルタを用いる。低域除去フィルタ21は、第1の電源電圧VDD1及び第1の接地電圧GND1を電源として動作し、二次側コイルL2を介して得られる第1の受信信号V2の低周波成分(ノイズ)を除去して、伝達用信号V2aを生成する。受信バッファ22は、第1の電源電圧VDD1及び第1の接地電圧GND1を電源として動作し、伝達用信号V2aを後段に接続される回路に伝達する。なお、実施の形態1にかかる受信バッファ22は、伝達用信号V2aに重畳されるパルス信号に基づきデータの再生処理を行っても良い。しかし、実施の形態1では、説明を簡単にするために、受信バッファ22は、単に後段回路に伝達用信号を伝える機能のみの説明とする。
ここで、実施の形態1にかかる低域除去フィルタ21の詳細な構成について説明する。低域除去フィルタ21の詳細な回路を含む信号伝達システムのブロック図を図12に示す。なお、図12において、低域除去フィルタ21以外の部分については図11において説明したものと同じであるためここでは説明を省略する。
図12に示すように、低域除去フィルタは、抵抗R1h、R2h、コンデンサChを有する。抵抗R1h、R2hは、第1の電源電圧VDD1が供給される電源配線と第1の接地電圧GNDが供給される接地配線との間に直列に接続される。そして、抵抗R1hと抵抗R2hとが互いに接続される接続点にはコンデンサChの一端と受信バッファ22の入力端子とが接続される。コンデンサChの他端は、二次側コイルL2の一方の端子と接続される。低域除去フィルタ21は、コンデンサChと抵抗R1h、R2hの合成抵抗とにより決定されるカットオフ周波数以下の周波数を有する信号の信号レベルを低減して受信バッファ22に伝達する。ここで、実施の形態1では、低域除去フィルタ21のカットオフ周波数は、第1の接地電圧GND1と第2の接地電圧GND2との相対的な電位差の変動周期により生じる電源間ノイズの信号レベルを十分に低減できる周波数に設定する。
続いて、実施の形態1にかかる信号伝達システムの動作について説明する。実施の形態1にかかる信号伝達システムの動作を示すタイミングチャートを図13に示す。図13に示すタイミングチャートは、実施の形態1にかかる信号伝達システムの動作を示す一例であって、従来の信号伝達システムでは信号の誤伝達が生じる電源間ノイズが発生した場合の例である。
図13に示すように、実施の形態1にかかる信号伝達システムでは、第1の送信信号V1は、第2の接地電圧GND2を基準に生成される。そのため、第1の送信信号V1のロウレベル(例えば、第2の接地電圧GND2の電圧)に変動は生じない。このような場合において、図13のGND2−GND1において示すような相対的な電位変動(以下、電源間ノイズと称す)が第1の接地電圧GND1と第2の接地電圧GND2に生じた場合、第1の受信信号V2は、電源間ノイズの逆相の信号に第1の送信信号V1に基づき二次側コイルL2で生成されたパルス信号が重畳された波形となる。図13に示す例では、電源間ノイズの振幅が受信バッファ22の閾値電圧Vth(受信バッファ22が出力する信号の論理レベルが反転する電圧)を上回っている。
そして、実施の形態1にかかる信号伝達システムでは、第1の受信信号V2を低域除去フィルタ21に入力し、低域除去フィルタ21において電源間ノイズの信号レベル(振幅を)減衰させる。これによって、低域除去フィルタ21から出力される伝達用信号V2aのロウレベルの電位変動は受信バッファ22の閾値電圧Vthよりも小さくなる。この伝達用信号V2aを受信バッファ22に入力することで、受信バッファ22から出力される出力データVoutのロウレベルと第1の接地電圧GND1との電位差は、変動幅がほぼゼロとなる。
上記説明より、実施の形態1にかかる信号伝達システムでは、受信回路6のノイズ除去部(例えば、低域除去フィルタ21)において電源間ノイズの信号レベルを低減する。これにより、実施の形態1にかかる信号伝達システムでは、受信バッファ22に電源間ノイズの影響が及ぶことを防止する。つまり、実施の形態1にかかる信号伝達システムでは、低域除去フィルタ21を設けることで電源間ノイズが発生した場合においても信号の誤伝達を防止することが可能になる。
自動車用のモーター駆動装置、エアコンや冷蔵庫等のコンプレッサ又はACアダプタ等では制御信号を生成する半導体装置(例えば上記説明における送信回路)とモータードライバ等の被制御装置との間に100Vオーダーの電源電圧又は接地電圧の電位差が生じることがある。このような大きな電位差に基づき発生する電源間ノイズは、トランスの寄生容量Cpが小さく、電源間ノイズが電源間の電位差に比べて十分に小さくなったとしてもなお信号伝達処理に影響を及ぼす程度の大きさを有する。そのため、実施の形態1にかかる信号伝達システムのように受信回路6において電源間ノイズを低減し、信号の誤伝達を防止する効果は大きい。
実施の形態2
実施の形態2にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1にかかる信号伝達システムにおいて説明した要素については、実施の形態1にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
まず、実施の形態2にかかる信号伝達システムの実装状態を示す模式図を図14に示す。図14に示す実装例は、図1において示した信号伝達システムの実装例のトランスをコンデンサに変更したものである。つまり、実施の形態2にかかる信号伝達システムは、交流結合素子としてコンデンサを用いた実施例である。
実施の形態2にかかる信号伝達システムにおいて信号伝達に用いられるコンデンサは、異なる配線層に形成された金属配線(図14の電極Ce1、Ce2)をコンデンサの2つの電極として用い、当該金属配線の間に充填される絶縁体(例えば、層間絶縁膜)を誘電体として用いたものである。
続いて、実施の形態2にかかる信号伝達システムのブロック図を図15に示す。図15に示すように、実施の形態2にかかる信号伝達システムでは、送信バッファ20の出力端子がコンデンサCcの第1の電極Ce1に接続され、低域除去フィルタ21の入力端子がコンデンサCcの第2の電極Ce2に接続される。
このように、コンデンサCcを交流結合素子として送信回路5と受信回路6とを接続した場合、コンデンサCcによって電源間ノイズが発生する。しかし、実施の形態2にかかる信号伝達システムにおいても、実施の形態1と同様に、受信バッファ22の前段に低域除去フィルタ21を設けることで電源間ノイズの信号レベルを低減することができる。つまり、実施の形態2に示す信号伝達システムにおいても、実施の形態1と同様に、信号の誤伝達を防止することができる。
実施の形態3
実施の形態3にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1にかかる信号伝達システムにおいて説明した要素については、実施の形態1にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態3にかかる信号伝達システムのブロック図を図16に示す。図16に示すように、実施の形態3にかかる信号伝達システムの受信回路6aは、負荷に対する電源供給を制御する電源スイッチとして機能する。受信回路6aは、低域除去フィルタ21、受信バッファ22、パワートランジスタQ1を有する。パワートランジスタQ1は、例えばIGBT(Insulated Gate Bipolar Transistor)等の高耐圧・高出力電流特性を有するトランジスタを用いる。パワートランジスタQ1は、第1の電源電圧(例えば、高電源電圧HVDD)が供給される高圧配線にコレクタが接続され、エミッタが負荷に接続される。また、パワートランジスタQ1のゲートは、受信バッファ22の出力に接続される。このパワートランジスタQ1のエミッタには、負荷に対する電源電圧となる基準電圧VEが発生する。この基準電圧VEは、受信回路6aの動作において実施の形態1、2における第1の接地電圧GND1に対応するものである。
実施の形態3では、低域除去フィルタ21は、高電源電圧HVDDと基準電圧VEとに基づき動作する。低域除去フィルタ21の構成は、図12において説明したものと実質的に同じものである。実施の形態3における受信バッファ22は、高電源電圧HVDDと基準電圧VEとに基づき動作する。実施の形態3では、受信バッファ22として、例えば、ヒステリシスコンパレータを用いる。ヒステリシスコンパレータは、低域除去フィルタ21において生成される伝達用信号V2aの信号レベルに応じて出力をハイレベル又はロウレベルとする。より具体的には、本実施の形態において用いるヒステリシスコンパレータは、上側閾値電圧Vht1と下側閾値電圧Vth2とが設定され、伝達用信号V2aの信号レベルが上側閾値電圧Vht1を上回った場合には出力をロウレベルからハイレベルに切り換え、下側閾値電圧Vth2を下回った場合には出力をハイレベルからロウレベルに切り換える。
また、実施の形態3では、トランス10の二次側コイルL2の一端は、低域除去フィルタ21に接続され、他端は、パワートランジスタQ1のエミッタに接続される。
なお、実施の形態3における受信回路6aにより駆動される負荷としては、モーター(電動機)、照明などがある。負荷は基準電圧VEと第1の接地電圧GND1との間において動作するものとする。
続いて、実施の形態3にかかる信号伝達システムの動作について説明する。実施の形態3にかかる受信回路6aでは、パワートランジスタQ1のオンとオフとが切り替わると基準電圧VEの電位が変動する。つまり、送信回路5側の第2の接地電圧GND2と受信街路の基準電圧VEとの相対的な電位差が動的に変動する。実施の形態3にかかる信号伝達システムの動作を示すタイミングチャートを図17に示す。
図17に示すように、実施の形態3にかかる信号伝達システムでは、入力データVinとしてPWM信号が入力される。このPWM信号は、数十MHzの帯域に複数の中心帯域を有する信号である。そして、送信回路5の送信バッファ20は、PWM信号とクロック信号CLKとに応じて第1の送信信号V1を生成する。クロック信号は100MHzに中心帯域を有する信号である。そして、この第1の送信信号V1は、トランス10を介して受信回路6aに送信される。受信回路6aでは、トランス10の二次側コイルL2において生成された第1の受信信号V2を受信する。
このとき第2の接地電圧GND2と基準電圧VEとの間には図17のVE−GND2で示される相対的な電位変動が生じる。この相対的な電位変動は、約1kHzに中心帯域を有する。電源間の相対的な電位変動に起因して、第1の受信信号V2は、第2の接地電圧GND2に対してV2−GND2で示す振幅中心電位の揺れを生じ、基準電圧VEに対してはV2−VEで示す振幅中心電位の揺れを生じる。この振幅中心電位の揺れが電源間ノイズとなる。
そして、受信回路6aでは、低域除去フィルタ21において第1の受信信号V2の低周波成分(例えば電源間ノイズ)の信号レベルを低減して伝達用信号V2aを生成する。この伝達用信号V2aでは、電源間ノイズの周波数帯である1kHzの信号成分のレベルが第2の受信信号V2に比べ大幅に小さくなっている。そして、この伝達用信号V2aの振幅中心の振幅は、受信バッファ22の上側閾値電圧Vth1と下側閾値電圧Vth2との間に十分に収まるものとなる。これにより、受信バッファ22は、本来第1の受信信号V2として受信すべきパルス信号に基づき入力データVinを再現した出力データVoutを得ることができる。受信バッファ22により再生されたPWM信号は、基準電圧VEに対して振幅が変動しないため、パワートランジスタQ1は、このPWM信号に基づき正常に動作することが可能になる。
上記説明より、実施の形態3においても、受信回路6aがノイズ除去部(例えば、低域除去フィルタ21)を有することで、第2の接地電圧GND2と基準電圧VEとの間の相対的な電位差に起因する電源間ノイズを生じた場合であっても信号伝達の信頼性を向上させることが可能になる。
特に、受信回路6aでは、受信回路6aの基準電圧VEがパワートランジスタQ1のオンオフの切り替わりに応じて動的に変動するため、電源間ノイズが大きくなりやすい。このような場合においては、低域除去フィルタ21が電源間ノイズの信号レベルを低減することで得られる信号伝達の信頼性の向上の効果は大きい。
また、パワートランジスタQ1を入力データVinに応じて正確に制御することは、機器の安全性及び信頼性の向上を実現するためには非常に重要になる。例えば、信号の誤伝達が生じて長期間の間パワートランジスタQ1がオンした場合、負荷には過大な電流が流れ続け、モーターの破損、モーターが停止できないことに起因する火災・事故が発生することがある。このような、機器の損傷や事故を防止するためにパワートランジスタQ1を正確に制御することは非常に重要になる。
実施の形態4
実施の形態4にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1にかかる信号伝達システムにおいて説明した要素については、実施の形態1にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
まず、実施の形態4にかかる信号伝達システムの実装状態を示す模式図を図18、19に示す。図18に示す実装例では、第2の半導体チップ4側に2つのトランスが設けられ、図19に示す実装例では、第1の半導体チップ3側に2つのトランスが設けられる。2つのトランスは、第1の一次側コイルL11及び第1の二次側コイルL12を有する第1のトランスと、第2の一次側コイルL21及び第2の二次側コイルL22を有する第2のトランスと、により構成される。第1の一次側コイルL11及び第2の一次側コイルL21は、それぞれ一方の端子が第2の接地電圧GND2が供給される受信回路5aの接地配線に接続され、他方の端子がそれぞれ対応する送信回路5aの送信ノードに接続される。第1の二次側コイルL12及び第2の二次側コイルL22は、それぞれ一方の端子が第1の接地電圧GND1が供給される受信回路6bの接地配線に接続され、他方の端子がそれぞれ対応する受信回路6bの受信ノードに接続される。
次に、実施の形態4にかかる信号伝達システムのブロック図を図20に示す。図20に示すように、実施の形態4にかかる信号伝達システムでは、送信回路5a、第1の交流結合素子(例えば、トランス10a)、第2の交流結合素子(例えば、トランス10b)、受信回路6bを有する。トランス10aは第1の一次側コイルL11及び第1の二次側コイルL12により構成され、トランス10bは第2の一次側コイルL21及び第2の二次側コイルL22により構成される。また、トランス10a、10bは、対応する2つのコイルの間に寄生容量Cpがそれぞれ形成されるものとする。
送信回路5aは、送信バッファ23a、23bを有する。送信バッファ23aは、第1の入力データVin1に応じて第1の送信信号V11を生成する。そして、送信バッファ23aは、第1の送信信号V11に基づきトランス10aの第1の一次側コイルL11を駆動する。本実施の形態では、送信バッファ23aは、第1の入力データVin1が第1の論理レベル(例えばハイレベル)のときにパルス信号を出力するものとする。送信バッファ23bは、第2の入力データVin2に応じて第2の送信信号V21を生成する。そして、送信バッファ23bは、第2の送信信号V21に基づきトランス10bの第1の一次側コイルL21を駆動する。本実施の形態では、送信バッファ23bは、第21の入力データVin2が第2の論理レベル(例えばロウレベル)のときにパルス信号を出力するものとする。送信バッファ23a、23bは、第2の電源電圧VDD2及び第2の接地電圧GND2に基づき動作する。
なお、本実施の形態では第1の入力データVin1と第2の入力データVin2は、実質的に同じものとする。しかし、第1の入力データVin1と第2の入力データVin2とを互いに反転した論理の信号とし、送信バッファ23a、23bは、対応する入力データがハイレベルのときにパルス信号を出力するものとしても良い。
受信回路6bは、ノイズ除去部(例えば、差動増幅器24)、受信バッファ25を有する。差動増幅器24は、第1の電源電圧VDD1及び第1の接地電圧GND1に基づき動作する。また、差動増幅器24は、2つの入力信号に含まれる交流成分のうち同相の信号成分を差動増幅器が備える同相除去比(CMRR:Common-Mode Rejection Raito)に基づき低減する。差動増幅器24は、トランス10aの第1の二次側コイルL12を介して受信される第1の受信信号V12が正転入力端子に入力され、トランス10bの第2の二次側コイルL22を介して受信される第2の受信信号V22が反転入力端子に入力される。そして、差動増幅器24は、2つの入力端子にて受信した信号の電位差に基づき第1の伝達用信号V12a及び第2の伝達用信号V22aを出力する。なお、差動増幅器24が出力する第1の伝達用信号V12a及び第2の伝達用信号V22aは、振幅中心電位に対して互いに反転したパルス信号を有する。
ここで、差動増幅器24の詳細な回路構成について説明する。差動増幅器24の回路の一例を図21に示す。図21に示す例では、差動増幅器24は、NMOSトランジスタN1〜N3、負荷抵抗RL1、RL2を有する。NMOSトランジスタN1は、ソースに第1の接地電圧GND1が供給され、ドレインがNMOSトランジスタN2、N3のドレインに接続される。また、NMOSトランジスタN1のゲートには定電圧Vcontが与えられる。つまり、NMOSトランジスタN1は差動増幅器24の動作電流源として機能する。NMOSトランジスタN2、N3は差動対を構成する。NMOSトランジスタN2のゲートは差動増幅器24の正転入力端子に対応し、NMOSトランジスタN3のゲートは差動増幅器24の反転入力端子に対応する。NMOSトランジスタN2のドレインは、負荷抵抗RL1を介して第1の電源電圧VDD1が供給される。そして、NMOSトランジスタN2のドレインは、反転出力端子となっており、第2の伝達用信号V22aが出力される。NMOSトランジスタN3のドレインは、負荷抵抗RL2を介して第1の電源電圧VDD1が供給される。そして、NMOSトランジスタN3のドレインは、正転出力端子となっており、第1の伝達用信号V12aが出力される。
受信バッファ25は、第1の電源電圧VDD1及び第1の接地電圧GND1に基づき動作する。受信バッファ25は、例えばヒステリシスコンパレータであって、第1の伝達用信号V12a及び第2の伝達用信号V22aに基づき入力データを再生した出力データを生成する。より具体的には、受信バッファ25は、第1の伝達用信号V12aと第2の伝達用信号V22aとの電位差(V21a−V22aの値)が正であれば出力データVoutの値をハイレベルとし、負であれば出力データVoutの値をロウレベルとする。
続いて、実施の形態4にかかる信号伝達システムの動作について説明する。実施の形態4にかかる信号伝達システムの動作を示すタイミングチャートを図22に示す。図22に示すように、実施の形態4にかかる信号伝達システムでは、第1の送信信号V11と第2の送信信号V21とでは、パルス信号が重畳される期間が異なる。また、第1の送信信号V11と第2の送信信号V21は、第2の接地電圧GND2に対してロウレベルの電圧が変動しない。
一方、図22に示す例では、第1の接地電圧GND1と第2の接地電圧GND2との間にGND2−GND1において示される相対的な電位の変動が生じる。この相対的な電位の変動に基づき生じた電源間ノイズVnoiseは、第1の受信信号V12及び第2の受信信号V22に重畳される。そのため、第1の受信信号V12及び第2の受信信号V22のロウレベルは第1の接地電圧GND2に対して電源間ノイズVnoiseに応じた変動を生じる。この電源間ノイズVnoiseの大きさは、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも大きくなる。
そして、実施の形態4にかかる信号伝達システムでは、差動増幅器24が第1の受信信号V12及び第2の受信信号V22に基づき第1の伝達用信号V12a及び第2の伝達用信号V22aを生成する。ここで、第1の受信信号V12及び第2の受信信号V22に重畳される電源間ノイズVnoiseは、トランス10a、10bを構成するコイルの他方の端子がともに同じ関係にある電源系に接続されているため、同位相かつ同振幅レベルとなる。このとき、差動増幅器24は、同相除去比CMRRに基づきこの電源間ノイズVnoiseの信号レベルを減衰させる。減衰後の電源間ノイズの大きさはVnoise×CMRRとなる。
このように、第1の受信信号V12及び第2の受信信号V22が差動増幅器24を介することで、第1の伝達用信号V12a及び第2の伝達用信号V22aの電源間ノイズの振幅は、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも大きくなる。これにより、受信バッファ25は、電源間ノイズVnoiseの影響を受けることなく第1の伝達用信号V12a及び第2の伝達用信号V22aにより伝達されるパルス信号に基づき入力データVin1、Vin2を再生した出力データVoutを得ることができる。
上記説明より、実施の形態4にかかる信号伝達システムにおいても、ノイズ除去部(例えば、差動増幅器24)を設けることで、電源間ノイズの影響を低減して受信バッファ25によるデータ再生処理の信頼性を向上させることができる。
また、一般的に、差動増幅器の同相除去比は、100分の1〜1000分の1程度ある。つまり、差動増幅器は、同相の信号成分の振幅を100分の1〜1000分の1程度に減衰する効果を有する。一方、一次の低域除去フィルタでは、100分の1〜1000分の1程度の信号減衰効果を得るためには、除去対象の信号成分の周波数に対して100倍〜1000倍の周波数のカットオフ周波数を設定する必要がある。そのため、一次の低域除去フィルタを使用した場合、伝達する信号(例えばパルス信号)の周波数と除去対象の信号成分との周波数が近い場合、十分な振幅減衰効果を得ることができない場合がある。しかし、差動増幅器をノイズ除去部に用いた場合、差動増幅器は除去対象となっている信号成分と伝達する信号成分との周波数の関係にかかわらず、同位相の信号成分に対して高い振幅減衰効果を得ることができる。そのため、ノイズ除去部に差動増幅器を用いることで、除去対象の信号の周波数にかかわらず任意の伝達信号の周波数を設定できるため、信号伝達システムの設計の自由度を向上させることができる。
なお、実施の形態4にかかる受信回路6aは、交流結合素子としてコンデンサを利用した場合であっても適用可能である。交流結合素子としてコンデンサを利用した場合における信号伝達システムの実装状態を示す模式図を図23に示す。図23に示すように、実施の形態4の第1の変形例では、トランス10aとトランス10bが電極Ce1aと電極Ce2aとを有する第1のコンデンサCcaと、電極Ce1bと電極Ce2bとを有する第2のコンデンサCcbに置き換えられている。また、実施の形態4にかかる第1の変形例にかかる信号伝達システムのブロック図を図24に示す。図24に示すように、第1の変形例では、トランス10a及びトランス10bが第1のコンデンサ11a及び第2のコンデンサ11bに置き換えられる。
このように、トランスをコンデンサに置き換えた場合であっても、コンデンサを介して送受信される信号はトランスを用いた実施の形態4にかかる信号伝達システムと同じになるため、上記説明した電源間ノイズの振幅減衰効果を同様に得ることができる。
また、実施の形態4にかかる第2の変形例にかかる信号伝達システムのブロック図を図25に示す。図25に示すように、実施の形態4の第2の変形例では、ノイズ除去部31を有する受信回路6cを示す。ノイズ除去部31は、低域除去フィルタ21及び差動増幅器24を有する。低域除去フィルタ21は、差動増幅器24の正転入力端子と第1の二次側コイルL12の一端との間と、差動増幅器24の反転入力端子と第2の二次側コイルL22の一端との間と、にそれぞれ設けられる。このように、差動増幅器24の前段に低域除去フィルタ21を設けることで、差動増幅器24には、低域除去フィルタ21により減衰された電源間ノイズが入力される。これにより、実施の形態4の第2の変形例にかかる信号伝達システムでは、第1の伝達用信号V12a及び第2の伝達用信号V22aの電源間ノイズの大きさをさらに小さくすることが可能になる。
実施の形態5
実施の形態5にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態5にかかる信号伝達システムのブロック図を図26に示す。図26に示すように、実施の形態5にかかる信号伝達システムは、実施の形態4にかかる信号伝達システムの送信回路5aを送信回路5bに置き換えたものである。送信回路5bは、送信バッファ26として差動増幅器26を有する。差動増幅器26は、第2の電源電圧VDD2及び第2の接地電圧GND2に基づき動作する。差動増幅器26は、第1の入力データVin1と第2の入力データVin2との電位差に基づき、所定の振幅を有するパルス信号が重畳された第1の送信信号V11及び第2の送信信号V21を生成する。ここで、実施の形態5では、第1の入力データVin1と第2の入力データVin2は、互いに反転する信号とする。また、第1の送信信号V11及び第2の送信信号V21は振幅中心電位に対して互いに逆の振幅方向を有するパルス信号が重畳される信号であるものとする。
続いて、実施の形態5にかかる信号伝達システムの動作について説明する。実施の形態5にかかる信号伝達システムの動作を示すタイミングチャートを図27に示す。図27に示すように、実施の形態5にかかる信号伝達システムでは、第1の送信信号V11に振幅中心電位に対して正の方向に振れるパルス信号が重畳される期間に第2の送信信号V21には振幅中心電位に対して負の方向に振れるパルス信号が重畳される。また、第1の送信信号V11に振幅中心電位に対して負の方向に振れるパルス信号が重畳される期間に第2の送信信号V21には振幅中心電位に対して正の方向に振れるパルス信号が重畳される。また、第1の送信信号V11と第2の送信信号V21は、第2の接地電圧GND2に対して振幅中心電位が変動しない。
一方、図27に示す例では、第1の接地電圧GND1と第2の接地電圧GND2との間にGND2−GND1において示される相対的な電位の変動が生じる。この相対的な電位の変動に基づき生じた電源間ノイズVnoiseは、第1の受信信号V12及び第2の受信信号V22に重畳される。そのため、第1の受信信号V12及び第2の受信信号V22の振幅中心電位は第1の接地電圧GND1に対して電源間ノイズVnoiseに応じた変動を生じる。この電源間ノイズVnoiseの大きさは、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも大きくなる。
そして、実施の形態5にかかる信号伝達システムでは、差動増幅器24が第1の受信信号V23及び第2の受信信号V22に基づき第1の伝達用信号V12a及び第2の伝達用信号V22aを生成する。ここで、第1の受信信号V12及び第2の受信信号V22に重畳される電源間ノイズVnoiseは、トランス10a、10bを構成するコイルの他方の端子がともに同じ関係にある電源系に接続されているため、同位相かつ同振幅レベルとなる。このとき、差動増幅器24は、同相除去比CMRRに基づきこの電源間ノイズVnoiseの信号レベルを減衰させる。減衰後の電源間ノイズの大きさはVnoise×CMRRとなる。
このように、第1の受信信号V12及び第2の受信信号V22が差動増幅器24を介することで、第1の伝達用信号V12a及び第2の伝達用信号V22aの電源間ノイズの振幅は、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも小さくなる。これにより、受信バッファ25は、電源間ノイズVnoiseの影響を受けることなく第1の伝達用信号V12a及び第2の伝達用信号V22aにより伝達されるパルス信号に基づき入力データVin1、Vin2を再生した出力データVoutを得ることができる。
上記説明より、実施の形態5にかかる信号伝達システムでは、送信回路5bが出力する信号形式が実施の形態4にかかる信号伝達システムから変更されたが、受信回路6bにおいては実施の形態4と同じ同位相の電源間ノイズが生じる。そのため、実施の形態4と同様にノイズ除去部(例えば、差動増幅器24)を設けることで、電源間ノイズの影響を低減して受信バッファ25によるデータ再生処理の信頼性を向上させることができる。
また、実施の形態5においても、交流結合素子としてコンデンサを用いることが可能である。そこで、実施の形態5の信号伝達システムにおいて交流結合素子としてコンデンサを利用した変形例のブロック図を図28に示す。図28に示すように、図26において示したブロック図のトランス10a、10bをコンデンサ11a、11bに置き換えることで実施の形態5にかかる信号伝達システムの変形例を実現することができる。
実施の形態6
実施の形態6にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4、5にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4、5にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態6にかかる信号伝達システムのブロック図を図29に示す。図29に示すように、実施の形態6にかかる信号伝達システムは、実施の形態1にかかる信号伝達システムの受信回路6を受信回路6dに置き換えたものである。受信回路6dは、ノイズ除去部32、受信バッファ25を有する。受信バッファ25は、実施の形態4において説明した受信バッファと同じものである。
ノイズ除去部32は、差動増幅器24、参照ノイズ生成部32aを有する。差動増幅器24は、実施の形態4において説明した差動増幅器24と同じものである。実施の形態7では、差動増幅器24は、正転入力端子にトランス10の二次側コイルL2により生成された第1の受信信号V2が入力され、反転入力端子に参照ノイズ生成部32aにおいて生成された参照ノイズ信号V3rが入力される。
参照ノイズ生成部32a、レプリカコンデンサCr、抵抗R3rを有する。レプリカコンデンサCrは、トランス10の一次側コイルL1と二次側コイルL2との間に形成される寄生容量Cpと実質的に同じ容量値を有する。レプリカコンデンサCrは、一方の端子が第2の接地電圧GND2が供給される送信回路5の接地配線に接続され、他方の端子が差動増幅器24の反転入力端子に接続される。抵抗R3rは、トランス10の二次側コイルL2の寄生抵抗値と実質的に同じ抵抗値を有する。抵抗R3rは、一方の端子が第1の接地電圧GND1が供給される受信回路の接地配線に接続され、他方の端子がレプリカコンデンサCrの他方の端子に接続される。抵抗R3rは、レプリカコンデンサCrと差動増幅器24の反転入力端子とを接続するノードに電圧値が第1の接地電圧GND1となるバイアス電圧を与える。
参照ノイズ生成部32aは、レプリカコンデンサCrと抵抗R3rとにより、電源間ノイズの発生原因となるトランス10の寄生回路の等価回路を構成する。これにより、参照ノイズ生成部32aは、レプリカコンデンサCrの差動増幅器24側の端子にトランス10において発生する電源間ノイズと同位相かつ同振幅レベルを有する参照ノイズ信号V3rを生成する。
実施の形態6にかかる信号伝達システムでは、差動増幅器24に同じ位相を有する二次側コイルL2を介して得られる第1の受信信号V2に重畳された電源間ノイズと参照ノイズ信号V3rとが入力される。そのため、差動増幅器24は、実施の形態4の場合と同様に同相除去比に基づき第1の受信信号V2に重畳された電源間ノイズの振幅レベルを減衰させることが可能になる。つまり、実施の形態6の差動増幅器24が出力する第1の伝達用信号V12a及び第2の伝達用信号V22aは、実施の形態4の差動増幅器24が出力するものと等価になる。
上記説明より、実施の形態6にかかる信号伝達システムでは、信号の伝達チャネルが1つ(例えば、トランスが1つ)の場合であっても、電源間ノイズと同位相の参照ノイズ信号V3rを生成する参照ノイズ生成部32aを設けることで、差動増幅器24の同相除去比に基づく電源間ノイズの振幅レベルの低減が可能になる。
実施の形態7
実施の形態7にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4〜6にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4〜6にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態7にかかる信号伝達システムのブロック図を図30に示す。図30に示すように、実施の形態7にかかる信号伝達システムは、実施の形態1にかかる信号伝達システムの受信回路6を受信回路6eに置き換えたものである。受信回路6eは、ノイズ除去部33、受信バッファ25を有する。受信バッファ25は、実施の形態4において説明した受信バッファと同じものである。
ノイズ除去部33は、差動増幅器24、参照ノイズ生成部33aを有する。差動増幅器24は、実施の形態4において説明した差動増幅器24と同じものである。実施の形態7では、差動増幅器24は、正転入力端子にトランス10の二次側コイルL2により生成された第1の受信信号V2が入力され、反転入力端子に参照ノイズ生成部33aにおいて生成された第2の参照ノイズ信号V4ra(実施の形態6の参照ノイズ信号V3rに対応する信号)が入力される。
参照ノイズ生成部33a、レプリカコンデンサCr、レプリカコイルL3r、増幅器27を有する。本実施の形態におけるレプリカコンデンサCrは、トランス10の一次側コイルL1と二次側コイルL2との間に形成される寄生容量Cpよりも小さい容量値を有する。レプリカコンデンサCrは、一方の端子が第2の接地電圧GND2が供給される送信回路5の接地配線に接続され、他方の端子が増幅器27の入力端子に接続される。レプリカコイルL3rは、トランス10の二次側コイルL2よりもコイルの直径が小さく、二次側コイルL2と同一の構造を有する。また、レプリカコイルL3rは、二次側コイルL2と同一の中心点座標を有する位置に形成される。レプリカコイルL3rは、一方の端子が第1の接地電圧GND1が供給される受信回路の接地配線に接続され、他方の端子がレプリカコンデンサCrの他方の端子に接続される。増幅器27は、レプリカコンデンサCrと差動増幅器24の反転入力端子との間に設けられる。増幅器27は、第1の電源電圧VDD1と第1の接地電圧GND1とに基づき動作する。また、増幅器27は、レプリカコンデンサCr及びレプリカコイルL3rにより生成される第1の参照ノイズ信号V4rを増幅して第2の参照ノイズ信号V4raを出力する。
参照ノイズ生成部33aは、レプリカコンデンサCrとレプリカコイルL3rとにより、電源間ノイズの発生原因となるトランス10の寄生回路の等価回路を構成する。また、実施の形態7では、レプリカコンデンサCrとレプリカコイルL3rをトランス10の対応する素子よりも小さくししているため、レプリカコンデンサCrとレプリカコイルL3rとにより生成される第1の参照ノイズ信号V4rは、トランス10により発生する電源間ノイズよりも振幅が小さくなる。そこで、実施の形態7では、第1の参照ノイズ信号V4rを増幅器27により増幅することで電源間ノイズと振幅レベルが等しくなる第2の参照ノイズ信号V4raを生成する。これにより、参照ノイズ生成部33aは、レプリカコンデンサCrの差動増幅器24側の端子にトランス10において発生する電源間ノイズと同位相かつ同振幅レベルを有する参照ノイズ信号V4raを生成する。
実施の形態6にかかる信号伝達システムでは、差動増幅器24に同じ位相を有する二次側コイルL2を介して得られる第1の受信信号V2に重畳された電源間ノイズと参照ノイズ信号V4raとが入力される。そのため、差動増幅器24は、実施の形態4の場合と同様に同相除去比に基づき第1の受信信号V2に重畳された電源間ノイズの振幅レベルを減衰させることが可能になる。つまり、実施の形態7の差動増幅器24が出力する第1の伝達用信号V12a及び第2の伝達用信号V22aは、実施の形態4の差動増幅器24が出力するものと等価になる。
また、実施の形態7では、レプリカコイルL3rを有することで、信号伝達システムの外部から混入する外来磁気変動への耐性を高める。レプリカコイルL3rは、二次側コイルL2と同一の中心座標を有する位置に形成される。そのため、二次側コイルL2に外来磁気変動に起因する外来ノイズが発生した場合に、レプリカコイルL3rにも二次側コイルL2と同じ位相の外来ノイズが発生する。つまり、実施の形態7では、第1の参照ノイズ信号V4rには、外来ノイズに起因する信号を反映した参照外来ノイズ信号を含む。この参照外来ノイズ信号は、第1の参照ノイズ信号V4rと同時に増幅されることで、差動増幅器24の反転入力端子に達した時点において、二次側コイルL2で発生した外来ノイズと同位相かつ同振幅となる。そのため、実施の形態7では、差動増幅器24において外来ノイズ成分も電源間ノイズと同様に減衰される。
上記説明より、実施の形態7にかかる信号伝達システムでは、参照ノイズ生成部33aにより実施の形態6と同様に信号伝達時の信頼性を向上させることができる。また、実施の形態7にかかる信号伝達システムでは、レプリカコンデンサCrの容量値を実施の形態6よりも小さくし、かつ、レプリカコイルL3rのコイル径をトランス10の二次側コイルL2よりも小さくする。そして、実施の形態7では、これらレプリカコンデンサCr及びレプリカコイルL3rにより生成される第1の参照ノイズ信号V4rを増幅して差動増幅器24に出力する。レプリカコンデンサCr及びレプリカコイルL3rは一般的に回路面積が大きいが、実施の形態7では、これら素子を小さく形成することが可能であるため、受信回路6eの回路面積を小さくすることが可能である。なお、実施の形態7では、増幅器27を新たに設けるため、回路規模は大きくなると考えられるが、増幅器27による回路面積増加分よりもレプリカコンデンサCr及びレプリカコイルL3rの回路面積減少分の方が遙かに大きいため、全体の回路面積は小さくなる。
また、受信回路6eは、例えば、モーター等の電動機の近傍に実装されることがあるが、このような場合、モーターの磁界の変動に起因して外部磁界変動がトランスの動作に影響を及ぼす危険がある。しかし、実施の形態7では、レプリカコイルL3rを設けることで、外部磁界変動に起因して二次側コイルL2に発生する外来ノイズの影響をなくすことができる。このようにノイズを低減することで、受信回路6eの信頼性を格段に向上させることができる。
実施の形態8
実施の形態8にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4〜7にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4〜7にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態8にかかる信号伝達システムのブロック図を図31に示す。図31に示すように、実施の形態8にかかる信号伝達システムは、実施の形態1にかかる信号伝達システムの受信回路6を受信回路6fに置き換えたものである。受信回路6fは、ノイズ除去部34、受信バッファ25を有する。受信バッファ25は、実施の形態4において説明した受信バッファと同じものである。
ノイズ除去部34は、差動増幅器24、参照ノイズ生成部34aを有する。差動増幅器24は、実施の形態4において説明した差動増幅器24と同じものである。実施の形態8では、差動増幅器24は、正転入力端子にトランス10の二次側コイルL2により生成された第1の受信信号V2が入力され、反転入力端子に参照ノイズ生成部34aにおいて生成された参照ノイズ信号V5r(実施の形態6の参照ノイズ信号V3rに対応する信号)が入力される。
参照ノイズ生成部34a、レプリカコンデンサCr、レプリカコイルL3r、増幅器28、29を有する。本実施の形態におけるレプリカコンデンサCrは、トランス10の一次側コイルL1と二次側コイルL2との間に形成される寄生容量Cpよりも小さい容量値を有する。レプリカコンデンサCrは、一方の端子が第2の接地電圧GND2が供給される送信回路5の接地配線に接続され、他方の端子が増幅器28の入力端子に接続される。レプリカコイルL3rは、トランス10の二次側コイルL2よりもコイルの直径が小さく、二次側コイルL2と同一の構造を有する。また、レプリカコイルL3rは、二次側コイルL2と同一の中心点座標を有する位置に形成される。レプリカコイルL3rは、一方の端子が第1の接地電圧GND1が供給される受信回路の接地配線に接続され、他方の端子が増幅器29の入力端子に接続される。増幅器28は、レプリカコンデンサCrと差動増幅器24の反転入力端子との間に設けられる。
増幅器28は、第1の電源電圧VDD1と第1の接地電圧GND1とに基づき動作する。また、増幅器28は、レプリカコンデンサCrにより生成される参照電源間ノイズ信号V5crを増幅して出力する。増幅器29は、第1の電源電圧VDD1と第1の接地電圧GND1とに基づき動作する。また、増幅器29は、レプリカコイルL3rにより生成される参照外来ノイズ信号V5lrを増幅して出力する。そして、増幅器28、29は、互いの出力を合成して参照ノイズ信号V5rを生成する。また、増幅器28、29は、互いに独立した増幅率を有する。なお、増幅器28、29の増幅率は同一であっても構わない。
上記説明より、実施の形態8にかかる参照ノイズ生成部34aは、実施の形態7にかかる参照ノイズ生成部33aの増幅器27を、レプリカコンデンサCrとレプリカコイルL3rとにそれぞれ独立して設けたものに相当する。このようにすることで、レプリカコンデンサCrの容量値とレプリカコイルL3rのインダクタンス値とを独立して設定することが可能になる。そして、増幅器28、29によって、参照電源間ノイズ信号V5crと参照外来ノイズ信号V5lrの大きさをそれぞれ設定することで、実施の形態7における参照ノイズ信号V4raと等価な参照ノイズ信号V5rを得ることができる。つまり、実施の形態8にかかる参照ノイズ生成部34aは、実施の形態7にかかる参照ノイズ生成部33aよりも自由度の高い設計が可能となる。
ここで、実施の形態8にかかる信号伝達システムの実装概念図を図32に示す。図32に示すように、レプリカコイルL3rは、トランス10の二次側コイルL2よりも直径が小さく設定される。そして、レプリカコンデンサCrとレプリカコイルL3rからの信号は、増幅器28、29において増幅され、差動増幅器24に入力される。差動増幅器24では、二次側コイルL2から入力される第1の受信信号V2から増幅器28から入力される信号及び増幅器29から入力される信号を引くことで第1の伝達用信号V12a及び第2の伝達用信号V22aを生成する。なお、図32に示す実装概念図では、説明のために、一次側コイルL1、二次側コイルL2及びレプリカコイルL3rをそれぞれ異なる位置に配置したが、実際に実装される状態では、一次側コイルL1、二次側コイルL2及びレプリカコイルL3rは中心位置が同一直線上に位置するように配置される。
実施の形態9
実施の形態9にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4〜8にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4〜8にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態9にかかる信号伝達システムのブロック図を図33に示す。図33に示すように、実施の形態9にかかる信号伝達システムは、実施の形態1にかかる信号伝達システムの受信回路6を受信回路6gに置き換えたものである。受信回路6gは、ノイズ除去部35、受信バッファ25を有する。受信バッファ25は、実施の形態4において説明した受信バッファと同じものである。
ノイズ除去部35は、実施の形態6のノイズ除去部32の参照ノイズ生成部32aに代えてダミー交流結合素子(例えば、ダミートランス10c)を用いるものである。ダミートランス10cは、一次側コイルL1dと二次側コイルL2dとにより構成される。このダミートランス10cは、トランス10と同一の構造を有するものである。そのため、ダミートランス10cにおいても一次側コイルL1dと二次側コイルL2dとの間に寄生容量Cpが存在する。
ダミートランス10cの一次側コイルL1dは、一方の端子が第2の接地電圧GND2が供給される送信回路5の接地配線に接続され、他方の端子が開放端(オープン)となっている。なお、一次側コイルL1dの他方の端子には、第2の接地電圧GND2が供給されていても良く、また、バッファ等の素子が接続されていても構わない。ダミートランスの二次側コイルL2dは、一方の端子が第1の接地電圧GND1が供給される受信回路6gの接地配線に接続され、他方の端子が差動増幅器24の反転入力端子に接続される。
ダミートランス10cは、トランス10と同様に寄生容量Cpを有する。また、一次側コイルL1dがトランス10の一次側コイルL1と同様に第2の接地電圧GND2を基準として動作し、二次側コイルL2dがトランス10の二次側コイルと同様に第1の接地電圧GND1を基準として動作する。そのため、ダミートランス10cの二次側コイルL2dの差動増幅器24側の端子にはトランス10で発生する電源間ノイズと同位相かつ同振幅を有する参照ノイズ信号が発生する。
差動増幅器24に二次側コイルL2を介して得られる第1の受信信号V2と二次側コイルL2dにおいて生成される参照ノイズ信号とを入力することで、実施の形態9の差動増幅器24は、実施の形態6の差動増幅器24と同様に電源間ノイズの振幅レベルを低減することができる。
また、実施の形態9では、ダミートランス10cは、トランス10とは異なる領域に形成されるものとする。しかし、外来磁気変動が生じた場合、外来磁気変動の影響は近傍に形成されたダミートランス10cとトランス10とにほぼ同じ影響を及ぼす。つまり、実施の形態9では、ダミートランス10cを設けることで、外来磁気変動に起因する外来ノイズに対してもダミートランス10cとトランス10とで同位相かつ同振幅のノイズが発生する。したがって、実施の形態9においても、実施の形態7、8と同様に外来ノイズに対する耐性を向上させることができる。
なお、実施の形態9にかかる信号伝達システムの構成は、トランスをコンデンサに変更した変形例においても適用可能である。そこで、実施の形態9の変形例にかかる信号伝達システムのブロック図を図34に示す。図34に示すように、実施の形態9の変形例にかかる信号伝達システムでは、受信回路6hが受信回路6fのノイズ除去部35に対応するノイズ除去部36を有する。ノイズ除去部36では、ダミー交流結合素子11cとしてコンデンサCcと同一形状を有するダミーコンデンサCcdを有する。このような変形例においても、差動増幅器24の正転入力端子と反転入力端子には同位相かつ同振幅の電源間ノイズが与えられるため、差動増幅器24の出力において電源間ノイズの振幅レベルを低減することができる。
実施の形態10
実施の形態10にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4〜9にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4〜9にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態10にかかる信号伝達システムのブロック図を図35に示す。図35に示すように、実施の形態10にかかる信号伝達システムでは、複数の送信回路5と受信回路6iとの組に対して1つのダミートランス10cが設けられる。受信回路6iは、それぞれ差動増幅器24を有している。差動増幅器24は、対応する二次側コイルL2において生成される第1の受信信号V2が正転入力端子に入力され、反転入力端子にダミートランス10cにおいて生成される参照ノイズ信号が入力される。
つまり、実施の形態10にかかる信号伝達システムは、実施の形態9において説明したダミートランス10cを複数の複数の送信回路5と受信回路6iとの組で共有するものであり、実施の形態9と同様に信号伝達の信頼性を向上させることができる。
実施の形態11
実施の形態11にかかる信号伝達システムについて説明する。なお、以下の説明では、実施の形態1、4〜9にかかる信号伝達システムにおいて説明した要素については、実施の形態1、4〜9にかかる信号伝達システムの説明で使用した符号と同一の符号を付して説明を省略する。
実施の形態11にかかる信号伝達システムのブロック図を図36に示す。図36に示すように実施の形態11にかかる信号伝達システムでは、送信回路5と受信回路6jとを接続するトランスの形態が他の実施の形態と異なる。実施の形態11にかかるトランス10dは、信号伝達に利用する交流結合素子として利用されるトランスと、参照ノイズ信号を生成するために利用されるトランスとが一体に形成される。
トランス10dは、一次側コイルL1、二次側コイルL2及びダミー二次側コイルL2ddを有する。トランス10dでは、二次側コイルL2とダミー二次側コイルL2ddとが一体に形成される。そして、二次側コイルL2とダミー二次側コイルL2ddとの接続点に第1の接地電圧GND1が供給される。一方、一次側コイルL1は、二次側コイルL2とダミー二次側コイルL2ddとの両方に対応して形成される。このとき、一次側コイルL1と二次側コイルL2との間に形成される寄生容量Cp1と一次側コイルL1とダミー二次側コイルL2ddとの間に形成される寄生容量Cp2との容量値を実質的に同じにすることが好ましい。これは、一次側コイルL1と二次側コイルL2の間で発生する電源間ノイズと、一次側コイルとダミー二次側コイルL2ddとの間で発生する電源間ノイズとを等しくするためである。
続いて、トランス10dと送信回路5との接続について説明する。トランス10dの一次側コイルL1の一方の端子は、第2の接地電圧GND2が供給される送信回路5の接地配線と接続され、他方の端子は、送信バッファ20の出力に接続される。
次に、トランス10dと受信回路6jとの接続について説明する。実施の形態11にかかる信号伝達システムの受信回路6jは、上記実施の形態において説明した差動増幅器24と受信バッファ25を備える。トランス10dの二次側コイルL2の一方の端子は差動増幅器24の正転入力端子に接続され、ダミー二次側コイルL2ddの一方の端子は差動増幅器24の反転入力端子に接続される。トランス10dの二次側コイルL2の他方の端子とダミー二次側コイルL2ddの他方の端子は共通に接続され、第1の接地電圧GND1が供給される。なお、トランス10dでは、二次側コイルL2の一方の端子に第1の受信信号V71が生成され、ダミー二次側コイルL2ddの他方の端子に第2の受信信号V72が生成される。この第1の受信信号V71と第2の受信信号V72は、重畳されるパルス信号の振幅が反転した信号である。また、差動増幅器24は、第1の受信信号V71及び第2の受信信号V72との電位差に基づき第1の伝達用信号V71a及び第2の伝達用信号V72aを生成する。
実施の形態11にかかる信号伝達システムでは、ダミー二次側コイルL2ddと、差動増幅器24によりノイズ除去部37が構成される。また、ノイズ除去部37と受信バッファ25により受信回路6jが構成される。このとき、ダミー二次側コイルL2ddは、参照ノイズ生成部として動作する。
ここで、トランス10dの実装概念図を図37に示す。図37に示すように、一次側コイルL1は、巻線の両端に送信バッファ20の出力又は第2の接地電圧GND2が与えられる。一方、二次側コイルL2とダミー二次側コイルL2ddは一本の巻線により形成され、二次側コイルL2とダミー二次側コイルL2ddとの接続点に第1の接地電圧GND1が供給される。なお、図37では、一次側コイルの中心位置が二次側コイルL2及びダミー二次側コイルL2ddの中心位置と異なるが、実際に実装する際には、3つのコイルの中心位置は同一直線上に設定される。
続いて、実施の形態11にかかる信号伝達システムの動作について説明する。実施の形態11にかかる信号伝達システムの動作を示すタイミングチャートを図38に示す。図38に示すように、実施の形態11にかかる信号伝達システムでは、入力データVinがハイレベルからロウレベルへと切り替わる信号である。このような入力データVinに基づき送信バッファ20は、第1の送信信号V1を生成する。第1の送信信号V1は、入力データVinがハイレベルの期間は振幅中心電位に対して正の方向に振れるパルス信号が重畳され、入力データVinがロウレベルの期間は振幅中心電位に対して負の方向に振れるパルス信号が重畳される。このとき、入力データVin及び第1の送信信号V1は、第2の接地電圧GND2に対して振幅中心電位が変動しない。
一方、図38に示す例では、第1の接地電圧GND1と第2の接地電圧GND2との間にGND2−GND1において示される相対的な電位の変動が生じる。この相対的な電位の変動に基づき生じた電源間ノイズVnoiseは、第1の受信信号V71及び第2の受信信号V72に重畳される。そのため、第1の受信信号V71及び第2の受信信号V72の振幅中心電位は第1の接地電圧GND1に対して電源間ノイズVnoiseに応じた変動を生じる。この電源間ノイズVnoiseの大きさは、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも大きくなる。
そして、実施の形態11にかかる信号伝達システムでは、差動増幅器24が第1の受信信号V71及び第2の受信信号V72に基づき第1の伝達用信号V71a及び第2の伝達用信号V72aを生成する。ここで、第1の受信信号V71及び第2の受信信号V72に重畳される電源間ノイズVnoiseは、一次側コイルL1と二次側コイルL2との間の寄生容量Cp1及び一次側コイルL1とダミー二次側コイルL2ddとの間の寄生容量Cp2とが同じ容量値であるため、同位相かつ同振幅レベルとなる。したがって、差動増幅器24は、同相除去比CMRRに基づきこの電源間ノイズVnoiseの信号レベルを減衰させる。減衰後の電源間ノイズの大きさはVnoise×CMRRとなる。
このように、第1の受信信号V71及び第2の受信信号V72が差動増幅器24を介することで、第1の伝達用信号V71a及び第2の伝達用信号V72aの電源間ノイズの振幅は、受信バッファ25の上側閾値電圧Vth1及び下側閾値電圧Vth2の電位差よりも小さくなる。これにより、受信バッファ25は、電源間ノイズVnoiseの影響を受けることなく第1の伝達用信号V71a及び第2の伝達用信号V72aにより伝達されるパルス信号に基づき入力データVinを再生した出力データVoutを得ることができる。
上記説明より、実施の形態11にかかる信号伝達システムでは、トランス10dにおいて形成される寄生容量Cp1、Cp2の容量値を実質的に同じにすることで、第1の受信信号V71と第2の受信信号V72とに同位相かつ同振幅の電源間ノイズを生成する。そして、差動増幅器24に第1の受信信号V71と第2の受信信号V72とを入力することで、同相除去比に基づく電源間ノイズの信号レベル減衰効果を得ることができる。
また、実施の形態11にかかる信号伝達システムでは、二次側コイルL2、ダミー二次側コイルL2dd及び一次側コイルL1の中心位置が同一直線上に配置されるため、二次側コイルL2とダミー二次側コイルL2ddとに均等に外来磁気変動に起因する外来ノイズが発生する。そのため、実施の形態11においても外来ノイズに対する耐性を高めることが可能である。
なお、実施の形態11にかかる信号伝達システムに低域除去フィルタ21を追加することも可能である。低域除去フィルタ21を追加した実施の形態11にかかる信号伝達システムの変形例のブロック図を図39に示す。図39に示すように、低域除去フィルタは、二次側コイルL2と差動増幅器24の正転入力端子との間、及び、ダミー二次側コイルL2ddと差動増幅器24の反転入力端子との間にそれぞれ挿入される。このように、低域除去フィルタ21を追加することで、差動増幅器24に入力される電源間ノイズの振幅を小さくすることが可能である。
なお、本発明は上記実施の形態に限られたものではなく、趣旨を逸脱しない範囲で適宜変更することが可能である。例えば、上記実施の形態では、接地電圧側の相対的な電位差を例に説明したが、電源電圧側の相対的な電位差に対しても接地電圧側の相対的な電位差と同様に電源間ノイズを低減させることが可能である。また、実施の形態3以外の実施例においても受信バッファの出力にパワートランジスタQ1を接続することが可能である。この場合、上記説明において第1の接地電圧として説明した部分を基準電圧VEに置き換えれば良い。
この出願は、2009年2月20日に出願された日本出願特願2009−038070を基礎とする優先権を主張し、その開示の全てをここに取り込む。
本発明は、第1の電源系で動作する回路と、第1の電源系とは異なる電源電圧が設定される第2の電源系で動作する回路との間で信号の送受信が行われるシステムにおいて利用することができる。
1 半導体パッケージ
2 リード端子
3、4、7 半導体チップ
5、5a、5b 送信回路
6、6a〜6j 受信回路
8 半導体基板
10、10a〜10d トランス
11、11a〜11c コンデンサ
20、23a、23b 送信バッファ
21 低域除去フィルタ
22、25 受信バッファ
24、26 差動増幅器
27〜29 増幅器
31、32〜37 ノイズ除去部
32a〜34a 参照ノイズ生成部
Cc、Cca、Ccb、Ccd、Ch コンデンサ
Cr レプリカコンデンサ
Cp、Cp1、Cp2 寄生容量
Ce1、Ce1a、Ce1b 電極
Ce2、Ce2a、Ce2b 電極
CLK クロック信号
L1、L11、L1d、L21 一次側コイル
L2、L12、L2d、L22 二次側コイル
L3r レプリカコイル
N1〜N3 NMOSトランジスタ
Pd パッド
Q1 パワートランジスタ
R1h、R2h、R3r 抵抗
RL1、RL2 負荷抵抗
W ボンディングワイヤ

Claims (16)

  1. 第1の電源系に属する第1の電源に基づき動作し、第2の電源系に属する第2の電源に基づき動作する送信回路が出力する送信信号を、交流結合素子を介して受信する受信回路であって、
    前記第1の電源と前記第2の電源との電位差に起因して発生し、前記交流結合素子の一端から出力される受信信号に重畳される電源間ノイズの信号レベルを低減して伝達用信号を生成するノイズ除去部と、
    前記伝達用信号に基づきデータ信号を再生する受信バッファと、有し、
    前記ノイズ除去部は、
    前記電源間ノイズと同じ位相となる参照ノイズ信号を生成する参照ノイズ生成部と、
    前記受信信号と前記参照ノイズ信号との電位差を増幅して前記伝達用信号を生成する差動増幅器と、を有し、
    前記参照ノイズ生成部は、前記交流結合素子と同一の素子であって、前記第2の電源に接続される少なくとも1つの送信回路側端子と、前記差動増幅器に前記参照ノイズ信号を与える受信回路側端子と、を有するダミー交流結合素子を有する受信回路。
  2. 前記ノイズ除去部は、前記交流結合素子と前記受信バッファとの間に設けられ、前記受信信号に含まれる前記電源間ノイズを低減して前記伝達用信号を生成する低域除去フィルタを有する請求項1に記載の受信回路。
  3. 前記交流結合素子は、1つ又は2つの半導体基板上に一次側コイルと二次側コイルとが形成されるトランスであって、
    前記参照ノイズ生成部は、前記一次側コイルと前記二次側コイルとの間に形成される寄生容量の容量値に応じた容量値を有し、一方の端子が前記第2の電源に接続されるレプリカコンデンサを有する請求項に記載の受信回路。
  4. 前記参照ノイズ生成部は、前記レプリカコンデンサと前記差動増幅器との間に設けられ、前記レプリカコンデンサから得られる信号の信号レベルを調節する第1の前段増幅器を有する請求項に記載の受信回路。
  5. 前記参照ノイズ生成部は、前記レプリカコンデンサの他方の端子と前記第1の電源との間に接続され、前記二次側コイルのインダクタンス値に応じたインダクタンス値を有するレプリカコイルを有する請求項に記載の受信回路。
  6. 前記参照ノイズ生成部は、前記レプリカコイルと前記差動増幅器との間に設けられ、前記レプリカコイルから得られる信号の信号レベルを調節する第2の前段増幅器を有する請求項に記載の受信回路。
  7. 前記第1の前段増幅器と前記第2の前段増幅器は、1つの増幅器として構成され、前記増幅器は、前記レプリカコンデンサから得られると前記レプリカコイルから得られる信号とを合成して前記差動増幅器に出力する請求項に記載の受信回路。
  8. 前記レプリカコイルは、前記二次側コイルよりも直径が小さい請求項乃至のいずれか1項に記載の受信回路。
  9. 前記交流結合素子及び前記ダミー交流結合素子は、一次側コイルと二次側コイルとが形成されるトランスであって、
    前記交流結合素子の一次側コイルは、一方の端子が前記第2の電源に接続され、他方の端子が前記送信回路に接続され、
    前記交流結合素子の二次側コイルは、一方の端子が前記第1の電源に接続され、他方の端子が前記差動増幅器に接続され、
    前記ダミー交流結合素子の一次側コイルは、一方の端子が前記第2の電源に接続され、
    前記ダミー交流結合素子の二次側コイルは、一方の端子が前記第1の電源に接続され、他方の端子が前記差動増幅器に接続される請求項に記載の受信回路。
  10. 前記交流結合素子及び前記ダミー交流結合素子は、同一半導体基板上に第1の電極と第2の電極とが形成されるコンデンサであって、
    前記交流結合素子の前記第1の電極は、前記送信回路に接続され、
    前記交流結合素子の前記第2の電極は、前記差動増幅器に接続され、
    前記ダミー交流結合素子の前記第1の電極は、前記第1の電源に接続され、
    前記ダミー交流結合素子の前記第2の電極は、前記差動増幅器に接続される請求項に記載の受信回路。
  11. 前記ダミー交流結合素子は、複数の前記交流結合素子に対して1つ設けられる請求項1乃至10のいずれか1項に記載の受信回路。
  12. 前記低域除去フィルタは、
    前記第1の電源のうち高電位側の電圧を供給する高電位側電源配線と、前記第1の電源のうち低電位側の電圧を供給する低電位側電源配線との間に直列に接続される第1、第2の抵抗と、
    一方の端子に前記受信信号が入力され、他方の端子が前記第1、第2の抵抗の接続点及び前記受信バッファに接続されるコンデンサと、
    を有する請求項に記載の受信回路。
  13. 前記受信回路は、前記受信バッファが再生した前記データ信号に基づき導通状態が制御されるパワートランジスタを有し
    前記受信回路は、前記パワートランジスタの出力電圧を前記第1の電源として動作する請求項1乃至12のいずれか1項に記載の受信回路。
  14. 第1の電源系に属する第1の電源に基づき動作し、第2の電源系に属する第2の電源に基づき動作する送信回路が出力する送信信号を、交流結合素子を介して受信する受信回路であって、
    差動増幅器と、
    前記交流結合素子と同一の素子であって、前記第2の電源に接続される少なくとも1つの送信回路側端子と、前記差動増幅器に接続される受信回路側端子と、を有するダミー交流結合素子と、を有する受信回路における信号受信方法であって
    前記第1の電源と前記第2の電源との電位差に起因して発生し、前記交流結合素子の一端から出力される受信信号に重畳される電源間ノイズと、前記ダミー交流結合素子により生成される前記電源間ノイズと同じ位相の参照ノイズ信号と、の電位差を前記差動増幅器により増幅して伝達用信号を生成し、
    前記伝達用信号に基づきデータ信号を再生する信号受信方法。
  15. 前記電源間ノイズは、前記伝達用信号に重畳されるパルス信号よりも周波数が低い請求項14に記載の信号受信方法。
  16. 前記交流結合素子に外部から入力される外来ノイズに対応した参照外来ノイズ信号を生成し、前記電源間ノイズと前記参照外来ノイズ信号との電位差に基づき前記伝達用信号を生成する請求項14又は15に記載の信号受信方法。
JP2011500482A 2009-02-20 2010-01-27 受信回路及び信号受信方法 Expired - Fee Related JP5582134B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011500482A JP5582134B2 (ja) 2009-02-20 2010-01-27 受信回路及び信号受信方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009038070 2009-02-20
JP2009038070 2009-02-20
JP2011500482A JP5582134B2 (ja) 2009-02-20 2010-01-27 受信回路及び信号受信方法
PCT/JP2010/000465 WO2010095368A1 (ja) 2009-02-20 2010-01-27 受信回路及び信号受信方法

Publications (2)

Publication Number Publication Date
JPWO2010095368A1 JPWO2010095368A1 (ja) 2012-08-23
JP5582134B2 true JP5582134B2 (ja) 2014-09-03

Family

ID=42633659

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011500482A Expired - Fee Related JP5582134B2 (ja) 2009-02-20 2010-01-27 受信回路及び信号受信方法

Country Status (3)

Country Link
US (1) US8710964B2 (ja)
JP (1) JP5582134B2 (ja)
WO (1) WO2010095368A1 (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5521665B2 (ja) * 2009-03-26 2014-06-18 セイコーエプソン株式会社 コイルユニット、それを用いた送電装置及び受電装置
JP5700135B2 (ja) * 2011-10-28 2015-04-15 株式会社村田製作所 受電装置、送電装置およびワイヤレス電力伝送システム
SE536260C2 (sv) * 2011-12-16 2013-07-23 Kawa Amin Trådlös närhetsbrytare med målenhet innehållande inverterare
JP5828768B2 (ja) 2012-01-05 2015-12-09 パナソニック株式会社 保護回路
US9380705B2 (en) * 2013-03-14 2016-06-28 Analog Devices, Inc. Laterally coupled isolator devices
TWI532351B (zh) * 2013-11-07 2016-05-01 國立交通大學 寬頻連接結構及其連接方法、傳輸裝置及傳輸寬頻訊號的方法
JP6582401B2 (ja) * 2014-12-01 2019-10-02 富士電機株式会社 信号伝達装置
US10014856B2 (en) 2015-01-20 2018-07-03 Mitsubishi Electric Corporation Signal transmission device
EP3116127B1 (en) * 2015-07-08 2018-09-12 Power Integrations Switzerland GmbH Receiver circuit
ES2670834T3 (es) * 2015-08-20 2018-06-01 Philips Lighting Holding B.V. Transmisión inalámbrica de señales DALI lógicas
TWI573315B (zh) 2016-01-19 2017-03-01 財團法人工業技術研究院 電隔離器電路
KR101728628B1 (ko) * 2016-01-28 2017-04-19 숭실대학교산학협력단 차동 증폭기를 위한 고주파 변압기
US10164614B2 (en) 2016-03-31 2018-12-25 Analog Devices Global Unlimited Company Tank circuit and frequency hopping for isolators
US10763037B2 (en) * 2018-03-23 2020-09-01 Analog Devices, Inc. EMI rejection for near field links
JP7051649B2 (ja) * 2018-09-07 2022-04-11 株式会社東芝 磁気結合装置及び通信システム
US11716117B2 (en) * 2020-02-14 2023-08-01 Texas Instruments Incorporated Circuit support structure with integrated isolation circuitry

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6312600Y2 (ja) * 1981-05-20 1988-04-11
JPH09331277A (ja) * 1996-06-12 1997-12-22 Saitama Nippon Denki Kk 信号伝送回路
JP2005073209A (ja) * 2003-08-28 2005-03-17 Tdk Corp 電力線通信ユニットおよびカプラ回路
WO2006013638A1 (ja) * 2004-08-04 2006-02-09 Hitachi, Ltd. コネクタ、情報処理装置、及び情報伝達システム
JP2007324787A (ja) * 2006-05-31 2007-12-13 New Japan Radio Co Ltd 信号処理回路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6312600A (ja) 1986-07-03 1988-01-19 株式会社豊田自動織機製作所 リ−チ式フオ−クリフトの安全装置
US4697166A (en) * 1986-08-11 1987-09-29 Nippon Colin Co., Ltd. Method and apparatus for coupling transceiver to power line carrier system
US5701037A (en) 1994-11-15 1997-12-23 Siemens Aktiengesellschaft Arrangement for inductive signal transmission between the chip layers of a vertically integrated circuit
US6873065B2 (en) 1997-10-23 2005-03-29 Analog Devices, Inc. Non-optical signal isolator
US6262600B1 (en) 2000-02-14 2001-07-17 Analog Devices, Inc. Isolator for transmitting logic signals across an isolation barrier
JP2004253999A (ja) * 2003-02-19 2004-09-09 Nec Corp 信号中継回路
EP1618712A2 (en) 2003-04-30 2006-01-25 Analog Devices, Inc. Signal isolators using micro-transformers
US7302247B2 (en) 2004-06-03 2007-11-27 Silicon Laboratories Inc. Spread spectrum isolator
WO2010113383A1 (ja) * 2009-03-31 2010-10-07 日本電気株式会社 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6312600Y2 (ja) * 1981-05-20 1988-04-11
JPH09331277A (ja) * 1996-06-12 1997-12-22 Saitama Nippon Denki Kk 信号伝送回路
JP2005073209A (ja) * 2003-08-28 2005-03-17 Tdk Corp 電力線通信ユニットおよびカプラ回路
WO2006013638A1 (ja) * 2004-08-04 2006-02-09 Hitachi, Ltd. コネクタ、情報処理装置、及び情報伝達システム
JP2007324787A (ja) * 2006-05-31 2007-12-13 New Japan Radio Co Ltd 信号処理回路

Also Published As

Publication number Publication date
WO2010095368A1 (ja) 2010-08-26
US8710964B2 (en) 2014-04-29
JPWO2010095368A1 (ja) 2012-08-23
US20110291819A1 (en) 2011-12-01

Similar Documents

Publication Publication Date Title
JP5582134B2 (ja) 受信回路及び信号受信方法
US10187117B2 (en) Receiving circuit and signal receiving method
EP1771943B1 (en) Single supply direct drive amplifier
US9191004B2 (en) Signal converting device and digital transmitting apparatus applying the signal converting device
CN107612532B (zh) 信号传递装置及电力开关元件驱动装置
CN105763162B (zh) 串联耦接的功率放大器
US9608606B2 (en) Slope control circuit
US8552788B2 (en) Apparatus and methods for adaptive common-mode level shifting
TWI495259B (zh) 低雜訊放大器
JP5499716B2 (ja) 半導体装置
CN107615650B (zh) 具有变压器反馈的驱动器
CN107070405B (zh) 一种振荡器装置
US7868688B2 (en) Leakage independent very low bandwith current filter
JP4443392B2 (ja) 送信切り換え回路および半導体集積回路
JP2015198303A (ja) 同軸通信装置
US9847777B2 (en) Signal potential converter
CN117453605B (zh) 信号输出缓冲器、信号芯片和印制电路板
US11855617B2 (en) Electronic circuit and electronic apparatus
JP4432807B2 (ja) 交流直流分離回路及び電力線搬送通信装置
US8199797B2 (en) Transceiving apparatus and transceiving system of low turn-around voltage
US6762641B1 (en) Voltage level translation circuits
JP6952493B2 (ja) 通信システムおよび中継装置
US20130135037A1 (en) Voltage multiplying circuit, signal switch chip and impedance adjusting method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131022

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131220

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140617

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140630

R150 Certificate of patent or registration of utility model

Ref document number: 5582134

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees