JP5387465B2 - デジタル制御dc/dcコンバータ - Google Patents
デジタル制御dc/dcコンバータ Download PDFInfo
- Publication number
- JP5387465B2 JP5387465B2 JP2010058952A JP2010058952A JP5387465B2 JP 5387465 B2 JP5387465 B2 JP 5387465B2 JP 2010058952 A JP2010058952 A JP 2010058952A JP 2010058952 A JP2010058952 A JP 2010058952A JP 5387465 B2 JP5387465 B2 JP 5387465B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- digital
- output
- signal
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
図7に、このディレイライン回路方式を用いたAD変換回路の構成例を示す。図7に示すAD変換回路10は、2つのディレイライン回路5および6と、誤差出力回路7と、スタート信号生成回路8と、発振回路40とから構成される。
まず、図6に示した第1の回路構成例では、デジタル誤差信号よりデューティコマンド信号をデジタル制御演算により算出するデジタル補償回路に高速の演算クロックを用いる必要があるため、消費電流が増大し電力変換効率が低下するという問題点がある。また、高速の演算クロックを用いない場合は、乗算回路や累積回路を並列に設置しなければならず、回路規模が増大するという問題点がある。
以下、本発明の実施形態に係るデジタル制御DC/DCコンバータについて、図面を参照しながら説明する。
[実施例2]
図4に、第2の実施例として本発明に係るAD変換回路11およびデジタル補償回路21の回路構成例を示す。図1および図2に示す実施例1と同じ部位には同じ符号を付して、詳細な説明は省略する。
まず、ラッチ信号A17によりAD変換回路11からデジタル誤差信号e[n]が出力されると、AD変換回路11からの演算クロックclk1を用いてデジタル補償回路21の誤差レジスタ23_1にデジタル誤差信号e[n]が読み込まれ、誤差レジスタ23_2および23_3には、1スイッチング周期前のデジタル誤差信号e[n−1]および2スイッチング周期前のデジタル誤差信号e[n−2]がそれぞれシフトして格納される。
上記(2)式に示すように、PI制御演算は2つの乗算と2つの加算が必要となるため、1スイッチング周期内で4回の演算処理を実施すればよい。すなわち、図4に示したPID演算制御の回路構成例から、演算クロックが2本、誤差レジスタ23_3、係数レジスタ24_3、を削減して構成することが可能である。
2 出力回路
3 平滑回路
4 負荷回路
5,6,12,13 ディレイライン回路
7,14 誤差出力回路
8,15 スタート信号生成回路
10,11 AD変換回路
20,21 デジタル補償回路
22 選択信号生成回路
23_1〜23_3 誤差レジスタ
24_1〜24_3 係数レジスタ
25,26 マルチプレクサ(MUX)回路
27 乗算回路
28 累積回路
29 出力レジスタ
30 PWM回路
40 発振回路
50 高周波発振回路
60 周期信号発生回路
70 カウンタ回路
80 デジタル信号発生回路
a1〜a8,A1〜Am,b1〜b8,B1〜Bm 遅延素子および遅延素子の出力信号
A,B,C 制御係数
Ain アナログ信号
C0 コンデンサ素子
clk1〜clks 演算クロック
d[n],d[n−1],d[n−2] デューティコマンド信号
Dout デジタル信号
DP,DN 駆動回路
e[n],e[n−1],e[n−2] デジタル誤差信号
Ib 遅延素子のバイアス電流
in 遅延素子の入力信号
INV インバータ
L インダクタ素子
o1,out 遅延素子の出力信号
QP,QP1 スイッチング素子(PMOS)
QN,QN1,QN2 スイッチング素子(NMOS)
P1〜PN 周期信号
sel_acc 累積回路の選択信号
sel_mux MUX回路の選択信号
start スタート信号
td,tdelay 遅延素子の遅延時間
Vb 遅延素子の制御電圧信号および制御電圧
Vin 入力電源端子および入力電圧
Vref 基準電圧端子および基準電圧
Vout 出力電源端子および出力電圧
Claims (3)
- デジタル演算によりデューティ比が求められるパルス幅変調信号に従いスイッチング素子をオン・オフ制御し、入力電圧を所望する出力電圧に変換するDC/DCコンバータであって、
遅延時間が基準電圧により制御される遅延素子が直列接続され、スタート信号を順次遅延して複数の出力信号を生成する第1のディレイライン回路と、遅延時間が出力電圧により制御される遅延素子が直列接続され、前記スタート信号を順次遅延して複数の出力信号を生成する第2のディレイライン回路と、前記第1のディレイライン回路の前記複数の出力信号の中のl(lは自然数)番目に出力される信号の出力タイミングで、前記第2のディレイライン回路の前記複数の出力信号を取り込み、前記基準電圧と前記出力電圧との誤差電圧に相当するデジタル誤差信号に変換する誤差出力回路と、を有するAD変換回路と、
前記第1のディレイライン回路のk(kは自然数)番目以降の出力信号が順次出力されるタイミングに従い、前記デジタル誤差信号を用いて前記デジタル演算を実施して前記デューティ比を算出するデジタル補償回路と、
を備えたことを特徴とするデジタル制御DC/DCコンバータ。 - 前記第1および第2のディレイライン回路は、入力される制御電圧により所望する遅延時間を生成する同一の遅延素子が複数直列接続されて構成され、前記第1のディレイライン回路の前記遅延素子の直列接続の段数は前記デジタル補償回路の演算処理数により規定され、前記第2のディレイライン回路の前記遅延素子の直列接続の段数は前記AD変換回路の変換精度により規定されることを特徴とする請求項1記載のデジタル制御DC/DCコンバータ。
- 前記デジタル補償回路は、前記デジタル演算としてPID演算もしくはPI演算の機能を有し、複数の演算処理を行うことによりデジタル演算を完了することを特徴とする請求項1記載のデジタル制御DC/DCコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010058952A JP5387465B2 (ja) | 2010-03-16 | 2010-03-16 | デジタル制御dc/dcコンバータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010058952A JP5387465B2 (ja) | 2010-03-16 | 2010-03-16 | デジタル制御dc/dcコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011193674A JP2011193674A (ja) | 2011-09-29 |
JP5387465B2 true JP5387465B2 (ja) | 2014-01-15 |
Family
ID=44797995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010058952A Expired - Fee Related JP5387465B2 (ja) | 2010-03-16 | 2010-03-16 | デジタル制御dc/dcコンバータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5387465B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101742760B1 (ko) | 2015-12-10 | 2017-06-02 | 연세대학교 산학협력단 | 직류-직류 변환기 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3064644B2 (ja) * | 1992-03-16 | 2000-07-12 | 株式会社デンソー | A/d変換回路 |
US7315270B2 (en) * | 2005-03-04 | 2008-01-01 | The Regents Of The University Of Colorado | Differential delay-line analog-to-digital converter |
WO2008041428A1 (fr) * | 2006-10-04 | 2008-04-10 | Nagasaki University, National University Corporation | Circuit de conversion analogique/numérique, circuit de génération de signal de minutage et dispositif de commande |
JP5146820B2 (ja) * | 2008-04-04 | 2013-02-20 | 富士電機株式会社 | 電源装置 |
-
2010
- 2010-03-16 JP JP2010058952A patent/JP5387465B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011193674A (ja) | 2011-09-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI605688B (zh) | 有效率的時間交錯類比至數位轉換器 | |
JP4098533B2 (ja) | スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置 | |
JP5142342B2 (ja) | Ad変換回路 | |
EP2761756B1 (en) | Variable frequency ratiometric multiphase pulse width modulation generation | |
TW201206080A (en) | Digital processor with pulse width modulation module having dynamically adjustable phase offset capability, high speed operation and simultaneous update of multiple pulse width modulation duty cycle registers | |
WO2004073149A2 (en) | Digital signal processor architecture optimized for controlling switched mode power supply | |
WO2008073744A3 (en) | Circuit and method for generating an non-integer fraction output frequency of an input signal | |
US20160094240A1 (en) | Sample rate converter, an analog to digital converter including a sample rate converter and a method of converting a data stream from one data rate to another data rate | |
KR20130029738A (ko) | Pwm 신호 출력 회로 | |
JP2011062057A (ja) | デジタル制御スイッチング電源装置 | |
KR101326400B1 (ko) | Pwm 신호 출력 회로 | |
KR20130029736A (ko) | Pwm 신호 출력 회로 | |
JP5445088B2 (ja) | デジタル制御スイッチング電源装置 | |
US8803579B2 (en) | Digitally controlled pulse width modulator utilizing real time calibration | |
JP2011166959A (ja) | デジタル制御スイッチング電源装置 | |
JP5387465B2 (ja) | デジタル制御dc/dcコンバータ | |
JP4862436B2 (ja) | インパルス波形生成装置および高周波パルス波形生成装置 | |
JP2010124454A (ja) | パルス発生回路およびパルス幅変調器、遅延回路ならびにそれらを利用したスイッチング電源の制御回路 | |
JP2010278985A (ja) | アナログ−デジタル変換回路 | |
JP6772998B2 (ja) | A/d変換回路 | |
CN107888166B (zh) | 多相位不交叠时钟信号产生电路及相应的方法 | |
CN101517896B (zh) | A/d变换器 | |
JP2006197367A (ja) | カウンタ回路と、それを含む半導体装置 | |
TWI552528B (zh) | 時脈產生裝置 | |
CN115276621B (zh) | 一种高精度脉宽调制方法和装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120614 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130823 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130910 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130923 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5387465 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |