JP4226200B2 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
JP4226200B2
JP4226200B2 JP2000223917A JP2000223917A JP4226200B2 JP 4226200 B2 JP4226200 B2 JP 4226200B2 JP 2000223917 A JP2000223917 A JP 2000223917A JP 2000223917 A JP2000223917 A JP 2000223917A JP 4226200 B2 JP4226200 B2 JP 4226200B2
Authority
JP
Japan
Prior art keywords
connection
semiconductor device
semiconductor chip
insulating substrate
conductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000223917A
Other languages
English (en)
Other versions
JP2002043508A (ja
Inventor
譲 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2000223917A priority Critical patent/JP4226200B2/ja
Publication of JP2002043508A publication Critical patent/JP2002043508A/ja
Application granted granted Critical
Publication of JP4226200B2 publication Critical patent/JP4226200B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/46Structure, shape, material or disposition of the wire connectors prior to the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • H01L2224/37599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/4005Shape
    • H01L2224/4009Loop shape
    • H01L2224/40095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/40227Connecting the strap to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

【0001】
【発明の属する技術分野】
この発明は、パワー半導体モジュール等の半導体装置およびその製造方法に関する。
【0002】
【従来の技術】
図9および図10は、従来のパワー半導体モジュールの概略構成を示す平面図および側面図である。ベース板(放熱板)24上には、複数の絶縁基板22A,22Bが半田により接合されている。絶縁基板22Aには半導体チップ21が半田により接合され、絶縁基板22Bには電極23が半田により接合されている。また、電極23と半導体チップ21との間や、絶縁基板22B同士あるいは電極23同士の間は、アルミニウムワイヤ25で接続されている。
【0003】
このパワー半導体モジュールの組立は以下のように行われる。すなわち、放熱板24は、銅板の表面をNiメッキしたものであり、その表面には絶縁基板22A,22Bを容易に位置決めできるようにレジストパターンが施される。この放熱板24のNi面上にクリーム半田を塗布したうえで、絶縁基板22A,22Bがセットされる。これらの絶縁基板22A,22BはAl23よりなり、その表裏面上には活性金属法またはダイレクトボンディング法によりCu箔が接合されており、そのCu箔上はNiメッキされ、かつ表面にはレジストパターンが施されている。その表面のNi面上にクリーム半田を塗布したうえで、半導体チップ21およびCuの電極23がセットされる。
【0004】
このようにセットしたものを不活性雰囲気の炉中で加熱することにより、前記半田が溶融して、絶縁基板22A,22Bおよび半導体チップ21、電極23が接合される。この後に、例えば半導体チップ21のアルミニウム接続パッド面と、電極23の表面とが、アルミニウムワイヤ25を用いてワイヤボンディングにより接続される。
【0005】
前記ワイヤボンディングは、アルミニウムワイヤツールを介して大きな荷重と超音波を印加することにより、ワイヤと接合相手材を変形させ、両部材の酸化膜を除去し両部材に清浄な新生面を露出させるという原理により接合するものである。
【0006】
【発明が解決しようとする課題】
しかし、前記構成のパワー半導体モジュールでは、半導体チップ21と電極23とをワイヤボンディングにより接続しているので、以下に挙げるような問題点がある。
【0007】
第1に、シリコン半導体チップ21とAl23の絶縁基板22Aの間で熱膨張係数が大きく異なることに起因して、長期にわたる温度サイクルにともないワイヤボディング部にクラックが入り剥離が生じる。
【0008】
第2に、ワイヤボンディング時に半導体チップ21に大きな荷重と超音波が印加さるので、半導体チップ21の絶縁層が破壊され、耐圧低下を招く。
【0009】
第3に、ワイヤによる接続であるため、配線の電気抵抗を低減し難く、通電容量の増加に対応できない。
【0010】
第4に、ワイヤボンディング工程に時間がかかる。
【0011】
そこで、この発明の目的は、温度サイクルによる接続導体接合部の劣化の抑制、素子損傷による絶縁耐圧低下の防止、通電容量の増加、および製造時間の短縮が可能な半導体装置およびその製造方法を提供することである。
【0012】
【課題を解決するための手段】
この発明に係る半導体装置は、半導体チップを含む接続対象が上面に設けられた絶縁基板と、電極を含む接続対象が上面に設けられた絶縁基板とを含む複数の絶縁基板の下面がベース板上に接合され、異なる前記絶縁基板上の前記接続対象が接続導体で接続された半導体装置であって、前記絶縁基板の表面には前記半導体チップと熱膨張率が略同一の金属箔が設けられ、前記接続導体は、両端に接続端部を有するように曲折された板状性部材よりなり、前記接続端部が前記接続対象にロー付けされており、前記半導体チップがシリコン半導体チップであり、前記絶縁基板の表面の前記金属箔がCu−Mo箔あるいはMo箔であり、前記金属箔は、前記絶縁基板の両面の全面に形成される。
【0014】
また、前記接続導体の接続端部は、櫛歯状に形成されているものでも良い。
【0015】
また、同一の前記接続対象間が高さ方向に配列された前記接続導体の複数本で接続されていても良い。
【0016】
また、同一の前記接続対象間が平面方向に配列された前記接続導体の複数本で接続されていても良い。
【0017】
また、前記接続導体が複数本の丸形導電性線材を板状に1つに束ねて形成されているものでも良い。
【0018】
一方、この発明に係る半導体装置の製造方法は、前記したいずれかの構成の半導体装置の製造方法であって、前記接続対象への前記接続導体の接合だけでなく、前記ベース板への前記絶縁基板の接合、および前記絶縁基板への前記接続対象の接合もロー付けで行い、これらのロー付け接合を1回の工程で行うことを特徴とするものである。
【0019】
【発明の実施の形態】
以下、この発明をその実施の形態を示す図面に基づいて具体的に説明する。
【0020】
実施の形態1.
図1はこの発明の実施の形態1による半導体装置の概略の構成を示す平面図、図2はその側面図である。この半導体装置は、上面にシリコン半導体チップ1が接合された絶縁基板2Aと、上面に電極3が接合された絶縁基板2Bとがベース板(放熱板)4上に接合され、半導体チップ1と電極3とが接続導体5で接続されているパワー半導体モジュールである。
【0021】
放熱板4は、シリコンと熱伝導率が略同一あるいは近似した材料、例えばCu−MoあるいはSiC/Alからなり、その表面にはNiメッキが施され、さらにその表面にはレジストパターンが設けられている。この放熱板4の上面への前記各絶縁基板2A,2Bの接合はロー付けにより行われる。この場合のロー材6としては、例えばSn−In−Agや半田が用いられる。
【0022】
絶縁基板2AはAl23からなり、図3に拡大して示すように、その表裏面にはシリコンと熱膨張率が略同一あるいは近い厚み0.3mmのCu−Mo箔7,8が活性金属法により接合されるとともに、その上にNiメッキが施されている。絶縁基板2Aの表面にはシリコン半導体チップ1が、ロー付けにより接合されている。この場合のロー材9にも、例えばSn−In−Agや半田が用いられる。半導体チップ1のパッド表面にはロー付けが可能なTi−Ni−Auのメタライズ層10が形成されている。
【0023】
また、絶縁基板2BはAl23あるいはSi34からなり、その表裏面にもシリコンと熱膨張率が略同一あるいは近い厚み0.3mmのCu−Mo箔7,8が活性金属法により接合されるとともに、その上にNiメッキが施されている。絶縁基板2Bの表面にはCuの電極3が、ロー付けにより接合されている。この場合のロー材9にも、例えばSn−In−Agや半田が用いられる。
【0024】
前記半導体チップ1の表面と、絶縁基板2Bの上面に形成された電極3とを接続する接続導体5は、高剛性を有する高導電性部材である銅板からなり、その表面にはNiメッキが施されている。また、この接続導体5は、その本体5aの両端部から折り曲げられて下向きに立ち下がる立下り部5b1と、その立下り部5b1の下端から折り曲げられてほぼ水平に延びる水平部5b2とからなる断面概形がL字状の一対の接続端部5bを有し、接続端部5bを構成する前記水平部5b2の下面にはロー材11が印刷されている。この場合のロー材11にも、例えばSn−In−Agや半田が用いられる。
【0025】
なお、図1に示すように、絶縁基板2A,2A同士の間や、絶縁基板2Bの上面に形成された電極3,3同士の間も、前記半導体チップ1・電極3間と同様の構造の接続導体5を用いてロー付けにより接続されている。
【0026】
前記半導体装置の組立では、放熱板4の上にクリーム半田などからなるロー材6を介して絶縁基板2A,2Bをセットし、また絶縁基板2A,2Bの上にもクリーム半田などからなるロー材9を介して半導体チップ1,電極3をセットし、また半導体チップ10の上面と電極3との間には接続導体5を架け渡し、さらに絶縁基板2A,2A同士の間、および電極3,3同士の間にも接続導体5をそれぞれ架け渡した状態のもとに、不活性ガス雰囲気炉で加熱して、前記各ロー材6,9,11を溶融させることにより、各部のロー付けが1回の工程で同時に行われる。
【0027】
この半導体装置の場合、絶縁基板2A,2Bの表面にシリコンと略同一あるいは近似した熱伝導率のCu−Mo箔7が接合されており、その絶縁基板2Aの上面にシリコン半導体チップ1が接合されているので、温度変化によりこれらの接合部や接続導体5の接合部に発生する熱歪を小さくでき、接続導体接合部の劣化を抑制することができる。また、前記絶縁基板2A,2Bの裏面にもCu−Mo箔8が接合されており、これら絶縁基板2A,2Bが接合される放熱板4も同じ金属材つまりCu−Moからなるので、前記熱歪をさらに低減できる。
【0028】
また、半導体チップ1と電極3とを板状で高剛性の導電性部材からなる接続導体5のロー付けにより接続しているので、従来例のようにアルミニウムワイヤを用いて超音波ボンディング法により接続する場合に比べて、半導体チップ1の損傷が少なくなり、半導体装置の長寿命化が可能となる。さらに、接続導体5が板状性を有するので、通電容量の増加を図れる。さらに、前記各接合部を1回のロー付け工程で同時に行うことができるので、製造時間の短縮が可能となる。
【0029】
実施の形態2.
図4はこの発明の実施の形態2による半導体装置の部分拡大平面図を示す。この半導体装置では、接続導体5の両端の接続端部5bを、図5に斜視図で示すように櫛歯状としている。その他の構成は実施の形態1の場合と同様であり、ここではその説明を省略する。
【0030】
この半導体装置では、半導体チップ1や電極3に接続される接続導体5の接続端部5bが櫛歯状とされているので、接続部が多点構造となり、接続部における電流分布の均一化を図ることができる。
【0031】
実施の形態3.
図6および図7はそれぞれ、この発明の実施の形態3による半導体装置の部分平面図および部分正面図を示す。この半導体装置では、例えば半導体チップ1と電極3とが、高さ方向に配列された前記接続導体5の複数本(図6)で、あるいは平面方向に配列された前記接続導体5の複数本(図7)で、多段にわたって接続されている。絶縁基板2A,2A間や、電極3,3間についても同様である。その他の構成は実施の形態1の場合と同様であり、ここではその説明を省略する。
【0032】
この半導体装置では、接続部間が並列に配置された複数本の接続導体5で接続されるので、接続部が多点構造となる実施の形態2の場合と同様に、接続部における電流分布の均一化を図ることができるとともに、通電容量の増加を図ることができる。
【0033】
実施の形態4.
前記各実施の形態1〜3では、接続導体5が平板より形成される板状性の場合について説明したが、これに限らず、例えば図7に示すように、複数本の丸形導電性線材12をバンド13で板状に1つに束ねて板状性の接続導体5としても良い。この場合には、剛性の低い丸形導電性線材12を用いて高剛性を有する接続導体5を簡単に形成できる。
【0034】
なお、前記各実施の形態では、各接合部のロー付けするロー材6,9としてクリーム半田を用いた場合を示したが、板ロー材を用いても同様にロー付けできる。
【0035】
また、前記各実施形態では、絶縁基板2A,2Bの表裏面をCu−Mo箔7(表面をNiメッキ)で形成したが、これに代えて絶縁基板2A,2Bの表裏面にMo板(表面をNiメッキ)をロー付けしてもよく、その場合にも上記実施例と同様の結果を得ることができる。
【0036】
【発明の効果】
第1の発明に係る半導体装置は、半導体チップを含む接続対象が上面に設けられた絶縁基板と、電極を含む接続対象が上面に設けられた絶縁基板とを含む複数の絶縁基板の下面がベース板上に接合され、異なる前記絶縁基板上の前記接続対象が接続導体で接続された半導体装置であって、前記絶縁基板の表面には前記半導体チップと熱膨張率が略同一の金属箔が設けられ、前記接続導体は、両端に接続端部を有するように曲折された板状性部材よりなり、前記接続端部が前記接続対象にロー付けされており、前記半導体チップがシリコン半導体チップであり、前記絶縁基板の表面の前記金属箔がCu−Mo箔あるいはMo箔であり、前記金属箔は、前記絶縁基板の両面の全面に形成されるので、シリコン半導体チップを搭載した半導体装置において、温度サイクルによる導体接合部の劣化の抑制、素子損傷による絶縁耐圧低下の防止、通電容量の増加を図ることができる。
【0038】
の発明に係る半導体装置は、前記第1の発明に係る半導体装置において、前記接続導体の接続端部が櫛歯状に形成されているので、接続部が多点構造となり、接続部における電流分布の均一化を図ることができる。
【0039】
の発明に係る半導体装置は、前記第1の発明に係る半導体装置において、同一の前記接続対象間が高さ方向に配列された前記接続導体の複数本で接続されているので、接続部が多点構造となる第の発明に係る半導体装置の場合と同様に、接続部における電流分布の均一化を図ることができるとともに、通電容量の増加を図ることができる。
【0040】
の発明に係る半導体装置は、前記第1の発明に係る半導体装置において、同一の前記接続対象間が平面方向に配列された前記接続導体の複数本で接続されているので、接続部が多点構造となる第の発明に係る半導体装置の場合と同様に、接続部における電流分布の均一化を図ることができるとともに、通電容量の増加を図ることができる。
【0041】
の発明に係る半導体装置は、前記第1〜第のいずれかの発明に係る半導体装置において、前記接続導体が複数本の丸形導電性線材を板状に1つに束ねて形成されているので、剛性の低い丸形導電性線材を用いて高剛性を有する導体を簡単に形成できる。
【0042】
の発明に係る半導体装置の製造方法は、前記第1〜のいずれかの発明に係る半導体装置についての製造方法であって、前記接続対象への前記接続導体の接合だけでなく、前記ベース板への前記絶縁基板の接合、および前記絶縁基板への前記接続対象の接合もロー付けで行い、これらのロー付け接合を1回の工程で行うので、製造時間を大幅に短縮できる。
【図面の簡単な説明】
【図1】 この発明の実施の形態1による半導体装置を示す平面図である。
【図2】 この発明の実施の形態1による半導体装置の側面図である。
【図3】 この発明の実施の形態1による半導体装置の要部を拡大して示す側面図である。
【図4】 この発明の実施の形態2による半導体装置の要部拡大平面図である。
【図5】 この発明の実施の形態2による半導体装置に用いる接続導体を示す斜視図である。
【図6】 この発明の実施の形態3による接続導体を示す部分正面図である。
【図7】 この発明の実施の形態3による半導体装置を示す部分平面図である。
【図8】 この発明の実施の形態4による半導体装置に用いる接続導体を示す斜視図である。
【図9】 従来の半導体装置を示す平面図である。
【図10】 従来の半導体装置を示す側面図である。
【符号の説明】
1 シリコン半導体チップ、2A,2B 絶縁基板、3 電極、4 ベース板、5 接続導体、6 ロー材、7 Cu−Mo箔(金属箔)、11 ロー材、12 丸形導電性線材。

Claims (6)

  1. 半導体チップを含む接続対象が上面に設けられた絶縁基板と、電極を含む接続対象が上面に設けられた絶縁基板とを含む複数の絶縁基板の下面がベース板上に接合され、異なる前記絶縁基板上の前記接続対象が接続導体で接続された半導体装置において、
    前記絶縁基板の表面には前記半導体チップと熱膨張率が略同一の金属箔が設けられ、
    前記接続導体は、両端に接続端部を有するように曲折された板状性部材よりなり、前記接続端部が前記接続対象にロー付けされており、
    前記半導体チップがシリコン半導体チップであり、前記絶縁基板の表面の前記金属箔がCu−Mo箔あるいはMo箔であり、
    前記金属箔は、前記絶縁基板の両面の全面に形成される、半導体装置。
  2. 前記接続導体の前記接続端部が櫛歯状に形成されている請求項1に記載の半導体装置。
  3. 同一の前記接続対象間が高さ方向に配列された前記接続導体の複数本で接続されている請求項1に記載の半導体装置。
  4. 同一の前記接続対象間が平面方向に配列された前記接続導体の複数本で接続されている請求項1に記載の半導体装置。
  5. 前記接続導体が複数本の丸形導電性線材を板状に1つに束ねて形成されている請求項1から4までのいずれかに記載の半導体装置。
  6. 請求項1から5までのいずれかに記載の半導体装置の製造方法であって、前記接続対象への前記接続導体の接合だけでなく、前記ベース板への前記絶縁基板の接合、および前記絶縁基板への前記接続対象の接合もロー付けで行い、これらのロー付け接合を1回の工程で行うことを特徴とする半導体装置の製造方法。
JP2000223917A 2000-07-25 2000-07-25 半導体装置およびその製造方法 Expired - Fee Related JP4226200B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000223917A JP4226200B2 (ja) 2000-07-25 2000-07-25 半導体装置およびその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000223917A JP4226200B2 (ja) 2000-07-25 2000-07-25 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
JP2002043508A JP2002043508A (ja) 2002-02-08
JP4226200B2 true JP4226200B2 (ja) 2009-02-18

Family

ID=18717953

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000223917A Expired - Fee Related JP4226200B2 (ja) 2000-07-25 2000-07-25 半導体装置およびその製造方法

Country Status (1)

Country Link
JP (1) JP4226200B2 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6992409B2 (en) 2002-03-15 2006-01-31 Denso Corporation Liquid-cooled rotary electric machine integrated with an inverter
DE10221085B4 (de) * 2002-05-11 2012-07-26 Robert Bosch Gmbh Baugruppe mit einer Verbindungseinrichtung zum Kontaktieren eines Halbleiter-Bauelements und Herstellungsverfahren
EP1406298A1 (en) * 2002-10-03 2004-04-07 Kabushiki Kaisha Toyota Jidoshokki Semiconductor module and plate-shaped lead
JP4566678B2 (ja) * 2004-10-04 2010-10-20 日立オートモティブシステムズ株式会社 パワーモジュール
DE102005007373B4 (de) 2005-02-17 2013-05-29 Infineon Technologies Ag Leistungshalbleiterbaugruppe
JP4498170B2 (ja) * 2005-03-02 2010-07-07 三菱電機株式会社 半導体装置及びその製造方法
DE102005016650B4 (de) * 2005-04-12 2009-11-19 Semikron Elektronik Gmbh & Co. Kg Leistungshalbleitermodul mit stumpf gelöteten Anschluss- und Verbindungselementen
JP4572736B2 (ja) * 2005-05-09 2010-11-04 株式会社豊田自動織機 半導体装置
JP4764692B2 (ja) * 2005-09-29 2011-09-07 日立オートモティブシステムズ株式会社 半導体モジュール
JP2007157863A (ja) * 2005-12-02 2007-06-21 Hitachi Ltd パワー半導体装置及びその製造方法
JP2008078240A (ja) * 2006-09-19 2008-04-03 Toyota Motor Corp 半導体素子の配線接続方法および半導体装置
JP5252626B2 (ja) * 2008-04-30 2013-07-31 日本インター株式会社 パワー半導体モジュールの製造方法
JP5294913B2 (ja) * 2009-02-16 2013-09-18 京セラ株式会社 素子搭載用基板
JP5081951B2 (ja) * 2010-05-31 2012-11-28 日立オートモティブシステムズ株式会社 インバータ装置
JP5431406B2 (ja) * 2011-04-22 2014-03-05 ルネサスエレクトロニクス株式会社 半導体装置
JP2013235882A (ja) * 2012-05-07 2013-11-21 Mitsubishi Electric Corp 半導体装置
WO2013179638A1 (ja) * 2012-05-29 2013-12-05 日本精工株式会社 半導体モジュール及びその製造方法
JP5807721B2 (ja) * 2012-11-05 2015-11-10 日本精工株式会社 半導体モジュール
CN104332458B (zh) * 2014-11-05 2018-06-15 中国电子科技集团公司第四十三研究所 功率芯片互连结构及其互连方法
WO2016071982A1 (ja) * 2014-11-06 2016-05-12 三菱電機株式会社 半導体モジュールおよび半導体モジュール用の導電部材
CN110400755B (zh) * 2018-04-24 2022-02-01 财团法人工业技术研究院 半导体封装结构
JP7222822B2 (ja) 2019-06-18 2023-02-15 株式会社東芝 半導体装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07118514B2 (ja) * 1989-04-24 1995-12-18 株式会社東芝 半田バンプ型半導体装置
JPH0936186A (ja) * 1995-07-24 1997-02-07 Hitachi Ltd パワー半導体モジュール及びその実装方法
JPH09148491A (ja) * 1995-09-19 1997-06-06 Tokyo Tungsten Co Ltd パワー半導体基板及びその製造方法
JPH0992771A (ja) * 1995-09-22 1997-04-04 Hitachi Cable Ltd ボンディングピース、ボンディングピースブロック、半導体装置用リードフレームおよび半導体装置
JP2000049280A (ja) * 1998-07-31 2000-02-18 Toshiba Corp 半導体装置とその製造方法

Also Published As

Publication number Publication date
JP2002043508A (ja) 2002-02-08

Similar Documents

Publication Publication Date Title
JP4226200B2 (ja) 半導体装置およびその製造方法
JP3333409B2 (ja) 半導体モジュール
JP5214936B2 (ja) 半導体装置
JPS59141249A (ja) 電力チツプ・パツケ−ジ
JPH0936186A (ja) パワー半導体モジュール及びその実装方法
US11532590B2 (en) Semiconductor device and method for manufacturing semiconductor device
JP4344560B2 (ja) 半導体チップおよびこれを用いた半導体装置
JP2004014599A (ja) 半導体装置およびその製造方法
JP4085563B2 (ja) パワー半導体モジュールの製造方法
JP2009147123A (ja) 半導体装置及びその製造方法
JPH10144967A (ja) 冷却用熱電素子モジュール
JP2004319740A (ja) パワー半導体装置およびその製造方法
JPWO2017006916A1 (ja) 半導体装置及び半導体装置の製造方法
JPH06268027A (ja) 半導体装置
JP2000323647A (ja) モジュール型半導体装置及びその製造方法
JPH07105460B2 (ja) 半導体装置
JP5418654B2 (ja) 半導体装置
JP6011410B2 (ja) 半導体装置用接合体、パワーモジュール用基板及びパワーモジュール
KR101388492B1 (ko) 골격형 열전 모듈 제조방법 그리고 골격형 열전 모듈이 적용된 열전 유닛 및 그 제조방법
JP2007035913A (ja) 半導体装置
JPH05315467A (ja) 混成集積回路装置
JP4047572B2 (ja) 電力用半導体装置
JP4775369B2 (ja) 半導体チップ、半導体装置および製造方法
JP2001210737A (ja) 半導体チップパッケージおよびその製造方法
JPH02117157A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060206

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071122

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071127

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080124

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080902

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081029

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081125

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081126

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4226200

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131205

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees