JP3827823B2 - 液晶表示画像の消去装置及びそれを備えた液晶表示装置 - Google Patents

液晶表示画像の消去装置及びそれを備えた液晶表示装置 Download PDF

Info

Publication number
JP3827823B2
JP3827823B2 JP20684097A JP20684097A JP3827823B2 JP 3827823 B2 JP3827823 B2 JP 3827823B2 JP 20684097 A JP20684097 A JP 20684097A JP 20684097 A JP20684097 A JP 20684097A JP 3827823 B2 JP3827823 B2 JP 3827823B2
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
gate
signal
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP20684097A
Other languages
English (en)
Other versions
JPH10214067A (ja
Inventor
誠 神戸
康尚 伊藤
茂人 吉田
裕 米田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP20684097A priority Critical patent/JP3827823B2/ja
Priority to TW086117110A priority patent/TW368643B/zh
Priority to US08/974,496 priority patent/US6151016A/en
Priority to KR1019970062827A priority patent/KR100362334B1/ko
Priority to CNB971229872A priority patent/CN1141687C/zh
Publication of JPH10214067A publication Critical patent/JPH10214067A/ja
Priority to US10/091,321 priority patent/US6940479B2/en
Priority to US11/148,328 priority patent/US7499009B2/en
Application granted granted Critical
Publication of JP3827823B2 publication Critical patent/JP3827823B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/063Waveforms for resetting the whole screen at once
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、アクティブマトリクス型液晶表示パネルのように、記憶保持機能をもった液晶表示パネルの表示画像を、液晶表示装置の電源OFFと共に速やかに消去するための液晶表示画像の消去装置、及びそれを備えた液晶表示装置に関するものである。
【0002】
【従来の技術】
近年、パーソナルコンピュータ、テレビ、ワードプロセッサ、ビデオカメラ等への液晶表示装置の応用がさらに進展する一方で、このような機器に対しては、小型化、省電力化、低コスト化等、更なる高機能化に対する要望が高まっている。これらの要望を満たすべく、最近では、バックライトの光を利用する透過型液晶表示装置に替えて、バックライトを用いずに反射板を用いて外部からの入射光を反射させて表示を行う反射型液晶表示装置の開発が進められている。
【0003】
さらに、反射型液晶表示装置の中でも、TFT(薄膜トランジスタ)等のアクティブ素子にて画素を駆動させるようにしたアクティブマトリクス型を採用した反射型液晶表示装置が、単純マトリクス型の反射型液晶表示装置よりも高デューティで高画質表示が得られるといったことで注目されている。
【0004】
ところが、上記のアクティブマトリクス型の液晶表示パネルを備えた液晶表示装置では、液晶表示装置の電源をOFFした際、液晶の電圧保持や、アクティブ素子からの電源OFF時の異常電圧などにより、電源OFF直前の映像が電源OFF後もしばらく残像として表示されてしまう。その結果、表示器としての品質低下が生じている。
【0005】
このような残像は、透過型液晶表示装置の場合、バックライトの電源を液晶表示装置の電源をOFFするのと同時、または先にバックライトの電源をOFFにしてから液晶表示パネルを電圧無印加状態にすることで見え難くすることができる。しかしながら、反射型液晶表示装置では、入射光を遮ることができないので残像を見え難くすることができず、表示異常が顕著に現れてしまう。
【0006】
さらに、このような液晶に保持された電荷は、残像による表示品位の問題だけでなく、異常電圧によって液晶の寿命にも悪影響を与えている。つまり、液晶に保持された電荷は、自然放電によってGNDレベルに低下するまでの数秒間もの間保持されたままとなるため、この期間に液晶に印加される異常電圧により、液晶の劣化が起こることとなる。
【0007】
このような電源OFF時の異常表示である残像を消去する方法として、特開平1−170986号公報には、液晶表示パネルに供給される動作電力を、電源OFF後も所定時間保持する電源保持回路を設けておき、この電源保持回路より得られる電力をゲートドライバに供給することにより、一定期間アクティブ素子をONさせ、液晶表示パネル内に保持された電荷を放電させ、残像を消去する方法が開示されている。図31に、その駆動波形を示す。
【0008】
【発明が解決しようとする課題】
ところで、アクティブマトリクス型の液晶表示パネルには、カラー表示の際、液晶に印加する電圧が閾値電圧から飽和電圧までの間で多階調に制御されるが、液晶への印加電圧と液晶の応答速度との間には、図32(a)に示すような関係がある。但し、図32(a)では、印加電圧に替えて8階調表示の際の階調数を表しており、階調数と印加電圧、及びこれらと透過率との関係を、図32(b)に示す。
【0009】
図32(a)から分かるように、液晶の応答速度は階調間で遅くなり、特に閾値電圧付近階調間で遅くなる。これは、閾値電圧付近の電圧が印加された状態では液晶のひずみが小さくて復元するためのエネルギーが小さいためである。
【0010】
したがって、液晶表示装置の電源をOFFした時点で閾値電圧付近の中間調の残像が残っていると、その復元エネルギーが小さいため、上記特開平1−170986号公報の消去方法のように、電源OFF後、ある一定期間ゲートをアクティブレベルにして液晶に保持された電荷を逃がすようにしただけでは、電荷が逃げるのに時間がかり、残像を速やかに消去することができない。
【0011】
また、単にゲートドライバの出力のみをアクティブレベルにしても、ソースドライバの動作状態や液晶表示パネル内の対向電極より液晶に印加される電圧の状態によっては完全に0電位にならず、実質的には残留電圧が印加される結果となるため、所望するような残像消去効果は得られないと思料される。
【0012】
その結果、透過型液晶表示装置では、バックライトの消灯後、この消去方法で電源をOFFしても、短時間ではあるが薄く残像が見え表示品位の低下が見られる。また、残像が消去するまでに時間がかかると、短時間でも保持された電荷の影響により液晶に異常電圧が印加されるため、液晶が劣化することとなる。
【0013】
さらに反射型液晶表示装置では、透過型液晶表示装置と異なり電源OFF後もバックライトを常時点灯しているのと同じ状態であるので、透過型のものよりも残像がはっきりと見えてしまい、液晶の劣化の問題は同程度であるが、表示品位は透過型よりさらに悪くなる。
【0014】
本発明は、上記課題に鑑みてなされたもので、その目的は、残像を速やかに消去すると共に、液晶の劣化を抑制できる液晶表示画像の消去装置を提供することにある。
【0015】
【課題を解決するための手段】
上記の課題を解決するために、本発明の液晶表示画像の消去装置は、画素がアクティブ素子にて駆動される中間調画像が表示できる液晶表示パネルを有する外部からの入射光を反射させて表示を行う反射型液晶表示装置に備えられ、液晶表示装置の電源OFF時に液晶表示パネルの表示画像を消去させる表示画像の消去装置であって、液晶表示装置の電源がOFFされたことを検出する電源OFF検出手段と、液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持するパネル電力保持手段と、上記電源OFF検出手段にて電源OFFが検出されると、上記パネル電力保持手段からの電力供給にて、中間調の画像が表示された上記液晶表示パネルの全ての画素がONレベルとなるように液晶飽和電圧を上記液晶表示パネルの全ての画素の液晶に印加し、その後、上記液晶表示パネルの全ての画素がOFFレベルとなるような電圧を上記液晶表示パネルの全ての画素に印加する消去手段とを有することを特徴としている。
【0016】
これによれば、液晶表示装置の電源がOFFされると、電源OFF検出手段がこれを検出し、パネル電力保持手段が、液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持する。これにより、液晶表示装置の電源がOFFされた後も液晶表示パネルを駆動できる。
【0017】
そして、電源OFF検出手段にて電源OFFが検出されると、消去手段が、パネル電力保持手段からの電力供給にて、液晶表示パネルを液晶飽和電圧にて全ての画素をONレベルとし、その後続けて液晶表示パネルの全ての画素をOFFレベルとする。
【0018】
これにより、たとえ液晶表示パネルに中間調の画像が表示され、液晶のひずみが小さくて復元のためのエネルギーが小さくても、一旦、液晶表示パネルの液晶に飽和電圧が印加されて復元のためのエネルギーが充分に高められるので、その後の全ての画素をOFFレベルとすることにより、液晶が速やかに元の状態に戻り、速やかに残像が消去されることとなる。
【0019】
本発明の液晶表示画像の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がONレベルとなるような映像信号を出力させ、その後続けて、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がOFFレベルとなるようするような映像信号を出力させることを特徴としている。
【0020】
本発明の液晶表示装置の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間に全ゲート線上のアクティブ素子を同時にONさせるゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように全面点灯するような映像信号をソースドライバより出力させるソース側補償手段とを有しており、1垂直帰線期間に液晶表示パネルの全ての画素がONレベルとなるようにさせることを特徴としている。
【0021】
本発明の液晶表示画像の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間及び該期間を超えて全ゲート線上のアクティブ素子を同時にONさせるようなゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように、上記全ての画素をONレベルとした後続けて全ての画素をOFFレベルとするような映像信号をソースドライバより出力させるソース側補償手段とを有していることを特徴としている。
【0022】
本発明の液晶表示画像の消去装置は、上記の構成において、上記のソース側補償手段が、複数の色の映像信号からなる複合の映像信号を単色の映像信号に色毎に分配する映像信号分配手段の入力側に配されていることを特徴としている。
【0023】
これによれば、ソース側補償手段は、ゲート側補償手段より出力されるゲート駆動信号と同期するように全面点灯するような映像信号を、複数の色の映像信号からなる複合状態で生成するので、単色の映像信号に分配された後に生成する場合に比べて、ソース側補償手段の構成が簡易で消去装置自身を小型にできる。
【0024】
本発明の液晶表示画像の消去装置は、上記の構成において、上記液晶表示装置に設けられた電源のスイッチは、一回のスイッチ操作毎に判定パルスを出力する構成であり、上記電源OFF検出手段は、液晶表示装置がONされている状態で該判定パルスが入力されたとき液晶表示装置の電源がOFFされたことを検出し、パネル電力保持手段は、上記電源OFF検出手段にて電源のOFFが検出されると、液晶表示装置に主電源手段からの電力供給を行う主電源線上に配設されたスイッチ手段を、所定の時間経過した後にOFFさせる構成であることを特徴としている。
【0025】
上記電源のスイッチは、トグルスイッチ等、機械的に接続あるいは切断するようなスイッチではなく、タクトスイッチ等、システム的に接続あるいは切断するようなスイッチである。
【0026】
これによれば、パネル電力保持手段は、この電源のスイッチから出力される判定パルスを基に電源のON/OFFを判定し、ON→OFFに切り換えられた場合、主電源線に配され、主電源手段からの電力供給をリレースイッチ等、別の制御回路を用いて接続あるいは切断制御できるスイッチ手段を、所定の時間経過した後にOFFさせるので、パネル電力保持手段を、補助電源等を別個に設けることなく、システム的に実現できる。
【0027】
また、本発明の液晶表示装置は、上記の何れかに記載の液晶表示画像の消去装置を備えた、ゲストホスト型の液晶表示パネルを有する液晶表示装置である。
【0028】
ゲストホスト型の液晶は、特に液晶の応答速度が遅く残像が消え難いが、上記の消去装置と組み合わせることで、残像を速やかに消去させて、その表示品位を格段に向上させることができ、表示品位の優れたゲストホスト型の液晶表示装置を実現できる。
【0029】
【発明の実施の形態】
〔実施の形態1〕
本発明に係る実施の一形態について図1ないし図3に基づいて説明すれば、以下の通りである。
【0030】
本実施の形態の液晶表示装置は、図1に示すように、液晶表示パネル1、ソース駆動部2、ゲート駆動部3、駆動信号発生回路8、電源制御部9、補助電源10、マイクロコンピュータ(以下、マイコンと称する)11、検出器12、ペン入力装置13、及び主電源14を備えている。
【0031】
液晶表示パネル1は、一対のガラス基板が貼り合わされ、その間にゲストホスト液晶が挟持された構成であり、また、反射板を備えた、表示に外部からの入射光を利用する反射型タイプである。図2に、その等価回路図を示す。該図に示すように、液晶表示パネル1では、液晶からなる複数の画素22…がm行n列のマトリクス状に配列されている。画素22は、その表示電極22aが、アクティブ素子であるTFT23のドレインに接続され、TFT23のソース及びゲートは、互いに直交するソース線24及びゲート線25にそれぞれ接続されている。また、画素22には、表示電極22aと対向して対向電極22bが形成されている。画素22を構成する液晶に印加される電圧は、後述する映像信号に応じた電圧値であり、液晶の飽和電圧であるONレベルの電圧から、液晶がOFFする閾値電圧より低いOFFレベルの電圧までの間の任意の電圧が印加される。
【0032】
ソース駆動部2は、図1に示すように、映像信号分配回路5と、ドライバコントローラ4と、ソースドライバ6とから構成される。ソース駆動部2においては、後述する駆動信号発生回路8より入力される複数の色の映像信号からなる複合映像信号を、映像信号分配手段である映像信号分配回路5にてR・G・B毎の単色映像信号に分配する。そして、各単色映像信号を、ドライバコントローラ4よりソースドライバ6に入力される水平同期信号に同期して、上記した液晶表示パネル1のn本のソース線24(24〜24)に一斉に出力する(図2参照)。これにより、1水平期間毎に、液晶表示パネル1の1行分の画素22を表示させるべき単色映像信号が出力されることとなる。
【0033】
ゲート駆動部3は、ドライバコントローラ4と、ゲートドライバ7とから構成される。ゲート駆動部3においては、上記した液晶表示パネル1のm本のゲート線25(25〜25)を、順次1水平期間の間高レベルに駆動し、1行分のTFT23を第1行から第m行まで順次ONさせる。これにより、ゲート駆動信号は対応する画素22に印加されるようになる。
【0034】
ドライバコントローラ4は、後述する駆動信号発生回路8より入力される複合映像信号を元にして、ソースドライバ6とゲートドライバ7の駆動を同期させるための同期信号である水平同期信号及び垂直同期信号を生成する回路である。また、ドライバコントローラ4は、シフトレジスタ(図示せず)を備え、ゲート駆動信号を生成する回路でもある。ドライバコントローラ4におけるシフトレジスタでは、第1段のデータ端子に垂直同期信号がスタート信号として供給され、各段のクロック端子に水平同期信号が供給されると、スタート信号(1垂直同期信号)が1水平期間ずつ順次遅延されたパルスが各段の出力端子より出力され、ゲートドライバ7に与えられる。これが、通常のゲート駆動信号である。ゲートドライバ7では、入力された上記パルスをレベル変換し、液晶表示パネル1のゲート線25〜25に出力する(図2参照)。
【0035】
駆動信号発生回路8は、通常は、図示しないメモリ等に記憶されている任意の複合映像信号を、映像信号発生回路5とドライバコントローラ4とに与えるものである。そして、駆動信号発生回路8は、別の機能として、後述する電源OFF信号が入力されると、1垂直期間以上の期間、液晶表示パネル1が液晶飽和電圧が印加されて全面点灯するような複合映像信号を出力し、その後、全面消灯するような複合映像信号を出力するものでもある。つまり、この駆動信号発生回路8と、上記のドライバコントローラ4とに、本発明の消去手段としての機能が付加されている。
【0036】
電源制御部9は、液晶表示装置の主電源14から液晶表示パネル1へと供給される、液晶表示パネル1を駆動させるための電力供給を制御するものである。尚、図1では、主電源14からの電力供給のバスラインが、駆動信号発生回路8にのみ接続されているが、液晶表示パネル1を駆動させるための駆動系である、上記したソース駆動部2やゲート駆動部3等にももちろん図示しないバスラインが接続されており、電力が供給されている。
【0037】
マイコン11は、液晶表示装置の各部分を制御する制御中枢である。そしてまた、マイコン11には、ペン入力装置13を用いてユーザの指示が入力されると、検出器12にて座標位置との関係から指示内容が検出されて入力されるようになっている。これにより、マイコン11においては、ペン入力装置13を用いてユーザより液晶表示装置の主電源14のOFFが指示され、検出器12よりその指示内容が入力されると、電源OFF信号を主電源14、補助電源10、及び駆動信号発生回路8に出力するようになっている。
【0038】
補助電源10は、主電源14から液晶表示パネル1への電力供給のバスライン上に配されており、パネル電力保持手段としての機能を有している。補助電源10は、マイコン11より電源OFF信号が入力されると、液晶表示パネル1を駆動させるための動作電力を、駆動信号発生回路8、ソース駆動部2、ゲート駆動部3等へと供給するものである。
【0039】
次に、上記構成を有する液晶表示装置における、ユーザより主電源14をOFFする指示がなされたときの動作を、図3の波形図を参照しながら説明する。
【0040】
ユーザよりペン入力装置13を用いて液晶表示装置の主電源14をOFFする指示が入力されると、検出器12が指示内容を検出し、マイコン11に電源OFFの指示がなされたことを入力する。マイコン11では主電源14のOFFを指示する電源OFF信号を、主電源14、補助電源10、及び駆動信号発生回路8へと出力する。
【0041】
主電源14は、この電源OFF信号の入力によりOFFする。これにて、電源制御部9を介しての液晶表示パネル1への電力供給が遮断される。一方、補助電源10では、電源OFF信号が入力されることでONし、一定期間の間、主電源14に替わり液晶表示パネル1へ動作のための電力を供給する。
【0042】
そして、駆動信号発生回路8では、補助電源10からの電力供給により駆動して、電源OFF信号が入力されると、液晶表示パネル1を液晶の飽和電圧にて1垂直期間以上の一定期間全面点灯させるための複合映像信号を生成して、ソース駆動部2及びゲート駆動部3に出力する。これにより、ゲート駆動部3からは、図3に示すように、液晶表示パネル1のゲート線25〜25を順次ON状態とするゲート駆動信号が入力され、該ゲート駆動信号と同期して、ソース駆動部2からは液晶表示パネル1のソース線24〜24にONレベル波形が印加され、液晶表示パネル1は1垂直期間以上の間全面点灯する。
【0043】
さらに、駆動信号発生回路8は、その後続けて、液晶表示パネル1を1垂直期間以上の一定期間全面消灯させるための複合映像信号を生成して、ソース駆動部2及びゲート駆動部3に出力する。これにより、ゲート駆動部3からは、図3に示すように、液晶表示パネル1のゲート線25〜25を順次ON状態とするゲート駆動信号が入力され、該ゲート駆動信号と同期して、ソース駆動部2からは、液晶表示パネル1のソース線24〜24にOFFレベル波形が印加され、液晶表示パネル1は1垂直期間以上の間全面消灯する。
【0044】
その後、補助電源10がOFFし、液晶表示パネル1を含めて液晶表示装置の駆動が停止する。
【0045】
以上のように、本実施の形態の液晶表示装置では、液晶表示装置の主電源14がOFFされても、補助電源10による電力供給にて、液晶表示パネル1は液晶の飽和電圧にて一旦全面点灯され、その後続けて全面消灯される。
【0046】
これにより、たとえ液晶表示パネル1に中間調の画像が表示され、液晶のひずみが小さく、しかも液晶が応答速度の遅いゲストホスト液晶であって、より一層元の状態に戻る復元エネルギーが小さくとも、一旦、液晶表示パネル1の全画素22…に飽和電圧が印加され、復元のためのエネルギーが充分に高められるので、その後の全面消灯にて速やかに残像が消去されることとなる。そしてまた、短時間で保持された液晶の電荷を放電し、異常電圧による液晶の劣化も防ぐことが可能となる。
【0047】
これらの結果、本液晶表示装置は反射型であるが、表示品位は従来の消去方法のものに比べて格段に向上された、優れたものとなる。
【0048】
〔実施の形態2〕
本発明に係る実施の他の形態について図1、図4ないし図7に基づいて説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0049】
本実施の形態の液晶表示装置では、図4に示すように、駆動信号発生回路8’と映像信号分配回路5との間にソース側補償回路31が配設され、かつ、ドライバコントローラ4’とゲートドライバ7との間にゲート側補償回路30が配設されている。
【0050】
そして、駆動信号発生回路8’からは、液晶表示パネル1を液晶飽和電圧にて全面点灯させるようなONレベルの複合映像信号と、全面消灯させるようなOFFレベルの複合映像信号とが、別々のバスライン(図示せず)に出力され、両出力の液晶表示パネル1への入力(ここでは、映像信号分配回路5への入力)が、ソース側補償回路31にて切替制御されるようになっている。
【0051】
図5に、ソース側補償回路31の回路図を示す。スイッチSW1の入力側からは、液晶表示装置の主電源14のOFF時に駆動信号発生回路8’にて生成されるONレベルの複合映像信号が入力されるようになっている。一方、スイッチSW2の入力側からは、通常時は、駆動信号発生回路8’から任意の映像信号が入力され、主電源14のOFF時にOFFレベルの複合映像信号が入力されるようになっている。
【0052】
そして、これらスイッチSW1・SW2は、L(低)レベルの電圧が入力されるとONするものであり、スイッチSW2には通常Lレベルの電圧が印加されていて、ソース側補償回路31からは通常の複合映像信号が出力されている。しかしながら、主電源14をOFFする指示が入力され、マイコン11よりある期間パルス的にH(高)レベルになる電源OFF信号が出力されてソース側補償回路31に入力されると、スイッチSW2はパルス的にHレベルになってOFFし、その間、インバータ33を介してLレベルの電圧が入力されるスイッチSW1がONして、ONレベルの複合映像信号が出力することとなる。
【0053】
ここで、マイコン11より出力される電源OFF電圧がパルス的に出力される時間は、1垂直期間内の通常映像信号が書き込まれない、垂直帰線帰還であるブランキング期間の時間とほぼ同じに設定されており、これにより、ブランキング期間に液晶表示パネル1を液晶飽和電圧にて全面点灯させるようなONレベルの複合映像信号が出力されることとなる。
【0054】
一方、ドライバコントローラ4’からは、液晶表示パネル1のm本のゲート線25〜25を、1水平期間毎順次ONする通常のゲート駆動信号と、ブランキング期間にm本のゲート線25〜25を全てONするゲート駆動信号とが、別々のバスライン(図示せず)に出力され、両出力の液晶表示パネル1への入力(ここでは、ゲートドライバ7への入力)が、ゲート側補償回路30にて、切替制御されるようになっている。
【0055】
図6に、ゲート側補償回路30の回路図を示す。スイッチSW3の入力側からは、主電源14のOFF時に、ドライバコントローラ4’より全ゲート線25〜25を全てONするゲート駆動信号が入力されるようになっている。一方、スイッチSW4の入力側からは、通常のゲート駆動信号が入力されるようになっている。
【0056】
これらスイッチSW3・SW4は、前述のソース側補償回路31のスイッチSW1・SW2と同様、Lレベルの電圧が入力されるとONするもので、スイッチSW4には通常Lレベルの電圧が印加されていて、ゲート側補償回路30からは通常のゲート駆動信号が出力され、マイコン11よりある期間パルス的にHレベルになる電源OFF信号が出力されてゲート側補償回路30に入力されてスイッチSW3がパルス的にONしたとき、全ゲート線25〜25を全てONするゲート駆動信号が入力される。尚、図4では記載を省略しているが、このようなゲート側補償回路30は、ゲート線25〜25の1ライン毎に設けられている。
【0057】
このような構成を有する本実施の形態の液晶表示装置では、主電源14のOFFが指示された後の液晶表示パネル1に印加される駆動信号の波形図は図7に示すようになり、1垂直期間のブランキング期間に液晶表示パネル1が全面点灯されることとなる。これにより、1垂直期間内での全面点灯・全面消灯が可能となり、実施の形態1の液晶表示装置よりも、さらに速く残像消去が可能となり、それに伴い、異常電圧の印加による液晶の劣化をさらに効果的に抑制できる。
【0058】
尚、本液晶表示装置では、駆動信号発生回路8’とソース側補償回路31、及びドライバコントローラ4’とゲート側補償回路30とで、本発明のソース側補償手段及びゲート側補償手段を備えた消去手段が構成されている。
【0059】
ところで、本実施の形態の上記液晶表示装置のように、ブランキング期間を利用して液晶表示パネル1の全面点灯を行う液晶表示装置の構成としては、その他、図8、図9に示すような構成も可能である。
【0060】
図8に示す液晶表示装置では、前述のソース側補償回路31が、映像信号分配回路5の出力側である、映像信号分配回路5とソースドライバ6との間に配設されている。このような構成では、駆動信号発生回路8’からの複合映像信号が映像信号分配回路5を経ることで既にR・G・Bの単色映像信号に分配されているので、R・G・Bの各ソース配線毎に前述のソース側補償回路31を設ける必要がある。
【0061】
また、図9に示す液晶表示装置では、さらに、ソースドライバ6’に上記のソース側補償回路31を設けた構成である。カラー画像あるいは白黒画像を形成するための複数の単色映像信号が入力されるソースドライバ6’に直接接続したため、この場合は、さらにソース線24〜24の数だけ前述のソース側補償回路31を設ける必要がある。
【0062】
尚、このような、図8、図9の構成の液晶表示装置でも、液晶表示パネル1の駆動電圧の波形図は、図7と同じものとなるが、液晶表示装置の構成の簡素さから考えれば、図4の構成が最も望ましい。
【0063】
〔実施の形態3〕
本発明に係る実施のさらに他の形態について図10、図11を基に説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0064】
本実施の形態の液晶表示装置では、図10に示すように、駆動信号発生回路8’と映像信号分配回路5との間にソース側補償回路31が配設され、かつ、ドライバコントローラ35が、前の垂直同期信号をラッチして保持しておき、電源OFF信号が入力されると、一斉に垂直同期信号を所定の期間引き延ばして出力するようになっている。
【0065】
このような構成を有する本実施の形態の液晶表示装置では、主電源14のOFFが指示された後の液晶表示パネル1に印加される駆動信号の波形図は図11に示すようになり、1垂直期間のブランキング期間を超えてONするゲート駆動信号が、液晶表示パネル1のゲート線25〜25に一斉に出力されることとなる。これにより、実施の形態2の液晶表示装置よりも、さらに速く残像消去が可能となり、それに伴い、異常電圧の印加による液晶の劣化をさらに効果的に抑制できる。
【0066】
〔実施の形態4〕
本発明に係る実施のさらに他の形態について図10、図12を基に説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0067】
本実施の形態の液晶表示装置では、図10に示すように、駆動信号発生回路8”と映像信号分配回路5との間にソース側補償回路31’が配設され、かつ、ドライバコントローラ35が、前の垂直同期信号をラッチして保持しておき、電源OFF信号が入力されると、一斉に垂直同期信号を所定の期間引き延ばして出力するようになっている。
【0068】
上記駆動信号発生回路8”からは、1垂直期間のブランキング期間内で、液晶表示パネル1を液晶飽和電圧にて全面点灯させるようなONレベルから、続けて全面消灯させるようなOFFレベルに切り換わる複合映像信号が出力され、該ONレベル・OFFレベルの複合映像信号と通常の映像信号との両出力の液晶表示パネル1への入力(ここでは、映像信号分配回路5への入力)が、ソース側補償回路31’にて切替制御されるようになっている。したがって、ソース側補償回路31’の回路構成は、図5に示したソース側補償回路31のものと同じであり、ただスイッチSW1にONレベル・OFFレベルの複合映像信号が入力され、スイッチSW2に通常の複合映像信号が入力されるようになっている。
【0069】
このような構成を有する本実施の形態の液晶表示装置では、主電源14のOFFが指示された後の液晶表示パネル1に印加される駆動信号の波形図は図12に示すように、1垂直期間のブランキング期間内に、ゲート駆動信号が、液晶表示パネル1のゲート線25〜25に一斉に出力され、その間に映像信号がONされ続けてOFFされることとなる。これにより、実施の形態3の液晶表示装置よりも、さらに速く残像消去が可能となり、それに伴い、異常電圧の印加による液晶の劣化をさらに効果的に抑制できる。
【0070】
尚、上記した各実施の形態では、マイコン11を用い、マイコン11からの電源OFF信号を用いたので、マイコン11に主電源14のOFFを検出する機能を付加させて、特に主電源14のOFFを検出する電源OFF検出手段を設けた構成とはしていないが、マイコン11等を使用しない場合は、以下のようにすれば良い。
【0071】
即ち、主電源14からの出力電圧を観察し、電圧降下にて主電源14がOFFされたことを検出する検出器を設けておき、該検出器により、駆動信号発生回路8(8’・8”)から主電源14のOFF時の映像信号を出力させる構成とする。この場合、検出器は、電圧があるレベルにまで低下したときに、駆動信号発生回路8(8’・8”)に主電源14がOFFされたことを知らせる信号を出力する構成としても良いが、主電源14からの出力電圧が上下に振れた時に誤動作する虞れが有るので、それよりも、電圧が降下しはじめてある時間経過した時点で、駆動信号発生回路8(8’・8”)に主電源14がOFFされたことを知らせる信号を出力する構成とする方が望ましい。
【0072】
また、上記した各実施の形態では、パネル電力保持手段として、補助電源10を用いているが、これ以外に、マイコン11を使用する場合は、マイコン11により出力される電源OFF信号にて主電源14がOFFされることを何らかの遅延手段にて、上述の補助電源10が液晶表示パネル1を表示画像の消去のために駆動される間だけ遅延させる構成とすることも考えられる。
【0073】
また、補助電源10はそれ自身が発電能力を有している構成、或いは主電源14からの電力供給をコンデンサ等を用いて蓄積しておく構成でも良い。
【0074】
その他、ペン入力装置13を使用したが、別段これに限られるものではなく、液晶表示装置に設けられている電源スイッチのON/OFFでも充分である。
【0075】
〔実施の形態5〕
本発明に係る実施のさらに他の形態について図13ないし図24を基に説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0076】
本実施の形態の液晶表示装置では、図13に示すように、液晶表示パネル1、ソースドライバ52、ゲートドライバ53、ソースドライバ用制御回路54、ゲートドライバ用制御回路55、電源制御回路56、対向電極信号制御回路57、判定スイッチ(電源スイッチ)58、判定用電源59、及びリレースイッチ60から構成される。
【0077】
ソースドライバ52は、後述するソースドライバ用制御回路54より出力される幾つかの制御信号、映像信号がそれぞれ、ソース制御信号線61、映像信号線62を介して供給され、また、後述する電源制御回路56より、本駆動回路を動作させるための電源電圧が、ソース電源線63を介して供給される。そして、ソースドライバ52は、入力された映像信号を、幾つかの制御信号のうちの水平同期信号に同期して、前述した液晶表示パネル1のn本のソース線24〜24に一斉に出力する(図2参照)。これにより、1水平期間毎に、液晶表示パネル
1の1行分の画素22を表示させるためのデータ信号が出力されることになる。
【0078】
なお、ここでは、映像信号をカラーの場合を想定して記載するが、仮に単色用の液晶表示パネルであっても、映像信号線以外の構造は殆ど変わらないので、ここではその説明を省略する。
【0079】
ソースドライバ用制御回路54は、上述したようにソースドライバ52を制御するためのものであり、後述する電源制御回路56より供給される電源電圧が、電源電圧線67を介して入力される。また、ソースドライバ用制御回路54には、原映像信号線68を介して原映像信号が入力され、同期信号線69を介して同期信号が入力される。そして、ソースドライバ用制御回路54は、入力されるこれらの原映像信号、同期信号を元に所望の映像信号、制御信号を作成し、ソース制御信号線61、映像信号線62を介して、ソースドライバ52に供給する。
【0080】
また、このソースドライバ用制御回路54には、前記に示した信号線61・62・67・68・69の他に、ソースイネーブル信号線70が接続されている。これは、電源制御回路56より出力される消去動作を実施するかどうかを判定するためのソースイネーブル信号を伝達するためのものである。ソースドライバ用制御回路54においては、このソースイネーブル信号がHレベルの期間は、通常の映像信号に替えて、後述する対向電極信号と同相かつ同電圧レベルの矩形波信号をソースドライバ52へと出力する。
【0081】
ゲートドライバ53には、後述するゲートドライバ用制御回路55より出力される幾つかの制御信号が、ゲート制御信号線64を介して入力され、また、電源制御回路56より、本駆動回路を動作させるための電源電圧がゲート電源線66を介して供給される。そして、ゲートドライバ53は、上記液晶表示パネル1のm本のゲート線25〜25を介して、ゲート制御信号線64より入力される幾つかの制御信号を元に、通常のゲート駆動信号を出力して、1行分のTFT23を第1行から第m行まで1水平期間毎に順次ONする。これにより、ゲート駆動信号は対応する画素22に印加されることになる。
【0082】
また、ゲートドライバ53には、イネーブルパルス信号線65を介して後述するイネーブルパルスが、ゲートドライバ用制御回路55より供給される。ゲートドライバ53は、イネーブルパルスが入力されたとき、通常のゲート駆動信号に替えて、イネーブルパルスをそのまま出力し、上記液晶表示パネル1のm本のゲート線25〜25上の全TFT23を同時に一斉にONする。
【0083】
ゲートドライバ用制御回路55は、前述したようにゲートドライバ53を制御するためのものであり、後述する電源制御回路56より供給される電源電圧が、電源電圧線71を介して入力され、また、同期信号線69を介して同期信号が入力される。そして、ゲートドライバ用制御回路55は、この同期信号を元に所望の制御信号を作成し、ゲート制御信号線64を介して、ゲートドライバ53に供給する。
【0084】
また、ゲートドライバ用制御回路55には、前記した信号線64・69・71の他に、ゲートイネーブル信号線72とイネーブルパルス信号線65とが接続されている。ゲートイネーブル信号線72は、電源制御回路56より出力される消去動作を実施するかどうかを判定するためのものである。ゲートドライバ用制御回路55においては、このゲートイネーブル信号がHレベルで入力されると、所定のパルス幅の上記したイネーブルパルスを、イネーブルパルス信号線65を介してゲートドライバ53へと出力する。
【0085】
対向電極信号制御回路57は、液晶表示パネル1内の対向電極22bに印加する対向電極信号を、同期信号線69より入力される同期信号と電源制御回路56より電源線73を介して入力される電源電圧を元に制御するもので、対向電極信号を対向電極信号線74を介して対向電極22bに印加する。
【0086】
また、対向電極信号制御回路57にも、電源制御回路56より出力される消去動作を実施するかどうかを判定するための対向イネーブル信号線75も接続されている。対向電極信号制御回路57は、対向イネーブル信号がHレベルの期間、前述のソースドライバ用制御回路54から出力される矩形波信号と同相かつ同電圧レベルの矩形波信号を対向電極信号として出力する。
【0087】
判定スイッチ58は、液晶表示装置のメインスイッチの役目をするものであり、判定スイッチ58が押される毎に液晶表示装置はON/OFFの切り換えが行われる。判定スイッチ58は、ON/OFF判定信号を電源制御回路56に出力しており、ON/OFF判定信号は、判定スイッチ58が押されている間、一定の電圧レベルを有するHレベルとなり、判定信号パルス(判定パルス)を出力する。なお、判定スイッチ58が押されていないときの電圧レベルは0Vである。
【0088】
判定用電源59は、判定スイッチ58が押されたときに出力するON/OFF判定信号の判定信号パルスを生成するための電源であり、消費電力は極めて小さいため、例えばボタン電池や乾電池から構成できる。
【0089】
電源制御回路56は、前述した各制御回路54・55・57、各駆動回路52・53を動作させるための電源電圧を供給するための各電源線61・66・67・71・73、リレースイッチ60を介して液晶表示装置を動作させるための主電源を得る主電源線76、並びに前述の各種イネーブル信号線70・72・75を有している。
【0090】
また、電源制御回路56は、上記の判定スイッチ58と判定用電源59にも接続されており、後述のように、液晶表示装置の電源OFFと電源ONとを検出し、リレースイッチ制御信号のレベルを切り替えて上記のリレースイッチ60の開閉を制御すると共に、電源OFFの場合は、リレースイッチ60をOFFする前に、所定の期間、各電源線61・66・67・71・73を介して、液晶表示パネル1を駆動するための電力供給を続けると共に、各種イネーブル信号線70・72・75を介して、各種イネーブル信号を出力する。
【0091】
上記の構成において、電源制御回路56、判定スイッチ58、及び判定用電源59にて電源OFF検出手段が構成され、電源制御回路56にてパネル電力保持手段が構成され、また、消去手段は、電源制御回路56、ソースドライバ用制御回路54、ゲートドライバ用制御回路55、ゲートドライバ53、及び対向電極信号制御回路57にて構成されている。
【0092】
次に、上記構成を有する液晶表示装置における、ユーザにて判定スイッチ58が押されて、液晶表示装置のON/OFFが指示されたときの動作を、図14ないし図16の波形図を参照しながら説明する。なお、図16は、図15に示した映像信号、対向電極信号の拡大図である。
【0093】
まず、OFF状態の液晶表示装置をONさせるOFF→ON動作について説明する。
【0094】
液晶表示装置がOFFしている状態で判定スイッチ58が一回押されると、図14の波形図に示すように、ON/OFF判定信号に、判定スイッチが押されている期間に相当した判定信号パルスが現れる。電源制御回路56は、この判定信号パルスを検出すると、リレースイッチ制御信号をHレベルにする。リレースイッチ制御信号がHレベルの期間、リレースイッチ60は導通状態となり、電源制御回路56に主電源からの電圧が供給され、電源制御回路56は、各回路に所望の信号を供給し、液晶表示装置がONする。ここでリレースイッチ制御信号は、次に判定スイッチ58が押されて判定信号パルスが入力されるまで、Hレベルを維持し、リレースイッチ60を導通させ続ける。
【0095】
続いて、ON状態の液晶表示装置をOFFするON→OFF動作について説明する。
【0096】
液晶表示装置がONしている状態で判定スイッチ58が一回押されると、図15の波形図に示すように、ON/OFF判定信号に再び判定信号パルスが現れる。電源制御回路56は、この判定信号パルスを検出すると、画像の消去を行うために、上記した各種イネーブル信号線70・72・75を介して、ソースイネーブル信号、ゲートイネーブル信号、及び対向イネーブル信号を一定期間Hレベル出力する。
【0097】
各種イネーブル信号がHレベルになるまでは、通常の表示を行うため、ソースドライバ用制御回路54においては、任意の映像信号、制御信号をソースドライバ52へと出力し、ゲートドライバ用制御回路55においては、通常のゲート線を順次ONする制御信号が、また、対向電極信号制御回路57においては、任意の映像信号にあった対向電極信号がそれぞれ出力されている。
【0098】
そして、各種イネーブル信号がHレベルになると、ゲートドライバ用制御回路55では、Hレベルのゲートイネーブル信号を元にイネーブルパルスを生成してゲートドライバ53に出力し、ゲートドライバ53は、そのイネーブルパルスをそのままゲート駆動信号として、上記液晶表示パネル1のm本のゲート線25〜25に同時に一斉に出力する。
【0099】
また、このとき、ソースドライバ用制御回路54では、ソースイネーブル信号がHレベルの期間、通常の映像信号に替えて、図16に示すような、対向電極信号と同相かつ同電圧レベルの矩形波信号をソースドライバ52へ出力し、ソースドライバ52は、供給される矩形波信号を、通常動作時と同様に、水平同期信号に同期して、前記の液晶表示パネル1のn本のソース線24〜24に一斉に出力する。
【0100】
また、対向電極信号制御回路57では、対向イネーブル信号がHレベルの期間、図16に示すような、前述のソースドライバ用制御回路54から出力される矩
形波信号と同相かつ同電圧レベルの矩形波信号を対向電極信号として出力する。
【0101】
これにより、各画素22に印加される電圧は相対的に0Vとなり、各画素22の液晶は一斉に無印加の状態となって全面消灯し、液晶の残像が消去される。このように、液晶表示パネル1を全面消灯させるように駆動する際に、全ゲート線25〜25上の全TFT23を一斉ONする構成では、上記の消去動作に要する時間が、最短1/2水平期間から可能であるため、非常に短い時間で残像消去が可能となる。
【0102】
その後、各画素22の液晶が十分に安定した状態となった後、電源制御回路56は、前記各種イネーブル信号をLレベル(0レベル)に切り換え、リレースイッチ制御信号をLレベル(0レベル)にしてリレースイッチ60を非導通とし、主電源からの電力供給を停止する。
【0103】
なお、ここでは、映像信号並びに対向電極信号を矩形波信号にし、映像信号と対向電極信号の各極性を1水平期間毎に反転させているが、例えば図17に示すように、映像信号を液晶表示パネル1の液晶がOFFする液晶の閾値電圧よりも低い電圧(OFFレベル)の直流成分のみとしたり、図18に示すように、映像信号と対向電極信号とを両方とも0V信号としてもよく、結果として各画素22に印加される電圧が相対的に液晶がONしない液晶の閾値電圧より低い状態になるのであればよい。
【0104】
続いて、上記のような消去動作を実施するための、ゲートドライバ53の回路例とソースドライバ用制御回路54内の映像信号処理部の回路例を、図19ないし図24を用いて説明する。
【0105】
ゲートドライバ53の1例を、図19に示す。このゲートドライバには、ゲートドライバの標準的な構造として、シフトレジスタ101、レベルシフタ102、及びバッファ回路103が搭載されている。シフトレジスタ101とレべルシフタ102とはそれぞれm段構成である。シフトレジスタ101(1011 〜101m )における第1段1011 のデータ端子に垂直同期信号がスタート信号(SP)として供給され、各段のクロック端子に水平同期信号がクロック信号(CK)として供給され、スタート信号(1垂直同期信号)が1水平期間ずつ順次遅延されたパルスが各段の出力端子より出力され、レベルシフタ102(1021 〜102m )の各段に入力され、レベルシフタ102が適当なレベルに調整してバッファ回路103に出力する。
【0106】
そして、上記のような消去動作を行うために、ここでは、最終段のバッファ回路103が、2入力ORゲート104(1041 〜104m )から構成され、ORゲート104の入力の1つはレベルシフタ102の出力が接続され、もう一つの入力は、イネーブルパルス信号線65が接続されている。
【0107】
このような構成を有するゲートドライバの要部の波形図を図20に示す。通常動作時、バッファ回路103を構成する各ORゲート104の出力、すなわちゲートドライバの出力は、m本のゲート線を順次ONするレベルシフタ102の出力がそのまま出力される。これが、通常のゲート駆動信号であり、ゲートドライバ7では、入力された上記パルスをレベル変換し、液晶表示パネル1のゲート線25〜25に出力する(図2参照)。
【0108】
一方、イネーブルパルス信号線65よりイネーブルパルスが入力されると、各ORゲート104からは、レベルシフタ102の出力に替えて、イネーブルパルスそのものが出力される。これにより、液晶表示パネル1のゲート線25〜25上の全TFT23が一斉にONされることとなる。
【0109】
ゲートドライバ53の他の例を、図21に示す。このゲートドライバも、シフトレジスタ101、レベルシフタ102、及びバッファ回路105が搭載されている。そして、ここでは、上記の消去駆動を行うために、シフトレジスタ101にプリセット端子106が設けられ、このプリセット端子106に前記のイネーブルパルスが入力される構成となっている。
【0110】
このような構成を有するゲートドライバの要部の波形図を図22に示す。通常動作時、シフトレジスタ101からの出力は、上記したm本のゲート線を順次ONする出力であるが、そのプリセット端子106にイネーブルパルスが入力されると、シフトレジスタ101の入力とは無関係に、シフトレジスタ101の計m段の各出力は一斉にHレベルとなる。ここでゲートドライバ用制御回路55は、ゲートイネーブル信号がHレベルになった時、イネーブルパルス以外の制御信号をゲートドライバ53に出力しないようにする。
【0111】
ソースドライバ用制御回路54内の映像信号処理部の一回路例を、図23に示す。これにおいては、フリップフロップ107とインバータ113とで、水平同期信号の2分周信号を作成し、レベルシフタ108が、この2分周信号を、対向電極信号と同相、かつ同電圧レベルの信号に変換する。そして、3端子バッファ109・110とインバータ112とは、ORゲート111から出力される信号を、ソースイネーブル信号が入力されることで、ソースドライバ用制御回路内の各色毎に設けられた図示しない信号分配回路からの出力から、レベルシフタ108にて変換されたこの信号へと切り替える。このような構成を有する映像信号処理部の波形図を図24に示す。
【0112】
なお、ここでの説明においては、対向電極信号の制御を省略し、映像信号のみ制御する場合を記載しているが、対向電極信号も同様に制御してもよく、前記に示したように、映像信号と対向電極信号を元に、結果として液晶に印加される電圧が相対的に液晶がONしない閾値より低い電圧になるのであれば消去効果は得られ、映像信号、対向電極信号共に、直流成分のみの信号で、相対的に液晶のONしない電圧になる組み合わせでも構わないことは言うまでもない。
【0113】
〔実施の形態6〕
本発明に係る実施の他の形態について図25、図26に基づいて説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0114】
前述の実施の形態5の液晶表示装置では、図13に示すように、電源制御回路56からゲートドライバ用制御回路55には、ゲートイネーブル信号線72を介してゲートイネーブル信号が供給され、ゲートドライバ用制御回路55は、これを元にゲートイネーブルパルスを生成し、これをイネーブルパルス信号線65を介してゲートドライバ53へと供給していた。
【0115】
これに対し、本実施の形態の液晶表示装置では、図25に示すように、電源制御回路81はゲートイネーブル信号を出力せず、ゲートドライバ用制御回路80へのゲートイネーブル信号の供給は行われない。イネーブル信号の供給は、ソースドライバ用制御回路54と対向電極信号制御回路57のみに行われる。言うなればゲート側のこれらゲートドライバ用制御回路80とゲートドライバ82とは、従来からある回路構成そのものである。
【0116】
したがって、ここでは消去手段は、電源制御回路81、ソースドライバ用制御回路54、及び対向電極信号制御回路57にて構成されている。
【0117】
このような構成を有する本実施の形態の液晶表示装置における液晶表示装置のON→OFFの動作時の要部の波形図を図26に示す。
【0118】
図26に示すように、ソースドライバ用制御回路54から出力される映像信号、及び対向電極信号制御回路57から出力される対向電極信号は、実施の形態5の液晶表示装置と同様に、判定スイッチ58が押されてソースイネーブル信号及び対向イネーブル信号がHレベルになるまでは、通常の映像信号と対向電極信号であり、上記のイネーブル信号がHレベルに切り替わると、通常の映像信号と対向電極信号に替えて、互いに同相かつ同電圧レベルの矩形波信号となる。
【0119】
そして、異なるのは、ゲートドライバ82から出力されるゲート駆動信号が、引き続き通常表示時と同様の出力であり、ゲート線25〜25上のTFT23をゲート線25毎に順次ONする動作を続ける点である。
【0120】
これによれば、1垂直期間で、各画素22に印加される電圧が相対的に0Vとなり、各画素22の液晶は無印加の状態となって全面消灯し、液晶の残像が消去されることとなる(図2参照)。
【0121】
このように、ゲート側にゲートイネーブル信号を入力しない構成では、残像を消去するのに要する時間は、少なくとも1垂直期間必要であるので、実施の形態5の液晶表示装置に比べて長くなるが、ゲート側のゲートドライバ82及びゲートドライバ用制御回路80は、既存の構成で対応できるといった利点がある。
【0122】
なお、ここでも、映像信号並びに対向電極信号の波形は、結果として各画素22に印加される電圧が相対的に液晶がONしない液晶の閾値電圧より低い状態になるのであればよい。
【0123】
〔実施の形態7〕
本発明に係る実施の他の形態について図27ないし図30に基づいて説明すれば、以下の通りである。尚、説明の便宜上、前記の実施の形態にて示した部材と同一の機能を有する部材には、同一の符号を付記し、その説明を省略する。
【0124】
前述の実施の形態5の液晶表示装置では、ゲートドライバ用制御回路55は、電源制御回路56よりゲートイネーブル信号線72のHレベルが入力されると、イネーブルパルス信号線65を介して、イネーブルパルスをゲートドライバ53に供給し、ゲートドライバ53は、イネーブルパルスが入力されることで、通常のゲート駆動信号に替えて、このイネーブルパルスをそのまま一斉に全ゲート線25〜25上に出力していた。
【0125】
これに対し、本実施の形態の液晶表示装置では、図27に示すように、ゲートドライバ用制御回路85は、電源制御回路56よりHレベルのゲートイネーブル信号が入力されると、Hレベルのゲートイネーブル信号をゲートドライバ82のスタート信号(SP)として、ゲート制御信号線64を介して出力するようになっている。
【0126】
つまり、ここでは、消去手段は、電源制御回路56、ソースドライバ用制御回路54、ゲートドライバ用制御回路85にて構成されている。
【0127】
このような構成を有する本実施の形態の液晶表示装置における液晶表示装置のON→OFFの動作時の要部の波形図を図28に示す。
【0128】
図28に示すように、ソースドライバ用制御回路54から出力される映像信号、及び対向電極信号制御回路57から出力される対向電極信号は、実施の形態5の液晶表示装置と同様に、判定スイッチ58が押されてソースイネーブル信号及び対向イネーブル信号がHレベルになるまでは、通常の映像信号と対向電極信号であり、上記のイネーブル信号がHレベルに切り替わると、通常の映像信号と対向電極信号に替えて、互いに同相かつ同電圧レベルの矩形波信号となる。
【0129】
そして、異なるのは、ゲートドライバ82から出力されるゲート駆動信号が、ゲートイネーブル信号がHレベルの期間がずっとHレベル出力となる点である。
このHレベルの電圧値は、電源電圧に依存する。
【0130】
これによれば、1垂直期間後には、各画素22に印加される電圧が相対的に0Vとなり、各画素22の液晶は一斉に無印加の状態となって全面消灯し、液晶の残像が消去されることとなる(図2参照)。
【0131】
このように、ゲートドライバ82の出力を、ゲートイネーブル信号が入力されている間、一定の電圧に固定する構成では、前述の実施の形態5の構成程ではないが、実施の形態6の構成よりも、消去動作に要する時間を短くできる。しかも、ゲートドライバ82は、既存の構成で対応できるといった利点もある。
【0132】
なお、ここでも、映像信号並びに対向電極信号の波形は、結果として各画素22に印加される電圧が相対的に液晶がONしない液晶の閾値電圧より低い状態になるのであればよい。
【0133】
続いて、上記のような駆動を行い得る、ゲートドライバ用制御回路85の回路例を、図29、図30を用いて説明する。
【0134】
ゲートドライバ用制御回路85の一例を図29に示す。ゲートドライバ用制御回路は、標準的にコントロールIC121を搭載しており、入力されるクロック信号や水平同期信号、垂直同期信号などにより、ゲートドライバを制御するための信号を作成している。その制御信号の内のスタート信号(SP’)の出力と、前記ゲートイネーブル信号線より得られるゲートイネーブル信号とをORゲート122に入力し、その出力を新たなスタート信号(SP)とする。このスタート信号により、前記のような消去動作が可能となる。
【0135】
また、その他、上記の実施の形態5・6・7においては、判定用電源59として乾電池やボタン電池等を用いる構成としていたが、判定用電源59として充電池を採用し、液晶表示装置が動作している間に本体を駆動するための主電源から、この充電池を充電する構成としてもよい。特に、ノートパソコンや、形態情報端末等は、充電池が元々採用されているので、このような構成とすることで、ボタン電池や乾電池等を別途備える必要がなくなる。
【0136】
さらに、デスクトップ型の情報端末等、常時、AC電源等から主電源を得ている液晶表示装置の場合でも、主電源線76より供給される電圧とは別に、判定用電源59にAC電源を供給するという形式をとれば、充電池を用いる構成と同様、ボタン電池や乾電池等を別途備える必要がなくなる。そして、この場合、停電等予期しない電源供給の停止時を想定して、予め小型電池を搭載すれば、なお望ましい。
【0137】
所謂、民生用電子機器のパワーのON/OFF(上記では電源のON/OFFと表現)の制御は、トグルスイッチ等のロック式のスイッチではなく、上記した判定スイッチ58のように、タクトスイッチ等のシステム的に接続或いは切断を行う、非ロック式のキースイッチを押すことで行うことが一般的である。この方式は、出力端子よりストローブ信号を出力し、その信号がキースイッチが押されていると、入力端子に入力し、パワー出力をON/OFFする構成であり、このような構成において、主電源からの電力カットをON→OFFの動作時一定期間遅延させるのは、上述したようにすることで容易に実現できる。
【0138】
なお、本発明の液晶表示画像の消去装置は、画素がアクティブ素子にて駆動される液晶表示パネルを有する液晶表示装置に備えられ、液晶表示装置の電源OFF時に液晶表示パネルの表示画像を消去させる表示画像の消去装置であって、液晶表示装置の電源をOFFとするように指示する信号を検出すると、電源OFF信号を出力する電源OFF検出手段と、上記電源OFF信号が出力されると、上記液晶表示パネルに電源電力を一定期間供給した後、電力供給を遮断するパネル電力保持手段と、上記一定期間内に、上記液晶表示パネルの全ての画素を消灯状態にする消去手段とを含み、上記液晶表示パネルは、各画素毎に設けられた画素電極と、液晶を挟んで画素電極に対向する対向電極とを備え、上記消去手段は、上記液晶表示パネルのソース線に映像信号を出力するソースドライバと、上記ソースドライバを制御するソースドライバ用制御回路と、上記対向電極に対向電極信号を出力する対向電極制御回路とを備え、上記一定期間に選択レベルとなるソースイネーブル信号が上記ソースドライバ用制御回路に入力されることにより、上記パネル電力保持手段から供給される電力を利用して、上記画素電極および上記対向電極に液晶がOFFとなる電圧を印加する構成とすることもできる。
【0139】
これによれば、液晶表示装置の電源がOFFされると、電源OFF検出手段がこれを検出し、パネル電力保持手段が、液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持する。これにより、液晶表示装置の電源がOFFされた後も液晶表示パネルの駆動が可能となる。
【0140】
そして、電源OFF検出手段にて電源OFFが検出されると、消去手段が、液晶表示パネルを駆動する各回路を一定期間通電状態とし、アクティブ素子をONすると共に、映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御し、液晶表示パネルを全面消灯させる。
【0141】
これにより、残像が速やかに消去されることとなり、速やかに残像が消去されるということは即ち、短時間で保持された液晶の電荷が放電されるということであり、異常電圧による液晶の劣化も抑制できる。
【0142】
上記の構成では、残像消去に際して一旦液晶に飽和電圧を印加して液晶の復元力を高めるようになっているが、液晶によっては、一旦飽和電圧を印加せずとも、アクティブ素子をONした状態で映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御して全面消灯させることで、十分高速に残像が消去されるものもある。
【0143】
このように、液晶表示装置の電源がOFFされたとき、消去手段が、アクティブ素子をONすると共に、映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御し、液晶表示パネルを全面消灯させることで、残像が速やかに消去されることとなり、速やかに残像が消去されるということは即ち、短時間で保持された液晶の電荷が放電されるということであり、異常電圧による液晶の劣化も抑制できる。
【0144】
その結果、電源OFF時における液晶の劣化の問題や、表示品位の悪化を確実に改善することが可能となるという効果を奏する。
【0145】
本発明の液晶表示画像の消去装置は、画素がアクティブ素子にて駆動される液晶表示パネルを有する液晶表示装置に備えられ、液晶表示装置の電源OFF時に液晶表示パネルの表示画像を消去させる表示画像の消去装置であって、液晶表示装置の電源をOFFとするように指示する信号を検出すると、電源OFF信号を出力する電源OFF検出手段と、上記電源OFF信号が出力されると、上記液晶表示パネルに電源電力を一定期間供給した後、電力供給を遮断するパネル電力保持手段と、上記一定期間内に、上記液晶表示パネルの全ての画素がOFFレベルとなるような電圧を上記液晶表示パネルの全ての画素に印加する消去手段とを含み、上記液晶表示パネルは、各画素毎に設けられた画素電極と、液晶を挟んで画素電極に対向する対向電極とを備え、上記消去手段は、上記液晶表示パネルのソース線に映像信号を出力するソースドライバと、上記ソースドライバを制御するソースドライバ用制御回路と、上記対向電極に対向電極信号を出力する対向電極制御回路とを備え、上記一定期間に選択レベルとなるソースイネーブル信号が上記ソースドライバ用制御回路に入力されることにより、上記パネル電力保持手段から供給される電力を利用して、上記画素電極および上記対向電極に液晶がOFFとなる電圧を印加する構成とすることもできる。
【0146】
これによれば、液晶表示装置の電源がOFFされると、電源OFF検出手段がこれを検出し、パネル電力保持手段が、液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持する。これにより、液晶表示装置の電源がOFFされた後も液晶表示パネルの駆動が可能となる。
【0147】
そして、電源OFF検出手段にて電源OFFが検出されると、消去手段が、液晶表示パネルを駆動する各回路を一定期間通電状態とし、アクティブ素子をONすると共に、映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御し、液晶表示パネルの全ての画素がOFFレベルとなる。
【0148】
これにより、残像が速やかに消去されることとなり、速やかに残像が消去されるということは即ち、短時間で保持された液晶の電荷が放電されるということであり、異常電圧による液晶の劣化も抑制できる。
【0149】
上記の構成では、残像消去に際して一旦液晶に飽和電圧を印加して液晶の復元力を高めるようになっているが、液晶によっては、一旦飽和電圧を印加せずとも、アクティブ素子をONした状態で映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御して全面消灯させることで、十分高速に残像が消去されるものもある。
【0150】
このように、液晶表示装置の電源がOFFされたとき、消去手段が、アクティブ素子をONすると共に、映像信号や対向電極信号に積極的に液晶に印加される電圧が液晶がOFFする電圧となるように制御し、液晶表示パネルの全ての画素がOFFレベルとすることで、残像が速やかに消去されることとなり、速やかに残像が消去されるということは即ち、短時間で保持された液晶の電荷が放電されるということであり、異常電圧による液晶の劣化も抑制できる。
【0151】
その結果、電源OFF時における液晶の劣化の問題や、表示品位の悪化を確実に改善することが可能となるという効果を奏する。
【0152】
本発明の液晶表示画像の消去装置は、上記構成において、上記の消去手段は、さらに、上記液晶表示パネルのゲート線にゲート信号を出力するゲートドライバと、上記ゲートドライバを制御するゲートドライバを制御するゲートドライバ用制御回路とを備え、上記一定期間に選択レベルとなるゲートイネーブル信号が上記ゲートドライバ用制御回路に入力されることにより、上記パネル電極保持手段から供給される電力を利用して、上記ゲート線にゲート信号を出力する構成とすることもできる。
【0153】
これによれば、ゲートドライバから出力する信号は、すべてのスイッチング素子を一斉にアクティブ状態にする信号を出力するので、消去動作に要する時間が、最短1/2水平期間から可能であり、非常に短い時間で残像を消去できる。
【0154】
本発明の液晶表示画像の消去装置は、前記構成において、上記の消去手段は、上記イネーブル信号が上記ゲートドライバのスタート信号としてゲートドライバに入力される構成とすることもできる。
【0155】
これによれば、アクティブ素子は通常の駆動と同様に1行毎に順次ONされるので、残像を消去するのに要する時間は、少なくとも1垂直期間必要であり、上記の構成に比べて長くなるが、ゲート駆動信号を出力するのに必要なゲートドライバやその制御回路等は既存の構成で対応できるといった利点がある。
【0156】
すなわち、これにより、残像を消去するのに要する時間は、前記構成に比べて長くなるが、ゲート駆動信号を出力するのに必要なゲートドライバやその制御回路等は既存の構成で対応できるといった効果を奏する。
【0157】
本発明の液晶表示画像の消去装置は、前記構成において、上記消去手段は、上記ゲート信号が一定レベルの電圧に固定される構成とすることもできる。
【0158】
これによれば、前記構成よりも、消去動作に要する時間を短くでき、しかも、ゲート駆動信号を出力するのに必要なゲートドライバを既存の構成で対応できるといった利点もある。
【0159】
【発明の効果】
以上のように、本発明の液晶表示画像の消去装置は、画素がアクティブ素子にて駆動される中間調画像が表示できる液晶表示パネルを有する外部からの入射光を反射させて表示を行う反射型液晶表示装置に備えられ、液晶表示装置の電源OFF時に液晶表示パネルの表示画像を消去させる表示画像の消去装置であって、液晶表示装置の電源がOFFされたことを検出する電源OFF検出手段と、液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持するパネル電力保持手段と、上記電源OFF検出手段にて電源OFFが検出されると、上記パネル電力保持手段からの電力供給にて、中間調の画像が表示された上記液晶表示パネルの全ての画素がONレベルとなるように液晶飽和電圧を上記液晶表示パネルの全ての画素の液晶に印加し、その後、上記液晶表示パネルの全ての画素がOFFレベルとなるような電圧を上記液晶表示パネルの全ての画素に印加する消去手段とを有する構成である。
【0160】
これにより、たとえ液晶表示パネルに中間調の画像が表示され、液晶のひずみが小さくて復元のためのエネルギーが小さくても、一旦、液晶表示パネルの液晶に飽和電圧が印加されて復元のためのエネルギーが充分に高められるので、その後の全ての画素をOFFレベルとすることにより、液晶が速やかに元の状態に戻り、速やかに残像が消去されることとなる。そして、速やかに残像が消去されるということは即ち、短時間で保持された液晶の電荷が放電されるということであり、異常電圧による液晶の劣化も抑制できる。
【0161】
本発明の液晶表示画像の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がONレベルとなるような映像信号を出力させ、その後続けて、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がOFFレベルとなるようするような映像信号を出力させる構成である。
【0162】
これにより、上記した消去手段を、ゲート側の構成はそのままで、ソース側の構成変更で容易に実現することが可能である。
【0163】
本発明の液晶表示画像の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間に全ゲート線上のアクティブ素子を同時にONさせるゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように全面点灯するような映像信号をソースドライバより出力させるソース側補償手段とを有しており、1垂直帰線期間に液晶表示パネルの全ての画素がONレベルとなるようにさせる構成である。
【0164】
これにより、液晶表示装置の電源OFF時の全面点灯が、1垂直期間の垂直帰線期間を利用して行われるので、ソース側及びゲート側の両方に構成の変更が必要ではあるが、1垂直期間内で液晶表示パネルの全面点灯・全面消灯が可能となり、上記の構成よりも更に速く液晶の残像を消去でき、液晶の劣化を更に効果的に抑制できるという効果を奏する。
【0165】
本発明の液晶表示画像の消去装置は、上記の構成において、上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間及び該期間を超えて全ゲート線上のアクティブ素子を同時にONさせるようなゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように、上記全ての画素をONレベルとした後続けて全ての画素をOFFレベルとするような映像信号をソースドライバより出力させるソース側補償手段とを有している構成である。
【0166】
これにより、液晶表示装置の電源OFF時の全面点灯及び全面消灯が、1垂直期間よりも更に短い期間で実施できるので、ソース側及びゲート側の両方に構成の変更が必要ではあるが、上記の構成よりも更に速く液晶の残像を消去でき、液晶の劣化を更に効果的に抑制できるという効果を奏する。
【0167】
本発明の液晶表示画像の消去装置は、上記の構成において、上記のソース側補償手段が、複数の色の映像信号からなる複合の映像信号を単色の映像信号に色毎に分配する映像信号分配手段の入力側に配されている構成である。
【0168】
これにより、上記の構成による効果に加えて、映像信号分配手段の出力側にソース側補償手段を設けた構成に比べてソース側補償手段の構成が簡易で消去装置自身を小型にできるという効果を奏する。
【0169】
本発明の液晶表示画像の消去装置は、上記の構成において、上記液晶表示装置に設けられた電源のスイッチは、一回のスイッチ操作毎に判定パルスを出力する構成であり、上記電源OFF検出手段は、液晶表示装置がONされている状態で該判定パルスが入力されたとき液晶表示装置の電源がOFFされたことを検出し、パネル電力保持手段は、上記電源OFF検出手段にて電源のOFFが検出されると、液晶表示装置に主電源手段からの電力供給を行う主電源線上に配設されたスイッチ手段を、所定の時間経過した後にOFFさせる構成である。
【0170】
これにより、パネル電力保持手段を、補助電源等を別個に設けることなく、システム的に実現でき、民生用電子機器のパワーON/OFF制御に対応した構成である。その結果、このような消去装置を搭載することによる、液晶表示装置そのものの大型化やコストアップを回避できるという効果を奏する。
【0171】
また、本発明の別の液晶表示装置は、上記何れかに記載の液晶表示画像の消去装置を備えた、ゲストホスト型の液晶表示パネルを有する液晶表示装置である。
【0172】
これにより、表示品位の優れたゲストホスト型の液晶表示装置を実現できる。
【図面の簡単な説明】
【図1】 本発明に係る第1の実施の形態の液晶表示装置のブロック図である。
【図2】 上記液晶表示装置に備えられたアクティブマトリクス型の液晶表示パネルの等価回路図である。
【図3】 上記液晶表示装置の主電源がOFFされるときの、液晶表示パネルに印加される駆動信号の波形図である。
【図4】 本発明に係る第2の実施の形態の液晶表示装置のブロック図である。
【図5】 上記液晶表示装置におけるパネル点灯制御手段のソース側補償手段の一部を構成するソース側補償回路の回路図である。
【図6】 上記液晶表示装置におけるパネル点灯制御手段のゲート側補償手段の一部を構成するゲート側補償回路の回路図である。
【図7】 上記液晶表示装置の主電源がOFFされるときの、液晶表示パネルに印加される駆動信号の波形図である。
【図8】 本発明に係る第2の実施の形態の他の構成の液晶表示装置のブロック図である。
【図9】 本発明に係る第2の実施の形態の他の構成の液晶表示装置のブロック図である。
【図10】 本発明に係る第3、第4の実施の形態の液晶表示装置のブロック図である。
【図11】 第3の実施の形態の液晶表示装置の主電源がOFFされるときの、液晶表示パネルに印加される駆動信号の波形図である。
【図12】 第4の実施の形態の液晶表示装置の主電源がOFFされるときの、液晶表示パネルに印加される駆動信号の波形図である。
【図13】 本発明に係る第5の実施の形態の液晶表示装置のブロック図である。
【図14】 第5の実施の形態の液晶表示装置のOFF→ON時に出力されるON/OFF判定信号及びリレースイッチ制御信号の波形図である。
【図15】 第5の実施の形態の液晶表示装置のON→OFF時に出力される要部の信号波形図である。
【図16】 図15に示す映像信号と対向電極信号とを詳細に説明するための波形図である。
【図17】 第5の実施の形態の液晶表示装置の別の構成における、ON→OFF時に出力される要部の信号波形図である。
【図18】 第5の実施の形態の液晶表示装置のさらに別の構成における、ON→OFF時に出力される要部の信号波形図である。
【図19】 第5の実施の形態の液晶表示装置におけるゲートドライバの構成例を示す回路図である。
【図20】 図19に示すゲートドライバ駆動時の要部の信号波形図である。
【図21】 第5の実施の形態の液晶表示装置におけるゲートドライバの別の構成例を示す回路図である。
【図22】 図21に示すゲートドライバの要部の信号波形図である。
【図23】 第5の実施の形態の液晶表示装置におけるソースドライバ用制御回路における映像信号処理部の構成例を示す回路図である。
【図24】 図23に示す映像信号処理部の要部の信号波形図である。
【図25】 本発明に係る第6の実施の形態の液晶表示装置のブロック図である。
【図26】 第6の実施の形態の液晶表示装置のON→OFF時に出力される要部の信号波形図である。
【図27】 本発明に係る第7の実施の形態の液晶表示装置のブロック図である。
【図28】 第7の実施の形態の液晶表示装置のON→OFF時に出力される要部の信号波形図である。
【図29】 第7の実施の形態の液晶表示装置におけるゲートドライバの構成例を示す回路図である。
【図30】 図29に示すゲートドライバの要部の信号波形図である。
【図31】 従来の液晶表示装置の主電源がOFFされるときの、液晶表示パネルに印加される駆動信号の波形図である。
【図32】 (a)は液晶の階調間の応答速度を示すグラフであり、(b)は階調数と印加電圧、及びこれらと透過率との関係を示すグラフである。
【符号の説明】
1 液晶表示パネル
2 ソース駆動部
3 ゲート駆動部
4,4’,35 ドライバコントローラ(消去手段)
5 映像信号分配回路(映像信号分配手段)
6 ソースドライバ
7 ゲートドライバ
8,8’,8” 駆動信号発生回路(消去手段)
10 補助電源(パネル電力保持手段)
11 マイクロコンピュータ(電源OFF検出手段)
14 主電源
52 ソースドライバ
53 ゲートドライバ(消去手段)
54 ソースドライバ用制御回路(消去手段)
55,80,85 ゲートドライバ用制御回路(消去手段)
56,81 電源制御回路(電源OFF検出手段、消去手段)
57 対向電極信号制御回路(消去手段)
58 判定スイッチ(電源のスイッチ、電源OFF検出手段)
59 判定用電源(電源OFF検出手段)
60 リレースイッチ(スイッチ手段)
76 主電源線

Claims (7)

  1. 画素がアクティブ素子にて駆動される中間調画像が表示できる液晶表示パネルを有する外部からの入射光を反射させて表示を行う反射型液晶表示装置に備えられ、液晶表示装置の電源OFF時に液晶表示パネルの表示画像を消去させる表示画像の消去装置であって、
    液晶表示装置の電源がOFFされたことを検出する電源OFF検出手段と、
    液晶表示装置の電源がOFFされた後も液晶表示パネルに供給される電源電力を一定期間保持するパネル電力保持手段と、
    上記電源OFF検出手段にて電源OFFが検出されると、上記パネル電力保持手段からの電力供給にて、中間調の画像が表示された上記液晶表示パネルの全ての画素がONレベルとなるように液晶飽和電圧を上記液晶表示パネルの全ての画素の液晶に印加し、その後、上記液晶表示パネルの全ての画素がOFFレベルとなるような電圧を上記液晶表示パネルの全ての画素に印加する消去手段とを有することを特徴とする液晶表示画像の消去装置。
  2. 上記の消去手段は、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がONレベルとなるような映像信号を出力させ、その後続けて、ゲートドライバより1垂直期間以上の一定期間、ゲート線を順次ONしてアクティブ素子をゲート線毎にONするゲート駆動信号を出力させ、この期間にソースドライバより上記液晶表示パネルの全ての画素がOFFレベルとなるようするような映像信号を出力させることを特徴とする請求項1記載の液晶表示画像の消去装置。
  3. 上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間に全ゲート線上のアクティブ素子を同時にONさせるゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように全面点灯するような映像信号をソースドライバより出力させるソース側補償手段とを有しており、
    1垂直帰線期間に液晶表示パネルの全ての画素がONレベルとなるようにさせることを特徴とする請求項1記載の液晶表示画像の消去装置。
  4. 上記の消去手段は、ゲートドライバより1垂直期間内の垂直帰線期間及び該期間を超えて全ゲート線上のアクティブ素子を同時にONさせるようなゲート駆動信号を出力させるゲート側補償手段と、該ゲート側補償手段より出力されるゲート駆動信号と同期するように、上記全ての画素をONレベルとした後続けて全ての画素をOFFレベルとするような映像信号をソースドライバより出力させるソース側補償手段とを有していることを特徴とする請求項1記載の液晶表示画像の消去装置。
  5. 上記のソース側補償手段が、複数の色の映像信号からなる複合の映像信号を単色の映像信号に色毎に分配する映像信号分配手段の入力側に配されていることを特徴とする請求項3又は4記載の液晶表示画像の消去装置。
  6. 上記液晶表示装置に設けられた電源のスイッチは、一回のスイッチ操作毎に判定パルスを出力する構成であり、
    上記電源OFF検出手段は、液晶表示装置がONされている状態で該判定
    パルスが入力されたとき液晶表示装置の電源がOFFされたことを検出し、
    パネル電力保持手段は、上記電源OFF検出手段にて電源のOFFが検出されると、液晶表示装置に主電源手段からの電力供給を行う主電源線上に配設されたスイッチ手段を、所定の時間経過した後にOFFさせる構成であることを特徴とする請求項1記載の液晶表 示画像の消去装置。
  7. 請求項1ないし6の何れかに記載の液晶表示画像の消去装置を備えた、ゲストホスト型の液晶表示パネルを有する液晶表示装置。
JP20684097A 1996-11-26 1997-07-31 液晶表示画像の消去装置及びそれを備えた液晶表示装置 Expired - Fee Related JP3827823B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP20684097A JP3827823B2 (ja) 1996-11-26 1997-07-31 液晶表示画像の消去装置及びそれを備えた液晶表示装置
TW086117110A TW368643B (en) 1996-11-26 1997-11-17 Erasing device for liquid crystal display image and liquid crystal display device including the same
US08/974,496 US6151016A (en) 1996-11-26 1997-11-19 Erasing device for liquid crystal display image and liquid crystal display device including the same
KR1019970062827A KR100362334B1 (ko) 1996-11-26 1997-11-25 액정표시화상의소거장치및그를구비한액정표시장치
CNB971229872A CN1141687C (zh) 1996-11-26 1997-11-26 液晶显示图像的消去装置和含有该装置的液晶显示装置
US10/091,321 US6940479B2 (en) 1996-11-26 2002-03-06 Erasing device for liquid crystal display image and liquid crystal display device including the same
US11/148,328 US7499009B2 (en) 1996-11-26 2005-06-09 Erasing device for liquid crystal display image and liquid crystal display device including the same

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP8-315309 1996-11-26
JP31530996 1996-11-26
JP20684097A JP3827823B2 (ja) 1996-11-26 1997-07-31 液晶表示画像の消去装置及びそれを備えた液晶表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2003016691A Division JP3872021B2 (ja) 1996-11-26 2003-01-24 液晶表示画像の消去方法およびそれを用いた液晶表示装置の駆動方法

Publications (2)

Publication Number Publication Date
JPH10214067A JPH10214067A (ja) 1998-08-11
JP3827823B2 true JP3827823B2 (ja) 2006-09-27

Family

ID=26515913

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20684097A Expired - Fee Related JP3827823B2 (ja) 1996-11-26 1997-07-31 液晶表示画像の消去装置及びそれを備えた液晶表示装置

Country Status (5)

Country Link
US (3) US6151016A (ja)
JP (1) JP3827823B2 (ja)
KR (1) KR100362334B1 (ja)
CN (1) CN1141687C (ja)
TW (1) TW368643B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104793377A (zh) * 2014-01-17 2015-07-22 北京众智同辉科技股份有限公司 聚合物分散型液晶膜透光度的调节方法

Families Citing this family (90)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3827823B2 (ja) 1996-11-26 2006-09-27 シャープ株式会社 液晶表示画像の消去装置及びそれを備えた液晶表示装置
US6639590B2 (en) * 1998-04-16 2003-10-28 Seiko Epson Corporation Method for controlling liquid crystal display device, device for driving liquid crystal display device, liquid crystal display device, and electronic apparatus
KR100559216B1 (ko) * 1998-09-03 2006-06-13 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 잔상제거회로
KR100430095B1 (ko) * 1998-09-15 2004-07-27 엘지.필립스 엘시디 주식회사 액정표시장치의잔상제거장치및그방법
JP2000242238A (ja) * 1999-02-23 2000-09-08 Sony Corp 液晶表示装置
JP3584830B2 (ja) * 1999-03-30 2004-11-04 セイコーエプソン株式会社 半導体装置並びにそれを用いた液晶装置及び電子機器
JP2000347627A (ja) * 1999-06-02 2000-12-15 Sony Corp 液晶表示装置
JP2001075541A (ja) * 1999-06-28 2001-03-23 Sharp Corp 表示装置の駆動方法およびそれを用いた液晶表示装置
JP2001013930A (ja) * 1999-07-02 2001-01-19 Nec Corp アクティブマトリクス型液晶ディスプレイの駆動制御装置
KR100641729B1 (ko) * 1999-09-22 2006-11-02 엘지.필립스 엘시디 주식회사 액정표시장치의 리셋 방법 및 장치
JP2001209355A (ja) 2000-01-25 2001-08-03 Nec Corp 液晶表示装置及びその駆動方法
JP2003050565A (ja) * 2000-06-29 2003-02-21 Matsushita Electric Ind Co Ltd 液晶表示システム、表示信号供給装置、及び液晶表示装置
KR100692676B1 (ko) * 2000-06-30 2007-03-14 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 전압강하 오동작 방지회로
JP3966683B2 (ja) 2000-10-26 2007-08-29 株式会社アドバンスト・ディスプレイ 液晶表示装置
JP4709371B2 (ja) * 2000-11-08 2011-06-22 東芝モバイルディスプレイ株式会社 液晶表示装置、および液晶表示装置の電圧供給停止方法
KR100377223B1 (ko) * 2000-12-27 2003-03-26 삼성전자주식회사 디스플레이장치 및 그 제어방법
JP4885353B2 (ja) * 2000-12-28 2012-02-29 ティーピーオー ホンコン ホールディング リミテッド 液晶表示装置
JP4637373B2 (ja) * 2001-01-09 2011-02-23 三菱電機株式会社 液晶表示装置
KR100429735B1 (ko) * 2001-03-07 2004-05-03 유니팍 옵토에렉트로닉스 코포레이션 액정 표시장치의 잔상 개선 시스템
JP4904641B2 (ja) * 2001-07-13 2012-03-28 日本電気株式会社 液晶表示制御回路
KR100835921B1 (ko) * 2001-10-10 2008-06-09 엘지디스플레이 주식회사 액정표시모듈의 구동 방법 및 장치
KR100848961B1 (ko) * 2001-12-26 2008-07-29 엘지디스플레이 주식회사 액정표시모듈의 구동 방법 및 장치
KR20030058167A (ko) * 2001-12-29 2003-07-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동 회로
JP4103425B2 (ja) * 2002-03-28 2008-06-18 セイコーエプソン株式会社 電気光学装置、電子機器及び投射型表示装置
KR100486999B1 (ko) * 2002-04-08 2005-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 잔상 방지 방법 및 장치
JP3870862B2 (ja) * 2002-07-12 2007-01-24 ソニー株式会社 液晶表示装置およびその制御方法、ならびに携帯端末
KR100487325B1 (ko) 2002-09-17 2005-05-03 엘지전자 주식회사 영상표시기기의 화면잔상방지 장치 및 방법
JP2004198928A (ja) * 2002-12-20 2004-07-15 Seiko Epson Corp 液晶駆動用ドライバ及びそのドライブ方法
JP4421559B2 (ja) 2003-01-08 2010-02-24 東芝モバイルディスプレイ株式会社 液晶表示装置
KR100618673B1 (ko) * 2003-03-04 2006-09-05 비오이 하이디스 테크놀로지 주식회사 액정 표시 장치를 구동하는 장치
JP4544827B2 (ja) * 2003-03-31 2010-09-15 シャープ株式会社 液晶表示装置
KR100737887B1 (ko) * 2003-05-20 2007-07-10 삼성전자주식회사 구동회로, 이를 갖는 평판표시장치 및 이의 구동방법
JP4608864B2 (ja) * 2003-09-29 2011-01-12 セイコーエプソン株式会社 電気光学装置、その駆動回路および電子機器
KR100957580B1 (ko) * 2003-09-30 2010-05-12 삼성전자주식회사 구동장치, 이를 갖는 표시장치 및 이의 구동방법
JP4547902B2 (ja) * 2003-12-05 2010-09-22 セイコーエプソン株式会社 表示装置
JP4501480B2 (ja) * 2004-03-19 2010-07-14 セイコーエプソン株式会社 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器
JP2005274868A (ja) * 2004-03-24 2005-10-06 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動方法
JP4649869B2 (ja) * 2004-04-27 2011-03-16 セイコーエプソン株式会社 表示装置
KR100539262B1 (ko) * 2004-05-13 2005-12-27 삼성전자주식회사 배터리 제거를 감지할 수 있는 디스플레이 장치 및 잔상제거 방법
JP2006047500A (ja) * 2004-08-02 2006-02-16 Seiko Epson Corp 表示パネル駆動回路、表示装置及び電子機器
US7336269B2 (en) 2004-09-24 2008-02-26 Chunghwa Picture Tubes, Ltd. Electronic discharging control circuit and method thereof for LCD
JP2006106019A (ja) * 2004-09-30 2006-04-20 Casio Comput Co Ltd 液晶表示装置及び液晶表示装置の駆動制御方法
KR20060065277A (ko) * 2004-12-10 2006-06-14 삼성전자주식회사 디스플레이장치 및 그 제어방법
TWI307872B (en) * 2005-03-11 2009-03-21 Himax Tech Inc Power saving method of a chip-on-glass liquid crystal display
TWI288389B (en) * 2005-03-15 2007-10-11 Au Optronics Corp Method for eliminating residual image and liquid crystal display therefor
US8269761B2 (en) * 2005-04-07 2012-09-18 Sharp Kabushiki Kaisha Display device and method of controlling the same
KR20070013013A (ko) * 2005-07-25 2007-01-30 삼성전자주식회사 표시 장치
US8154494B2 (en) * 2006-01-06 2012-04-10 Canon Kabushiki Kaisha Image display device with liquid crystal modulation elements
US20070262946A1 (en) * 2006-05-11 2007-11-15 Toppoly Optoelectronics Corp. Systems and methods for controlling display device
TWI345197B (en) * 2006-09-11 2011-07-11 Himax Tech Ltd Flat display and timing controller thereof
CN101192388B (zh) * 2006-11-29 2010-06-16 中华映管股份有限公司 避免影像残留的方法
KR101264709B1 (ko) 2006-11-29 2013-05-16 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
US8125424B2 (en) * 2006-11-30 2012-02-28 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof
US8223137B2 (en) * 2006-12-14 2012-07-17 Lg Display Co., Ltd. Liquid crystal display device and method for driving the same
JP4997399B2 (ja) 2006-12-27 2012-08-08 株式会社ジャパンディスプレイセントラル 液晶表示装置
TWI353575B (en) * 2006-12-29 2011-12-01 Novatek Microelectronics Corp Gate driver structure of tft-lcd display
US8754836B2 (en) 2006-12-29 2014-06-17 Lg Display Co., Ltd. Liquid crystal device and method of driving the same
KR101480313B1 (ko) * 2006-12-29 2015-01-08 엘지디스플레이 주식회사 액정표시장치
TWI365437B (en) * 2007-05-09 2012-06-01 Himax Tech Ltd Reset circuit for power-on and power-off
JP5576587B2 (ja) * 2007-10-12 2014-08-20 船井電機株式会社 液晶表示装置
TWI368201B (en) * 2007-10-31 2012-07-11 Hannstar Display Corp Display apparatus and method for driving display panel thereof
JP2009198936A (ja) * 2008-02-25 2009-09-03 Brother Ind Ltd 表示端末及び表示端末プログラム
CN101556772B (zh) * 2008-04-07 2011-12-14 北京京东方光电科技有限公司 液晶显示器驱动电路
CN101939779B (zh) * 2008-04-16 2013-02-27 夏普株式会社 液晶显示装置的驱动电路
JP2009271392A (ja) * 2008-05-09 2009-11-19 Sony Corp 表示装置、表示装置の駆動回路、表示装置の駆動方法および電子機器
TWI404032B (zh) * 2008-12-12 2013-08-01 Innolux Corp 外接圖像訊號源之液晶顯示裝置
KR101842860B1 (ko) 2010-01-20 2018-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치의 구동 방법
CN102237051B (zh) 2010-04-23 2012-12-26 北京京东方光电科技有限公司 驱动电路及其驱动方法和液晶显示器
US8988409B2 (en) 2011-07-22 2015-03-24 Qualcomm Mems Technologies, Inc. Methods and devices for voltage reduction for active matrix displays using variability of pixel device capacitance
US20130234919A1 (en) * 2012-03-06 2013-09-12 Apple Inc. Devices and methods for discharging pixels having oxide thin-film transistors
JP2014228561A (ja) * 2013-05-17 2014-12-08 シャープ株式会社 液晶表示装置、液晶表示装置の制御方法、液晶表示装置の制御プログラムおよびその記録媒体
JP2015036772A (ja) * 2013-08-14 2015-02-23 セイコーエプソン株式会社 電気光学パネルの駆動制御装置、電気光学装置、撮像装置、および電気光学パネルの駆動制御方法
JP6219116B2 (ja) * 2013-10-08 2017-10-25 シャープ株式会社 液晶表示装置および液晶表示装置の制御方法
KR102123589B1 (ko) * 2013-11-27 2020-06-17 삼성디스플레이 주식회사 유기전계발광 표시장치
CN104795848A (zh) * 2014-01-16 2015-07-22 纬创资通股份有限公司 电源管理方法以及显示装置
CN104793379A (zh) * 2014-01-17 2015-07-22 北京众智同辉科技股份有限公司 聚合物分散型液晶膜透光度的控制方法
US20150348487A1 (en) * 2014-06-02 2015-12-03 Apple Inc. Electronic Device Display With Display Driver Power-Down Circuitry
KR20160069043A (ko) 2014-12-05 2016-06-16 삼성디스플레이 주식회사 표시 장치
CN104967166A (zh) * 2015-06-30 2015-10-07 Tcl移动通信科技(宁波)有限公司 一种新型手机充电器
WO2018030226A1 (ja) * 2016-08-09 2018-02-15 シャープ株式会社 表示装置
JP6803560B2 (ja) * 2016-12-22 2020-12-23 パナソニックIpマネジメント株式会社 点灯装置及び照明器具
DE102017201101A1 (de) * 2017-01-24 2018-07-26 Zf Friedrichshafen Ag Verfahren und Vorrichtung zum Betreiben eines Displays
KR102334932B1 (ko) * 2017-04-04 2021-12-06 삼성전자주식회사 전원 안정화 모듈 및 그가 적용된 디스플레이 장치
TWI635288B (zh) * 2017-09-01 2018-09-11 元太科技工業股份有限公司 斷電指示裝置及其斷電指示方法
CN109493808B (zh) 2017-09-12 2020-11-17 元太科技工业股份有限公司 显示装置
CN109935197B (zh) 2018-02-14 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935196B (zh) 2018-02-14 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
KR20200086414A (ko) * 2019-01-08 2020-07-17 삼성디스플레이 주식회사 전원 공급 장치, 이를 포함하는 표시 장치 및 전원 공급 방법
CN110277984B (zh) * 2019-05-31 2021-08-03 Tcl华星光电技术有限公司 电平移位电路及时钟讯号电路
TWI723819B (zh) * 2020-03-26 2021-04-01 聚積科技股份有限公司 顯示器的背光驅動方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57108892A (en) 1980-12-25 1982-07-07 Nippon Kogaku Kk Drive circuit for electrooptical element having memory property
JPH07109455B2 (ja) 1986-01-17 1995-11-22 セイコーエプソン株式会社 電気光学装置の駆動方法
JP2655328B2 (ja) * 1987-12-25 1997-09-17 ホシデン株式会社 電源オフ時の液晶表示消去方法
US5248963A (en) * 1987-12-25 1993-09-28 Hosiden Electronics Co., Ltd. Method and circuit for erasing a liquid crystal display
EP0362974B1 (en) * 1988-10-04 1995-01-11 Sharp Kabushiki Kaisha Driving circuit for a matrix type display device
ES2075866T3 (es) * 1989-10-27 1995-10-16 Canon Kk Dispositivo visualizador de cristal liquido con desconexion de potencia controlada.
JP3297924B2 (ja) * 1991-09-10 2002-07-02 ソニー株式会社 テレビジョン受像機
JPH0659328A (ja) 1992-08-05 1994-03-04 Fuji Photo Film Co Ltd 写真フィルム用磁気ヘッド
JPH06148599A (ja) 1992-11-04 1994-05-27 Sharp Corp 液晶表示装置の駆動方法
JPH07271335A (ja) * 1994-03-29 1995-10-20 Nissin Electric Co Ltd 表示装置
JPH086518A (ja) 1994-06-16 1996-01-12 Canon Inc 文書編集装置及び方法
KR960008515A (ko) 1994-08-31 1996-03-22 배순훈 개선된 컴퓨터 스크린 세이브 방법
JPH08286647A (ja) 1995-04-14 1996-11-01 Canon Inc 表示装置の画面焼き付け防止方法及び装置
KR100206567B1 (ko) * 1995-09-07 1999-07-01 윤종용 박막 트랜지스터 액정표시장치의 화면 지움 회로와 그 구동방법
JP2576818B2 (ja) 1996-02-13 1997-01-29 セイコーエプソン株式会社 電気光学素子の駆動方法
JP3827823B2 (ja) 1996-11-26 2006-09-27 シャープ株式会社 液晶表示画像の消去装置及びそれを備えた液晶表示装置
US7141817B2 (en) 2001-11-30 2006-11-28 Semiconductor Energy Laboratory Co., Ltd. Light emitting device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104793377A (zh) * 2014-01-17 2015-07-22 北京众智同辉科技股份有限公司 聚合物分散型液晶膜透光度的调节方法
CN104793377B (zh) * 2014-01-17 2018-05-18 北京众智同辉科技股份有限公司 聚合物分散型液晶膜透光度的调节方法

Also Published As

Publication number Publication date
US20060007217A1 (en) 2006-01-12
US20020105490A1 (en) 2002-08-08
US6151016A (en) 2000-11-21
TW368643B (en) 1999-09-01
KR100362334B1 (ko) 2003-01-24
JPH10214067A (ja) 1998-08-11
CN1141687C (zh) 2004-03-10
KR19980042727A (ko) 1998-08-17
US7499009B2 (en) 2009-03-03
US6940479B2 (en) 2005-09-06
CN1183604A (zh) 1998-06-03

Similar Documents

Publication Publication Date Title
JP3827823B2 (ja) 液晶表示画像の消去装置及びそれを備えた液晶表示装置
KR100704786B1 (ko) 표시 패널 구동 회로, 표시 장치 및 전자 기기
JP4762431B2 (ja) 液晶表示装置及びこれの駆動方法
JP3835967B2 (ja) Lcd表示装置
JP4930616B2 (ja) シフトレジスター、走査線駆動回路、データ線駆動回路、電気光学装置及び電子機器
JP4905635B2 (ja) 表示駆動装置
US7053876B2 (en) Flat panel display device having digital memory provided in each pixel
JP2004348134A (ja) 駆動回路、これを有する表示装置及びこれの駆動方法
JP3872021B2 (ja) 液晶表示画像の消去方法およびそれを用いた液晶表示装置の駆動方法
JP2006308982A (ja) 表示装置
JP2003295840A (ja) 液晶表示装置及びその駆動制御方法
JP3768097B2 (ja) 表示装置
JP2004191697A (ja) 液晶表示装置およびその制御方法、ならびに携帯端末
JP2002091397A (ja) 表示装置
KR101117983B1 (ko) 액정표시장치 및 이의 구동방법
JPH07333577A (ja) 液晶表示装置
JP2003233351A (ja) 液晶表示パネルの駆動装置
JP2001343921A (ja) 表示装置
JP3856027B2 (ja) 電気光学装置及び電子機器
KR100465179B1 (ko) 전원 차단 후의 화질이 개선된 반투과형 액정표시장치 및그 구동방법
JP5213535B2 (ja) 表示装置
JP2001272650A (ja) 液晶パネル駆動装置及び情報携帯機器
JP2004233446A (ja) 電気光学パネルの駆動方法及び駆動回路、これを用いた電気光学パネル、並びに電子機器
JP2009294426A (ja) 表示装置
JP2005274868A (ja) 液晶表示装置及び液晶表示装置の駆動方法

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060322

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20060322

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060705

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100714

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110714

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110714

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120714

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120714

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130714

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees