JP2015216379A - ナノワイヤ構造を製造する方法 - Google Patents

ナノワイヤ構造を製造する方法 Download PDF

Info

Publication number
JP2015216379A
JP2015216379A JP2015104047A JP2015104047A JP2015216379A JP 2015216379 A JP2015216379 A JP 2015216379A JP 2015104047 A JP2015104047 A JP 2015104047A JP 2015104047 A JP2015104047 A JP 2015104047A JP 2015216379 A JP2015216379 A JP 2015216379A
Authority
JP
Japan
Prior art keywords
nanowires
nanowire
substrate
electric field
electric
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015104047A
Other languages
English (en)
Other versions
JP6383702B2 (ja
Inventor
サミュエルソン,ラース
Samuelson Lars
デペルト,クヌト
Deppert Knut
オールソン,ヨナス
Ohlsson Jonas
マグヌソン,マルティン
Magnusson Martin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
QuNano AB
Original Assignee
QuNano AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by QuNano AB filed Critical QuNano AB
Publication of JP2015216379A publication Critical patent/JP2015216379A/ja
Application granted granted Critical
Publication of JP6383702B2 publication Critical patent/JP6383702B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82BNANOSTRUCTURES FORMED BY MANIPULATION OF INDIVIDUAL ATOMS, MOLECULES, OR LIMITED COLLECTIONS OF ATOMS OR MOLECULES AS DISCRETE UNITS; MANUFACTURE OR TREATMENT THEREOF
    • B82B3/00Manufacture or treatment of nanostructures by manipulation of individual atoms or molecules, or limited collections of atoms or molecules as discrete units
    • B82B3/0009Forming specific nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B03SEPARATION OF SOLID MATERIALS USING LIQUIDS OR USING PNEUMATIC TABLES OR JIGS; MAGNETIC OR ELECTROSTATIC SEPARATION OF SOLID MATERIALS FROM SOLID MATERIALS OR FLUIDS; SEPARATION BY HIGH-VOLTAGE ELECTRIC FIELDS
    • B03CMAGNETIC OR ELECTROSTATIC SEPARATION OF SOLID MATERIALS FROM SOLID MATERIALS OR FLUIDS; SEPARATION BY HIGH-VOLTAGE ELECTRIC FIELDS
    • B03C7/00Separating solids from solids by electrostatic effect
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82BNANOSTRUCTURES FORMED BY MANIPULATION OF INDIVIDUAL ATOMS, MOLECULES, OR LIMITED COLLECTIONS OF ATOMS OR MOLECULES AS DISCRETE UNITS; MANUFACTURE OR TREATMENT THEREOF
    • B82B3/00Manufacture or treatment of nanostructures by manipulation of individual atoms or molecules, or limited collections of atoms or molecules as discrete units
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82BNANOSTRUCTURES FORMED BY MANIPULATION OF INDIVIDUAL ATOMS, MOLECULES, OR LIMITED COLLECTIONS OF ATOMS OR MOLECULES AS DISCRETE UNITS; MANUFACTURE OR TREATMENT THEREOF
    • B82B3/00Manufacture or treatment of nanostructures by manipulation of individual atoms or molecules, or limited collections of atoms or molecules as discrete units
    • B82B3/0095Manufacture or treatments or nanostructures not provided for in groups B82B3/0009 - B82B3/009
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02603Nanowires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02623Liquid deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02623Liquid deposition
    • H01L21/02628Liquid deposition using solutions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0676Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/068Nanowires or nanotubes comprising a junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66136PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66143Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035209Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures
    • H01L31/035227Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures the quantum structure being quantum wires, or nanorods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/072Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Abstract

【課題】ナノワイヤが配置される基板上で独立して明確に規定され制御された向きを有するナノワイヤを備える装置を製造するために使用する、ナノワイヤを整列させる方法を提供する。
【解決手段】ナノワイヤ1を用意する工程と、ナノワイヤ1の集団に電界Eを印加する工程とを備え、ナノワイヤ1の電気双極子モーメントがナノワイヤ1を電界Eに沿って整列させる。供給及び整列させる工程中、ナノワイヤ1を流体中に分散させる。整列時、ナノワイヤ1を固定することができ、基板2上に堆積させることができる。電界Eは、堆積に利用することができる。ナノワイヤ1に導入されたpn接合又は他の正味電荷は、整列及び堆積工程をアシストすることができる。実質的に任意の基板材料への例えばロールツーロールプロセスの連続加工に適しており、粒子アシスト成長に適した基板に限定されない。
【選択図】図1

Description

本発明は、ナノワイヤ装置に関し、詳細には、整列され基板から所定の方向に突出するナノワイヤを備えるナノワイヤ装置を製造することに関する。
近年、半導体ナノワイヤへの関心が高まっている。従来のプレーナ技術と比較して、ナノワイヤベースの半導体装置は、ナノワイヤの一次元性質に起因する独特な特性と、格子整合の制約が少ないことに起因する材料の組み合わせで改善された柔軟性と、新規の装置アーキテクチャの機会とを提供する。半導体ナノワイヤを成長させる好適な方法は、当該技術分野で既知であり、1つの基本的なプロセスは、粒子アシスト成長又はいわゆるVLS(気相−液相−固相(vapor−liquid−solid))メカニズムによる半導体基板上のナノワイヤ形成であり、例えば米国特許第7,335,908号に開示されている。粒子アシスト成長は、例えば、化学ビームエピタキシ法(chemical beam epitaxy:CBE)、有機金属気相成長法(metalorganic chemical vapor deposition:MOCVD)、有機金属気相エピタキシ法(metalorganic vapor phase epitaxy:MOVPE)、分子線エピタキシ法(molecular beam epitaxy:MBE)、レーザアブレーション法、及び熱蒸着法の使用によって達成することができる。しかしながら、ナノワイヤ成長はVLSプロセスに限定されず、例えば、国際公開公報第2007/102781号は、半導体ナノワイヤを触媒としての粒子の使用なしで半導体基板上に成長させることができることを示している。ナノワイヤは、多くの場合、プレーナ技術に基づく従来の装置よりすぐれている太陽電池、電界効果トランジスタ、発光ダイオード、熱電素子などの装置を実現するために利用されてきた。
有利な特性及び性能を有するが、ナノワイヤ装置の加工は、はじめのうちは費用がかかった。この点での1つの重要なブレークスルーは、Si基板上にIII−V属半導体ナノワイヤその他を成長させる方法が実証されたことであり、これは、既存のSi加工との互換性を提供し、手頃でないIII−V基板をより安価なSi基板に置き換えることができるため、重要である。
上述した技術を使用して半導体基板上に成長させたナノワイヤを備える半導体ナノワイヤ装置を製造する場合、多数の制限を経験する、これらの制限とは、
MOCVDシステムは複雑な真空システムであり、装置の製造コストに著しく寄与すること、
成長はバッチで行われ、個々のバッチ間で固有の変動を伴うこと、
大面積にわたる多数のナノワイヤの成長は、同じバッチのナノワイヤ間の変動を引き起こすこと、
ナノワイヤは基板上で成長され、これは400〜700℃の温度に耐えることを必要とすること、
ナノワイヤを、半導体基板上で垂直方向、又は任意の他の方向に整列させることは、制御されたエピタキシャル成長を必要とすることである。
前述に鑑みて、本発明の1つの目的は、上述した先行技術の欠点を解消するナノワイヤ半導体装置を製造する代替方法を提供することである。より詳細には、ナノワイヤが配置される基板とは独立して明確に規定され制御された向きを有するナノワイヤを提供するこ
とが目的である。
したがって、ナノワイヤを整列させる方法が提供される。この方法は、ナノワイヤを用意するステップと、ナノワイヤの集団に電界を印加し、これによってナノワイヤ内の電気分極がこれらを前記電界に沿って整列させるステップとを備える。好適には、ナノワイヤを、提供及び整列するステップ中、流体(気体又は液体)中に分散させる。
ワイヤを電界で整列させる分極に加えて、ワイヤの電気双極子は、さらなる指向性を与え、整列を強化させる。このような双極子は、ワイヤの軸方向のpn接合によって、半導体とワイヤの金属部分との間のショットキダイオードによって、又は、圧電効果によって誘導させることができ、この効果を、整列中にワイヤに光を照射し、ワイヤの両端間に開回路光電圧を効果的に誘導させることによって強化することができる。この光が誘導する双極子の大きさは、光ダイオードの開回路電圧は、光の照射によって対数的に変化するだけであるため、光の照射の強さとは本質的に無関係である。
整列時、ナノワイヤを、好適には基板との接触で固定することができる。電界は、ナノワイヤを基板又は対向面と接触させるために利用することができる。荷電ナノワイヤは、均一な電界で反対に荷電した表面に引きつけられる。非荷電ナノワイヤは、電界の勾配の場合、より高い電界を有する領域に引きつけられる。
電界勾配内の荷電ワイヤは、反対方向又は同じ方向のいずれかで両方の効果を経験することになる。ワイヤの電荷による力は、電荷と電界強度にのみ依存する。勾配による力は、電界強度と、ワイヤの寸法と、電気分極率とに依存する。したがって、2つの力を反対方向に配置することによって、ナノワイヤを長さ、サイズ、及び組成にしたがって分類することができる。それ自体に対する勾配力を分類に使用することもでき、この場合、その力の違いのみがワイヤを異なった方向に誘導するために使用される。
pn接合をナノワイヤに持たせること及び/又はナノワイヤへの所定の波長の光の照射は、ナノワイヤの配列をアシストすることができ、及び/又は、ナノワイヤの1つ又はそれ以上の部分集団の選択的な整列を可能にする。
前記方法を、前記ナノワイヤの集団が繰り返し供給され、基板に沿った所定の形状に堆積されるロールツーロールプロセスのような連続プロセスで行うことができる。
本発明により、整列されたナノワイヤを備えるナノワイヤ装置を、費用効率の高い方法で、エピタキシャル法の制限によって制限されることなく製造することができる。
本発明の1つの利点は、ナノワイヤを基板上へのナノワイヤの堆積とは別に製造することができることである。したがって、連続プロセスを使用することができる。これは、ナノワイヤ装置の製造を簡単にし、歩留まりを向上させる。
ここで説明した方法で堆積されるナノワイヤを、法線から小さい角度だけ離れて、又は、大きい広がりの角度で、垂直に整列させることができる。後者の場合、ワイヤが明確な優先方向を有し、その結果、大部分のワイヤが同じ端を基板に向かうようにすることが鍵である。前者の場合、垂直整列はより重要であり、上向き/下向き方向はそれほど重要ではない。
本発明の実施形態は、独立請求項で規定される。本発明の他の目的、利点及び新規の特徴は、添付図面及び請求項と併せて考察すると、以下の本発明の詳細な説明から明らかに
なるであろう。
本発明の好適実施形態を、添付図面を参照してここで説明する。
本発明によるナノワイヤの整列の概略図である。 電界勾配でワイヤを分類する概念の概略図である。細長いワイヤは、より高い電界に向かって、短く太いワイヤより強く引きつけられる。正しい寸法の荷電ワイヤに関しては、荷電による力と勾配による力とを打ち消すことができる。 電界内のナノワイヤの寸法及び整列角度の概略図である。 電界に対して「上向き」及び「下向き」に配向されているナノワイヤの概念を示す図である。 2つの異なった寸法のワイヤに関して、同じ電界(1000V/cm)での、分極による理論的な整列エネルギー(緑、破線)と、光によって誘導された双極子(赤、実線)と、これらの和(紫、点線)とを比較する。より長いワイヤ(4b)の整列は、より短いワイヤ(4a)に関するより強いが、光によって誘導される双極子は重要であるには弱すぎる。 2つの異なった寸法のワイヤに関して、同じ電界(1000V/cm)での、分極による理論的な整列エネルギー(緑、破線)と、光によって誘導された双極子(赤、実線)と、これらの和(紫、点線)とを比較する。より長いワイヤ(4b)の整列は、より短いワイヤ(4a)に関するより強いが、光によって誘導される双極子は重要であるには弱すぎる。 2つの異なった寸法のワイヤに関して、異なった電界(それぞれ1000V/cm及び300V/cm)での、分極による理論的な整列エネルギー(緑、破線)と、光によって誘導された双極子(赤、実線)と、これらの和(紫、点線)とを比較する。より高い電界(4bと同じ5a)では、整列はより低い電界(5b)より強いが、後者の場合では、光によって誘導される双極子は、整列を支配し、優先方向を与えるのに十分なほど強い。 2つの異なった寸法のワイヤに関して、異なった電界(それぞれ1000V/cm及び300V/cm)での、分極による理論的な整列エネルギー(緑、破線)と、光によって誘導された双極子(赤、実線)と、これらの和(紫、点線)とを比較する。より高い電界(4bと同じ5a)では、整列はより低い電界(5b)より強いが、後者の場合では、光によって誘導される双極子は、整列を支配し、優先方向を与えるのに十分なほど強い。 変化する電界での4aと同じワイヤに関する「上向き」(赤、実線)及び「下向き」(緑、破線)方向に関する整列エネルギーを示す図である。「上向き」エネルギーが10kTより大きい(すなわち、1kTのブラウン回転エネルギーに打ち勝つ)が、「下向き」エネルギーが小さい場合、広い範囲の電界が存在する。非常に細長いワイヤ(図示せず)に関して、方向性が重要である領域は存在しない。 異なった種類のワイヤ整列が行われている場合の状態の概略図である。軸は直線とは限らず、状態間の境界は、図面が示唆するほどはっきりしておらず、単純な形でもないと思われる。 本発明を適用するいくつかの主な方法を示す図である。当然、構成要素を、多くの方法で、ここに例示するには複雑すぎる異なった配列で並び替えることができる。例えば、ワイヤサイズの分類を、異なった波長の照射と組み合わせて、垂直整列と連続して使用し、ワイヤをサイズ及び組成の両方によって選択的に堆積させることができる。
本発明の方法は、ナノワイヤを用意するステップと、ナノワイヤに電界を印加し、これによってナノワイヤ内の電気分極及び/又は双極子モーメントがこれらを前記電界に沿っ
て整列させるステップとを備える。
整列されたナノワイヤを備える構造を製造するために、整列されたナノワイヤを整列された位置に固定しなければならない。さらに、ナノワイヤを、好適には、電気的に、及び/又は、一端又は両端で光学的に接続する。したがって、整列されたナノワイヤは、好適には、基板上に堆積される。
事前に製造されたナノワイヤを、電界を印加する前に流体中に分散させることができ、したがって、ナノワイヤを含む流体を、電界を印加する前に基板に塗布することができる。
電界は、以降、本発明の原理を説明するために別段明示的に述べない場合、上方を向いているが、これに限定はされない。
ナノワイヤは、整列のために供給される前に、事前に製造することができる。半導体ナノワイヤは、ナノワイヤが基板上にエピタキシャル成長する前述の方法のうち1つを使用して製造することができる。成長後、ナノワイヤはこれらの基板から除去され、好適には、流体(気体又は液体)中に分散される。ナノワイヤは、ナノワイヤが種粒子から成長する場合、溶液ベースの化学又は気相合成を使用して製造することもできる。これらのプロセスでは、ナノワイヤは、液体又は気体の残りの部分に残ることができ、又は、液体又は気体であってもよい適切な流体に移すことができる。
単極ナノワイヤ、軸方向にpn接合を有するナノワイヤ、半径方向にpn接合を有するナノワイヤ、ヘテロ構造ナノワイヤなどを、使用することができ、一般に、上述した技術のうちの1つを使用して製造される。軸方向にpn接合を有するナノワイヤは、種粒子が一方の極性のドーパントを含み、反対の極性はドーパントが使い果たされた場合に達成される場合、単一のプロセスで成長し、あるいは、プロセス中にドーパント及び原料物質が明確に導入される場合、より複雑なプロセスで成長する。半径方向にpn接合を有するナノワイヤは、成長条件が半径方向の成長を与えるように変更される場合、2段階のプロセスで成長するが、そうでなければ、軸方向にpn接合を有するナノワイヤの製造に類似している。
ナノワイヤには、成長中又は別個のステップのいずれかで電荷を与えることができる。
ナノワイヤ中の電気双極子を、例として、以下の1つの又は組み合わせによって達成することができる。
1.電界は、任意の導電性、半導体性、又は絶縁性のナノワイヤに電気双極子を誘導し、ナノワイヤは、それら自体を電界(図1)に沿って配向する。
a.単極ナノワイヤに関して、ナノワイヤは電界に沿って、しかし種粒子の端に関して好適ではない方向に配向される。
b.ドーピングにおいて軸勾配を有する単極ドープされたナノワイヤは、より高くp(n)ドープされた端はより容易に正に(負に)荷電され、この端を電界中で上向き(下向き)に向けるため、優先的に配向される。
2.間にpn接合を形成するpドープされた端及びnドープされた端を備えるナノワイヤは、単極ナノワイヤより容易に分極化することができる。
a.電界に曝露されると、pドープされた端は正に荷電し、nドープされた端は負に荷電し、したがって、ナノワイヤは、pドープされた端が電界の方向を指す明確な方向に配向される。
b.同じ効果が、ショットキダイオードがワイヤとその種粒子との間に形成される単極ドープされたナノワイヤに適用される。
3.pn接合を含むナノワイヤの光の照射は、電界によって形成される電気双極子と同じ極性を有する強い電気双極子を誘導し、pn接合自体(図1)の効果を大きく高める。
4.光を吸収しないワイヤは、非常により弱い双極子を有するため、異なった所定の波長領域の光を照射することによって、異なったバンドギャップを有するナノワイヤを選択的に整列させることができる。
整列に使用されるpn接合は、整列されたナノワイヤを備える装置で使用される場合の機能部分であってもよい。加えて、ナノワイヤは、意図的に整列に使用されない追加の機能部分を備えることができる。
どのくらい効果的にワイヤが整列されるかは、その寸法、組成、外部電界、及び、双極子が例えば光の照射によって誘導されるか否かに依存する。以下の一般的な規則は、電界整列に適用される。与えられた番号は、単純化された論理モデルに基づいており、一般的な供述の有効性に関して制限しているとみなすべきではない。図3〜7はこれらの規則を例示している。
1.単純化したモデルでは、
a.(誘導された)双極子による整列エネルギー(E)は、第1の程度まで電界に比例し、
b.Eは、ワイヤ直径の2乗に比例するが、その長さには依存せず、
c.ワイヤ材料の分極による整列エネルギー(E)は、電界の2乗に比例し、
d.Eは、ワイヤのアスペクト比(直径で割った長さ)の3乗に比例する。
2.低い、代表的に100V/cm未満の電界では、整列は弱く又は生じず、これは、整列エネルギーがkT又はそれ未満の程度であることを意味し、kTはワイヤあたりのブラウン回転の平均エネルギーであり、kはボルツマン定数であり、Tは絶対温度(300K)である。
3.高い、代表的に10kV/cmより上の電界では、すべての細長い物体は方向に関係なく整列され、これは、分極による整列エネルギー(E)がkTより大幅に大きいことを意味する。
4.より細くより長い物体は、太く短い物体より容易に整列する。
5.光の照射、又は、ワイヤの両端間の電位差、すなわち双極子の他のソースの下で、EがEより大きく、kTより大幅に大きい状態が存在し、これは優先方向での配向につながり、この効果は、より細いワイヤに関するより太いワイヤに関してより大きい(図7)。
整列されたナノワイヤの堆積は、例として、以下のうちの1つ又は組み合わせによって行うことができる。
1.正味の電荷を有するナノワイヤは電界中を移動し、したがって、負に荷電されたナノワイヤは下向きに移動し、そこに基板を配置することができる。
2.平板コンデンサ間の距離が小さい場合に特に有用である、非荷電双極子のランダム
な拡散は、
a.シースフロー(sheath flow)を導入し、片側の堆積を防ぐことができ、
b.逆に配列されたワイヤの堆積のため、基板をナノワイヤの両側に配置することができ、
c.平板をより近くに動かすことによって、又は、ナノワイヤを含む流体の流れに狭窄を設計することによって、電極間の距離をワイヤ長より短くすることができ、ワイヤを強制的に基板に接触させることができる。
3.正味の電荷を有する又は有しない双極子は電界勾配内で移動し、その結果、ワイヤはより高い電界に向かって引きつけられる。この効果は、堆積のためと、ナノワイヤの分類(図2)のための両方に使用することができる。
a.より長くより細いワイヤは、電界勾配によるより強い力を受け、より高い電界を有する領域に向かってより高速に移動する。
b.電気的分極率は、異なった材料ごとに異なっている。
c.荷電ワイヤに関して、勾配力は、荷電による力と釣り合わせることができ、サイズ及び材料依存の分類のさらなる制御を可能にする。
4.パターン化された基板電極上では、電界勾配は堆積に影響し、波長選択双極子生成との組み合わせで、ワイヤを、組成及び/又はサイズにしたがって選択的に配置することができる。
5.基板の裏側にある構造化された電極、例えば、爪床(bed of nails)又は***の配列は、パターン又は点又は縞を生じさせ、交番電位は、逆に配向されたワイヤを有する領域を生じさせる。
6.堆積は、基板上の表面電荷のパターンによって局所的に増加又は抑制することができ、堆積は、荷電領域が堆積されたワイヤからの電荷によって中和される場合、自己制限することができる。
7.ワイヤは、熱泳動によって堆積させることができ、この熱泳動では、流体中に懸濁されたワイヤは、温度勾配のより低い温度の領域の方に移動し、すなわち、冷たい壁上に堆積し、及び/又は、熱い壁から斥けられる。
8.磁性ナノワイヤの場合、それらは、磁界によって容易に収集及び制御することができる。流体の流れに懸濁された荷電ナノ粒子(実際に電流を発生する)も、磁界によって影響を受ける。
9.強く集束された(レーザ)光及び磁界は、いくつかの場合、例えば、光ピンセット又は磁気トラップ効果によってナノワイヤを局所的に補足するために使用することができる。
10.上記以外に、超音波、マイクロ波などが、ワイヤ堆積を抑制又は改善するために役立つかもしれない。
電界は、2つの対向電極、例えば2枚の平行平板を使用し、これらの電極間に電圧を印加することによって発生させることができる。使用する基板は、これらの電極の一方として機能することもできる。連続プロセスでは、例えば、網、箔又は薄板の形の基板を電極間(又は、基板を1つの電極として使用する場合、電極の一方の上に)に送り込むことができ、脈動又は周期的な電圧を電極に印加し、変化する電界と、したがって、整列された
ナノワイヤの変化する配向とを発生させることができる。
本発明によれば、ナノワイヤを、
1.実質的に平坦な任意の絶縁性、半導体性、又は金属の基板上に堆積させることができ、
2.好適にはロールツーロールプロセスで、基板を、印刷機と非常に類似して、堆積の点、縞又は領域を通過させ、網、箔、又は薄板の形の基板上に堆積させることができ、
3.コロイド懸濁液のように液体中に分散されたナノワイヤの場合、ワイヤを含む液体を基板に塗布することができ、ワイヤは、
a.液体の乾燥/蒸発中に、
b.液体の凝固/重合中又はその前に、整列され、
4.ナノワイヤの粘着及び/又は電気的接触を高めるためにポリマー、金属、液体、又は他の材料で被覆された基板上に堆積させることができ、又は、
a.ワイヤ端のみが粘着するように粘着材料をきわめて薄くすることができ、
b.粘着材料は、ナノワイヤの長さと同じ程度の厚さを有し、
c.ナノワイヤが液体中に分散している場合、この液体は、基板上に徐々に厚くなるポリマーを形成するモノマーを備えることができ、
5.ナノワイヤの堆積を増大又は局所的に抑制するために、押し出し形状、変化する粘着性、表面電荷などによってパターン化された基板上に堆積させることができ、
6.ナノワイヤが機能を強化又は修正することを目的とする機能性基板上に堆積させることができ、
7.基板の裏面に構成された電極によって、又は、(導電性)基板それ自体の構造によって与えられる点、縞などの複雑な機能的パターンに堆積させることができ、
a.ナノワイヤの極性/方向は、例えば、縞又はチェッカー盤パターンで変化してもよく、
b.ナノワイヤは、様々な種類のものであり、波長選択的な方法で電気双極子を導入することによって分類され、
8.基板の両側に堆積させることができ、どちらの側のワイヤも様々な種類のものであってもよく、上述した手段のいずれかを含む様々な手段によって堆積させることができ、
9.連続プロセスで堆積させることができ、接触又は粘着層、絶縁性酸化物又はポリマーなどは、基板上に、ナノワイヤの上流又は下流に堆積される。
本願では用語「ナノワイヤ」により、1μm未満の少なくとも1つの寸法を有する任意の細長い構造を意味している。代表的な例は、
1.代表的な材料は、III−V又はIII−N半導体(GaAs、InP、GaSb、GaInN及び関係する合金)、シリコン、ゲルマニウム、又は、II−VI半導体(ZnO、ZnS、CdS、CdSe及び関係する合金)である、例えば、MOCVD成長法、液体溶液化学、気相成長法によって製造された50〜500nmの直径及び1〜10μmの長さを有する半導体ナノワイヤ、
2.磁性、超電導性、又は通常の金属で作ることができる、例えば、陽極酸化処理されたアルミニウムテンプレートでの電着、ひげ結晶成長法、気相成長によって製造された金属ナノワイヤ、
3.製造された又は天然の、絶縁性、高バンドギャップ半導体、又は高TC超電導体ナノワイヤ、
4.カーボンナノチューブ、又は、
5.生物学的なナノファイバ、例えば、セルロース、たんぱく質、高分子、及び細菌を含むが、これらに限定されない。
本発明で製造される装置は以下であるがこれらに限定されない。
1.光吸収及び電荷分離がナノワイヤ単独で行われる、すなわち、ナノワイヤがpn接合又は他の整流メカニズムを含む、光起電力(PV:photovoltaic)セル。このようなPV装置は、ワイヤの大部分が垂直に整列され同じ極性で接続されている、ナノワイヤの高密度に圧縮された配列を含む。また、すべてのワイヤ端を平行に接続する、透明基板の上部からの又はこれを通過する透明接点を含む。
2.発光及び電荷再結合がナノワイヤ単体で行われる、すなわち、ナノワイヤがpn接合又は他の整流メカニズムを含む、発光ダイオード(LED:light emitting diode)。このようなLED装置は、同じ極性又はランダムな極性で接触することができるナノワイヤの配列を含む。後者の場合、構造は、交流電圧に直接接続するのに適した整流器として機能する。目的が、大面積の発光表面、例えば、セラミックタイル又は平坦な壁紙を作ることである場合、LED配列は非常に密である必要はない。
3.ナノワイヤが整流メカニズムの一部を構成し、他の部分が基板にある、すなわち、基板が例えばp型でワイヤがn型である、PVセル。このようなPV装置は、高密度に圧縮されたナノワイヤから作られるが、ここではワイヤの上向き/下向きの方向付けはあまり重要ではなく、したがって加工はより簡単になる。加えて、基板のキャリア拡散長が十分長い場合、ワイヤの密度は上記例1より低くてもよい。
4.ナノワイヤが整流メカニズムの一部を構成し、他の部分が基板にある、すなわち、基板が例えばp型でワイヤがn型である、LED。上記例2及び3とまったく同じに、このようなLED構成は、整列及び密度の両方に関する必要性を緩和する。
5.ナノワイヤが整流メカニズムの一部を構成し、他の部分が、堆積後のワイヤ、例えば、n型導電性酸化物又はポリマー中のp型ワイヤを取り囲むマトリクス中にある、PVセル。このようなPV装置は、非常に簡単な基板上に製造することができる。
6.ナノワイヤが整流メカニズムの一部を構成し、他の部分が、堆積後のワイヤ、例えば、n型導電性酸化物又はポリマー中のp型ワイヤを取り囲むマトリクス中にある、LED。このようなLED構成は、整列及び密度の両方に関する必要性を緩和する。
7.基板それ自体が光起電力セルであり、ナノワイヤが基板のバンドギャップより上又は下の光を吸収するように設計され、これによって、直列型光起電力セルを形成する、PVセル。直列型セルのナノワイヤ部分は、上記例1、3又は5によって製造することができる。
8.PVセル及びLEDの上記例のすべてでは、ナノワイヤは、パターン、例えば縞に配置され、多接合PV機能を達成するためのプリズムによるスペクトル分解された光吸収を可能にし、又は、各々の縞が別々に接触される調節可能な色温度の発光を可能にする。
9.PVセル及びLEDの上記例のすべてでは、ナノワイヤは、上面の組み込みナノ構造化も与え、これは、PVセルの場合では光吸収、LEDの場合では発光の両方に有利であるかもしれない。
10.ナノワイヤの一次元特性が、温度勾配を電力の発生に使用することができる方法を改善するために使用される、熱電セル。さらに、nドープ及びpドープナノワイヤの別々の領域の制御された堆積によって、ペルチェ素子が形成され、これは、電力の温度勾配への変換で、冷却又は加熱用途に使用することができる。
11.1つ又は両方の電極がこの方法によって準備され、したがって、ナノワイヤ構造
から構成されている、バッテリ。小さい直径のナノワイヤは、それらをひずみに対して鈍感にし、したがって、バッテリサイクル中の体積変化に伴う直径の変化に対して鈍感にする。
12.主な材料が、プロセスが誘導する歪みに対する鈍感さと、表面対体積比と、プロセス流体の構造との相互作用との点で他の材料を上回る利点を与える、ナノワイヤ構造以外で構成されている、燃料電池、電界又は光分解セル。
13.マイクロエレクトロニクス又はデータ記憶装置が、エアロゾル相から堆積されたナノワイヤで形成することができる。
14.整列されたナノワイヤが、シリコン上又は非結晶表面(金属、ガラスなど)上の例えば化合物半導体の成長のための結晶構造を与える、単純な基板上の機能的材料膜の成長のためのテンプレート。
15.荷電又は非荷電ナノワイヤの流れが電界勾配を通過する、サイズ及び/又は材料によってナノワイヤを分類する装置。より長く、より細く、より分極可能なワイヤは、より高い電界領域に向かってより強い引力を受け、したがって、質量分析計を彷彿とさせる方法で分類することができる。荷電ワイヤに関して、力は、より強い選択性のために釣り合わせることができる。
16.ナノワイヤが、例えばポリマーマトリクス中に分散され、例えば、強化された機械的強度、上昇した電気伝導度、改善された気体透過特性などをもたらす、ナノ複合材料。このようなナノ複合体は、加えられた外力に敏感であり、したがってセンサとして使用することもできる。
17.単純な又はヘテロ構造に設計されたナノワイヤが、電界放出用途のための配列内に堆積されている、電界放出電子源。
18.反射防止又は光フィルタリング表面又はスマートウィンドウ。
19.ゲッコー効果(gecko effect)により増加した機械的粘着能力を有する表面。
20.熱放出が増大又は減少した表面。
21.化学的又は生物学的センサ。
上向き、垂直、水平、縦などのすべての言及は、理解を容易にするためにのみ導入され、特定の方向に限定するものとして考えるべきではない。さらに、図面内の構造及び軸の寸法は、必ずしも原寸に比例していない。
本発明を、現在最も実際的で好適な実施形態であると考えられているものに関連して説明してきたが、本発明は開示された実施形態に限定されるべきではなく、一方、添付の特許請求の範囲内の種々の変更及び同等の構成を包含するよう意図されることを理解されたい。

Claims (18)

  1. ナノワイヤ構造の製造中に基板上でナノワイヤを整列させる方法であって、
    ナノワイヤ(1)の集団を用意する工程と、
    前記ナノワイヤ(1)の集団に電界(E)を印加し、これによりナノワイヤ中の電気双極子をこれらのナノワイヤを前記電界(E)に沿って整列させる工程とを備える方法において、
    前記ナノワイヤ(1)の少なくとも1つの部分集団の各ナノワイヤが、
    i)前記電気双極子がpn接合のn側からp側に形成されるpn接合、
    ii)前記電気双極子がショットキダイオードのn側からp側に形成されるショットキダイオード、及び
    iii)内在する圧電場による電荷分離によって前記電気双極子が形成される圧電部分のうちの1つを備え、各ワイヤの正に荷電した端が、前記電界(E)の方向に力を受けることを特徴とする、方法。
  2. 前記電界(E)が、正電荷又は負電荷を前記ナノワイヤ(1)の両端に向かって分離することによって、前記ナノワイヤ(1)に電気双極子を誘導させ、前記ナノワイヤ(1)に沿って形成される電気双極子モーメントに寄与する、請求項1に記載の方法。
  3. 前記ナノワイヤ(1)の少なくとも1つの部分集団に所定の波長領域の光を照射する工程をさらに備え、前記ナノワイヤの電気双極子モーメントの形成に寄与する、請求項1又は2に記載の方法。
  4. 前記ナノワイヤ(1)の集団がナノワイヤの複数の部分集団を備え、各々の部分集団のナノワイヤが異なったバンドギャップを有し、前記方法が、異なったバンドギャップを有するナノワイヤを選択的に整列させるために前記ナノワイヤの集団に異なった波長領域の光を選択的に照射する工程をさらに備える、請求項3に記載の方法。
  5. 前記ナノワイヤが流体中に分散して供給される、請求項1から4のいずれか1項に記載の方法。
  6. 前記ナノワイヤ(1)を整列された位置に固定する工程をさらに備える、請求項1から5のいずれか1項に記載の方法。
  7. 前記ナノワイヤ(1)を基板(2)上に堆積させる工程をさらに備える、請求項1から6のいずれか1項に記載の方法。
  8. ナノワイヤの少なくとも1つの部分集団の各ナノワイヤが正味電荷を有し、前記電界(E)が正味電荷を有する前記ナノワイヤに力を及ぼし、それによって、正味電荷を有する前記ナノワイヤが前記基板(2)に向かって移動し、前記基板(2)上に堆積する、請求項7に記載の方法。
  9. 前記ナノワイヤの少なくとも1つの部分集団の各ナノワイヤが荷電されておらず、前記電界(E)が前記電気双極子により前記非荷電ナノワイヤに力を及ぼし、それによって、前記非荷電ナノワイヤが前記基板(2)に向かって移動し、前記基板(2)上に堆積する、請求項7又は8に記載の方法。
  10. 前記ナノワイヤの少なくとも1つの部分集団の各ナノワイヤが荷電されておらず、前記荷電されていないナノワイヤが拡散によって前記基板(2)に向かって移動し、前記基板(2)上に堆積する、請求項7から9のいずれか1項に記載の方法。
  11. 前記基板が粘着層を備える、請求項7から10のいずれか1項に記載の方法。
  12. 前記ナノワイヤが連続プロセスで堆積される、請求項7から10のいずれか1項に記載の方法。
  13. 前記ナノワイヤの集団がロールツーロールプロセス(roll-to-roll process)で前記基板(2)に沿って所定の構成で繰り返し供給され堆積される、請求項12に記載の方法。
  14. 前記ナノワイヤ間の空間を満たすように絶縁性ポリマーを堆積する工程をさらに備える、請求項7から13のいずれか1項に記載の方法。
  15. 前記基板(2)に対向する前記整列されたナノワイヤの一方の端に電気的に接続する電極材料を堆積する工程をさらに備える、請求項7から14のいずれか1項に記載の方法。
  16. 前記電界が、前記ナノワイヤの集団の両側に配置された第1電極及び第2電極によって印加され、前記電極の少なくとも1つがテクスチャ加工されている、請求項1に記載の方法。
  17. 前記ナノワイヤが、電界勾配を受け、それによって、より長くより細いワイヤが前記電界勾配によるより強い力を受け、したがってより高い電界を有する領域に向かってより速く移動する、請求項1に記載の方法。
  18. サイズ及び/又は材料によってナノワイヤを分類する装置であって、電界勾配を供給する手段と、荷電又は非荷電ナノワイヤの流れを前記電界勾配に通過させる手段とを備え、それによって、より長くより細くより分極化可能なワイヤがより高い電界に向かうより強い引力を受け、したがって分類することができる、装置。
JP2015104047A 2009-12-22 2015-05-21 ナノワイヤ構造を製造する方法 Expired - Fee Related JP6383702B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE0951018-1 2009-12-22
SE0951018 2009-12-22

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012545905A Division JP5753192B2 (ja) 2009-12-22 2010-12-22 ナノワイヤ構造を製造する方法

Publications (2)

Publication Number Publication Date
JP2015216379A true JP2015216379A (ja) 2015-12-03
JP6383702B2 JP6383702B2 (ja) 2018-08-29

Family

ID=44196037

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012545905A Expired - Fee Related JP5753192B2 (ja) 2009-12-22 2010-12-22 ナノワイヤ構造を製造する方法
JP2015104047A Expired - Fee Related JP6383702B2 (ja) 2009-12-22 2015-05-21 ナノワイヤ構造を製造する方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2012545905A Expired - Fee Related JP5753192B2 (ja) 2009-12-22 2010-12-22 ナノワイヤ構造を製造する方法

Country Status (7)

Country Link
US (2) US9305766B2 (ja)
EP (1) EP2516323B1 (ja)
JP (2) JP5753192B2 (ja)
KR (1) KR101914651B1 (ja)
CN (2) CN105347297B (ja)
HK (1) HK1178507A1 (ja)
WO (1) WO2011078780A1 (ja)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012050928A2 (en) * 2010-09-28 2012-04-19 The Regents Of The University Of California Fuel-free nanowire motors
EP2793997B1 (en) 2011-11-30 2017-12-27 Neuronano AB Nanowire-based devices for light-induced and electrical stimulation of biological cells
WO2013114218A2 (en) * 2012-02-03 2013-08-08 Qunano Ab High-throughput continuous gas-phase synthesis of nanowires with tunable properties
EP2837035A2 (en) 2012-04-12 2015-02-18 Sol Voltaics AB Methods of nanowire functionalization, dispersion and attachment
KR102061093B1 (ko) 2012-05-25 2019-12-31 솔 발테익스 에이비 동심 유동 반응기
WO2013192605A1 (en) * 2012-06-22 2013-12-27 Cornell University Group iv nanowire structures, methods and applications
WO2014041429A2 (en) * 2012-09-12 2014-03-20 Qunano Ab A nanowire printing device and a method of printing nanowires
US9012883B2 (en) 2012-12-21 2015-04-21 Sol Voltaics Ab Recessed contact to semiconductor nanowires
CN104393108A (zh) * 2014-10-27 2015-03-04 中国科学院半导体研究所 用于高效纳米偶极子太阳能电池的强极化装置及方法
US9951420B2 (en) 2014-11-10 2018-04-24 Sol Voltaics Ab Nanowire growth system having nanoparticles aerosol generator
WO2016146715A1 (en) 2015-03-16 2016-09-22 Sol Voltaics Ab Method and apparatus for nanowire film production
DE102015205230B4 (de) * 2015-03-23 2023-01-19 Universität Duisburg-Essen Verfahren zur Herstellung von Bauelementen aufweisend eine Schottky-Diode mittels Drucktechnik und Bauelement
KR101647038B1 (ko) * 2015-06-24 2016-08-10 울산과학기술원 은나노와이어 기반의 고효율 투명전극 제조장치 및 투명전극 제조방법
JP6772462B2 (ja) * 2016-01-05 2020-10-21 株式会社ニコン 物***置決め方法及び物***置決め装置、並びに、デバイス製造方法及びデバイス製造装置
JP6772472B2 (ja) * 2016-02-03 2020-10-21 株式会社ニコン 配置方法及び配置装置、並びに、デバイス製造方法及びデバイス製造方法
GB201604818D0 (en) * 2016-03-22 2016-05-04 Xtpl Sp Z O O Method for forming structures upon a substrate
CN106825601B (zh) * 2016-12-30 2019-03-29 西安交通大学青岛研究院 一种银纳米线的制备方法
CN106623977B (zh) * 2016-12-30 2018-07-10 西安交通大学青岛研究院 一种金纳米线的制备方法
CN109545815B (zh) * 2018-10-18 2020-11-10 泉州市盛维电子科技有限公司 一种微型发光二极管的巨量转移方法
KR102624061B1 (ko) * 2022-02-04 2024-01-15 전북대학교산학협력단 Iii-v족 화합물반도체 기반의 전자소자 또는 광소자의 제조방법

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000294119A (ja) * 1999-04-06 2000-10-20 Futaba Corp 電子放出源の製造方法、電子放出源及び蛍光発光型表示器
WO2006038504A1 (ja) * 2004-10-04 2006-04-13 Matsushita Electric Industrial Co., Ltd. 縦型電界効果トランジスタおよびその製造方法
JP2006261666A (ja) * 2005-03-16 2006-09-28 General Electric Co <Ge> 高効率無機ナノロッド強化光起電素子
JP2007506643A (ja) * 2003-09-23 2007-03-22 インテル・コーポレーション 光双極子トラップを用いた単層カーボンナノチューブの選別方法
JP2008514544A (ja) * 2004-10-01 2008-05-08 インテル・コーポレーション Cntを選別するためにcntの流体流に静的な光を当てる方法
WO2008060455A2 (en) * 2006-11-09 2008-05-22 Nanosys, Inc. Methods for nanowire alignment and deposition
WO2008118095A1 (en) * 2007-03-28 2008-10-02 Qunano Ab Nanowire circuit architecture
JP2009130352A (ja) * 2007-11-26 2009-06-11 Samsung Electro Mech Co Ltd 太陽電池

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6683783B1 (en) * 1997-03-07 2004-01-27 William Marsh Rice University Carbon fibers formed from single-wall carbon nanotubes
AU6203400A (en) 1999-06-30 2001-01-31 Penn State Research Foundation, The Electrofluidic assembly of devices and components for micro- and nano-scale integration
EP2360298A3 (en) * 2000-08-22 2011-10-05 President and Fellows of Harvard College Method for depositing a semiconductor nanowire
TW554388B (en) * 2001-03-30 2003-09-21 Univ California Methods of fabricating nanostructures and nanowires and devices fabricated therefrom
NZ513637A (en) * 2001-08-20 2004-02-27 Canterprise Ltd Nanoscale electronic devices & fabrication methods
US6872645B2 (en) * 2002-04-02 2005-03-29 Nanosys, Inc. Methods of positioning and/or orienting nanostructures
US7335908B2 (en) 2002-07-08 2008-02-26 Qunano Ab Nanostructures and methods for manufacturing the same
AU2003261205A1 (en) * 2002-07-19 2004-02-09 President And Fellows Of Harvard College Nanoscale coherent optical components
US7358121B2 (en) * 2002-08-23 2008-04-15 Intel Corporation Tri-gate devices and methods of fabrication
US7135728B2 (en) * 2002-09-30 2006-11-14 Nanosys, Inc. Large-area nanoenabled macroelectronic substrates and uses therefor
CN1745468B (zh) * 2002-09-30 2010-09-01 纳米***公司 大面积纳米启动宏电子衬底及其用途
US7067867B2 (en) * 2002-09-30 2006-06-27 Nanosys, Inc. Large-area nonenabled macroelectronic substrates and uses therefor
CN101010780B (zh) * 2004-04-30 2012-07-25 纳米***公司 纳米线生长和获取的体系和方法
WO2006076036A2 (en) * 2004-05-25 2006-07-20 The Trustees Of The University Of Pennsylvania Nanostructure assemblies, methods and devices thereof
US7339184B2 (en) * 2004-07-07 2008-03-04 Nanosys, Inc Systems and methods for harvesting and integrating nanowires
EP1866237A1 (en) * 2005-03-25 2007-12-19 Institut National de la Recherche Scientifique Methods and apparatuses for depositing nanometric filamentary structures
WO2006138263A2 (en) * 2005-06-13 2006-12-28 Electrox Corporation System and method for the manipulation, classification sorting, purification, placement, and alignment of nano fibers using electrostatic forces and electrographic techniques
US7871912B2 (en) 2005-12-13 2011-01-18 Versatilis Llc Methods of making semiconductor-based electronic devices by forming freestanding semiconductor structures
KR101375435B1 (ko) 2006-03-08 2014-03-17 큐나노 에이비 Si 상의 에피택셜 반도체 나노와이어를 금속 없이 합성하기 위한 방법
JP2007290908A (ja) 2006-04-25 2007-11-08 National Institute For Materials Science ナノチューブ単体から形成された長尺ファイバとその作製方法および作製装置
US20120021954A1 (en) * 2006-12-04 2012-01-26 Ramot At Tel Aviv University Ltd. Formation of organic nanostructure array
CN101669219B (zh) * 2006-12-22 2011-10-05 昆南诺股份有限公司 带有直立式纳米线结构的led及其制作方法
KR101408251B1 (ko) * 2007-02-09 2014-06-17 엘지디스플레이 주식회사 나노와이어의 배열 방법
US7892610B2 (en) * 2007-05-07 2011-02-22 Nanosys, Inc. Method and system for printing aligned nanowires and other electrical devices
WO2009000285A1 (en) 2007-06-22 2008-12-31 Universität Wien Devices for and methods of handling nanowires
CN101254914A (zh) * 2008-03-27 2008-09-03 浙江大学 一种纳米碳管大面积垂直取向的制备方法
CN101540287A (zh) 2009-04-23 2009-09-23 中国科学院微电子研究所 一种背栅ZnO多纳米线沟道场效应晶体管的制作方法
US8460132B2 (en) 2010-07-23 2013-06-11 Brad Miller Softball training device and method of using the same

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000294119A (ja) * 1999-04-06 2000-10-20 Futaba Corp 電子放出源の製造方法、電子放出源及び蛍光発光型表示器
JP2007506643A (ja) * 2003-09-23 2007-03-22 インテル・コーポレーション 光双極子トラップを用いた単層カーボンナノチューブの選別方法
JP2008514544A (ja) * 2004-10-01 2008-05-08 インテル・コーポレーション Cntを選別するためにcntの流体流に静的な光を当てる方法
WO2006038504A1 (ja) * 2004-10-04 2006-04-13 Matsushita Electric Industrial Co., Ltd. 縦型電界効果トランジスタおよびその製造方法
JP2006261666A (ja) * 2005-03-16 2006-09-28 General Electric Co <Ge> 高効率無機ナノロッド強化光起電素子
WO2008060455A2 (en) * 2006-11-09 2008-05-22 Nanosys, Inc. Methods for nanowire alignment and deposition
WO2008118095A1 (en) * 2007-03-28 2008-10-02 Qunano Ab Nanowire circuit architecture
JP2009130352A (ja) * 2007-11-26 2009-06-11 Samsung Electro Mech Co Ltd 太陽電池

Also Published As

Publication number Publication date
EP2516323A4 (en) 2017-06-28
CN105347297B (zh) 2018-01-09
JP6383702B2 (ja) 2018-08-29
KR101914651B1 (ko) 2018-11-05
US20160268374A1 (en) 2016-09-15
HK1178507A1 (zh) 2013-09-13
KR20120130751A (ko) 2012-12-03
JP2013515370A (ja) 2013-05-02
CN102770367A (zh) 2012-11-07
JP5753192B2 (ja) 2015-07-22
CN102770367B (zh) 2015-08-19
US9954060B2 (en) 2018-04-24
US20130203242A1 (en) 2013-08-08
WO2011078780A1 (en) 2011-06-30
EP2516323A1 (en) 2012-10-31
EP2516323B1 (en) 2018-11-07
US9305766B2 (en) 2016-04-05
CN105347297A (zh) 2016-02-24

Similar Documents

Publication Publication Date Title
JP6383702B2 (ja) ナノワイヤ構造を製造する方法
Uccelli et al. InAs quantum dot arrays decorating the facets of GaAs nanowires
Wang et al. Piezotronics and Piezo-phototronics
Wei et al. Direct heteroepitaxy of vertical InAs nanowires on Si substrates for broad band photovoltaics and photodetection
Reddy et al. One-step fabrication of 1D p-NiO nanowire/n-Si heterojunction: Development of self-powered ultraviolet photodetector
US9263612B2 (en) Heterojunction wire array solar cells
US9105787B2 (en) Techniques for enhancing efficiency of photovoltaic devices using high-aspect-ratio nanostructures
TWI430465B (zh) 利用高縱橫比之奈米結構以增強效率的太陽電池裝置
JP5379811B2 (ja) 高アスペクト比ナノ構造体を用いた光起電デバイス及びその作成方法
Yip et al. Recent advances in flexible photodetectors based on 1D nanostructures
Wang Recent progress in colloidal quantum dot photovoltaics
CN111354804B (zh) 基于Si锥/CuO异质结的自驱动光电探测器及其制备方法
KR101557234B1 (ko) 광투과율을 용이하게 조절할 수 있는 태양전지 제조방법 및 이의 방법으로 제조된 태양전지.
KR101629690B1 (ko) 터널링 금속­금속산화물­금속 핫전자 에너지 소자
Arefin et al. Characterization and Analysis of Quantum-Dot PV Solar-Cells
EP2615649B1 (en) Lateral solar cell structure
Karaagac et al. 3D silicon micro-pillars/-walls decorated with aluminum-ZnO/ZnO nanowires for opto-electronic device applications
Manzur et al. Ashok K. Sood1, Zhong Lin Wang2, Dennis L. Polla3, Nibir K. Dhar3
Wang et al. Three-Dimensional Photovoltaic Devices Based on Vertically Aligned Nanowire Array
Cheng et al. Semiconductor Nanowire Heterostructures: Controlled Growth and Optoelectronic Applications
Novotny A study of indium phosphide nanowires: Growth, material properties, and application in optoelectronics

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150828

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160726

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20161020

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170403

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170613

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171013

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20171023

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20171117

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180806

R150 Certificate of patent or registration of utility model

Ref document number: 6383702

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees