JP2010219546A - 歪み半導体材料から成る層の転移方法 - Google Patents

歪み半導体材料から成る層の転移方法 Download PDF

Info

Publication number
JP2010219546A
JP2010219546A JP2010112240A JP2010112240A JP2010219546A JP 2010219546 A JP2010219546 A JP 2010219546A JP 2010112240 A JP2010112240 A JP 2010112240A JP 2010112240 A JP2010112240 A JP 2010112240A JP 2010219546 A JP2010219546 A JP 2010219546A
Authority
JP
Japan
Prior art keywords
layer
film
lattice constant
strained
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010112240A
Other languages
English (en)
Other versions
JP4602474B2 (ja
Inventor
Bruno Ghyselen
ブリュノ、ギスレン
Daniel Bensahel
ダニエル、ベンサエル
Thomas Skotnicki
トーマス、スコトニッキ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Soitec SA
Original Assignee
Soitec SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Soitec SA filed Critical Soitec SA
Publication of JP2010219546A publication Critical patent/JP2010219546A/ja
Application granted granted Critical
Publication of JP4602474B2 publication Critical patent/JP4602474B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76259Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along a porous layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Drying Of Semiconductors (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Led Devices (AREA)

Abstract

【課題】ドナーウエハから得られる歪み半導体材料から成る薄い層を備える電子構造を製造する方法を提供する。
【解決手段】ドナーウエハが格子定数マッチング層2を備え、前記格子定数マッチング層が上側層を備え、前記上側層が第1の格子定数を有する半導体材料から成り、半導体材料から成る膜3は、前記第1の格子定数と実質的に異なる第2の名目格子定数を有するとともに、マッチング層2によって歪みが加えられ、また、プロセスは、膜3を受け基板4へ転移させることを含む。
【選択図】図1

Description

本発明は、ドナーウエハの薄い層を受け基板へ転移させることにより、例えば絶縁体上に半導体を形成した構造の形成に関する。
本発明は、特に、歪み層を備える電子構造を製造するために、かかる転移を行なうことに関する。
ここでの“歪み層”という表現は、エピタキシ等の結晶成長中に主に弾性的に引っ張られるか、或いは圧縮された状態でその結晶構造に歪みが加えられた半導体材料であって、少なくとも1つの格子定数が、この材料の名目格子定数と実質的に異なる必要がある半導体材料から成るあらゆる層を意味する。なお、名目格子定数とは、そのバルク形態が平衡状態にある材料の格子定数のことである。
逆に“緩和層”という用語は、(X線回折またはラマン分光法によって測定された)結晶緩和率が50%を上回る半導体材料から成る層を意味する。緩和率が100%の層は、層の材料の名目格子定数と略同じ格子定数を有する。
転移の目的は、特に“絶縁体上に半導体を形成した”(ここでは“SeOI”とも称す)構造を製造することである。
半導体中に及ぼされたかかる歪みは、実際に利用価値のある物理的および電気的な特性の少なくとも一方を示してもよい。
そのため、例えば、引っ張り歪みが加えられたシリコン層(歪みSi層とも呼ばれる)の主要な利点は、主に荷電粒子(例えば正孔または電子)が緩和Si層中で通常見出される移動性よりも高い移動性を有するという点である。
この点に関し、歪みSi層は、緩和Si層内での荷電粒子移動性よりも高い荷電粒子移動性100%に達する場合がある。
かかる歪みSi層を製造するため、シリコンおよびゲルマニウムから成るベース上で、エピタキシによりシリコン膜を成長させることが知られている。
平衡状態のゲルマニウムは平衡状態のシリコンの格子定数よりも僅かに大きい(約4%程度大きい)格子定数を有するため、シリコン中に所定量のゲルマニウムが存在することにより、シリコンのみから成るベースと比べて格子定数を僅かに拡大させることができる。
したがって、このシリコン−ゲルマニウムベース(SiGeベースとも呼ばれる)は、エピタキシャル成長したSi膜に歪みを加え、それにより格子定数をそれ自体の格子定数とほぼ等しくする。
実際には、バルクSiGeから成る基板は市販されておらず、また、SiGeベースは一般に緩和SiGe層がバッファ層を介して形成される単結晶Si支持基板から成る。
“バッファ層”という用語は、格子定数が異なる2つの結晶構造間にある中間層であって、第1の構造の格子定数と略同じ格子定数をその表面の一方の領域に有し、第2の構造の格子定数と略同じ格子定数をその表面の他方の領域に有する中間層を意味する。
Si支持基板と緩和SiGe層との間に挿入されたバッファ層は一般にSiGeから成る。この場合、ゲルマニウムの量的な比率は、支持基板の厚さに伴い、緩和層へ向かって次第に拡大する。
したがって、
− 支持基板から緩和層に向かってゲルマニウム含有量を徐々に拡大させることができ、
− 格子定数の差に伴う欠陥を覆い隠すように制限することができ、
− 緩和SiGe層の表面上にエピタキシャル成長するSi膜に対して十分な厚みの緩和SiGe層に安定性を与えることにより、緩和SiGe層の格子定数に影響を与えることなく、Si膜の格子定数を変えることができる。
かかる全ての理由により、バッファ層は十分に厚くなければならず、一般に1〜3ミクロンの値を有する。
本発明の適用分野において、このタイプのウエハは、少なくとも1つの材料層が除去されて受け基板に転移するという意味では、ドナーとして使用される。
この転移は、一般に、ドナーウエハを受け基板に対して結合する第1のステップを含む。
第2のステップは、ドナーウエハから余分な部分を除去することにより、結合領域に隣接する少なくとも1つの薄い層のみを結合したドナーウエハに保持させておくことから成る。
したがって、Si層またはSiGe層等の半導体層を転移させるための幾つかのプロセスおよび技術が提案されてきた。この場合、ドナーウエハは、単結晶シリコン支持基板と所定厚のSiGeとを備える。
マサチューセッツ工科大学のZhi-Yuan Cheng等は、“電子移動性評価のための、絶縁体上にSiGeが形成された(SGOI)基板およびMOSFET製造”と題する文献において、SiGeバッファ層を備える前記ドナーウエハから層を転移させるための2つの周知な技術を提案した。すなわち、
− 第1の層転移技術は“エッチバック”と呼ばれている。このエッチバックは、ドナーウエハを受け基板に対して結合した後、化学機械的な手段により単結晶Si支持基板およびSiGeバッファ層を除去することから成る。
特に、“選択”エッチングと呼ばれるエッチングは、表面層の緩和SiGeよりも簡単にバッファ層の歪みSiGeをエッチングすることができるため、バッファ層を除去するために使用される。この場合、緩和SiGe層は、エッチングのための“停止層”として振る舞う。これは、エッチングが少なくとも部分的には、緩和SiGe層のレベルで止まるためである。
最後に、SiGeの上に歪みSiが形成された構造を製造するため、緩和SiGe層上に歪みSi膜がエピタキシャル成長する。
この最終的な構造においては、緩和材料から成る層(この場合、SiGeの層)が歪み材料から成る層(この場合、Si膜)と酸化物との間に介挿される。これにより、Si/SiGe結合において期待される技術的性能、特にその電気的性能が実質的に低減される場合もある。
したがって、例えば、SiGe層は回路キャパシタンスを拡大させる傾向があり、そのため、Si/SiGe活性部分内に形成される電子部品の切換え速度を低下させる場合がある。
絶縁体上に2つの層を有するこの組み合わせを備える、かかる構造の活性部分に電子部品を製造することは、特に絶縁体との組み合わせにおける側方絶縁領域の形成により、製造における複雑化を招くおそれがある。
また、このプロセスは、絶縁体上にSi/SiGeが形成された構造の製造に対して適用が制限されるとともに、例えば絶縁体上に歪みSiが形成された構造の製造に対して解決策を何ら与えるものではない。
他のエッチバック技術およびプロセスは、例えば特許文献US5013681において提案されている。この特許文献では、特に歪みが加えられていないSi層が転移する。
− Zhi-Yuan Cheng等による文献で報告された第2の層転移技術は、当業者に知られている、本出願人の“スマートデタッチメント(登録商標)”技術に基づく。この技術の内容は、ウエハリダクション技術を扱う多くの研究で見出すことができる。すなわち、この技術では、結合前に緩和SiGe層中に種が注入されることにより、緩和SiGe層中に脆化領域が形成され、結合後、この脆化領域でドナーウエハが分離される。
したがって、ここで得られるものは、緩和SiGeの一部から剥離したドナーウエハであり、他方で、共に結合されて除去された緩和SiGeの薄層と受け基板とを備える構造がある。
スマートデタッチメント(登録商標)技術は、エッチバック技術とは異なり、ドナーウエハを廃棄せずに再利用できる点で有利である。
前述した2つの技術を同時に使用する他のプロセスが、提案されてきた。
すなわち、特許文献US5882987およびUS6323108は、単結晶Siベース支持基板とSiGe層と酸化された支持基板に対して結合したエピタキシャル成長したSi膜とが連続的に形成されるドナーウエハからSeOI構造を形成するプロセス全体を開示している。
結合前にSi支持基板中に脆化領域を形成し、結合後にこの脆化領域でドナーウエハの分離を行なうスマートカット(登録商標)技術が使用される。
したがって、Si支持基板の一部とSiGe層とエピタキシャル成長したSi膜とが連続的に形成される構造が除去され、アセンブリ全体が酸化された受け基板に対して結合する。
その後、2つの連続する選択エッチング工程がかかる構造上で行なわれることにより、最初に、SiGe層が停止層を形成するようにエッチング液を用いてSi支持基板の残存部分が除去され、その後、Si膜が停止層を形成するようにエッチング液を用いてSiGe層が除去される。
最終的に得られる構造は、表面にSi層を有するSeOI構造である。
このプロセスの主な目的は、シリコン層の品質に不利益を及ぼすような仕上げステップを回避できるプロセスを使用し、非常に薄く、厚さが均一なシリコン層を有するSeOI構造を製造することである。
しかし、このプロセスの主な目的は、歪みシリコン層を有するSeOI構造を製造することではない。
また、このプロセスの実施中にSeOI構造を製造するために使用されるSiGe層は、0.01〜0.2ミクロンの一般的な厚さを有する。以上から分かるように、この厚さは、Si支持基板と緩和SiGe層との間のバッファ層の役割を満たすには不十分である。
したがって、SiGe層上にエピタキシャル成長し、最終的なSeOI構造のSi層を構成する膜のSiは、殆ど歪みが加えられていないか、或いは全く歪みが加えられない。
そのため、歪みSi層を備える構造の製造に関連する該文献の主題である、前述した本発明の主な目的を満たして、特にSeOI構造における有用な電気的特性から利益を得ることはできない。
したがって、この種のプロセスは、歪みSi層を備える構造の製造に適していないと考えられる。
L. J. Huang等によるIBMの文献(“ウエハボンディングによって形成されるSeOI及び高性能電界トランジスタのための層転移”、応用物理学術誌レター、26/02/2001、第78刊、第9号)は、例えば、単結晶Si支持基板とSiGeバッファ層と緩和SiGe層とが連続して形成されるドナーウエハから、歪みシリコンを有するSi/SGOI構造を製造するプロセスを開示している。
ここで使用されるプロセスでは、緩和SiGe層においてスマートカット(登録商標)技術を使用することにより、酸化された受け基板に対する結合後であって、且つ予め形成された脆化領域での分離後に、緩和SiGeを有するSGOI構造を製造できる。
最後に、Si/SGOI構造を製造するため、歪みSi膜が緩和SiGe層上でエピタキシャル成長する。
この最終的な構造において、緩和材料から成る層(すなわち、SiGe層)は、歪み材料から成る層(すなわち、Si膜)の下側にある。このことは、前述したように、特にこの場合に期待される歪み材料層の電子的性能において不利である。
また、かかるプロセスは、例えば絶縁体上にSi/SiGeが形成された構造の製造に対して適用が制限されるとともに、例えば絶縁体上に歪みSiが形成された構造の製造に対して何ら解決策を与えるものではない。
特許文献WO01/99169は、Si基板とSiGeバッファ層と緩和SiGe層と随意的な歪みSi層またはSiGe層とが連続的に形成されるウエハから、随意的な他の歪みSi層またはSiGe層上に緩和SiGe層が配置されて成る最終的な構造を製造するプロセスを提案している。
かかる構造を製造するために使用される技術は、ウエハを受け基板に対して結合した後、Si基板およびSiGeバッファ層を選択的にエッチングすることにより、残しておくことが望ましくない材料をウエハから除去することを含む。
この技術によると、特に薄く、厚さが均一な層厚を得ることができるが、化学的なエッチングによりSi基板およびSiGeバッファ層が破壊されるおそれがある。
したがって、かかるプロセスは、新たな層の転移のためにウエハの一部、特にバッファ層の少なくとも一部を再利用することができない。
特許文献WO02/15244は、転移前に設けられ、緩和SiGe層/歪みSi/SiGe層/バッファSiGe層/Siサブトラクト構造を備えるソースウエハについて記載している。
この場合、転移は歪みSi層のレベルでスマートカット(登録商標)プロセスを行なうことから成る。
かかる条件において、この歪みSi層は犠牲層であり、形成された最終的な構造において有用な層にはなり得ない。
特許文献WO02/15244も同様に、SiGe層を(緩和SiGe層/SiGeバッファ層/Si基板構造を連続的に備えるソースウエハから)転移させ、且つ転移したSiGe上にSi層を成長させた後における歪みSi/SGOI構造の製造について記載している。
かかるプロセスは、絶縁体上に歪みシリコンが形成された簡単な構造の製造に対して解決策を与えない。
前述した不利益およびその他の欠点等を回避するために、本発明の第1の態様は、ドナーウエハから得られる歪み半導体材料から成る薄い層を備える構造を製造する方法であって、前記ドナーウエハは格子定数マッチング層を備え、前記格子定数マッチング層は上側層を備え、前記上側層は第1の格子定数を有する半導体材料から選択される材料から成り、
(a)半導体材料から選択される材料から成る膜を前記マッチング層の前記上側層上に成長させるステップであって、前記膜が前記第1の格子定数と実質的に異なる名目格子定数を有する材料から成り、成長した前記膜が、その下側にある前記マッチング層の前記上側層の前記第1の格子定数を維持し、歪みを加えるのに十分に小さな厚みを有するステップと、
(b)前記マッチング層中に脆化領域を形成するステップと、
(c)前記膜上で前記ドナーウエハと受け基板とを結合させるステップと、
(d)前記ドナーウエハの一部を除去するステップであって、前記脆化領域のレベルで分離するためにエネルギを供給することを含み、前記ドナーウエハの一部が前記膜を含み、それにより、製造する構造を形成するステップと、
を含むことを特徴とする構造の製造方法を提案する。
本発明に係るプロセスの他の好ましい態様は以下の通りである:
− ステップ(d)の後、マッチング層の除去されなかった部分の表面上で、表面粗さを補正するためのプロセスを行なう;
− 前記ステップ(d)は、エネルギ供給後に残存する前記マッチング層を除去することを更に含む;
− 残存する前記マッチング層の部分の除去は、前記膜を構成する材料に対して残存する前記マッチング層を選択エッチングする少なくとも1つの工程を含む;
− 膜の材料と略同じ材料を前記膜上で成長させることを更に含む;
− 材料の成長によって肉厚化された前記膜は、
・標準臨界厚さよりも重要な厚さを有し、標準臨界厚さを越えると一般にこの材料の実質的な弾性歪みが止まり;また、
・ 実質的に弾性的な歪みが加えられる;
− 前記ステップ(a)の後、少なくとも1つの成長層を前記膜上に成長させるステップが更に行なわれ、これにより、前記膜は実質的に弾性的で歪んだ状態を維持する;
− 前記成長層が前記第1の格子定数とほぼ同じ名目格子定数を有する;
− 前記ステップ(a)と前記ステップ(c)との間で、前記膜の歪み状態を実質的に低下させない層を前記膜上に成長させるステップが更に行なわれ、これらの成長層は、前記第1の格子定数を有する層と前記第1の格子定数を有するように歪が加えられた層とがそれぞれ交互に配置されて成る多層構造を形成し、前記膜上に直接に形成される成長層は前記第1の格子定数を有する層である;
− 前記ステップ(a)と前記ステップ(c)との間で、前記受け基板と前記ドナーウエハとの間に少なくとも1つの結合層を形成するステップが更に行なわれ、前記結合層は、前記受け基板上および前記ドナーウエハの結合面上の少なくとも一方に形成される;
− 前記結合層がシリカから成る;
− 前記結合ステップ(c)が分子付着(ウエハボンディング)によって行なわれる。
− 前記結合は、結合を強化するために熱処理を伴う;
− 前記脆化領域は、前記ステップ(b)において、原子種を注入深さとほぼ同じ深さで前記マッチング層中に注入することにより形成される;
− 前記ステップ(a)の前に、前記膜の下側の層を多孔質化することにより前記ステップ(b)において前記脆化領域が形成される;
− 歪み材料から成る前記膜がシリコンによって形成され、前記マッチング層がシリコンゲルマニウムによって形成され、前記マッチング層は、ゲルマニウム濃度が厚さに伴って拡大するバッファ層と、歪み膜の下側で緩和する上側層とを備える;
− 前記ステップ(d)中のエネルギ供給後に除去されない前記マッチング層の一部は、前記マッチング層の前記上側緩和シリコンゲルマニウム層の少なくとも一部である;
− 前記成長層は、前記マッチング層の前記緩和上側層のゲルマニウム濃度と略同じゲルマニウム濃度を有する緩和シリコンゲルマニウムによって形成されている;
− 前記受け基板がシリコンによって形成されている;
− 前記ウエハがカーボンを含む少なくとも1つの層を備え、前記層中のカーボン濃度が実質的に50%以下である;
− 前記ウエハがカーボンを含む少なくとも1つの層を備え、前記層中のカーボン濃度が実質的に5%以下である。
第2の態様において、本発明は、前述した方法によって製造される絶縁体上に半導体を形成した以下の構造を提供する:
− 先行する請求項のいずれか1項に記載の方法にしたがって製造される、基板上に半導体を形成した中間構造であって、所定厚の前記半導体が前記マッチング層の一部と前記膜とを含み、前記基板が前記受け基板である中間構造において、前記マッチング層の一部の自由表面は、分離後の脆化領域の表面の特徴を呈していることを特徴とする中間構造; − 前記マッチング層の残存部分の材料とほぼ同じ半導体材料から成り、前記基板と前記膜との間に配置される層を更に備えることを特徴とする請求項8に記載の方法にしたがって製造される中間構造;
− 前記厚みの半導体が前記膜と前記膜上の多層構造とから成り、前記多層構造は、第1の格子定数を有する層と前記第1の格子定数を有するように歪が加えられた層とがそれぞれ交互に配置されて成り(前記膜に直接に隣接する成長層は第1の格子定数を有する層であり)、前記基板が前記受け基板であり、前記膜が前記多層構造上にあり、前記多層構造が前記基板上に形成されることを特徴とする構造;
− 絶縁体上に半導体を形成した構造であって、その半導体層は、厚さが標準臨界厚さより大きい場合であっても弾性的に歪みが加えられる膜を備え、標準臨界厚さを越えると一般に前記膜の材料の実質的な弾性的な歪みが治まることを特徴とする構造;
− 前記構造の所定厚の前記半導体の下側にある電気的絶縁材料から成る層を備え、これにより、前記構造は、絶縁体上に半導体を形成した構造になることを特徴とする、上記4つの構造のいずれかに記載の構造;
− 前記膜がシリコンから成ることを特徴とする、上記5つの構造のいずれかに記載の構造;
− 前記膜に隣接するSiGe層を備えることを特徴とする、上記に記載の構造。
本発明の更なる態様、目的、利点は、本発明の好ましいプロセスの実施に関する以下の詳細な説明から更に明らかとなる。それらは、非制限的な例示として与えられるものであり、添付の図面を参照する。
本発明の主な目的は、歪み材料から成る膜をドナーウエハから受け基板へ転移させるための信頼できるプロセスであって、そのアセンブリが該転移中に膜内の歪みを緩めることなく、所望の電子構造を形成するプロセスを提供することである。
以下、本発明に係るプロセスの一例について説明する。まず始めに、図1a,2a,3a,4aを参照して、単結晶シリコン支持基板1とSiGe格子定数一致層2とから成るドナーウエハ10について説明する。
“格子定数一致層(格子定数マッチング層)”という表現は、バッファ層として振る舞い、転位等の構造的欠陥が数多く存在しない、実質的に緩和した材料から成る層をその表面上に有するあらゆる構造を示している。
したがって、この例においては、SiGeバッファ層と緩和SiGe層とが表面上に連続的に形成されて、SiGeマッチング層2を選択することが有益である。
バッファ層は、前述した理由により支持基板1との界面から均一に成長するゲルマニウム濃度を有することが好ましい。その厚さは、表面上で良好な構造的緩和を得るため、一般に1〜3ミクロンである。
緩和SiGe層はバッファ層の表面上にエピタキシ(エピタキシャル成長)によって有意に形成されており、その厚さは場合によっては大きく異なってもよい。一般的な厚さは、0.5〜1ミクロンである。
感知され得る電気的特性を有するべく十分な歪みが加えられるが、過度に歪みが加えられて構造的な欠陥が内部に出現しないようにエピタキシャル成長したSi膜3を、次のステップ(図1b,2b,3bまたは4bに示す)中に得るためには、緩和SiGe層内のシリコン中のゲルマニウム濃度は一般に15%〜30%である。
30%の限界は現在の技術における一般的な限界であるが、将来、この限界は変わるかもしれない。
図1b,2b,3b,4bを参照すると、SiGeマッチング層2上に、Si膜3が成長している。
Si膜3は、CVD(化学蒸着)技術およびMBE(分子線エピタキシ)技術等の周知の技術を使用してエピタキシにより有意に形成される。
膜3のシリコンはマッチング層2により名目格子定数が高められ、その名目格子定数が成長基板の名目格子定数とほぼ一致するため、内部に引っ張り歪みが生じる。
内部結晶構造におけるかかる変化は、シリコン結晶のエネルギ帯構造を改質することにより、荷電粒子(例えば、正孔および電子)の移動性を高める。
したがって、本発明において望ましい電気的特性が得られる。
しかし、かなり薄いSi膜3を形成する必要がある。なぜなら、膜厚が大き過ぎると、シリコンの名目格子定数に向かう歪みの少なくとも相対的な緩和が膜の厚み中に実際に生じるためである。
したがって、膜3の厚さは一般に20ナノメートル未満であり、好ましくは10〜20ナノメートルである。20ナノメートルを上回ると、本発明における望ましくない歪みの緩和が実質的に生じるおそれがあり、10ナノメートルを下回ると、特定の電子部品の組み立てに問題を引き起こす膜厚となるおそれがあるためである。
歪みSi膜3を含むこのドナーウエハ10が形成されると、歪み膜3をドナーウエハ10から受け基板4上へと転移させ、その全体のアセンブリが前記転移中に膜3内の歪みを緩めることなくその後に所望の電子構造20を形成する信頼できるプロセスを実施することが1つの難点となる。
この特定の難点を解決するために、幾つかの実施方法が提案される。
第1の実施方法、すなわち、図1cおよび図2cを参照する本発明に係るプロセスにおいては、歪み膜3の表面に対して受け基板4が付着する。
この受け基板4は、例えばシリコンによって形成されてもよく、或いは他のタイプの材料から成っていてもよい。
受け基板4は、これを歪みSi膜3に密着させて結合することにより付着する。結合においては、基板4と膜3との間で分子付着が有意に行なわれる。
この結合技術及びその変形技術は、特に、Q. Y. Tong、U. Gosele、Wileyによる“半導体ウエハボンディング”(サイエンス・アンド・テクノロジー、インターサイエンス・テクノロジー)と題する文献に記載されている。
結合は、必要に応じて、結合する各面の適当な前処理、熱エネルギの供給および更に別の結合層の供給の少なくとも一方を伴う。
したがって、例えば結合中に行なわれる熱処理により、結合を強化することができる
また、結合は、膜3と受け基板4との間に挿入される結合層によって補強されてもよい。この結合層は、膜3と受け基板4との間に存在する分子結合よりも強い分子結合を、受け基板4の結合面を構成する材料および膜3の両方との間で形成することができる。
したがって、シリコン酸化物(シリカまたはSiOとも呼ばれる)は、かかる結合層を形成するために選択されてもよい材料である。これは、シリコン酸化物が膜3のシリコンとの良好な結合性を示すためである。シリカは、SiOを堆積させること、或いは各結合面を熱酸化することにより、膜3上および受け基板4上の少なくとも一方に形成してもよい。
受け基板4の結合面を構成する材料および随意的に形成される結合層の材料の少なくとも一方が電気的に絶縁されていることが有意である。そのため、歪みSi膜3に直接に隣接する絶縁層が存在する。これは、導電材料または半導体材料を膜3に対して直接に隣接させてしまうと、このような2つの材料の組み合わせから成る構造において望まれる電気的効果を実際に弱めてしまう可能性があるためである。
絶縁材料を膜3に隣接させるというこの有意な選択は、最後に形成するのが望ましい構造20がSeOI構造である場合に特に必要となる。この場合、SeOI構造の半導体層は、転移した歪みSi膜3となる。
また、歪みSi膜3に対して結合した受け基板4により、歪みが加えられた膜3のSiの歪み構造状態をほぼ維持することができる。これは、その上で歪みSi膜3がエピタキシャル成長するドナーウエハ10が除去された場合であっても同様であり、膜3中の歪みは、主に、膜3と受け基板4との間に存在する結合力により、転移後に確保される。
したがって、膜3内の歪みを緩和することなく、膜3をドナーウエハ10から受け基板4上へと転移させることができるため、前述した難点を解決できる。
また、受け基板4は、歪みSi膜3を支持でき、歪みSi膜3が外部から機械的応力を受けないようにする十分に強固な機械的支持体を構成する。
受け基板4が結合すると、歪みSi膜3を受け基板へ転移させて所望の構造20を形成するために、後述する1つまたは複数の好ましい技術を使用してドナーウエハ10の一部が除去される。
図1dを参照する第1のケースにおいては、歪み膜3に対してマッチング層2側にあるドナーウエハ10のほぼ全ての部分が除去される。
したがって、基板上に歪みSiが形成された最終的な構造が得られ、特に、歪みSi膜3の下にある材料が電気的な絶縁体である場合には、絶縁体上に歪みSiが形成された最終的な構造(ここでは、SOI構造とも呼ばれる)が得られる。
図2dを参照する第2のケースにおいては、支持基板1およびマッチング層2の一部が除去される。
したがって、基板上に歪みSiがあり、且つ歪みSi上にSiGeが形成された最終的な構造が得られ、特に歪みSi膜3の下にある材料が電気的な絶縁体である場合には、絶縁体上に歪みSiがあり、且つ歪みSi上にSiGeが形成された最終的な構造(SiGe/SOI構造とも呼ばれる)が得られる。
マッチング層2の一部の除去は、構造20上にマッチング層2を残存させるように有意に行なわれ、このマッチング層2中には緩和SiGe層の少なくとも一部(前述したマッチング層2を形成する1つの特定の方法にしたがってバッファ層上でエピタキシャル成長した部分)のみが含まれる。
図3cおよび図4cを参照する、本発明に係るプロセスを実施する第2の方法においては、結合工程の前に歪みSi膜3上にエピタキシ(例えばCVDまたはMBE)により有意に緩和SiGe層6が成長する。
この層6中のGe濃度は、この層が膜3の歪みに対して更に影響を与えないように、マッチング層2の結合面の近傍にあるSiGeのGe濃度とほぼ同じであることが有益である。
1つの特定の実施方法においては、SiGe層上に更なる層がエピタキシャル成長されてもよい。例えば、歪みSi層またはSiC層とSiGe層またはSiGeC層とがそれぞれ交互に形成されることにより、多層構造が形成される。
図3dおよび図4dを参照すると、歪み膜3に結合した受け基板4に関して第1の実施方法で前述した方法とほぼ同じ方法により、緩和SiGe層6上に受け基板4が結合されている。
この時、ドナーウエハ10の結合面は緩和SiGe層6の自由面である。
なお、第1の実施方法とは異なり、ここでの結合は必ずしも膜3中の歪みを保持する手段のみを構成するものではない。これは、緩和SiGe層6が十分に厚い場合に、これらの2つの層3,6が転移した後、緩和SiGe層6が膜3中の歪みの保持に関連するか、或いは歪みを保証すらする場合があるためである。
したがって、上記の点からSiGeエピタキシャル層6の厚さを注意深く選択することにより、Si層内の更に大きいか、或いは更に小さい歪みの大きさを保持してもよい。
第1の実施方法の場合と同様に、受け基板4が結合した後、歪みSi膜3を受け基板4へ転移させて所望の構造20を形成するために、後述する1つまたは複数の好ましい技術を使用してドナーウエハ10の一部が除去される。
図3eを参照する第1のケースにおいては、層6に対してマッチング層2側にあるドナーウエハ10の全ての部分が除去される。
したがって、基板上に緩和SiGeが形成され、緩和SiGe上に歪みSiが形成された最終的な構造が得られ、特に、緩和SiGe層6の下にある材料が電気的な絶縁体である場合には、絶縁体上に緩和SiGeが形成され、且つ緩和SiGe上に歪みSiが形成された最終的な構造(ここでは、Si/SGOI構造とも呼ばれる)が得られる。
図4eを参照する第2のケースにおいては、Si支持基板1およびマッチング層2の一部が除去される。
したがって、基板上に緩和SiGeが形成され、緩和SiGe上に歪みSiが形成され、且つ歪みSi上にSiGeが形成された最終的な構造が得られ、特に、緩和SiGe層6の下に形成された材料が電気的な絶縁体である場合には、絶縁体上に緩和SiGeが形成され、緩和SiGe上に歪みSiが形成され、且つ歪みSi上にSiGeが形成された最終的な構造(SiGe/Si/SGOI構造とも呼ばれる)が得られる。
マッチング層2の一部は、構造20上にマッチング層2を残存させるように有意に除去され、このマッチング層2中には緩和SiGe層の少なくとも一部(前述したマッチング層2を形成する1つの特定の方法を使用してバッファ層上にエピタキシャル成長した部分)のみが存在する。
このように、本発明に係るプロセスによれば、歪み材料層を備える幾つかの構造(例えば図1d,2d,3e,4eに示す構造)を形成することができる。この場合、各構造は非常に特有な電気的特性を有する。
図1d,2d,3e,4eを参照すると、材料の除去は、かかる構造を形成する最後のステップを構成している。
第1の材料除去工程は、予め脆弱化したマッチング層2の領域でドナーウエハを分離することから成る。
2つの周知の非制限的な技術によって、かかる工程を行なってもよい。
当業者に知られたスマートデタッチメント(登録商標)技術と呼ばれる第1の技術(その内容は、ウエハリダクション技術を扱う多くの研究で見出すことができる)は、原子種(例えば水素イオン)を注入した後、この注入された領域(後に、脆化領域を形成する)を熱処理および機械的処理の少なくとも一方、或いは他のエネルギ供給に晒して、脆化領域で分離を行なうことから成る。
マッチング層2において形成される脆化領域から分離することにより、殆どのウエハ10を除去して、マッチング層2の残存部分と、歪みSi層3と、層6等の随意的にエピタキシャル成長した層と、随意的な結合層と、受け基板4とを備える構造を得ることができる。
第2の技術は、例えば特許文献EP-A-0849788に記載されているように少なくとも1つの多孔質層を形成することにより弱い界面を得た後、この弱い層を機械的な処理または他のエネルギ供給に晒して、この脆弱層で分離を行なうことから成る。
多孔質シリコンから成る脆弱層は、支持基板1中に形成され、支持基板1とマッチング層2との間に形成され、マッチング層2中(例えば、バッファ層と緩和層との間)に形成され、あるいは、マッチング層2上(すなわち、マッチング層2と歪みSi膜3または随意的な緩和SiGe層6との間)に形成される。
支持基板1中に脆弱層を形成するため、単結晶Si支持基板上に多孔質層が有意に成長した後、多孔質層上で第2の成長が行なわれ、それにより、支持基板のSiとほぼ同じ格子定数を有する無孔質Si層が成長する。この場合、支持基板1は、支持基板と、多孔質層と、無孔質Si層とから成る。
脆弱層を分離することにより、ウエハ10の少なくとも一部を除去することができ、それにより、ウエハ10の随意的な残存部分と、歪みSi膜3と、層6等の随意的にエピタキシャル成長した層と、随意的に挿入された結合層と、受け基板4とを備えた構造を得ることができる。
分離後に残存する多孔質シリコンを除去するため、エッチング工程または熱処理等のウエハ10の処理が有意に行なわれる。
多孔質層が支持基板1中にある場合には、その後にラッピング、化学機械研磨、および選択化学エッチングのいずれかが有意に行なわれ、支持基板1の残存部分が除去される。
かかる2つの非制限的な技術により、ウエハ10の実質的部分を一括して迅速に除去することができる。
また、かかる2つの非制限的な技術により、ウエハ10の除去された部分を、例えば本発明に係るプロセス等の他のプロセスでも再利用できる。
このように、除去される部分が支持基板である場合には、支持基板1の表面が研磨された後、マッチング層2、膜3、随意的なSiGe層6および他の層のいずれかを再形成するための工程が前述したように行なわれてもよい。
除去される部分が支持基板1およびマッチング層2の少なくとも一部である場合には、マッチング層2の残存部分の表面が研磨された後、マッチング層2、膜3、SiGe層6および他の層のいずれかの、想定される再形成が前述したように行なわれてもよい。
例えば前述した2つの技術のいずれかにしたがってウエハ10を分離した後に行なわれる第2の材料除去工程は、表面の欠陥を補正し、或いは必要に応じてマッチング層2の残存部分を除去することから成る。
マッチング層2の残存部分の全てを除去する(図1dおよび図3e参照)ことが望ましい場合、この材料除去工程は、歪みSi膜3がエッチングを殆ど受けないか、或いは全く受けないように選択化学エッチングを施してエッチング停止層を形成することにより行なわれてもよい。
この場合、マッチング層2の残存部分は、歪みSi膜3に対して実質的な選択性を有するエッチング液、例えばHF/H/CHCOOH(約1/1000の選択性)またはHNA(フッ化水素硝酸酢酸溶液)を含む溶液を使用するウェットエッチングによりエッチングされてもよい。
材料を除去するために、プラズマエッチングやスパッタリング等のドライエッチング工程を行なってもよい。
この化学的な方法は、薄い層を非常に迅速に除去でき、ウエハの分離後に一般に行なわれる化学機械研磨仕上げ工程の使用を回避できるという主要な利点を有する。
したがって、この化学的な方法によれば、そのエピタキシ中に得られる歪みSi膜3の表面を良質に維持できるとともに、歪みSi膜の厚さ均一性を良好に維持することができる。また、材料除去が1つの化学的な工程によって完了する場合には、機械的な仕上げ工程を行なう必要がなくなる。すなわち、かかる機械的な仕上げ工程を行わなければならなくなる可能性が高い歪み硬化領域等の欠陥の発生が防止される。
しかし、幾つかの特定の場合には、小さな表面粗さを補償するためにソフトポリッシングを使用する。
しかし、特に厚い層が除去される場合には、これに先行して、機械的または化学機械的アブレーションによってマッチング層2の残存部分をラッピングおよび化学機械研磨(CMP)の少なくとも一方により、化学エッチング工程が有意に行なわれてもよい。
マッチング層の一部5を残しておく(図2dおよび図4e参照)ことが望ましい場合には、熱処理または研磨、好ましくは化学機械研磨(CMP)を選択するとウエハ10の分離中に生じるおそれがある、粗さ及び厚さの均一性を除去することが有益である。
しかし、マッチング層2中に存在するGe濃度(マッチング層2の厚さに伴って拡大する)に対するエッチング選択性が使用されてもよい。この場合、エッチングはマッチング層2内にある緩和層上で速度が落ちるか、或いは停止する。
TMAHを含む溶液を用いるウェットエッチングは、例えば、かかる選択エッチングを行なうのに非常に適している。この場合、マッチング層2の緩和層は20%〜30%のゲルマニウム濃度を有する。
かかる技術は、本明細書の一実施例によって提案されるが、何ら限界を規定するものではない。本発明は、本発明に係るプロセスにしたがってドナーウエハ10から材料を除去するのに適した全てのタイプの技術を対象としている。
構造20の1つの特定の実施形態においては、多層構造を形成するために、1つまたは複数のエピタキシャル堆積、例えばSiGe層またはSiGeC層のエピタキシャル堆積、あるいは、歪みSiまたはSiC層のエピタキシャル堆積、あるいは、SiGe層またはSiGeC層と歪みSi層またはSiC層とを交互に連続させるエピタキシャル堆積がドナーウエハ10上で行なわれてもよい。
随意的に、Siを厚くするため、膜3上でSi成長が行なわれる。
かかるSi成長を行なう第1の利点は、膜の当初の厚さが増すことである。それにもかかわらず、ソフトポリッシングエッチングまたはイベントクリーニング工程によって薄肉化されてもよい。
第2の利点は、絶縁層が膜3の下側にあり、例えばSiOまたはSiのように粘性材料から成る場合に関連する。この場合、膜3の弾性応力を失うことなく膜3の厚さが“標準Si臨界厚さ”よりも大きくなるように膜3を肉厚にすることができる。
“標準Si臨界厚さ”は、膜3の応力比の値と、その上で膜3が成長するSi1−XGe基板のGe濃度(すなわち、xの値)をこの応力比と直接に関連付けることができるという事実とから見出すことができる。すなわち、膜3の成長後に膜3の応力比が変わらなかった場合、関連するGe濃度は、転移前に膜3が成長したSi1−XGe基板のGe濃度である。
したがって、膜3の“標準臨界厚さ”値は、その上で膜3が成長するSi1−XGe基板のGe濃度と直接に関連付けることができる。この場合、“標準臨界厚さ”の幾つかの例は、Friedrich Schafflerの“移動性が高いSi構造およびGe構造”(“半導体サイエンステクノロジー”12(1997)1515-1549)において見出すことができる。
したがって、本出願人は、粘性材料層とこの粘性材料層上の歪みSi膜3とを含む構造においては、膜3の臨界厚さ(この臨界厚さを超えると、膜3は主に弾性的に歪まなくなる)が一般にその標準臨界厚さよりも大きいことに気付いた。
この特性は、Si内部応力と適応しなければならない絶縁層の粘性に起因していてもよい。
このように、応力を実質的に損失することなく、膜3の厚さを約60ナノメートル拡大できることが経験により分かった。
厚い歪みSi層は、その後、活性層として使用することができる(したがって、かかる材料が示す電子の高い移動性を利用する)。
最終的な構造が完成した後、ドナーウエハ10と受け基板4との間の結合界面を更に強化するため、例えばアニーリング工程のような仕上げ処理等の仕上げステップが随意的に行なわれてもよい。
本発明は、SiGe格子定数マッチング層2に限定されず、その範囲は、他のタイプのIII−V型材料またはエピタキシャル成長した膜3の材料、または別の半導体材料に歪みを加えることができる他の材料によってマッチング層を形成することにも及ぶ。
最後に、本発明は、歪みシリコン膜3の転移のみでなく、一般に、本発明のプロセスによって歪みが加えられ、転移され得るあらゆるタイプの半導体から成る膜の転移に関するものである。
半導体層中にカーボン等の他の構成要素が加えられてもよい。この場合、当該層中のカーボン濃度は実質的に50%以下であり、更に好ましくは5%以下である。
本発明に係る歪みシリコンから成る薄い層を備える電子構造を製造するための、第1のプロセスの様々なステップを示す図。 本発明に係る歪みシリコンから成る薄い層を備える電子構造を製造するための、第2のプロセスの様々なステップを示す図。 本発明に係る歪みシリコンから成る薄い層を備える電子構造を製造するための、第3のプロセスの様々なステップを示す図。 本発明に係る歪みシリコンから成る薄い層を備える電子構造を製造するための、第4のプロセスの様々なステップを示す図。
1 支持基板
2 格子定数マッチング層
3 膜
4 受け基板
6 成長層
10 ドナーウエハ
20 中間構造

Claims (23)

  1. ドナーウエハ(10)から得られる歪み半導体材料から成る薄い層を備える構造を製造する方法であって、前記ドナーウエハ(10)が格子定数マッチング層(2)を備え、前記格子定数マッチング層が上側層を備え、前記上側層が第1の格子定数を有する半導体材料から選択される材料から成る方法において、
    (a)半導体材料から選択される材料から成る膜(3)を前記マッチング層(2)の前記上側層上に成長させるステップであって、前記膜(3)が前記第1の格子定数と異なる名目格子定数を有する材料から成り、成長した前記膜が、その下側にある前記マッチング層の前記上側層の前記第1の格子定数を維持し、歪みを加えるのに十分に小さな厚みを有するステップと、
    (b)前記マッチング層(2)中に脆化領域を形成するステップと、
    (c)前記膜(3)上で前記ドナーウエハ(10)と受け基板(4)とを結合させるステップと、
    前記ステップ(a)と前記ステップ(c)との間で、前記膜(3)の歪み状態を低下させない複数の成長層を前記膜(3)上に成長させるステップであって、これらの成長層は、前記第1の格子定数を有する層と前記第1の格子定数を有するように歪んだ層とがそれぞれ交互に配置されて成る多層構造を形成し、前記膜(3)上に直接形成される成長層(6)は前記第1の格子定数を有する層であるステップと、
    (d)前記ドナーウエハ(10)の一部を除去するステップであって、前記脆化領域のレベルで分離するためにエネルギを供給することを含み、前記ドナーウエハ(10)の一部が前記膜(3)を含み、それにより、製造する構造を形成するステップと、
    備えることを特徴とする構造の製造方法。
  2. 前記ステップ(d)の後、前記マッチング層の除去されなかった部分(5)の表面上で、表面粗さを補正するためのプロセスが行なわれることを特徴とする、請求項1に記載の構造の製造方法。
  3. 前記ステップ(d)は、前記エネルギ供給後に残存する前記マッチング層(2)を除去することを更に含むことを特徴とする、請求項1に記載の構造の製造方法。
  4. 残存する前記マッチング層の部分の除去は、前記膜(3)を構成する材料に対して残存する前記マッチング層(2)を選択エッチングする少なくとも1つの工程を含むことを特徴とする、請求項3に記載の構造の製造方法。
  5. ・前記ステップ(c)の前に、粘性を有する材料から成る層を前記受け基板(4)の表面上に形成し
    ・前記ステップ(d)において残存する前記マッチング層(2)を除去した後、前記膜(3)と同じ材料を前記膜(3)上で成長させる、
    ことを更に含むことを特徴とする、請求項4に記載の構造の製造方法。
  6. 前記ステップ(a)の後、少なくとも1つの成長層(6)を前記膜(3)上に成長させるステップが更に行なわれ、これにより前記膜(3)は弾性的で歪んだ状態を維持することを特徴とする、請求項1乃至請求項5のいずれかに記載の構造の製造方法。
  7. 前記成長層(6)が前記第1の格子定数と同じ名目格子定数を有することを特徴とする、請求項6に記載の構造の製造方法。
  8. 前記ステップ(a)と前記ステップ(c)との間で、前記受け基板(4)と前記ドナーウエハ(10)との間に少なくとも1つの結合層を形成するステップが更に行なわれ、前記結合層は、前記受け基板(4)上および前記ドナーウエハ(10)の結合面上の少なくとも一方に形成されることを特徴とする、請求項1乃至請求項7のいずれかに記載の構造の製造方法。
  9. 前記結合層がシリカから成ることを特徴とする、請求項8に記載の構造の製造方法。
  10. 前記結合ステップ(c)が分子付着(ウエハボンディング)によって行なわれることを特徴とする、請求項1乃至請求項9のいずれかに記載の構造の製造方法。
  11. 前記結合は、結合を強化するために熱処理を伴うことを特徴とする、請求項1乃至請求項10のいずれかに記載の構造の製造方法。
  12. 前記脆化領域は、前記ステップ(b)において、原子種を所定の深さで前記マッチング層(2)中に注入することにより形成されることを特徴とする、請求項1乃至請求項11のいずれかに記載の構造の製造方法。
  13. 前記ステップ(a)の前に、前記膜(3)の下側の層を多孔質化することにより前記ステップ(b)において前記脆化領域が形成されることを特徴とする、請求項1乃至請求項11のいずれかに記載の構造の製造方法。
  14. 歪み材料から成る前記膜(3)がシリコンによって形成され、前記マッチング層(2)がシリコンゲルマニウムによって形成され、前記マッチング層(2)は、ゲルマニウム濃度が厚さに伴って拡大するバッファ層と、歪み膜(3)の下側で緩和される上側層とを備えることを特徴とする、請求項1乃至請求項13のいずれかに記載の構造の製造方法。
  15. 前記ステップ(d)中のエネルギ供給後に除去されない前記マッチング層の一部(5)は、前記マッチング層(2)の前記上側緩和シリコンゲルマニウム層の少なくとも一部であることを特徴とする、請求項14に記載の構造の製造方法。
  16. 前記成長層(6)は、前記マッチング層(2)の前記緩和上側層のゲルマニウム濃度と略同じゲルマニウム濃度を有する緩和シリコンゲルマニウムによって形成されることを特徴とする、請求項1、請求項6、又は、請求項7と組み合わされる、請求項14又は請求項15に記載の構造の製造方法。
  17. 前記受け基板(4)がシリコンによって形成されることを特徴とする、請求項1乃至請求項16のいずれかに記載の構造の製造方法。
  18. 前記ウエハ(10)がカーボンを含む少なくとも1つの層を備え、前記層中のカーボン濃度が実質的に50%以下であることを特徴とする、請求項1乃至請求項17のいずれかに記載の構造の製造方法。
  19. 前記ウエハ(10)がカーボンを含む少なくとも1つの層を備え、前記層中のカーボン濃度が実質的に5%以下であることを特徴とする、請求項18に記載の構造の製造方法。
  20. 請求項に記載の方法にしたがって製造される、基板上に半導体を形成した構造(20)であって、所定厚の前記半導体が前記膜(3)と前記膜(3)上の多層構造とから成り、前記多層構造は、第1の格子定数を有する層と前記第1の格子定数を有するように歪が加えられた層とがそれぞれ交互に配置されて成り前記膜(3)に直接に隣接する成長層(6)は第1の格子定数を有する層であり、前記基板が前記受け基板(4)であり、前記膜(3)が前記多層構造上にあり、前記多層構造が前記基板(4)上にあることを特徴とする構造(20)。
  21. 前記受け基板(4)と前記膜(3)との間に、電気的絶縁材料から成る層を備えることにより、前記構造は、絶縁体上に半導体を形成した構造になることを特徴とする、請求項20に記載の構造(20)。
  22. 前記膜(3)がシリコンから成ることを特徴とする、請求項20又は請求項21に記載の構造。
  23. 前記受け基板(4)と前記膜(3)との間に、前記膜(3)隣接するSiGe層を備えることを特徴とする、請求項22に記載の構造。
JP2010112240A 2002-07-09 2010-05-14 歪み半導体材料から成る層の転移方法 Expired - Lifetime JP4602474B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0208602A FR2842350B1 (fr) 2002-07-09 2002-07-09 Procede de transfert d'une couche de materiau semiconducteur contraint

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004519124A Division JP4545586B2 (ja) 2002-07-09 2003-07-09 歪み半導体材料から成る層の転移方法

Publications (2)

Publication Number Publication Date
JP2010219546A true JP2010219546A (ja) 2010-09-30
JP4602474B2 JP4602474B2 (ja) 2010-12-22

Family

ID=29763665

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2004519124A Expired - Lifetime JP4545586B2 (ja) 2002-07-09 2003-07-09 歪み半導体材料から成る層の転移方法
JP2010112251A Expired - Lifetime JP4602475B2 (ja) 2002-07-09 2010-05-14 歪み半導体材料から成る層の転移方法
JP2010112240A Expired - Lifetime JP4602474B2 (ja) 2002-07-09 2010-05-14 歪み半導体材料から成る層の転移方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2004519124A Expired - Lifetime JP4545586B2 (ja) 2002-07-09 2003-07-09 歪み半導体材料から成る層の転移方法
JP2010112251A Expired - Lifetime JP4602475B2 (ja) 2002-07-09 2010-05-14 歪み半導体材料から成る層の転移方法

Country Status (9)

Country Link
EP (1) EP1547146B1 (ja)
JP (3) JP4545586B2 (ja)
KR (1) KR100829644B1 (ja)
CN (1) CN100511636C (ja)
AT (1) ATE524827T1 (ja)
AU (1) AU2003247130A1 (ja)
FR (1) FR2842350B1 (ja)
TW (1) TWI296836B (ja)
WO (1) WO2004006326A1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6995430B2 (en) 2002-06-07 2006-02-07 Amberwave Systems Corporation Strained-semiconductor-on-insulator device structures
US20030227057A1 (en) 2002-06-07 2003-12-11 Lochtefeld Anthony J. Strained-semiconductor-on-insulator device structures
FR2867310B1 (fr) * 2004-03-05 2006-05-26 Soitec Silicon On Insulator Technique d'amelioration de la qualite d'une couche mince prelevee
US7282449B2 (en) 2004-03-05 2007-10-16 S.O.I.Tec Silicon On Insulator Technologies Thermal treatment of a semiconductor layer
FR2867307B1 (fr) 2004-03-05 2006-05-26 Soitec Silicon On Insulator Traitement thermique apres detachement smart-cut
US7217949B2 (en) * 2004-07-01 2007-05-15 International Business Machines Corporation Strained Si MOSFET on tensile-strained SiGe-on-insulator (SGOI)
US7393733B2 (en) 2004-12-01 2008-07-01 Amberwave Systems Corporation Methods of forming hybrid fin field-effect transistor structures
FR2881877B1 (fr) * 2005-02-04 2007-08-31 Soitec Silicon On Insulator Transistor a effet de champ multi-grille a canal multi-couche
JP4654710B2 (ja) * 2005-02-24 2011-03-23 信越半導体株式会社 半導体ウェーハの製造方法
KR100714822B1 (ko) * 2005-07-29 2007-05-04 한양대학교 산학협력단 에스오아이 웨이퍼의 제조 방법
FR2892733B1 (fr) 2005-10-28 2008-02-01 Soitec Silicon On Insulator Relaxation de couches
FR2883661B1 (fr) * 2006-05-04 2008-04-25 Soitec Silicon On Insulator Transistor a effet de champ multi-grille a canal multi-couche
WO2008149699A1 (en) * 2007-06-01 2008-12-11 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor substrate and semiconductor device
US8178419B2 (en) 2008-02-05 2012-05-15 Twin Creeks Technologies, Inc. Method to texture a lamina surface within a photovoltaic cell
CN103165512A (zh) * 2011-12-14 2013-06-19 中国科学院上海微***与信息技术研究所 一种超薄绝缘体上半导体材料及其制备方法
US8916954B2 (en) 2012-02-05 2014-12-23 Gtat Corporation Multi-layer metal support
US8841161B2 (en) 2012-02-05 2014-09-23 GTAT.Corporation Method for forming flexible solar cells
US8785294B2 (en) 2012-07-26 2014-07-22 Gtat Corporation Silicon carbide lamina
US20140038329A1 (en) * 2012-08-02 2014-02-06 Gtat Corporation Epitaxial growth on thin lamina
US8946054B2 (en) 2013-04-19 2015-02-03 International Business Machines Corporation Crack control for substrate separation
CN108780734A (zh) * 2016-01-20 2018-11-09 麻省理工学院 载体基板上器件的制造
FR3051595B1 (fr) * 2016-05-17 2022-11-18 Soitec Silicon On Insulator Procede de fabrication d'un substrat de type semi-conducteur contraint sur isolant
FR3051596B1 (fr) 2016-05-17 2022-11-18 Soitec Silicon On Insulator Procede de fabrication d'un substrat de type semi-conducteur contraint sur isolant
WO2019096828A1 (en) 2017-11-15 2019-05-23 Smith & Nephew Plc Integrated sensor enabled wound monitoring and/or therapy dressings and systems

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10308503A (ja) * 1997-04-30 1998-11-17 Internatl Business Mach Corp <Ibm> 絶縁体上にひずみ層を形成する方法
JP2000150905A (ja) * 1998-09-04 2000-05-30 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2001217433A (ja) * 2000-01-07 2001-08-10 Samsung Electronics Co Ltd 埋め込みシリコンゲルマニウム層をもつcmos集積回路素子及び基板とその製造方法
JP2005510039A (ja) * 2001-03-31 2005-04-14 インターナショナル・ビジネス・マシーンズ・コーポレーション 歪シリコン・オン・インシュレータ(soi)の形成方法および形成された該構造

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3942672B2 (ja) * 1996-04-12 2007-07-11 キヤノンアネルバ株式会社 基板処理方法および基板処理装置
US6323108B1 (en) * 1999-07-27 2001-11-27 The United States Of America As Represented By The Secretary Of The Navy Fabrication ultra-thin bonded semiconductor layers
JP4226175B2 (ja) * 1999-12-10 2009-02-18 富士通株式会社 半導体装置およびその製造方法
EP1252659A1 (en) * 2000-01-20 2002-10-30 Amberwave Systems Corporation Strained-silicon metal oxide semiconductor field effect transistors
EP1295319A2 (en) * 2000-06-22 2003-03-26 Massachusetts Institute Of Technology Etch stop layer system for sige devices
JP2004507084A (ja) * 2000-08-16 2004-03-04 マサチューセッツ インスティテュート オブ テクノロジー グレーデッドエピタキシャル成長を用いた半導体品の製造プロセス
US6524935B1 (en) * 2000-09-29 2003-02-25 International Business Machines Corporation Preparation of strained Si/SiGe on insulator by hydrogen induced layer transfer technique
WO2002071493A2 (en) * 2001-03-02 2002-09-12 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed cmos electronics and high speed analog

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10308503A (ja) * 1997-04-30 1998-11-17 Internatl Business Mach Corp <Ibm> 絶縁体上にひずみ層を形成する方法
JP2000150905A (ja) * 1998-09-04 2000-05-30 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2001217433A (ja) * 2000-01-07 2001-08-10 Samsung Electronics Co Ltd 埋め込みシリコンゲルマニウム層をもつcmos集積回路素子及び基板とその製造方法
JP2005510039A (ja) * 2001-03-31 2005-04-14 インターナショナル・ビジネス・マシーンズ・コーポレーション 歪シリコン・オン・インシュレータ(soi)の形成方法および形成された該構造

Also Published As

Publication number Publication date
EP1547146B1 (en) 2011-09-14
KR100829644B1 (ko) 2008-05-16
CN1666331A (zh) 2005-09-07
WO2004006326A1 (en) 2004-01-15
JP4602474B2 (ja) 2010-12-22
FR2842350A1 (fr) 2004-01-16
ATE524827T1 (de) 2011-09-15
JP2010199617A (ja) 2010-09-09
JP4545586B2 (ja) 2010-09-15
TWI296836B (en) 2008-05-11
AU2003247130A1 (en) 2004-01-23
TW200409281A (en) 2004-06-01
KR20050018979A (ko) 2005-02-28
FR2842350B1 (fr) 2005-05-13
JP4602475B2 (ja) 2010-12-22
CN100511636C (zh) 2009-07-08
JP2005532686A (ja) 2005-10-27
EP1547146A1 (en) 2005-06-29

Similar Documents

Publication Publication Date Title
JP4602474B2 (ja) 歪み半導体材料から成る層の転移方法
US6953736B2 (en) Process for transferring a layer of strained semiconductor material
JP5107911B2 (ja) 転位の無い歪んだ結晶を作成するための方法
KR100796832B1 (ko) 완충층을 포함하는 웨이퍼로부터 박층의 이송
JP4173884B2 (ja) ゲルマニウム・オン・インシュレータ(GeOI)型ウェーハの製造方法
US7018910B2 (en) Transfer of a thin layer from a wafer comprising a buffer layer
JP2010016390A (ja) グレーデッドエピタキシャル成長を用いた半導体品の製造プロセス
JP2011515838A (ja) セミコンダクタオンインシュレータ型基板を製作する方法
JP2006237235A (ja) 半導体ウェーハの製造方法
JP4980049B2 (ja) 遷移後の薄層の緩和
JP2007197818A (ja) 層の緩和
US20050023610A1 (en) Semiconductor-on-insulator structure having high-temperature elastic constraints
JP5032743B2 (ja) バッファ層を有しないウエハからの緩和された有用層の形成

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100903

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100929

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131008

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4602474

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term