JP2009005051A - Da変換回路 - Google Patents
Da変換回路 Download PDFInfo
- Publication number
- JP2009005051A JP2009005051A JP2007163609A JP2007163609A JP2009005051A JP 2009005051 A JP2009005051 A JP 2009005051A JP 2007163609 A JP2007163609 A JP 2007163609A JP 2007163609 A JP2007163609 A JP 2007163609A JP 2009005051 A JP2009005051 A JP 2009005051A
- Authority
- JP
- Japan
- Prior art keywords
- resistor
- resistor string
- analog voltages
- analog
- pair
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
- H03M1/682—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
- H03M1/765—Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
【解決手段】第1の抵抗ストリング10の各抵抗の両端から発生する一対のアナログ電圧を選択するための第1のスイッチ回路13が設けられている。選択された一対のアナログ電圧は基準電圧として第2の抵抗ストリング17に供給される。第2の抵抗ストリング17の各抵抗の両端から発生する一対のアナログ電圧を選択するための第2のスイッチ回路18が設けられている。選択された一対のアナログ電圧は基準電圧として第3の抵抗ストリング21に供給される。そして、第3の抵抗ストリング21から発生するアナログ電圧を選択するための第3のスイッチ回路22が設けられている。
【選択図】図1
Description
図1に第1の実施形態による9ビットのDA変換回路の構成を示す。第1の抵抗ストリング10は、8個の抵抗R1〜R8を直列に接続して形成され、抵抗R1の端に基準電圧源11から発生された基準電圧VREFがバッファ12を通して供給されている。また、抵抗R8の端は接地されている。これにより、第1の抵抗ストリング10の各抵抗端から9個のアナログ電圧(0〜VREF)が発生される。9個のアナログ電圧のステップを同じにするために、抵抗R1〜R8は同じ抵抗値であることが好ましい。
第1の実施形態のDA変換回路では、抵抗ストリングで発生したアナログ電圧を、バッファ(例えば、バッファ15,16)を通して次段の抵抗ストリングの基準電圧として供給している。しかしながら、バッファのオフセットが入力アナログ電圧によって変動し、または温度によって変動する場合には、DA変換精度が悪化するおそれがある。そこで、第2の実施形態では、図2に示すように、第1の実施形態のバッファ15,16,19,20を削除し、抵抗ストリングで発生したアナログ電圧を直接次段の抵抗ストリングの基準電圧として供給するようにした。しかし、このままでは次段の抵抗ストリングが前段の抵抗ストリングに並列接続されるため、前段の抵抗ストリングから発生するアナログ電圧がその影響を受けて変動してしまう。次段の抵抗ストリングから発生するアナログ電圧もその影響を受けることになる。
そこで、この実施形態のDA変換回路は図5に示すように、第2の抵抗ストリング17の抵抗R9〜R16に対して直列に、前記段差を補正するための補正抵抗RHを設けた。
この実施形態は第1の実施形態の第1のスイッチ回路13、第2のスイッチ回路18のスイッチの構成を変更して、スイッチ数を更に削減するものである。以下、第1の実施形態を基にして説明するが、同様な変更は第2、第3の実施形態にも適用することができる。
12,15,16,19,20,23 バッファ
13,13A 第1のスイッチ回路 14 デコーダ回路
17 第2の抵抗ストリング 18,18A 第2のスイッチ回路
21 第3の抵抗ストリング 22 第3のスイッチ回路
R1〜R25 抵抗 RH 補正抵抗
S1〜S40 スイッチ
Claims (3)
- 上位の複数ビットと下位の複数ビットを含む入力デジタル信号をアナログ電圧に変換するDA変換回路において、
複数のアナログ電圧を発生する第1の抵抗ストリングと、
上位の複数ビットに応じて、第1の抵抗ストリングから発生された複数のアナログ電圧の中から、一対のアナログ電圧を選択する第1のスイッチ回路と、
バッファと、
選択された一対のアナログ電圧が前記バッファを通して基準電圧として供給され、複数のアナログ電圧を発生する第2の抵抗ストリングと、
下位の複数ビットに応じて、第2の抵抗ストリングから発生された複数のアナログ電圧の中から、一対のアナログ電圧を選択する第2のスイッチ回路と、を備えることを特徴とするDA変換回路。 - 上位の複数ビットと下位の複数ビットを含む入力デジタル信号をアナログ電圧に変換するDA変換回路において、
直列接続された複数の第1の抵抗を有し、複数のアナログ電圧を発生する第1の抵抗ストリングと、
上位の複数ビットに応じて、第1の抵抗ストリングから発生された複数のアナログ電圧の中から、一対のアナログ電圧を選択する第1のスイッチ回路と、
選択された一対のアナログ電圧が基準電圧として供給され、直列接続された複数の第2の抵抗を有し、複数のアナログ電圧を発生する第2の抵抗ストリングと、
下位の複数ビットに応じて、第2の抵抗ストリングから発生された複数のアナログ電圧の中から、一対のアナログ電圧を選択する第2のスイッチ回路と、を備え、
第2の抵抗の抵抗値は第1の抵抗の抵抗値より大きいことを特徴とするDA変換回路。 - 前記第1のスイッチ回路は、複数の第1の抵抗の中から選択された、隣接する2つの第1の抵抗からなる直列抵抗の両端から発生される一対のアナログ電圧を選択し、
前記第2の抵抗ストリングは、前記複数の第2の抵抗に直列に接続され、入力デジタル信号に対する出力アナログ電圧の段差を補正するための補正抵抗を備えることを特徴とする請求項2に記載のDA変換回路。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007163609A JP4931704B2 (ja) | 2007-06-21 | 2007-06-21 | Da変換回路 |
TW097110329A TW200901635A (en) | 2007-06-21 | 2008-03-24 | DA conversion circuit |
US12/138,236 US7639166B2 (en) | 2007-06-21 | 2008-06-12 | D/A converter circuit |
KR1020080058401A KR101183712B1 (ko) | 2007-06-21 | 2008-06-20 | Da 변환 회로 |
CN2008101253721A CN101330292B (zh) | 2007-06-21 | 2008-06-20 | Da转换电路 |
EP08011381.4A EP2015455B1 (en) | 2007-06-21 | 2008-06-23 | D/A converter circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007163609A JP4931704B2 (ja) | 2007-06-21 | 2007-06-21 | Da変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009005051A true JP2009005051A (ja) | 2009-01-08 |
JP4931704B2 JP4931704B2 (ja) | 2012-05-16 |
Family
ID=39753546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007163609A Active JP4931704B2 (ja) | 2007-06-21 | 2007-06-21 | Da変換回路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7639166B2 (ja) |
EP (1) | EP2015455B1 (ja) |
JP (1) | JP4931704B2 (ja) |
KR (1) | KR101183712B1 (ja) |
CN (1) | CN101330292B (ja) |
TW (1) | TW200901635A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011018974A (ja) * | 2009-07-07 | 2011-01-27 | Renesas Electronics Corp | D/aコンバータ |
JP2011129978A (ja) * | 2009-12-15 | 2011-06-30 | Renesas Electronics Corp | D/aコンバータ |
JP2017046352A (ja) * | 2015-08-27 | 2017-03-02 | アナログ デバイシズ グローバルAnalog Devices Global | 多段デジタル−アナログ変換器 |
KR101985675B1 (ko) * | 2018-10-18 | 2019-06-04 | 한국철도기술연구원 | 디지털 아날로그 컨버터의 입력신호 보정 장치 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2878531B2 (ja) * | 1991-12-16 | 1999-04-05 | 富士写真フイルム株式会社 | ハロゲン化銀写真感光材料 |
US20100066766A1 (en) * | 2007-01-31 | 2010-03-18 | Nxp, B.V. | Method and apparatus for gamma correction of display signals |
US7974127B2 (en) * | 2007-11-06 | 2011-07-05 | Macronix International Co., Ltd. | Operation methods for memory cell and array for reducing punch through leakage |
US8188899B2 (en) * | 2009-03-31 | 2012-05-29 | Intersil Americas, Inc. | Un-buffered segmented R-DAC with switch current reduction |
JP5799751B2 (ja) * | 2011-01-31 | 2015-10-28 | ソニー株式会社 | 電圧発生回路、共振回路、通信装置、通信システム、ワイヤレス充電システム、電源装置、及び、電子機器 |
US9124296B2 (en) | 2012-06-27 | 2015-09-01 | Analog Devices Global | Multi-stage string DAC |
US8884798B2 (en) * | 2012-09-05 | 2014-11-11 | Atmel Corporation | Binary divarication digital-to-analog conversion |
US8912940B2 (en) | 2012-11-14 | 2014-12-16 | Analog Devices Technology | String DAC charge boost system and method |
US8912939B2 (en) * | 2012-12-14 | 2014-12-16 | Analog Devices Technology | String DAC leakage current cancellation |
US8842034B1 (en) * | 2013-02-06 | 2014-09-23 | Xilinx, Inc. | Resistor network implemented in an integrated circuit |
US8884799B2 (en) | 2013-03-15 | 2014-11-11 | Qualcomm Incroporated | Dual-string digital-to-analog converters (DACs), and related circuits, systems, and methods |
US8907832B2 (en) * | 2013-03-15 | 2014-12-09 | Qualcomm Incorporated | Polarity compensating dual-string digital-to-analog converters (DACs), and related circuits, systems, and methods |
US20160056834A1 (en) * | 2014-08-11 | 2016-02-25 | Texas Instruments Incorporated | Multi-level ladder dac with dual-switch interconnect to ladder nodes |
CN106330194B (zh) * | 2016-08-15 | 2017-11-10 | 京东方科技集团股份有限公司 | 一种数模转换电路、显示面板及显示装置 |
KR101892826B1 (ko) * | 2016-12-26 | 2018-08-28 | 삼성전기주식회사 | 스위칭 노이즈가 개선된 다단 저항열 디지털-아날로그 변환기 |
US10116319B2 (en) * | 2017-03-03 | 2018-10-30 | Texas Instruments Incorporated | Resistive interpolation for an amplifier array |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01147912A (ja) * | 1987-12-03 | 1989-06-09 | Nec Corp | アナログ電圧生成回路 |
JPH05175849A (ja) * | 1991-06-18 | 1993-07-13 | Fujitsu Ltd | Daコンバータ |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3997892A (en) * | 1973-07-27 | 1976-12-14 | Trw Inc. | Digital to analog converter with improved companding |
JPS5944125A (ja) * | 1982-09-07 | 1984-03-12 | Toshiba Corp | デジタル−アナログ変換器 |
US4543560A (en) | 1984-02-17 | 1985-09-24 | Analog Devices, Incorporated | Two-stage high resolution digital-to-analog converter |
US5495245A (en) * | 1994-04-26 | 1996-02-27 | Analog Devices, Inc. | Digital-to-analog converter with segmented resistor string |
JPH10135836A (ja) | 1996-10-29 | 1998-05-22 | Sanyo Electric Co Ltd | D/a変換器 |
US5977898A (en) * | 1997-12-22 | 1999-11-02 | Texas Instruments Incorporated | Decoding scheme for a dual resistor string DAC |
US5999115A (en) * | 1998-04-20 | 1999-12-07 | Motorola, Inc. | Segmented DAC using PMOS and NMOS switches for improved span |
US6384762B2 (en) * | 2000-01-26 | 2002-05-07 | Microchip Technology Incorporated | Digitally switched impedance having improved linearity and settling time |
US6781536B1 (en) * | 2003-05-12 | 2004-08-24 | Texas Instruments Incorporated | Dual-stage digital-to-analog converter |
US6914547B1 (en) | 2004-05-04 | 2005-07-05 | Analog Devices, Inc. | Triple resistor string DAC architecture |
-
2007
- 2007-06-21 JP JP2007163609A patent/JP4931704B2/ja active Active
-
2008
- 2008-03-24 TW TW097110329A patent/TW200901635A/zh not_active IP Right Cessation
- 2008-06-12 US US12/138,236 patent/US7639166B2/en active Active
- 2008-06-20 CN CN2008101253721A patent/CN101330292B/zh not_active Expired - Fee Related
- 2008-06-20 KR KR1020080058401A patent/KR101183712B1/ko active IP Right Grant
- 2008-06-23 EP EP08011381.4A patent/EP2015455B1/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01147912A (ja) * | 1987-12-03 | 1989-06-09 | Nec Corp | アナログ電圧生成回路 |
JPH05175849A (ja) * | 1991-06-18 | 1993-07-13 | Fujitsu Ltd | Daコンバータ |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011018974A (ja) * | 2009-07-07 | 2011-01-27 | Renesas Electronics Corp | D/aコンバータ |
JP2011129978A (ja) * | 2009-12-15 | 2011-06-30 | Renesas Electronics Corp | D/aコンバータ |
US8866658B2 (en) | 2009-12-15 | 2014-10-21 | Renesas Electronics Corporation | Digital-to-analog converter |
JP2017046352A (ja) * | 2015-08-27 | 2017-03-02 | アナログ デバイシズ グローバルAnalog Devices Global | 多段デジタル−アナログ変換器 |
KR101985675B1 (ko) * | 2018-10-18 | 2019-06-04 | 한국철도기술연구원 | 디지털 아날로그 컨버터의 입력신호 보정 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR101183712B1 (ko) | 2012-09-17 |
EP2015455A3 (en) | 2010-02-24 |
US20080316078A1 (en) | 2008-12-25 |
EP2015455B1 (en) | 2013-11-06 |
US7639166B2 (en) | 2009-12-29 |
TWI360954B (ja) | 2012-03-21 |
KR20080112985A (ko) | 2008-12-26 |
TW200901635A (en) | 2009-01-01 |
CN101330292A (zh) | 2008-12-24 |
JP4931704B2 (ja) | 2012-05-16 |
CN101330292B (zh) | 2012-05-30 |
EP2015455A2 (en) | 2009-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4931704B2 (ja) | Da変換回路 | |
US7592940B2 (en) | Digital-to-analog converter and digital-to-analog conversion method thereof | |
JP4644760B2 (ja) | Daコンバータ | |
US8681031B2 (en) | D/A converter | |
US20030117307A1 (en) | Resistor string dac with current source lsbs | |
US7295142B2 (en) | Digital-to-analog converter with short integration time constant | |
US6225931B1 (en) | D/A converter with a gamma correction circuit | |
KR20080012069A (ko) | 디지털-아날로그 변환기 및 그것을 포함하는 소스 드라이버 | |
US6486817B1 (en) | Digital-analog conversion circuit capable of functioning at a low power supply voltage | |
JPH0964744A (ja) | デジタル・アナログ変換回路 | |
JPH07202704A (ja) | ディジタル/アナログ変換器 | |
JP2009077370A (ja) | デジタルアナログ変換器 | |
US6642867B1 (en) | Replica compensated heterogeneous DACs and methods | |
JP4625739B2 (ja) | 抵抗分圧型ディジタル/アナログ変換回路 | |
JP2006101145A (ja) | D/a変換器とそれを用いたa/d変換器および信号変換器 | |
US20050168367A1 (en) | D/A converter and semiconductor device | |
JP2005252663A (ja) | 電流セルマトリクス型ディジタル・アナログ変換器 | |
JP2006050572A (ja) | D/a変換器 | |
JP2003309469A (ja) | 半導体集積回路 | |
JP3128477B2 (ja) | 電圧分割回路 | |
JPH0846515A (ja) | デジタルアナログ変換装置 | |
JPH0645939A (ja) | D/a変換装置 | |
JP2006311591A (ja) | Da変換器、及び液晶表示装置の駆動回路 | |
JP2007110737A (ja) | Da変換器、及び液晶表示装置の駆動回路の設計方法 | |
JP2010056908A (ja) | D/a変換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100127 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110531 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110602 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110721 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110906 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110928 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120116 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120123 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120208 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120214 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4931704 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150224 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150224 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150224 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |