JP2005286615A5 - - Google Patents

Download PDF

Info

Publication number
JP2005286615A5
JP2005286615A5 JP2004096524A JP2004096524A JP2005286615A5 JP 2005286615 A5 JP2005286615 A5 JP 2005286615A5 JP 2004096524 A JP2004096524 A JP 2004096524A JP 2004096524 A JP2004096524 A JP 2004096524A JP 2005286615 A5 JP2005286615 A5 JP 2005286615A5
Authority
JP
Japan
Prior art keywords
differential
input
pair
period
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004096524A
Other languages
English (en)
Other versions
JP2005286615A (ja
JP4241466B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2004096524A priority Critical patent/JP4241466B2/ja
Priority claimed from JP2004096524A external-priority patent/JP4241466B2/ja
Priority to CNB2005100627254A priority patent/CN100472959C/zh
Priority to US11/093,245 priority patent/US20050212791A1/en
Publication of JP2005286615A publication Critical patent/JP2005286615A/ja
Publication of JP2005286615A5 publication Critical patent/JP2005286615A5/ja
Priority to US12/166,098 priority patent/US7619445B2/en
Application granted granted Critical
Publication of JP4241466B2 publication Critical patent/JP4241466B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Claims (24)

  1. 第一及び第二の差動対と、前記第一及び第二の差動対の出力対に接続された少なくとも1つの負荷回路と、を含む入力差動段と、
    前記第一及び第二の差動対の共通の出力信号を受け、出力端子を充電又は放電駆動する増幅段と、
    を備えた差動増幅回路であって、
    前記出力端子が、前記第一の差動対の差動入力の一方の入力に帰還接続されるとともに、前記出力端子の電圧が前記第一の差動対の差動入力の一方の入力に接続された容量に蓄積され、前記第二の差動対の差動入力には、それぞれ第一及び第二の電圧が入力される第一の状態と、
    前記出力端子が、前記第二の差動対の差動入力の一方の入力に帰還接続され、前記第二の差動対の差動入力の他方の入力には第三の電圧が入力され、前記第一の差動対の差動入力の一方の入力が、前記出力端子から遮断される第二の状態と、
    を切替制御する制御回路を備え、
    前記第一の差動対の差動入力の他方には所定の基準電圧が入力される、ことを特徴とする差動増幅回路。
  2. 第一及び第二の差動対と、前記第一及び第二の差動対の出力対に接続された少なくとも1つの負荷回路と、を含む入力差動段と、
    前記第一及び第二の差動対の共通の出力信号を受け、出力端子を充電又は放電駆動する増幅段と、
    を備えた差動増幅回路であって、
    前記出力端子が前記第一の差動対の差動入力の一方の入力に帰還接続されるとともに、前記出力端子の電圧は、前記第一の差動対の差動入力の一方の入力に接続された容量に蓄積され、前記第二の差動対の差動入力には、第一及び第二の電圧が入力される第一の接続状態と、
    前記出力端子が前記第二の差動対の差動入力の一方の入力に帰還接続され、前記第二の差動対の差動入力の他方の入力には前記第一の電圧と前記第二の電圧の一方が入力され、前記第一の差動対の差動入力の一方の入力は前記出力端子から遮断される第二の接続状態と、
    を切替制御する制御回路を備え、
    前記第一の差動対の差動入力の他方には所定の基準電圧が入力される、ことを特徴とする差動増幅回路。
  3. 前記基準電圧は、前記第一の接続状態と第二の接続状態で定電圧の所定の電圧とされる、ことを特徴とする請求項1又は2に記載の差動増幅回路。
  4. 前記第一の差動対の差動入力の他方に入力される前記基準電圧が、前記第一、第二、及び第三の電圧の内のいずれか一つよりなる、ことを特徴とする請求項1に記載の差動増幅回路。
  5. 前記第一の差動対の差動入力の他方に入力される前記基準電圧が、前記第一及び第二の電圧のいずれかよりなる、ことを特徴とする請求項2に記載の差動増幅回路。
  6. 第一及び第二の差動対と、
    前記第一及び第二の差動対に共通接続された1つの負荷回路と、
    前記第一及び第二の差動対にそれぞれ電流を供給する第一及び第二の電流源と、
    を含み、
    前記第一及び第二の差動対の共通の出力信号に応じて増幅作用を行う差動増幅回路であって、
    前記第一の差動対の差動入力の一方には、所定の基準電圧が入力され、
    データ出力期間が第一及び第二の期間を含み、
    前記第一の期間には、
    前記第二の差動対の差動入力には、オン状態の第一、第四のスイッチを介して、第一及び第二の入力端子の電圧がそれぞれ入力され、
    前記第一の差動対の差動入力の他方が、オン状態の第三のスイッチを介して、前記差動増幅回路の出力端子に接続され、前記第一の差動対の差動入力の他方に接続された容量に、前記出力端子の電圧を蓄積し、
    前記第二の期間には、
    前記第一、第三、及び第四のスイッチはいずれもオフ状態とされ、
    前記第二の差動対の差動入力の一方は、オン状態の第二のスイッチを介して、前記出力端子に接続され、
    前記第二の差動対の差動入力の他方は、オン状態の第五のスイッチを介して、第三の入力端子に接続される、ことを特徴とする差動増幅回路。
  7. 第一及び第二の差動対と、
    前記第一及び第二の差動対に共通接続された1つの負荷回路と、
    前記第一及び第二の差動対にそれぞれ電流を供給する第一及び第二の電流源と、
    を含み、
    前記第一及び第二の差動対の共通の出力信号に応じて増幅作用を行う差動増幅回路であって、
    前記第一の差動対の差動入力の一方には、所定の基準電圧が入力され、
    データ出力期間が第一及び第二の期間を含み、
    前記第一の期間には、
    前記第二の差動対の差動入力には、オン状態の第一、第四のスイッチを介して、第一及び第二の入力端子の電圧がそれぞれ入力され、
    前記第一の差動対の差動入力の他方は、オン状態の第三のスイッチを介して、前記差動増幅回路の出力端子に接続され、前記第一の差動対の差動入力の他方の入力に接続された容量に、前記出力端子の電圧を蓄積し、
    前記第二の期間には、
    前記第一、第三、第四のスイッチはいずれもオフ状態とされ、
    前記第二の差動対の差動入力の一方は、オン状態の第二のスイッチを介して、前記出力端子に接続され、
    前記第二の差動対の差動入力の他方は、オン状態の第五のスイッチを介して、前記第一の入力端子に接続される、ことを特徴とする差動増幅回路。
  8. 第一及び第二の差動対と、
    前記第一及び第二の差動対にそれぞれ接続された第一及び第二の負荷回路と、
    前記第一及び第二の差動対にそれぞれ電流を供給する第一及び第二の電流源と、
    を含み、
    前記第一及び第二の差動対の共通の出力信号に応じて増幅作用を行う差動増幅回路であって、
    前記第一の差動対の差動入力の一方は基準電圧に接続され、
    データ出力期間が第一及び第二の期間を含み、
    前記第一の期間には、
    前記第二の差動対の差動入力には、オン状態の第一、第四のスイッチを介して、第一及び第二の入力端子の電圧がそれぞれ入力され、
    前記第一の差動対の差動入力の他方が、オン状態の第三のスイッチを介して、前記差動増幅回路の出力端子に接続され、前記第一の差動対の差動入力の他方に接続された容量に前記出力端子の電圧を蓄積し、
    前記第二の期間には、
    前記第一、第三、第四のスイッチは、オフ状態とされ、
    前記第二の差動対の差動入力の一方は、オン状態の第二のスイッチを介して、出力端子に接続され、
    前記第二の差動対の差動入力の他方は、オン状態の第五のスイッチを介して第三の入力端子に接続される、ことを特徴とする差動増幅回路。
  9. 前記第一及び第二の差動対の共通の出力信号に応じて増幅作用を行う増幅回路が、前記第一の差動対および第二の差動対の出力対の一方の共通接続点と、他方の共通接続点とに入力対が接続され、前記出力端子に、出力端が接続された差動増幅段を含む、ことを特徴とする請求項6乃至8のいずれか一に記載の差動増幅回路。
  10. 第一極性の第一及び第二の差動対と、
    前記第一及び第二の差動対に共通接続された第二極性の1つの負荷回路と、
    前記第一及び第二の差動対にそれぞれ電流を供給する第一及び第二の電流源と、
    第二極性の第三及び第四の差動対と、
    前記第三及び第四の差動対に共通接続された第一極性の1つの負荷回路と、
    前記第三及び第四の差動対にそれぞれ電流を供給する第三及び第四の電流源と、
    を含み、
    前記第一及び第二の差動対の共通の出力信号を受ける第一の増幅回路と、
    前記第三及び第四の差動対の共通の出力信号を受ける第二の増幅回路と、
    を備え、
    前記第一及び第二の増幅回路の出力が共通に出力端子に接続されてなる差動増幅回路であって、
    前記第一の差動対及び前記第三の差動対の差動入力同士がそれぞれ接続され、
    前記第二の差動対及び前記第四の差動対の差動入力同士がそれぞれ接続され、
    前記第一及び第三の差動対の差動入力の一方は基準電圧に接続され、
    データ出力期間が第一及び第二の期間を含み、
    前記第一の期間には、
    前記第二及び第四の差動対の差動入力には、オン状態の第一、第四のスイッチを介して、第一及び第二の入力端子の電圧がそれぞれ入力し、
    前記第一及び第三の差動対の差動入力の他方が、オン状態の第三のスイッチを介して前記出力端子に接続され、前記第一の差動対の差動入力の他方に接続された容量に、前記出力端子の電圧を蓄積し、
    前記第二の期間には、
    前記第一、第三、第四のスイッチはいずれもオフ状態とされ、
    前記第二及び第四の差動対の差動入力の一方は、オン状態の第二のスイッチを介して、前記出力端子に接続され、
    前記第二及び第四の差動対の差動入力の他方は、オン状態の第五のスイッチを介して第三の入力端子に接続される、ことを特徴とする差動増幅回路。
  11. 前記第一及び第二の差動対の少なくとも一方の活性/非活性を制御する回路を備えている、ことを特徴とする請求項1乃至10のいずれか一に記載の差動増幅回路。
  12. 前記第一及び第二の電流源の少なくとも一方の活性/非活性を制御する回路を備えている、ことを特徴とする請求項6乃至10のいずれか一に記載の差動増幅回路。
  13. 前記第一及び第二の差動対にそれぞれ電流を供給する第一及び第二の電流源を備え、
    前記第一及び第二の電流源の少なくとも一方の活性/非活性を制御する回路を備えている、ことを特徴とする請求項1又は2に記載の差動増幅回路。
  14. 前記第一の差動対と第二の電源間に、前記第一の電流源と直列形態に接続された第六のスイッチを備え、
    前記第二の差動対の第二の電源間に、前記第二の電流源と直列形態に接続された第七のスイッチを備えている、ことを特徴とする請求項6乃至10のいずれか一に記載の差動増幅回路。
  15. 前記第一の差動対と第二の電源間に、前記第一の電流源と並列形態に接続された、第六のスイッチと第三の電流源を備え、
    前記第二の差動対と第二の電源間に、前記第二の電流源と並列形態に接続された、第七のスイッチと第四の電流源を備えている、ことを特徴とする請求項6乃至10のいずれか一に記載の差動増幅回路。
  16. 前記第一の差動対の出力対と前記負荷回路との接続をオン・オフ制御する第六および第七のスイッチを備え、
    前記第二の差動対の出力対と前記負荷回路との接続をオン・オフ制御する第八および第九のスイッチを備えている、ことを特徴とする請求項6乃至10のいずれか一に記載の差動増幅回路。
  17. 前記第七のスイッチは、前記データ出力期間のうち前記第一の期間の開始の所定期間オフとされたのちオンとされ、
    前記第六のスイッチは、前記第二の期間の開始の所定期間オフとされ、前記データ出力期間のうち前記第二の期間の開始の所定期間以外の期間オンとされる、ことを特徴とする請求項14に記載の差動増幅回路。
  18. 前記第六のスイッチは、前記データ出力期間のうち前記第一の期間の開始の所定期間オンとされたのちオフとされ、
    前記第七のスイッチは、前記第二の期間の開始の所定期間オンとされ、前記データ出力期間のうち前記第二の期間の開始の所定期間以外の期間オフとされる、ことを特徴とする請求項15に記載の差動増幅回路。
  19. 前記第八および第九のスイッチは、前記データ出力期間のうち前記第一の期間の開始の所定期間オフとされたのちオンとされ、
    前記第六および第七のスイッチは、前記第二の期間の開始の所定期間オフとされ、前記データ出力期間のうち前記第二の期間の開始の所定期間以外の期間オンとされる、ことを特徴とする請求項16に記載の差動増幅回路。
  20. 請求項6、8乃至10のいずれか一に記載の前記差動増幅回路を備え、
    高位側の第一の電位と低位側の第二の電位との間に直列に接続される抵抗群と、
    前記抵抗群のタップからの電位を入力とし、選択信号に基づき、前記第一、第二、第三の入力端子にそれぞれ供給する電位を選択する選択回路と
    を備えたことを特徴とするデジタルアナログ変換回路。
  21. 請求項7に記載の前記差動増幅回路を備え、
    高位側の第一の電位と低位側の第二の電位との間に直列に接続される抵抗群と、
    前記抵抗群のタップからの電位を入力とし、選択信号に基づき、前記第一、第二入力端子にそれぞれ供給する電位を選択する選択回路と
    を備えたことを特徴とするデジタルアナログ変換回路。
  22. 階調電圧を入力し、表示素子に接続されるデータ線を駆動する増幅回路を備えた表示装置において、
    前記増幅回路として、請求項1乃至19のいずれか一に記載の差動増幅回路を有することを特徴とする表示装置。
  23. 前記第一の差動対の差動入力の他方に入力される前記基準電圧が、前記第一、第二、及び第三の電圧の内のいずれか一つよりなる、ことを特徴とする請求項6に記載の差動増幅回路。
  24. 前記出力端子の電圧が、前記第三の電圧に前記第一の電圧と前記第二の電圧の差電圧を加算又は減算した電圧であることを特徴とする請求項1、6、10のいずれか一に記載の差動増幅器。
JP2004096524A 2004-03-29 2004-03-29 差動増幅器とデジタル・アナログ変換器並びに表示装置 Expired - Fee Related JP4241466B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2004096524A JP4241466B2 (ja) 2004-03-29 2004-03-29 差動増幅器とデジタル・アナログ変換器並びに表示装置
CNB2005100627254A CN100472959C (zh) 2004-03-29 2005-03-29 差动放大器、数字/模拟转换器和显示装置
US11/093,245 US20050212791A1 (en) 2004-03-29 2005-03-29 Differential amplifier, digital-to-analog converter and display apparatus
US12/166,098 US7619445B2 (en) 2004-03-29 2008-07-01 Differential amplifier, digital-to-analog converter and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004096524A JP4241466B2 (ja) 2004-03-29 2004-03-29 差動増幅器とデジタル・アナログ変換器並びに表示装置

Publications (3)

Publication Number Publication Date
JP2005286615A JP2005286615A (ja) 2005-10-13
JP2005286615A5 true JP2005286615A5 (ja) 2006-02-23
JP4241466B2 JP4241466B2 (ja) 2009-03-18

Family

ID=34989224

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004096524A Expired - Fee Related JP4241466B2 (ja) 2004-03-29 2004-03-29 差動増幅器とデジタル・アナログ変換器並びに表示装置

Country Status (3)

Country Link
US (2) US20050212791A1 (ja)
JP (1) JP4241466B2 (ja)
CN (1) CN100472959C (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005503679A (ja) 2000-10-10 2005-02-03 カリフォルニア・インスティテュート・オブ・テクノロジー 分布型環状電力増幅器の構造
US6856199B2 (en) 2000-10-10 2005-02-15 California Institute Of Technology Reconfigurable distributed active transformers
TWI326967B (en) 2002-03-11 2010-07-01 California Inst Of Techn Differential amplifier
JP4645258B2 (ja) * 2005-03-25 2011-03-09 日本電気株式会社 デジタルアナログ変換回路及び表示装置
US7834974B2 (en) * 2005-06-28 2010-11-16 Asml Netherlands B.V. Lithographic apparatus and device manufacturing method
JP5011478B2 (ja) * 2005-08-22 2012-08-29 株式会社ジャパンディスプレイイースト 表示装置
JP4502207B2 (ja) * 2005-12-28 2010-07-14 ルネサスエレクトロニクス株式会社 差動増幅器とデータドライバ及び表示装置
JP5017871B2 (ja) * 2006-02-02 2012-09-05 日本電気株式会社 差動増幅器及びデジタルアナログ変換器
JP4821364B2 (ja) * 2006-02-24 2011-11-24 日本電気株式会社 オフセットキャンセルアンプ及びそれを用いた表示装置、並びにオフセットキャンセルアンプの制御方法
JP2008026636A (ja) * 2006-07-21 2008-02-07 Oki Electric Ind Co Ltd 駆動回路
KR100845746B1 (ko) 2006-08-02 2008-07-11 삼성전자주식회사 면적을 최소화하는 디지털-아날로그 변환기 및 그것을포함하는 소스 드라이버
JP4237219B2 (ja) * 2006-11-10 2009-03-11 Necエレクトロニクス株式会社 データ受信回路とデータドライバ及び表示装置
US7710197B2 (en) * 2007-07-11 2010-05-04 Axiom Microdevices, Inc. Low offset envelope detector and method of use
US7624310B2 (en) * 2007-07-11 2009-11-24 Micron Technology, Inc. System and method for initializing a memory system, and memory device and processor-based system using same
CN101521510B (zh) * 2008-02-26 2011-07-13 瑞昱半导体股份有限公司 使用于数字模拟转换器的动态偏压控制电路及其相关装置
TW201128947A (en) * 2010-02-01 2011-08-16 Ili Technology Corp Dual voltage output circuit
TWI526899B (zh) * 2011-10-24 2016-03-21 友達光電股份有限公司 光感式觸控電路及其液晶顯示器
US9225565B2 (en) 2012-03-20 2015-12-29 Intel Deutschland Gmbh Device for generating a vector-modulated output signal and method for generating a vector-modulated output signal
CN108123692B (zh) * 2016-11-30 2021-05-25 矽统科技股份有限公司 可程序化增益放大器
JP6587002B2 (ja) * 2018-01-26 2019-10-09 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
JP6811265B2 (ja) * 2019-02-07 2021-01-13 ウィンボンド エレクトロニクス コーポレーション 基準電圧発生回路、パワーオン検出回路および半導体装置
JP7379486B2 (ja) 2019-06-27 2023-11-14 ラピスセミコンダクタ株式会社 表示ドライバ、半導体装置及び増幅回路

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001292041A (ja) 2000-04-07 2001-10-19 Fujitsu Ltd オペアンプおよびそのオフセットキャンセル回路
JP3998465B2 (ja) 2001-11-30 2007-10-24 富士通株式会社 ボルテージホロワ及びそのオフセットキャンセル回路並びに液晶表示装置及びそのデータドライバ
US7113017B2 (en) * 2004-07-01 2006-09-26 Intersil Americas Inc. Floating gate analog voltage level shift circuit and method for producing a voltage reference that operates on a low supply voltage
JP2004248014A (ja) * 2003-02-14 2004-09-02 Matsushita Electric Ind Co Ltd 電流源および増幅器
US7202706B1 (en) * 2003-04-10 2007-04-10 Pmc-Sierra, Inc. Systems and methods for actively-peaked current-mode logic
US7301370B1 (en) * 2003-05-22 2007-11-27 Cypress Semiconductor Corporation High-speed differential logic to CMOS translator architecture with low data-dependent jitter and duty cycle distortion
JP4006380B2 (ja) * 2003-10-08 2007-11-14 株式会社日立製作所 周波数発生回路および通信システム
JP4068040B2 (ja) * 2003-10-10 2008-03-26 富士通株式会社 オペアンプ、ラインドライバおよび液晶表示装置
US7190214B2 (en) * 2004-01-27 2007-03-13 Texas Instruments Incorporated Amplifier apparatus for use with a sensor
US7348824B2 (en) * 2005-03-07 2008-03-25 Cadence Design Systems, Inc. Auto-zero circuit
US7379009B2 (en) * 2006-02-23 2008-05-27 Kabushiki Kaisha Toshiba AD converter and radio receiver
US7471114B2 (en) * 2007-01-15 2008-12-30 International Buisness Machines Corporation Design structure for a current control mechanism for power networks and dynamic logic keeper circuits
US7750737B2 (en) * 2007-09-05 2010-07-06 Texas Instruments Incorporated Common mode stabilization in a fully differential amplifier

Similar Documents

Publication Publication Date Title
JP2005286615A5 (ja)
US7733178B1 (en) High efficiency audio amplifier
US10848061B2 (en) Switching power converter
TW200705772A (en) Drive circuit for supplying, based on control signal, current to load, and mobile information terminal incorporating the same
FR2798791B1 (fr) Convertisseur numerique-analogique en courant
ATE471598T1 (de) Hochspannungsschalter mit niedrigspannungstransistoren
KR100704859B1 (ko) 다중 레퍼런스, 고정밀 스위칭 증폭기
TWI478130B (zh) 源極驅動器及顯示裝置
US20120299642A1 (en) Charge pump circuit, control method thereof, and semiconductor integrated circuit
CN108696252B (zh) 差动放大装置
TW200605496A (en) Switch mode power supply with output voltage equalizer
JP4076373B2 (ja) 音声出力装置を有する電子装置
TW200620816A (en) A low voltage differential signal driver with high power supply rejection ration
WO2006093599A3 (en) Anti-gate leakage programmable capacitor
US20050116769A1 (en) Sensor device and a signal amplification device of a small detection signal provided by the sensor
US9467140B2 (en) Field-effect transistor driver
US8547081B2 (en) Reference voltage supply circuit including a glitch remover
JP4307900B2 (ja) 昇圧回路
TW200703888A (en) Sample-and-hold device
US11906993B2 (en) Nonlinear feedforward correction in a multilevel output system
JP2012089916A (ja) スイッチトキャパシタ回路
US8358230B2 (en) Low power discrete-time electronic circuit
JP4183957B2 (ja) ミュート回路および基準電圧発生回路
JP5466598B2 (ja) 半導体装置
WO2023081014A1 (en) Nonlinear feedforward correction in a multilevel output system