JP2003162256A - マトリクス表示装置およびマトリクス表示装置の駆動方法 - Google Patents

マトリクス表示装置およびマトリクス表示装置の駆動方法

Info

Publication number
JP2003162256A
JP2003162256A JP2001358351A JP2001358351A JP2003162256A JP 2003162256 A JP2003162256 A JP 2003162256A JP 2001358351 A JP2001358351 A JP 2001358351A JP 2001358351 A JP2001358351 A JP 2001358351A JP 2003162256 A JP2003162256 A JP 2003162256A
Authority
JP
Japan
Prior art keywords
voltage
display image
supplied
display
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001358351A
Other languages
English (en)
Other versions
JP4187962B2 (ja
Inventor
Koichi Katagawa
晃一 形川
Katsunori Tanaka
克憲 田中
Katsuhiko Kishida
克彦 岸田
Toshiaki Suzuki
俊明 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Display Technologies Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Display Technologies Corp filed Critical Fujitsu Display Technologies Corp
Priority to JP2001358351A priority Critical patent/JP4187962B2/ja
Priority to US10/095,137 priority patent/US7173588B2/en
Priority to TW091104839A priority patent/TW550536B/zh
Priority to KR1020020014414A priority patent/KR20030043569A/ko
Publication of JP2003162256A publication Critical patent/JP2003162256A/ja
Application granted granted Critical
Publication of JP4187962B2 publication Critical patent/JP4187962B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【課題】 応答前後の表示画像の階調にかかわらず表示
装置における応答速度を速くし、表示画像を速やかに表
示することができるようにする。 【解決手段】 マトリクス状に画素が配設された液晶表
示装置にて、データラインおよびスキャンラインにより
表示データ電圧DVを画素に供給するよりも所定時間前
に、応答後の表示画像の階調値にかかわらず階調変化に
対する応答速度が速い階調値の予備書込み電圧RVを画
素に供給し、表示データ電圧DVを画素に供給する際に
は、予備書込み電圧RVが画素に常に供給されているよ
うにして、応答後の表示画像の階調値(表示データ電圧
DV)にかかわらず液晶表示装置を構成する液晶の応答
速度を速くし、表示画像を速やかに表示部13に表示す
ることができるようにする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、マトリクス表示装
置およびその駆動方法に関し、特に、表示画素がマトリ
クス状に配設された液晶表示装置に用いて好適なもので
ある。
【0002】
【従来の技術】近年、表示装置の省エネルギー(低消費
電力化)および省スペース(小型化)の要求により、従
来のCRTに代わり、表示画素がマトリクス状に配置さ
れた液晶表示装置等のマトリクス表示装置が普及してき
た。上記液晶表示装置をモニタとして用いたデスクトッ
プ型のパーソナル・コンピュータや液晶テレビ等が普及
してきた。
【0003】例えば、マトリクス表示装置の1つである
液晶表示装置は、複数のスキャンラインと複数のデータ
ラインとがマトリクス状に配列され、上記スキャンライ
ンとデータラインとの交差部に画像を表示するための表
示画素が配設されていた。上記液晶表示装置では、上記
スキャンラインおよびデータラインを駆動し、上記スキ
ャンラインにより1表示ライン毎に順次走査して、表示
する画像の階調に応じた表示データ電圧を上記データラ
インを介して各表示画素に印加していた。このようにし
て、液晶表示装置は、各表示画素に対応する液晶に上記
表示データ電圧を印加して上記液晶を配向させ、バック
ライトの光の透過を制御することで所望の画像を表示し
ていた。
【0004】
【発明が解決しようとする課題】しかしながら、上述し
たような従来の液晶表示装置においては、液晶が表示デ
ータ電圧を印加されてから、それに応じた配向を実際に
示す(応答する)までの液晶の応答速度は、図10に示
すように応答前後の表示画像の階調、すなわち応答前後
に液晶に印加する表示データ電圧に応じてばらつきがあ
るという問題があった。
【0005】図10は、表示画像の階調変化に対する液
晶の応答速度の一例を示す図である。図10において、
応答前の表示画像の階調値を縦方向に示し、応答後、す
なわち表示すべき表示画像の階調値を横方向に示してい
る。表示画像の階調値は、“1”が黒を表示し、“6
4”が白を表示するものとする。表示画像の階調値“1
6”、“32”および“48”は、黒と白との中間の階
調であり、階調値が大きくなるに従い、表示画像は明る
くなる(白に近づく)。
【0006】また、応答前および応答後の表示画像の階
調値が交差するそれぞれの欄に、階調変化に対する液晶
の応答速度を記号A〜Eにて示している。記号A〜E
は、記号A→B→C→D→Eの順に応答速度が遅くなる
ことを示しており、記号Aが最も応答速度が速く、記号
Eが最も応答速度が遅い。
【0007】図10において、例えば、応答前の表示画
像の階調値が“1”、応答後の表示画像の階調値が“3
2”の場合には、液晶の応答速度は最も遅い(記号
E)。また、例えば、応答後の表示画像の階調値が“6
4”の場合には、応答前の表示画像の階調値にかかわら
ず、液晶の応答速度は最も速い(記号A)。
【0008】このように、液晶の応答速度は、応答前後
の表示画像の階調に応じてばらつきがあるため、従来の
液晶表示装置において動画像を表示する場合には、液晶
の応答速度のばらつきによって残像が発生し、表示画像
が明瞭に見えないという問題があった。
【0009】この液晶の応答速度のばらつきによって発
生する残像を抑制する1つの方法として、液晶表示装置
のバックライトを表示中にON−OFF制御し、バック
ライトをCRTのように駆動してパルス状に点灯させる
ことにより、観察者の目に見える残像を抑制する方法が
あった。しかしながら、上記方法は、液晶表示装置の液
晶自体の応答速度がある階調変化に対しては非常に遅い
ため、観察者の目に見える残像の抑制に高い効果は得ら
れなかった。
【0010】本発明は、このような問題を解決するため
になされたものであり、応答前後の表示画像の階調にか
かわらず表示装置における応答速度を速くし、表示画像
を速やかに表示することができるようにすることを目的
とする。
【0011】
【課題を解決するための手段】本発明のマトリクス表示
装置は、表示画像を表示する画素に表示画像に応じた表
示画像電圧を供給する所定時間前に、当該画素に上記表
示画像電圧とは異なる予備書込み電圧を供給することを
特徴とする。上記のように構成した本発明によれば、表
示画像の階調変化に対して速やかに応答可能な電圧を予
備書込み電圧として上記画素に供給することで、応答後
の表示画像の階調にかかわらず応答速度を速くすること
ができるようになる。
【0012】
【発明の実施の形態】以下、本発明の実施形態を図面に
基づいて説明する。 (第1の実施形態)図1は、本発明の第1の実施形態に
よるマトリクス表示装置を適用した液晶表示装置の一構
成例を示すブロック図である。図1において、1は信号
源であり、表示部(液晶パネル)13に画像を表示させ
るためのクロック信号および表示信号等を制御回路2に
供給する。
【0013】制御回路2は、ゲート駆動回路8、データ
駆動回路9等を制御するためのものであり、タイミング
コントローラ3およびゲート制御信号生成回路4を備え
ている。タイミングコントローラ3は、上記信号源1か
ら供給されるクロック信号および表示信号等に基づい
て、スイッチング用パルスSPを生成し基準電圧作成回
路6に出力する。また、タイミングコントローラ3は、
上記信号源1から供給されるクロック信号および表示信
号等に基づいて、ゲート制御信号を生成するための信号
をゲート制御信号生成回路4に出力する。
【0014】さらに、タイミングコントローラ3は、上
記信号源1から供給されるクロック信号および表示信号
等に基づいて、データ駆動回路9を制御する制御信号C
TL1、ゲート駆動回路8およびデータ駆動回路9をそ
れぞれ動作させるためのクロック信号CLK2、CLK
1を生成し出力する。
【0015】ゲート制御信号生成回路4は、タイミング
コントローラ3から供給される信号に基づいて、ゲート
駆動回路8を制御する制御信号CTL2を生成し出力す
る。基準電圧作成回路6は、電源回路7から供給される
電圧を抵抗等を用いて分圧し、分圧により得られた数種
の基準電圧および電源回路7から供給される予備書込み
電圧をデータ駆動回路9に供給する。
【0016】ゲート駆動回路8は、画素にデータ(電
圧)を取り込むタイミングを形成する複数のゲートドラ
イバ10−1〜10−n(nは自然数)により構成され
る。ゲートドライバ10−1〜10−nは、タイミング
コントローラ3から供給されるクロック信号CLK2お
よびゲート信号生成回路4から供給される制御信号CT
L2に基づいて、表示部13の各スキャンラインをそれ
ぞれ駆動することにより、表示部13が有する複数のス
キャンラインを順次駆動する。
【0017】データ駆動回路9は、画素にデータ(電
圧)を印加する複数のデータドライバ11−1〜11−
m(mは自然数)により構成される。データドライバ1
1−1〜11−mは、タイミングコントローラ3から供
給されるクロック信号CLK1および制御信号CTL1
に基づいて、表示部13の各データラインに表示データ
等に応じた電圧を印加する。
【0018】表示部13は、複数のスキャンラインと複
数のデータラインとがマトリクス状に配列され、上記ス
キャンラインとデータラインとの交差部に画像を表示す
るための画素が配設されている。上記スキャンラインお
よびデータラインが、上述した複数のゲートドライバ1
0−1〜10−nおよび複数のデータドライバ11−1
〜11−mによりそれぞれ駆動制御され、信号源1から
供給された表示信号に係る画像が表示部13に表示され
る。
【0019】なお、図1においては、説明の便宜上、ス
キャンラインG1〜Gn、データラインDL、およびス
キャンラインG1〜GnとデータラインDLとの交差部
に配設される画素12−1〜12−nのみ示している。
【0020】画素12−1〜12−nは、MOSトラン
ジスタとコンデンサとによりそれぞれ構成される。MO
Sトランジスタのゲートはスキャンラインに接続され、
ドレイン(ソース)はデータラインに接続され、ソース
(ドレイン)はコンデンサの一方の電極に接続される。
また、コンデンサの他方の電極は、コモン電圧VCを供
給するコモン電極に接続される。
【0021】図2は、図1に示した液晶表示装置にて、
複数のゲートドライバ10−1〜10−nおよび複数の
データドライバ11−1〜11−mによりスキャンライ
ンおよびデータラインをそれぞれ駆動する際の駆動波形
の一例を示す図である。図2(A)は、表示データ書込
み時の駆動波形であり、図2(B)は、予備書込み時の
駆動波形である。
【0022】図2(A)において、SLW1はスキャン
ラインの駆動波形であり、DPは表示データ書込みパル
スである。また、DLWはデータラインの駆動波形であ
り、RVは予備書込み電圧、DVは表示データ電圧であ
る。このように本実施形態では、データラインに印加す
るデータ波形は、従来、表示データ電圧DVのみであっ
たものを、データ波形の一部を所定の時間だけ予備書込
み電圧RVにし、その後表示データ電圧DVにする。な
お、予備書込み電圧RVは、図9に示すように、応答後
の表示画像の階調値にかかわらず、階調変化に対する応
答速度が常に最も速い階調値“64”、すなわち白デー
タに相当する電圧であることが望ましい。
【0023】図2(A)に示すように、表示データ書込
み時にスキャンラインに供給される表示データ書込みパ
ルスDPは、データラインに表示データ電圧DVが印加
されている時刻LDにて立下ることで、画素に対して表
示データ電圧DVを供給する(書き込む)。
【0024】図2(B)において、図2(A)と同様に
SLW2はスキャンラインの駆動波形であり、DLWは
データラインの駆動波形である。また、PPは予備書込
みパルスである。予備書込み時には、スキャンラインに
供給される表示データ書込みパルスPPは、データライ
ンに予備書込み電圧RVが印加されている時刻LRにて
立下ることで、画素に対して予備書込み電圧RVを供給
する(書き込む)。
【0025】ここで、表示データ電圧DVおよび予備書
込み電圧RVは、図3に示すようにして生成される。図
3は、データラインの駆動動作において、表示データ電
圧DVおよび予備書込み電圧RVを生成する動作を説明
するための図である。なお、この図3において、上記図
1に示したブロック等と同一の機能を有するブロック等
には同一の符号を付している。
【0026】図3において、基準電圧作成回路6は、分
圧回路31およびスイッチング回路32により構成され
る。分圧回路31は、電源回路7から供給される電圧を
抵抗等を用いて分圧し、スイッチング回路32に供給す
る。スイッチング回路32は、2つの入力端子と1つの
出力端子をそれぞれ備える複数の3端子スイッチSW1
〜SW5により構成される。
【0027】3端子スイッチSW1〜SW5の1つの入
力端子には、分圧回路31から供給される分圧により得
られた互いに異なる基準電圧がそれぞれ供給され、他の
入力端子には、電源回路7から供給される予備書込み電
圧RVが供給される。また、3端子スイッチSW1〜S
W5は、制御回路2から供給されるスイッチング用パル
スSPにより同期して制御される。したがって、分圧に
より得られた互いに異なる基準電圧、または予備書込み
電圧RVの何れか一方が電圧VB1〜VB5として3端
子スイッチSW1〜SW5からデータ駆動回路9内のデ
ータドライバ11−3に供給される。
【0028】データドライバ11−3は、抵抗分圧回路
33および駆動回路34により構成される。抵抗分圧回
路33は、基準電圧作成回路6から供給される電圧VB
1〜VB5を抵抗分圧し、64階調の電圧を生成し駆動
回路34に供給する。駆動回路34は、制御回路2から
供給される制御信号CTL1に含まれるデータ制御信号
DCTLに応じて、抵抗分圧回路33から供給される電
圧の何れか1つの電圧をデータラインDLに出力する。
【0029】したがって、データドライバ11−3は、
基準電圧作成回路6から供給された電圧VB1〜VB5
が分圧により得られた互いに異なる基準電圧の場合に
は、64階調の電圧の何れか1つの電圧をデータライン
DLに出力する。一方、データドライバ11−3は、供
給された電圧VB1〜VB5が予備書込み電圧RVの場
合には、予備書込み電圧をデータラインDLに出力す
る。
【0030】なお、図3においては、電源回路7から基
準電圧作成回路6内のスイッチング回路32に通常の電
圧と区別して、予備書込み電圧RVを供給するようにし
ているが、分圧回路31により得られた基準電圧の何れ
か(例えば、最も高い電圧値を示す電圧)を予備書込み
電圧RVとしてスイッチング回路32に供給するように
しても良い。また、本実施形態では、表示部13にて表
示可能な階調が64階調である場合を示しているが、表
示部13にて表示可能な階調が256階調の場合には、
抵抗分圧回路33にて、電圧VB1〜VB5を256階
調に抵抗分圧すれば良い。
【0031】また、図2(A)および(B)に示す表示
データ書込みパルスDPおよび予備書込みパルスPP
は、図4(A)および(B)に示すようにして生成され
る。
【0032】図4(A)は、スキャンラインの駆動動作
において、表示データ書込みパルスDPおよび予備書込
みパルスPPを生成する動作を説明するための図であ
る。図4(A)において、10はゲートドライバであ
り、ゲートパルス生成回路41およびゲートパルスマス
ク回路42を備えている。ゲートパルス生成回路41
は、制御回路2から供給されるクロック信号CLK2お
よび制御信号CTL2に基づいて、表示データ書込みパ
ルスDPに相当するゲートパルスGPを生成しゲートパ
ルスマスク回路42に供給する。
【0033】ゲートパルスマスク回路42は、制御回路
2から供給されるクロック信号CLK2および制御信号
CTL2に基づいて、ゲートパルス生成回路41から供
給されたゲートパルスGPに対してマスク処理を行うか
否か判断する。さらに、ゲートパルスマスク回路42
は、判断結果に応じてゲートパルスGPにマスク処理を
行い、スキャンラインに出力する。
【0034】具体的には、ゲートパルスマスク回路42
は、制御回路2から供給される制御信号CTL2等に基
づいて、表示データ書込みを行うためにスキャンライン
を走査するか、予備書込みを行うためにスキャンライン
を走査するかを判断する。上記判断の結果、ゲートパル
スマスク回路42は、表示データ書込みを行うと判断し
た場合には、ゲートパルスGPにマスク処理を施さず、
表示データ書込みパルスDPとして出力する。一方、ゲ
ートパルスマスク回路42は、予備書込みを行うと判断
した場合には、ゲートパルスGPにマスク処理を施し、
予備書込みパルスPPとして出力する。
【0035】図4(B)は、表示データ書込みパルスD
Pおよび予備書込みパルスPPの生成原理を説明するた
めの図である。図4(B)において、PCTL1〜3
は、制御信号CTL2に含まれるパルス制御信号であ
り、例えば、図4(B)に示すようにパルス制御信号P
CTL1の1クロック後(時刻T2)にパルス制御信号
PCTL2が出力され、パルス制御信号PCTL2の1
クロック後(時刻T3)にパルス制御信号PCTL3が
出力される。
【0036】時刻T1にて、パルス制御信号PCTL1
の立ち上がりとともに、ゲートパルス生成回路41にて
2クロック幅のゲートパルスGPが生成される。表示デ
ータ書込みを行う場合には、生成されたゲートパルスG
Pは、ゲートパルスマスク回路42にて何ら処理が施さ
れずに、表示データ書込みパルスDPとして出力され
る。一方、表示データ書込みを行う場合には、生成され
たゲートパルスGPは、ゲートパルスマスク回路42に
てパルス制御信号PCTL2を用いてゲートパルスGP
の斜線部MPに対してマスク処理が施され、表示データ
書込みパルスDPよりもパルス幅の短い予備書込みパル
スPPとして出力される。
【0037】次に、図1に示した液晶表示装置の動作に
ついて説明する。なお、以下の説明では、表示部13に
おけるスキャンラインおよびデータラインの駆動動作の
みについて説明する。図5は、図1に示した液晶表示装
置の動作を示すタイミングチャートである。通常、液晶
表示装置では、コモン電圧VCに対して正電圧で駆動す
る正フィールドと負電圧で駆動する負フィールドが存在
するが、図5においては説明の便宜上、正フィールドに
おける3つのスキャンラインと1つのデータラインの駆
動波形のみを示している。なお、負フィールドにおいて
は、コモン電圧に対する電圧極性が逆となるだけで、図
5に示す駆動波形と同様である。
【0038】図5に示すように、データラインDLは、
一定の電圧値である予備書込み電圧RVの印加後に、表
示データに応じた電圧値である表示データ電圧DVを印
加するように駆動される。また、1組の予備書込み電圧
RVと表示データ電圧DVとが、コモン電圧VCに対し
て交互(正電圧→負電圧→正電圧→…)になるように駆
動される。
【0039】図5において、まずスキャンラインG1に
予備書込みパルスPP1が供給されると、時刻LR1に
て予備書込みパルスPP1が立ち下がることによりスキ
ャンラインG1とデータラインDLとの交差部に配設さ
れた画素に予備書込み電圧RVが供給される。これによ
り、スキャンラインG1とデータラインDLとの交差部
に配設された画素に対応する液晶には、予備書込み電圧
RVが印加される。
【0040】次に、同様に、スキャンラインG2に予備
書込みパルスPP3が供給されると、時刻LR2にて予
備書込みパルスPP3が立ち下がることにより、スキャ
ンラインG2とデータラインDLとの交差部に配設され
た画素に対応する液晶に、予備書込み電圧RVが印加さ
れる。
【0041】さらに、スキャンラインG1に表示データ
書込みパルスDP1が供給されるとともに、スキャンラ
インG3に予備書込みパルスPP5が供給される。この
とき、まず、時刻LR3にてスキャンラインG3に供給
された予備書込みパルスPP5が立ち下がることによ
り、スキャンラインG3とデータラインDLとの交差部
に配設された画素に対応する液晶に、予備書込み電圧R
Vが印加される。その後、時刻LD1にてスキャンライ
ンG1に供給された表示データ書込みパルスDP1が立
ち下がることにより、スキャンラインG1とデータライ
ンDLとの交差部に配設された画素に表示データ電圧D
Vが供給される。これにより、スキャンラインG1とデ
ータラインDLとの交差部に配設された画素に対応する
液晶には、表示データ電圧DVが印加され、表示データ
電圧DVに応じた階調の画像が表示される。
【0042】さらに、スキャンラインG1に予備書込み
パルスPP1が供給された後、1フレーム期間FTが経
過すると再び、スキャンラインG1に予備書込みパルス
PP2が供給され、時刻LR4にて予備書込みパルスP
P2が立ち下がることにより、スキャンラインG1とデ
ータラインDLとの交差部に配設された画素に対応する
液晶に、再び予備書込み電圧RVが印加される。その
後、同様に、スキャンラインG2に予備書込みパルスP
P4が供給されることにより、時刻LR5にてスキャン
ラインG2とデータラインDLとの交差部に配設された
画素に対応する液晶に、予備書込み電圧RVが再び印加
される。
【0043】続いて、スキャンラインG1に表示データ
書込みパルスDP2が供給されるとともに、スキャンラ
インG3に予備書込みパルスPP6が供給されること
で、まず、時刻LR6にてスキャンラインG3とデータ
ラインDLとの交差部に配設された画素に対応する液晶
に、予備書込み電圧RVが印加された後、時刻LD3に
てスキャンラインG1とデータラインDLとの交差部に
配設された画素に表示データ電圧DVが供給される。上
述した動作を繰り返すことにより、表示部13に所望の
表示画像を表示する。
【0044】ここで、図5において、PC1、PC2は
予備書込み期間である。予備書込み期間PC1、PC2
は、画素に予備書込み電圧RVを印加した(画素が予備
書込み電圧RVを取り込んだ)後に、画素に表示データ
電圧DVを印加する(画素が表示データ電圧DVを取り
込む)までの時間である。上記予備書込み期間PC1、
PC2は、印加した予備書込み電圧RVに応じて表示さ
れる画像を、観察者が認識できないように1〜3ms程
度が望ましい。
【0045】以上、詳しく説明したように本実施形態に
よれば、複数のデータラインと複数のスキャンラインと
がマトリクス状に配置され、上記データラインと上記ス
キャンラインとの交差部に画素が配設され液晶表示装置
にて、データラインおよびスキャンラインにより表示デ
ータ電圧DVを画素に供給するよりも、予備書込み期間
だけ前に、応答後の表示画像の階調値にかかわらず階調
変化に対する応答速度が速い階調値の予備書込み電圧R
Vを画素に供給する。
【0046】これにより、表示データ電圧DVを画素に
供給する際には、応答後の表示画像の階調値にかかわら
ず階調変化に対する応答速度が速い予備書込み電圧RV
が画素に常に供給されているので、応答後の表示画像の
階調値、すなわち表示データ電圧DVにかかわらず液晶
表示装置を構成する液晶の応答速度を速くすることがで
き、表示画像を速やかに表示部13に表示することがで
きる。したがって、従来の液晶表示装置にて発生してい
た応答前後の表示画像の階調に依存した液晶の応答速度
のばらつきがなくなり、動画像を表示したとしても残像
が発生せず、表示画像を鮮明に表示することができる。
【0047】(第2の実施形態)上述した第1の実施形
態における液晶表示装置においては、例えば、黒画像を
表示する表示データを画素に対して供給する場合、予備
書込み動作にて予備書込み電圧RVを画素に対して供給
すると表示画像のコントラストが低下してしまうことが
ある。そこで、第2の実施形態によるマトリクス表示装
置を適用した液晶表示装置では、画素に対して供給する
表示データ(表示データ電圧DV)に応じて、予備書込
み電圧RVを印加するようにして、表示画像のコントラ
ストの低下が発生する表示データである場合には、予備
書込み電圧RVとは異なる電圧、例えば表示データ電圧
DVを印加するようにしたものである。
【0048】図6は、本発明の第2の実施形態によるマ
トリクス表示装置を適用した液晶表示装置の一構成例を
示すブロック図である。なお、この図6において、図1
に示したブロック等と同一の機能を有するブロック等に
は同一の符号を付し、重複する説明は省略する。
【0049】図6において、制御回路2’は、タイミン
グコントローラ3およびゲート制御信号生成回路4に加
え、さらにメモリ51を有している。メモリ51は、表
示画像のコントラストが低下する表示信号が信号源51
からタイミングコントローラ3に供給されたとき、その
表示信号に係る表示データを読み込む。また、メモリ5
1は、表示画像のコントラストが低下する表示データが
供給される画素に対して、予備書込み動作において予備
書込み電圧RVを供給しないように基準電圧作成回路6
およびデータ駆動回路9に指示する。具体的には、メモ
リ51は、表示画像のコントラストが低下する表示デー
タが供給される画素にて本来予備書込み動作を行うタイ
ミングにおいて、予備書込み電圧RVを供給しないよう
に基準電圧作成回路6およびデータ駆動回路9に指示す
る。
【0050】上記指示に応じて、基準電圧作成回路6お
よびデータ駆動回路9は、本来予備書込み動作を行うタ
イミングにて、予備書込み電圧RVと異なる電圧(例え
ば、表示データ電圧DV)を供給するようにデータドラ
イバ11−1〜11−mに指示し、予備書込み電圧RV
が画素に対して供給されることを抑止する。
【0051】次に、図6に示した液晶表示装置の動作に
ついて説明する。なお、以下の説明では、表示部13に
おけるスキャンラインおよびデータラインの駆動動作の
みについて説明する。
【0052】図7は、図6に示した液晶表示装置の動作
を示すタイミングチャートである。なお、図7において
は、説明の便宜上、図5と同様に、正フィールドにおけ
る3つのスキャンラインと1つのデータラインの駆動波
形のみを示している。図7において、予備書込み動作に
て予備書込み電圧を印加した後、表示データ電圧を印加
する場合の動作については、図5に示した第1の実施形
態における液晶表示装置と同じであるので説明は省略す
る。
【0053】図7の表示データ部62にて表示画像のコ
ントラストが低下する表示データの表示データ電圧DV
が供給されるとする。この表示データ部62は、表示デ
ータ書込みパルスDP4が立ち下がる時刻LD4にて、
スキャンラインG2とデータラインDLとの交差部に配
設された画素に対応する液晶に印加される表示データ電
圧である。
【0054】このような場合、第2の実施形態における
液晶表示装置では、表示データ部62に対応する予備書
込み動作を行う予備書込み部61にて、スキャンライン
G2とデータラインDLとの交差部に配設された画素に
対して予備書込み電圧RVが印加されないように制御す
る。すなわち、スキャンラインG2に予備書込みパルス
PP4が供給されるとき、制御回路2’は、データライ
ンDLにて予備書込み電圧RVを印加せず、表示データ
電圧DVが印加されるように基準電圧作成回路6および
データドライバ11−1〜11−mを制御する。
【0055】したがって、スキャンラインG2に供給さ
れた予備書込みパルスPP4が立ち下がる時刻LR5に
て、スキャンラインG2とデータラインDLとの交差部
に配設された画素には異なるスキャンラインの画素に供
給する表示データ電圧DVが供給される。これにより、
スキャンラインG2とデータラインDLとの交差部に配
設された画素に対応する液晶には、表示データ電圧DV
が印加される。
【0056】これにより、予備書込み動作にて予備書込
み電圧RVを供給すると、表示画像のコントラストが低
下してしまう表示データ電圧DVを供給する場合には、
予備書込み動作にて予備書込み電圧RVを印加しないよ
うにして、表示画像のコントラストの低下を抑止するこ
とができる。
【0057】なお、本実施形態では、表示画像のコント
ラストの低下を抑止するために、表示画像のコントラス
トの低下が発生する表示データ電圧DVを画素に対して
供給する場合、予備書込み動作にて予備書込み電圧RV
を印加しないようにデータラインの駆動波形を制御した
が、データラインの駆動波形を制御せずにスキャンライ
ンの駆動波形を制御するようにしても良い。
【0058】具体的には、表示画像のコントラストの低
下が発生する表示信号が信号源51からタイミングコン
トローラ3に供給されたとき、その表示信号に係る表示
データをメモリ51に読み込む。そして、メモリ51
は、表示画像のコントラストが低下する表示データが供
給される画素に対して、予備書込み動作を行わないよう
にゲート制御信号生成回路4に指示する。この指示に基
づいて、ゲート制御信号生成回路4は、本来予備書込み
動作を行うタイミングにおいて、予備書込みパルスPP
を出力しないようにゲートドライバ10−1〜10−n
に指示するようにしても良い。
【0059】また、本実施形態では、表示画像のコント
ラストの低下を抑止するために、表示画像のコントラス
トの低下が発生する表示データ電圧DVを画素に対して
供給する場合、予備書込み動作にて予備書込み電圧RV
の代わりに表示データ電圧DVを用いているが、表示デ
ータ電圧DVに限らず、表示画像のコントラストの低下
が発生しないように一定の電圧であれば良い。
【0060】また、上述した第1および第2の実施形態
においては、1つの表示データ書込みパルスDPに対し
て、予備書込み期間PC1、PC2前に1つの予備書込
みパルスPPを供給するようにしているが、予備書込み
期間PC1、PC2中に複数の予備書込みパルスPPを
供給するようにしても良い。例えば、図8に示すよう
に、例えば、表示データ書込みパルスDP1に対する予
備書込み期間PC1中に2回の予備書込みパルスPP
1、PP1’を供給するようにして、予備書込み期間P
C1、PC2中に2回の予備書込みパルスPPを供給す
るようにしても良い。
【0061】このように、予備書込み期間中に複数の予
備書込みパルスPPを供給するようにした場合には、予
備書込み電圧RV(例えば白を表示する電圧)を安定し
た状態で保持することができ、表示データ電圧DVを書
き込んだ際の応答速度を安定して速くすることができ
る。
【0062】また、上述した第1および第2の実施形態
においては、データラインに印加する予備書込み電圧R
Vおよび表示データ電圧DVを基準電圧作成回路6およ
びデータドライバ11−3にて作成するようにしていた
が、データドライバ11−3のみで作成するようにして
も良いし、他の回路にて予備書込み電圧RVおよび表示
データ電圧DVを作成するようにしても良い。
【0063】また、上述した第1および第2の実施形態
に示した予備書込みパルスPPおよび表示データ書込み
パルスDPに限らず、図9に示すような予備書込みパル
スPP−A、PP−B、PP−Cおよび表示データ書込
みパルスDP−A、DP−B、DP−Cを用いるように
しても良い。
【0064】図9は、予備書込みパルスおよび表示デー
タ書込みパルスの他の例を示す図である。図9におい
て、PCTL0〜3は、図4(B)に示した信号と同様
のパルス制御信号であり、パルス制御信号PCTL1の
1クロック後にパルス制御信号PCTL2が出力され、
パルス制御信号PCTL2の1クロック後にパルス制御
信号PCTL3が出力される。
【0065】予備書込みパルスPP−Aは、パルス制御
信号PCTL1の立ち上がりとともに、ゲートパルス生
成回路41にて生成される2クロック幅のゲートパルス
GPの位相を1クロック前にずらしたものである。この
予備書込みパルスPP−Aは、タイミングコントローラ
3の制御により、ゲート制御信号生成回路4からパルス
制御信号PCTL1を通常よりも1クロック早く(時刻
T0にて)出力する、すなわちパルス制御信号PCTL
0により生成することができる。
【0066】また、表示データ書込みパルスDP−A
は、時刻T1にてパルス制御信号PCTL1の立ち上が
りとともに、ゲートパルス生成回路41にて生成される
2クロック幅のゲートパルスGPを、パルス制御信号P
CTL1を用いてゲートパルスマスク回路42にてマス
ク処理することにより生成することができる。
【0067】このような予備書込みパルスPP−A、表
示データ書込みパルスDP−Aを用いたとしても、デー
タラインDLにより印加される電圧RV、DVを画素に
供給するタイミングである予備書込みパルスPP−A、
表示データ書込みパルスDP−Aの立下るタイミング
(それぞれ時刻T2、T3)は変化しないため、上述し
た第1および第2の実施形態に示した液晶表示装置と同
様に動作させることができる。
【0068】同様に、パルス制御信号PCTL0の立ち
上がりとともに生成される2クロック幅のゲートパルス
GPによる予備書込みパルスPP−B、およびパルス制
御信号PCTL0の立ち上がりとともに生成される2ク
ロック幅のゲートパルスGPの位相を1クロック後にず
らしたものあるいはパルス制御信号PCTL1の立ち上
がりとともに生成される2クロック幅のゲートパルスG
Pによる表示データ書込みパルスDP−Bを用いても、
上述した第1および第2の実施形態に示した液晶表示装
置と同様に動作させることができる。
【0069】また、同様に、パルス制御信号PCTL1
の立ち上がりとともに生成される2クロック幅のゲート
パルスGPを、パルス制御信号PCTL2およびPCT
L1を用いてそれぞれマスク処理して得られる予備書込
みパルスPP−Cおよび表示データ書込みパルスDP−
Cを用いても、上述した第1および第2の実施形態に示
した液晶表示装置と同様に動作させることができる。こ
のように、予備書込みパルスPP、表示データ書込みパ
ルスDPには、時刻T2、T3にてそれぞれ立下る任意
のパルス信号を用いることができる。
【0070】また、上述した第1および第2の実施形態
においては、液晶表示装置を一例として示したが、本発
明は液晶表示装置に限らず、PDP(Plasma Display P
anel:プラズマディスプレイパネル)、EL(Electro
Luminescence:エレクトロ・ルミネセンス)装置、表示
部にLED(Light Emitting Diode:発光ダイオード)
を用いた表示装置等のマトリクス表示装置に適用するこ
とができるものである。
【0071】なお、上記実施形態は、何れも本発明を実
施するにあたっての具体化のほんの一例を示したものに
過ぎず、これらによって本発明の技術的範囲が限定的に
解釈されてはならないものである。すなわち、本発明は
その技術思想、またはその主要な特徴から逸脱すること
なく、様々な形で実施することができる。本発明の諸態
様を付記として以下に示す。
【0072】(付記1)複数の画素がマトリクス状に配
設されたマトリクス表示装置であって、上記複数の画素
に表示画像に応じた表示画像電圧をそれぞれ供給する複
数のデータ信号線と、上記データ信号線により供給され
る表示画像電圧を上記複数の画素に供給するために上記
複数の画素を走査する複数の走査信号線とを備え、上記
画素に表示画像電圧を供給する所定時間前に、当該画素
に表示画像電圧とは異なる予備書込み電圧を供給するよ
うにしたことを特徴とするマトリクス表示装置。
【0073】(付記2)上記予備書込み電圧は、一定の
電圧であることを特徴とする付記1に記載のマトリクス
表示装置。 (付記3)上記予備書込み電圧は、上記データ信号線を
介して上記画素に供給することを特徴とする付記1に記
載のマトリクス表示装置。 (付記4)上記表示画像電圧と上記予備書込み電圧との
何れか一方を選択し、選択した電圧を上記データ信号線
を介して上記画素に供給するためのスイッチング回路を
さらに備えたことを特徴とする付記3に記載のマトリク
ス表示装置。 (付記5)上記データ信号線は、上記予備書込み電圧を
供給した後、上記予備書込み電圧から電圧を切り換えて
上記表示画像電圧を供給するように駆動されることを特
徴とする付記3に記載のマトリクス表示装置。
【0074】(付記6)上記走査信号線は、上記表示画
像電圧を上記画素に供給するための表示画像書込み信号
と、上記予備書込み電圧を上記画素に供給するための予
備書込み信号とを上記画素に供給することを特徴とする
付記3に記載のマトリクス表示装置。
【0075】(付記7)上記表示画像書込み信号および
上記予備書込み信号は、パルス状の信号であり、上記表
示画像書込み信号は、上記データ信号線を介して上記表
示画像電圧が上記画素に供給されているときに立下り、
上記表示画像書込み信号は、上記データ信号線を介して
上記予備書込み電圧が上記画素に供給されているときに
立下ることを特徴とする付記6に記載のマトリクス表示
装置。 (付記8)上記データ信号線は、上記予備書込み電圧を
供給した後、上記予備書込み電圧から電圧を切り換えて
上記表示画像電圧を供給するように駆動され、上記複数
の走査信号線の何れか1つの走査信号線にて上記表示画
像書込み信号が供給されるとともに、上記1つの走査信
号線とは異なる少なくとも1つの走査信号線にて上記予
備書込み信号が供給されることを特徴とする付記6に記
載のマトリクス表示装置。
【0076】(付記9)上記表示画像書込み信号と上記
予備書込み信号とは、信号幅および位相の少なくとも一
方が異なることを特徴とする付記6に記載のマトリクス
表示装置。 (付記10)上記表示画像書込み信号と上記予備書込み
信号とは信号幅が異なり、上記表示画像書込み信号を生
成するパルス生成回路と、上記パルス生成回路により生
成された上記表示画像書込み信号を所定の信号でマスク
して上記予備書込み信号を生成するパルスマスク回路と
をさらに備えたことを特徴とする付記6に記載のマトリ
クス表示装置。
【0077】(付記11)上記画素に供給される表示画
像電圧に係る表示画像にてコントラストの低下が発生す
る場合には、当該画素に対する上記予備書込み電圧の供
給を停止することを特徴とする付記1に記載のマトリク
ス表示装置。 (付記12)上記予備書込み電圧を上記画素に供給する
ための予備書込み信号を上記走査信号線を介して上記画
素に供給することを抑止することにより、上記画素に対
する上記予備書込み電圧の供給を停止することを特徴と
する付記11に記載のマトリクス表示装置。 (付記13)上記表示画像にて発生するコントラストの
低下は表示画像電圧によるものであり、上記表示画像電
圧が所定の値より小さい場合には、画素に対する上記予
備書込み電圧の供給を停止することを特徴とする付記1
1に記載のマトリクス表示装置。 (付記14)上記画素に供給される表示画像電圧に係る
表示画像にてコントラストの低下が発生する場合には、
上記予備書込み電圧として上記表示画像電圧を供給する
ことを特徴とする付記1に記載のマトリクス表示装置。
【0078】(付記15)複数のデータ信号線と複数の
走査信号線の交点に複数の画素がマトリクス状に配設さ
れたマトリクス表示装置の駆動方法であって、上記画素
に表示画像に応じた表示画像電圧を供給する所定時間前
に、当該画素に表示画像電圧とは異なる予備書込み電圧
を供給するようにしたことを特徴とするマトリクス表示
装置の駆動方法。
【0079】(付記16)上記予備書込み電圧は、一定
の電圧であることを特徴とする付記15に記載のマトリ
クス表示装置の駆動方法。 (付記17)上記データ信号線を介して上記予備書込み
電圧を上記画素に供給した後、連続して上記表示画像電
圧を供給するように上記データ信号線を駆動することを
特徴とする付記15に記載のマトリクス表示装置の駆動
方法。
【0080】(付記18)上記予備書込み電圧を上記画
素に供給するための予備書込み信号を上記画素に供給し
た所定時間後に、上記予備書込み信号に対して信号幅お
よび位相の少なくとも一方が異なり、上記表示画像電圧
を上記画素に供給するための表示画像書込み信号を上記
画素に供給することを特徴とする付記15に記載のマト
リクス表示装置の駆動方法。 (付記19)上記予備書込み信号は、上記表示画像書込
み信号を所定の信号によりマスクして生成することを特
徴とする付記18に記載のマトリクス表示装置の駆動方
法。
【0081】
【発明の効果】以上説明したように、本発明によれば、
表示画像を表示する画素に表示画像に応じた表示画像電
圧をデータ信号線を介して供給する所定時間前に、当該
画素に上記表示画像電圧とは異なり、表示画像の階調変
化に対して速やかに応答可能な電圧を予備書込み電圧と
して供給する。これにより、応答前および応答後に表示
画像として表示する画像の階調変化にかかわらず、表示
装置における応答速度を速くし、表示画像を速やかに表
示することができる。
【図面の簡単な説明】
【図1】第1の実施形態によるマトリクス表示装置を適
用した液晶表示装置の一構成例を示すブロック図であ
る。
【図2】第1の実施形態における液晶表示装置を駆動す
る駆動波形の一例を示す図である。
【図3】表示データ電圧および予備書込み電圧を生成す
る動作を説明するための図である。
【図4】表示データ書込みパルスおよび予備書込みパル
スを生成する動作を説明するための図である。
【図5】第1の実施形態における液晶表示装置の動作を
示すタイミングチャートである。
【図6】第2の実施形態によるマトリクス表示装置を適
用した液晶表示装置の一構成例を示すブロック図であ
る。
【図7】第2の実施形態における液晶表示装置の動作を
示すタイミングチャートである。
【図8】液晶表示装置の動作を示すタイミングチャート
の他の例を示す図である。
【図9】予備書込みパルスおよび表示データ書込みパル
スの他の例を示す図である。
【図10】表示画素の階調変化に対する応答速度の一例
を示す図である。
【符号の説明】
1 信号源 2 制御回路 3 タイミングコントローラ 4 ゲート制御信号生成回路 6 基準電圧作成回路 7 電源回路 8 ゲート駆動回路 9 データ駆動回路 10−1〜10−n ゲートドライバ 11−1〜11−m データドライバ 12−1〜12−n 画素 13 表示部 G1〜Gn スキャンライン DL データライン
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 623 G09G 3/20 623C 641 641C (72)発明者 田中 克憲 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通株式会社内 (72)発明者 岸田 克彦 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通株式会社内 (72)発明者 鈴木 俊明 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通株式会社内 Fターム(参考) 2H093 NA16 NA51 NB07 NB12 NB29 NC03 NC11 ND32 5C006 AA16 AC21 AF42 AF45 AF46 AF51 AF53 AF61 AF71 AF83 BB16 BC03 BC12 BF02 BF43 FA14 5C080 AA10 BB05 DD03 DD08 EE29 FF11 JJ02 JJ03 JJ04

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】 複数の画素がマトリクス状に配設された
    マトリクス表示装置であって、 上記複数の画素に表示画像に応じた表示画像電圧をそれ
    ぞれ供給する複数のデータ信号線と、 上記データ信号線により供給される表示画像電圧を上記
    複数の画素に供給するために上記複数の画素を走査する
    複数の走査信号線とを備え、 上記画素に表示画像電圧を供給する所定時間前に、当該
    画素に表示画像電圧とは異なる予備書込み電圧を供給す
    るようにしたことを特徴とするマトリクス表示装置。
  2. 【請求項2】 上記予備書込み電圧は、一定の電圧であ
    ることを特徴とする請求項1に記載のマトリクス表示装
    置。
  3. 【請求項3】 上記予備書込み電圧は、上記データ信号
    線を介して上記画素に供給することを特徴とする請求項
    1に記載のマトリクス表示装置。
  4. 【請求項4】 上記表示画像電圧と上記予備書込み電圧
    との何れか一方を選択し、選択した電圧を上記データ信
    号線を介して上記画素に供給するためのスイッチング回
    路をさらに備えたことを特徴とする請求項3に記載のマ
    トリクス表示装置。
  5. 【請求項5】 上記データ信号線は、上記予備書込み電
    圧を供給した後、上記予備書込み電圧から電圧を切り換
    えて上記表示画像電圧を供給するように駆動されること
    を特徴とする請求項3に記載のマトリクス表示装置。
  6. 【請求項6】 上記走査信号線は、上記表示画像電圧を
    上記画素に供給するための表示画像書込み信号と、上記
    予備書込み電圧を上記画素に供給するための予備書込み
    信号とを上記画素に供給することを特徴とする請求項3
    に記載のマトリクス表示装置。
  7. 【請求項7】 上記表示画像書込み信号と上記予備書込
    み信号とは信号幅が異なり、 上記表示画像書込み信号を生成するパルス生成回路と、 上記パルス生成回路により生成された上記表示画像書込
    み信号を所定の信号でマスクして上記予備書込み信号を
    生成するパルスマスク回路とをさらに備えたことを特徴
    とする請求項6に記載のマトリクス表示装置。
  8. 【請求項8】 上記画素に供給される表示画像電圧に係
    る表示画像にてコントラストの低下が発生する場合に
    は、当該画素に対する上記予備書込み電圧の供給を停止
    することを特徴とする請求項1に記載のマトリクス表示
    装置。
  9. 【請求項9】 複数のデータ信号線と複数の走査信号線
    との交点に複数の画素がマトリクス状に配設されたマト
    リクス表示装置の駆動方法であって、 上記画素に表示画像に応じた表示画像電圧を供給する所
    定時間前に、当該画素に表示画像電圧とは異なる予備書
    込み電圧を供給するようにしたことを特徴とするマトリ
    クス表示装置の駆動方法。
  10. 【請求項10】 上記予備書込み電圧は、一定の電圧で
    あることを特徴とする請求項9に記載のマトリクス表示
    装置の駆動方法。
JP2001358351A 2001-11-22 2001-11-22 マトリクス表示装置 Expired - Fee Related JP4187962B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2001358351A JP4187962B2 (ja) 2001-11-22 2001-11-22 マトリクス表示装置
US10/095,137 US7173588B2 (en) 2001-11-22 2002-03-11 Matrix display device having switching circuit for selecting either a picture voltage or a pre-write voltage for picture elements
TW091104839A TW550536B (en) 2001-11-22 2002-03-14 Matrix display device and method of driving matrix display device
KR1020020014414A KR20030043569A (ko) 2001-11-22 2002-03-18 매트릭스 표시 장치 및 매트릭스 표시 장치의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001358351A JP4187962B2 (ja) 2001-11-22 2001-11-22 マトリクス表示装置

Publications (2)

Publication Number Publication Date
JP2003162256A true JP2003162256A (ja) 2003-06-06
JP4187962B2 JP4187962B2 (ja) 2008-11-26

Family

ID=19169543

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001358351A Expired - Fee Related JP4187962B2 (ja) 2001-11-22 2001-11-22 マトリクス表示装置

Country Status (4)

Country Link
US (1) US7173588B2 (ja)
JP (1) JP4187962B2 (ja)
KR (1) KR20030043569A (ja)
TW (1) TW550536B (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004126293A (ja) * 2002-10-03 2004-04-22 Advanced Display Inc 液晶表示装置
JP2006047943A (ja) * 2004-07-02 2006-02-16 Nec Electronics Corp 階調電圧選択回路、ドライバ回路、液晶駆動回路、液晶表示装置
JP2022028832A (ja) * 2016-01-14 2022-02-16 コピン コーポレーション 可変デューティ比ディスプレイ走査方法およびシステム

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004271672A (ja) * 2003-03-06 2004-09-30 Pioneer Electronic Corp 表示パネルの駆動装置
JP2004301989A (ja) * 2003-03-31 2004-10-28 Fujitsu Display Technologies Corp 液晶表示パネルの駆動方法及び液晶表示装置
JP4105132B2 (ja) * 2003-08-22 2008-06-25 シャープ株式会社 表示装置の駆動回路、表示装置および表示装置の駆動方法
CN100371781C (zh) * 2004-04-21 2008-02-27 钰瀚科技股份有限公司 增进影像灰阶响应速度的方法
EP1598806A1 (en) * 2004-05-19 2005-11-23 Vastview Technology Inc. Method and device for driving liquid crystal display
KR101136791B1 (ko) * 2004-12-27 2012-04-19 엘지디스플레이 주식회사 입체영상표시장치용 인터페이스 회로부와 이를 이용한 3디입체영상 구동방법
US7663594B2 (en) * 2005-05-17 2010-02-16 Lg Display Co., Ltd. Liquid crystal display device with charge sharing function and driving method thereof
KR101256921B1 (ko) * 2006-02-06 2013-04-25 삼성디스플레이 주식회사 게이트 구동유닛 및 이를 갖는 표시장치
TWI336461B (en) * 2007-03-15 2011-01-21 Au Optronics Corp Liquid crystal display and pulse adjustment circuit thereof
TWI423212B (zh) * 2010-01-26 2014-01-11 Himax Tech Ltd 平面顯示器的共電壓產生器及方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0442211A (ja) * 1990-06-08 1992-02-12 Matsushita Electric Ind Co Ltd 液晶パネルの駆動方法
JPH1097224A (ja) * 1996-09-24 1998-04-14 Toshiba Corp 液晶表示装置
JPH11142807A (ja) * 1997-11-13 1999-05-28 Nec Ic Microcomput Syst Ltd 液晶駆動回路および液晶駆動方法
JP2000122596A (ja) * 1998-10-15 2000-04-28 Internatl Business Mach Corp <Ibm> 表示装置
JP2000298259A (ja) * 1999-04-15 2000-10-24 Victor Co Of Japan Ltd 液晶表示装置の駆動方法
JP2001042282A (ja) * 1999-07-29 2001-02-16 Nec Corp 液晶表示装置およびその駆動方法
JP2001125546A (ja) * 1999-10-28 2001-05-11 Hitachi Ltd 液晶駆動回路及び液晶表示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07113713B2 (ja) 1992-11-26 1995-12-06 カシオ計算機株式会社 液晶パネルの駆動方法
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3613940B2 (ja) * 1997-08-29 2005-01-26 ソニー株式会社 ソースフォロワ回路、液晶表示装置および液晶表示装置の出力回路
JP3589395B2 (ja) 1999-03-29 2004-11-17 シャープ株式会社 液晶表示装置
US6320565B1 (en) * 1999-08-17 2001-11-20 Philips Electronics North America Corporation DAC driver circuit with pixel resetting means and color electro-optic display device and system incorporating same
JP4277148B2 (ja) * 2000-01-07 2009-06-10 シャープ株式会社 液晶表示装置及びその駆動方法
JP2001305509A (ja) * 2000-04-10 2001-10-31 Ind Technol Res Inst マルチステージ液晶ディスプレイ充電の駆動回路
US6850218B2 (en) * 2000-12-18 2005-02-01 Brillian Corporation Frame prewriting in a liquid crystal display
US6636196B2 (en) * 2001-06-08 2003-10-21 Koninklijke Philips Electronics N.V. Electro-optic display device using a multi-row addressing scheme
US6738036B2 (en) * 2001-08-03 2004-05-18 Koninklijke Philips Electronics N.V. Decoder based row addressing circuitry with pre-writes

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0442211A (ja) * 1990-06-08 1992-02-12 Matsushita Electric Ind Co Ltd 液晶パネルの駆動方法
JPH1097224A (ja) * 1996-09-24 1998-04-14 Toshiba Corp 液晶表示装置
JPH11142807A (ja) * 1997-11-13 1999-05-28 Nec Ic Microcomput Syst Ltd 液晶駆動回路および液晶駆動方法
JP2000122596A (ja) * 1998-10-15 2000-04-28 Internatl Business Mach Corp <Ibm> 表示装置
JP2000298259A (ja) * 1999-04-15 2000-10-24 Victor Co Of Japan Ltd 液晶表示装置の駆動方法
JP2001042282A (ja) * 1999-07-29 2001-02-16 Nec Corp 液晶表示装置およびその駆動方法
JP2001125546A (ja) * 1999-10-28 2001-05-11 Hitachi Ltd 液晶駆動回路及び液晶表示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004126293A (ja) * 2002-10-03 2004-04-22 Advanced Display Inc 液晶表示装置
US7499063B2 (en) 2002-10-03 2009-03-03 Mitsubishi Electric Corporation Liquid crystal display
JP2006047943A (ja) * 2004-07-02 2006-02-16 Nec Electronics Corp 階調電圧選択回路、ドライバ回路、液晶駆動回路、液晶表示装置
JP4623712B2 (ja) * 2004-07-02 2011-02-02 ルネサスエレクトロニクス株式会社 階調電圧選択回路、ドライバ回路、液晶駆動回路、液晶表示装置
JP2022028832A (ja) * 2016-01-14 2022-02-16 コピン コーポレーション 可変デューティ比ディスプレイ走査方法およびシステム

Also Published As

Publication number Publication date
JP4187962B2 (ja) 2008-11-26
TW550536B (en) 2003-09-01
US7173588B2 (en) 2007-02-06
US20030095117A1 (en) 2003-05-22
KR20030043569A (ko) 2003-06-02

Similar Documents

Publication Publication Date Title
CN111009218A (zh) 显示装置以及使用该显示装置驱动显示面板的方法
KR20200025878A (ko) 게이트 구동부와 그를 포함한 표시장치
JP5734951B2 (ja) 表示装置およびその駆動方法、ならびに液晶表示装置
JP2003162256A (ja) マトリクス表示装置およびマトリクス表示装置の駆動方法
US10565947B2 (en) Detecting apparatus and display apparatus
CN112164374A (zh) 亮度调节方法、亮度调节装置、显示面板和显示装置
JP2008152227A (ja) 表示装置及びその駆動方法
JP2003216127A (ja) 表示装置用駆動装置および表示装置の駆動方法
US11151941B1 (en) Device and method for controlling a display panel
KR20050092774A (ko) 전기 영동 디스플레이
CN115394238A (zh) 显示装置
KR100489279B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
JP4595300B2 (ja) 電気光学装置および電子機器
KR102684680B1 (ko) 게이트 구동회로와 이를 이용한 표시장치
JP2003255904A (ja) 表示装置及び表示用駆動回路
JP2002297100A (ja) 液晶表示装置ならびにそれを備える携帯電話機および携帯情報端末機器
KR101785339B1 (ko) 공통전압 드라이버 및 이를 포함하는 액정표시장치
EP3799019B1 (en) Display apparatus
JP4830424B2 (ja) 駆動装置
JP4506355B2 (ja) 電源回路、駆動装置、電気光学装置、電子機器及び駆動電圧供給方法
KR20070016430A (ko) 패널 구동 회로 및 상기 구동 회로를 포함하는 액정 표시장치
JPH1145073A (ja) 半導体集積回路及び液晶表示システム
US11373579B2 (en) Display device
US6919876B1 (en) Driving method and driving device for a display device
KR100504475B1 (ko) 유기 el 구동 모듈의 동작 제어 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040416

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20040416

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050613

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050705

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20050712

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20050713

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20050803

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050905

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20051115

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060113

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20060126

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20060310

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080910

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110919

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120919

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130919

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees