DE3121540A1 - "vorrichtung zur signaluebertragung zwischen zwei datenverarbeitungsstationen" - Google Patents

"vorrichtung zur signaluebertragung zwischen zwei datenverarbeitungsstationen"

Info

Publication number
DE3121540A1
DE3121540A1 DE19813121540 DE3121540A DE3121540A1 DE 3121540 A1 DE3121540 A1 DE 3121540A1 DE 19813121540 DE19813121540 DE 19813121540 DE 3121540 A DE3121540 A DE 3121540A DE 3121540 A1 DE3121540 A1 DE 3121540A1
Authority
DE
Germany
Prior art keywords
station
information
transmission
stations
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19813121540
Other languages
English (en)
Other versions
DE3121540C3 (de
DE3121540C2 (de
Inventor
Michel 78310 Maurepas Ugon
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bull CP8 SA
Original Assignee
Internationale Pour L'informatique Cii Honeywell Bull 75020 Paris Cie
Bull SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Internationale Pour L'informatique Cii Honeywell Bull 75020 Paris Cie, Bull SA filed Critical Internationale Pour L'informatique Cii Honeywell Bull 75020 Paris Cie
Publication of DE3121540A1 publication Critical patent/DE3121540A1/de
Application granted granted Critical
Publication of DE3121540C2 publication Critical patent/DE3121540C2/de
Publication of DE3121540C3 publication Critical patent/DE3121540C3/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
    • G06F13/4213Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with asynchronous protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Selective Calling Equipment (AREA)

Description

^Patentanwälte :
Dipl.-Ing. . Dipl.-Chem. Dipl.-Ing.
E. Prinz - Dr. G. Hauser - G. Leiser
Ernsbergerstrasse 19
8 München 60
.ti-
29. Mai 1981
COMPAGNIE INTERNATIONALE POUR L'INFORMATIQüE CII- HONEYWELL BULL
94, Avenue Gambetta
75020 PARIS / Frankreich
Unser Zeichen: C 3304
Vorrichtung zur Signalübe'rtragung zwischen zwei Datenverarbeitungsstationen
Die Erfindung betrifft eine Vorrichtung zur Datenübertragung zwischen zwei Datenverarbeitungsstationen, insbesondere nach dem Oberbegriff des Patentanspruchs 1.
Gegenstand der Erfindung ist insbesondere eine Vorrichtung für den Informationsaustausch zwischen zwei Mikroprozessoren, von denen wenigstens einer im Inneren eines tragbaren Halters angeordnet ist, wobei die Verbindung zwischen den zwei Mikroprozessoren über elektrische Kontakte erfolgen kann, wenn der tragbare Gegenstand in Kontakt gebracht ist oder an die Informationsleitungen angekoppelt ist, welche die Verbindung mit der Vorrichtung herstellen, in welcher der andere Mikroprozessor angeordnet ist.
130067/0858
312154Q
Im allgemeinen ist eine hohe Anzahl von Leitern erforderlich, um die Verbindungen zwischen zwei Mikroprozessoren zu ermöglichen. Bei bestimmten Verbindungen sind bis zu sechzehn Adern erforderlich, die eingeteilt sind in sogenannte Datenleitungen und sogenannte Adreßleitungen, wozu Leiter hinzukommen, die für die Übertragung von Steuersignalen und Synchronisationssignalen bestimmt sind sowie Leiter für die Zufuhr elektrischer Energie. Diese Verbindungen stehen der Verwirklichung von Anordnungen entgegen, bei welchen die Verbindungen zwischen den Mikroprozessoren nicht permanent sind, denn die Vielzahl von Kontakten oder Kopplungselementen vermindert die Zuverlässigkeit von Systemen, in denen solche Anordnungen eingesetzt werden.
Aufgabe der Erfindung ist die Schaffung einer Vorrichtung zur Signalübertragung zwischen zwei Informationsverarbeitungsstationen, welche die Gefahr von Betriebsstörungen oder Fehlfunktionen verhindert, die auf schlechte Kontakte oder Fehler in den Kopplungseinrichtungen zurückzuführen sind, indem die Anzahl der Kopplungselemente auf ein Minimum vermindert wird.
Durch die Erfindung wird somit eine Vorrichtung zur übertragung von Signalen zwischen zwei Informationsverarbeitungsstationen geschaffen, bei der jede der Stationen eine erste Informationsverarbeitungseinrichtung mit Mitteln zum Aussenden der verarbeiteten Informationen zur anderen Station sowie Mitteln zum Empfangen- der von der anderen Station verarbeiteten Informationen umfaßt und wobei jede Station zeitweilig mit der anderen Station über Kopplungseinrichtungen verbunden werden kann;.und die Vorrichtung ist erfindungsgemäß dadurch gekennzeichnet, daß die Informationen in beiden Richtungen zwischen den Stationen auf ein und derselben elektrischen oder andersartigen Verbindung übertragen werden, wobei die Informationen durch die Variationen ein und desselben Signals übertragen werden, wenn die zwei Stationen über die Kopplungseinrichtungen
130067/08 58
(,■
aneinandergekoppelt sind, und daß die genannte einzige In-'formationsübertragungsverbindung mit einer dritten Einrichtung verbunden ist, die einen vorbestimmten Zustand der Verbindung feststellt, um der sendenden Station zu signalisieren, daß die Empfangsstation zur Entgegennahme von Informationen bereit ist, und daß die Vorrichtung ferner eine vierte Einrichtung umfaßt, die sich am Sender befindet und geeignet ist, ein Signal auszusenden, welches die Parität der übertragenen Nachricht angibt und von der empfangenden Station sowohl als Paritätsbit als auch als Nachrichtenende-Signal interpretiert wird.
Weitere Vorteile und Merkmale der Erfindung ergeben sich aus der folgenden Beschreibung von Ausführungsbeispielen unter Bezugnahme auf die Zeichnung. In der Zeichnung zeigen:
Fig. 1 ein Blockschaltbild, das die gegenständlich vorhandenen Verbindungen zwischen Sender und Empfänger bei der erfindungsgemäßen Vorrichtung zeigt;
Fig. 2 ein Schaltbild einer Sende- oder Empfangseinrichtung für die Verwirklichung der erfindungsgemäßen Vorrichtung;
Fig. 3 ein Zeitdiagramm, das der übertragung eines Nachrichtenoktetts bei der erfindungsgemäßen Vorrichtung entspricht;
Fig. 4 ein Blockschaltbild der erforderlichen Schaltungsanordnungen für die bidirektionale übertragung von Nachrichten bei der erfindungsgemäßen Vorrichtung;
Fig. 5 ein Schaltbild von Steuerschaltungen bei der in Fig. 2 gezeigten Anordnung;
130067/0858
Fig. 6 eine Darstellung der Arbeitsregister des Mikroprozessors 8080 der Firma INTEL, wie er für die Verwirklichung der Sender/Empfänger bei der erfindungsgeinäßen Vorrichtung verwendet wird;
Fig. 7 ein Flußdiagramm, das dem Ablauf des Mikroprogramms zum Aussenden der Informationen auf der Übertragungsleitung entspricht;
Fig. 8 ein Flußdiagramm, das dem Mikroprogramm entspricht, durch welches der Zustand der Leitung zwischen zwei Sendevorgängen überprüft werden kann;
Fig. 9 und 10 Flußdiagramme, die den Mikroprogrammen zum Auslesen der von dem Sender übertragenen und von dem Empfänger empfangenen Informationen entsprechen.
Fig. 1 zeigt die Verbindungen, die bei der erfindungsgemäßen Vorrichtung zwischen dem Sender und dem Empfänger vorhanden sind. Die Stationen P.. und P2 können beliebig die Aufgabe des Senders oder des Empfängers erfüllen. Eine der Stationen kann die erforderlichen Ströme und Spannungen zur Versorgung der anderen Station mit elektrischer Energie liefern. Die übertragung dieser Energie erfolgt zwischen den Leitern 1.. und 1~, wobei der Leiter 1.. die Massenpunkte M^ und M2 der Stationen miteinander verbindet; wenigstens einer der Massenpunkte ist mit dem einen Ausgangspol einer elektrischen Stromquelle S verbunden, die sich bei dem in Fig. 1 gezeigten Beispiel in der Station P2 befindet. Der Leiter I2 ist mit dem anderen Ausgangspol der Energiequelle S verbunden und verbindet somit die andere Station, nämlich die Station P.. in Fig. 1 , mit dem anderen Stromversorgungspol der Stromquelle S in der Station. Über den Leiter 1_ werden die Daten oder Informationen zwischen den Stationen übertragen. Diese Daten werden binär übertragen, also in Form einer Aufeinanderfolge der Zustände 0 oder' 1, und werden durch Stromänderungen des in dem Leiter I^
130067/08 5 8
312154Q
fließenden Stromes oder durch Änderungen des elektrischen Potentials des Leiters 1, in bezug auf die Leiter I1 oder 1„ dargestellt. Die Erfindung ist natürlich nicht auf Übertragungen auf elektrischem Wege beschränkt; es sind auch andere Übertragungsweisen vorgesehen, und im Falle einer optischen Übertragung kann eine Lichtleiterverbindung vorgesehen sein, während bei drahtloser übertragung ein Wellenleiter, Antennen oder KondensatorKopplungen Anwendung finden können.
Fig. 2 zeigt die in beiden Stationen verwendete Sende- und Empfangsanordnung. Bei der in Fig. 2 gezeigten Ausführungsform wird angenommen, daß die dargestellte Station die Station P1 ist. Diese Station umfaßt wenigstens einen Mikroprozessor 1, dem eine Steueranordnung zum Steuern der Ein- und Ausgänge für die ankommenden und auslaufenden Informationen der Station zugeordnet ist; diese Steueranordnung ist gebildet aus einer Speichereinrichtung 2, einer Verriegelungseinrichtung 3, einem Zeitzähler 4, einem Zustandsregister C/S 5, einem Steuerelement 6, einem PROM-Speicher 7bis und einer Schaltungsanordnung 7 zur übertragung und zum Empfangen von Daten, die an die Datenleitung I3 angeschlossen ist. Der Mikroprozessor 1 kann vom Typ 8080 oder 8085 sein, wie er von der.Firma INTEL in den Handel gebracht wird. Dieser Mikroprozessor kann mit anderen Elementen in Verbindung sein als die in Fig. 2 gezeigten, und zwar über Adreßleitungen Ag-1 c und Datenleitungen ADO__. Die acht Datenleitungen ADQ__ sind mit dem Eingang eines Fangregisters 3 verbunden, um den Arbeitsspeicher RAM2 zu adressieren. Dieser Arbeitsspeicher RAM2 kann eine Kapazität von 2K Bits aufweisen, die zu 256 χ 8 Bits organisiert sind. Er enthält ein Register R7 zum Speichern des über die Ein/Ausgabe-Schaltung PA7 überführten Oktetts sowie ein Register R8 zum Speichern des Paritätsbits, das dem übertragenen Oktett entspricht. Das Register 3 wählt ferner über den Zustand seiner Ausgänge die Steuereinrichtung 6 an.
130067/0858
31 21 5 4 Q
■A-
Die Steueranordnung 6 wählt die DateneinZ-äusgabeschaltung an, wenn die in dem Register 3 gespeicherte Binärkonfiguration XXXXXOO1 ist, wählt das Zustandsregister 5 an, wenn die Binärkonfiguration im Register 3 XXXXXOOO ist und wählt den Zeitzähler 4, wenn die Binärkonfiguration im Register 3 XXXXX100 ist. Der Zeitzähler 4 ist mit seinen Eingängen parallel an die Datenleitungen AD0- angeschlossen, so daß er jederzeit durch den Mikroprozessor mit einer Anfangszeit geladen werden kann. Das Zustandsregister C/S5 ist seinerseits ebenfalls mit den Leitungen ADQ _ verbunden, damit es einen von dem Mikroprozessor ausgesandten Befehl speichern kann. Es handelt sich um ein Register mit acht Kippschaltungen, deren Zustände die Selektion entweder der Ein/Ausgangsschaltung PA7 oder des Zeitzählers CT4 ermöglichen. Die Leitung ALR verbindet den Mikroprozessor mit dem Register 3 und überträgt das Sperrsignal des Registers 3, um die Adressierung des Speichers RAM2 und der Steueranordnung 3 freizugeben bzw. zu sperren.
Die Leitung IO/M wählt entweder den Speicher RAM2 oder die Ein/Ausgabe-Schaltung 7 an. Die Leitungen RD und WR steuern die Lese/Schreib-Operationen und sind mit den geeigneten Steuerschaltungen des Speichers RAM2 und der Schaltung 7 verbunden.
Der Mikroprozessor wird durch einen Taktgeber Q synchronisiert, der einen Quarz enthalten kann; er liefert Taktsignale auf Leitung CLK zum Eingang IN des Zeitzählers CT4. Die Leitung RESETout ist mit dem Eingang der Schaltung 7 verbunden und ermöglicht die Initiierung des Systems auf Ein- oder Ausgabebetrieb. .
Der Ausgang des Zeitzählers CT4 ist mit dem Eingang INT des Mikroprozessors 1 verbunden, um ein Interrupt-Signal zum Unterbrechen der gerade ablaufenden Verarbeitung abzugeben, wenn der Wert der anfangs in den Zeitzähler CT4 eingegebenen Zählrate erschöpft ist. Der Mikroprozessor 1 ist ferner über
13 0067/0858
seine Daten- und Adreßleitungen mit dem Festwertspeicher 7bis verbunden, in dem die Mikroprogramme gespeichert sind, die zur übertragung und zum Empfang von Daten durch die Station P- erforderlich sind.
Fig. 3 zeigt die zeitliche Entwicklung einer auf der Leitung 1- übertragenen Nachricht. Die Übertragung einer Nachricht mit acht Oktetts erfolgt in zehn Zeitabschnitten. Der erste Zeitabschnitt wird zur Übertragung des Nachrichtenanfangssignals bzw. des Signals START verwendet, die Zeitabschnitte 2 bis 9 werden zur übertragung der eigentlichen Nachricht verwendet, und der zehnte Zeitabschnitt dient zur Überführung des Paritätsbits der Nachricht.
Der Empfänger empfängt die in diesen zehn Zeitabschnitten übertragenen Signale und führt während des elften Zeitabschnitts eine Paritätsprüfung durch. Der Empfänger signalisiert dem Sender, daß er zur Entgegennahme einer Nachricht bereit ist, indem er den Leiter I3 auf das Potential VO (Signal PR) legt. Dieses Signal geht der Aussendung des Startsignals START um wenigstens einen Zeitabschnitt voraus. Nach Empfang und Überprüfung legt der Empfänger den Leiter I3 auf ein Potential V-, und zwar während der Dauer eines Zeitabschnittes, wenn die Paritätsüberprüfung der Nachricht ergibt, daß ein Fehler vorliegt, bzw. kehrt wieder zu dem Anfangspotential· VO zurück,-wenn 'die Übertragung fehlerfrei erfolgte.
Die drei ein Oktett bildenden Informationsbits werden seriell auf dem Leiter I3 übertragen und werden nacheinander in das Register R7 des Speichers RAM2 eingeordnet.
Diese überführung erfolgt durch aufeinanderfolgendes Auslesen der Ein/Ausgangsschaltung PA7, aufeinanderfolgendes Überführen in das Akkumulatorregister des empfangenden Mikroprozessors und Überführung in das Register R7 des Speichers RAM2 nach erfolgter Ausrichtung in dem Akkumulatorregister. Bei jedem
130067/0858
312154.Q
- -θ—
■Μ-
neuen überführten Bit wird unter Berücksichtigung der Parität der bereits empfangenen Bits ein Paritätsbit berechnet, und das Ergebnis der Berechnung wird in das Registers R8 des Speichers RAM2 eingegeben. Das Nachrichtenende-Bit, das auch als Paritätsbit für die übertragene Nachricht dient, wird mit dem berechneten Paritätsbit verglichen und in dem Register R8 gespeichert; wenn Gleichheit zwischen den beiden Bits besteht, so wird die Übertragung als fehlerfrei erkannt, anderenfalls wird die Anomalie dem Sender durch Aussenden des Signals ER vom Empfänger zum Sender signalisiert.
Fig. 4 ist eine Übersicht der. Ein/Ausgangsschaltung PA7 in Fig. 2. Diese Schaltung ist zusammengesetzt aus Tristate(drei Ausgangszustände)-Verstärkern 8 und 9, die mit Steuerschaltungen 10 bzw. 11 versehen sind. Der Ausgang des Verstärkers 8 ist mit dem Eingang des Verstärkers'9 verbunden; diese beiden Verstärker sind mit dem Leiter I3 verbunden, dergestalt, daß der Verstärker 8 zur überführung der Daten (I/O) auf dem Leiter I3 und der Verstärker 9 zum Empfangen der Daten (I/O) über den Leiter I3 verwendet werden kann.
Wenn die Schaltung 11 durch die über die Steueranordnung 6 über die Leitung IO/M empfangene Kombination XXXXX001 ausgewählt ist, so steuert sie den Verstärker 8 an, wenn es sich um einen Schreibbefehl WB handelt, der vom Mikroprozessor 1 übertragen wurde. Ferner steuert die Schaltung 10 den Verstärker 9 an, wenn sie über die Leitung IO/M durch die Kombination XXXXX001 ausgewählt ist und es sich in diesem Falle um einen Lesebefehl RD handelt·, der vom Mikroprozessor 1 übertragen wurde. Die Verstärker 8 und 9 können durch das Signal RESET initiiert werden.
Die Steueranordnung 6 ist in Fig. 5 gezeigt. Es handelt sich um eine einfache Schaltung zum Dekodieren der in dem Register 5 enthaltenen Informationen. Die Schaltungen 12, 15 und 16 dekodieren das Adreßsignal XXXXX001 zum Anwählen der Schaltung
13006 7/0858
PA7. Die Schaltungen 13, 17, 18 und 19 dekodieren das Adreßsignal XXXXXOOO zum Anwählen des Zustandsregisters C/S5. Die Schaltungen 14, 20 und 21 dekodieren das Adreßsignal XXXXX100 zum Anwählen des Zeitzählers CT4.
Fig. 6 zeigt die in den Mikroprozessor vom Typ 8080 oder 8085 enthaltenen Arbeitsregister. Das Register A entspricht dem Akkumulator.
Die Register B, C, D, E sind Arbeitsregister, die speziell für die Entgegennahme von Daten eingerichtet sind. Die Register H und L sind Adreßregister. Das Register SP enthält die Adresse eines Stapelregisters und wird während der Verarbeitungsunterbrechungen benötigt, um auf die Adresse eines Stapels in dem Speicher zu zeigen, und den Inhalt bestimmter Register des Mikroprozessors zu bewahren oder die unterbrochenen Verarbeitungen wieder aufzunehmen. Das Register PC ist der Programmzähler, der bei der Ausführung eines Programms den Übergang zu dem nächsten Befehl ermöglicht. Das Register I ist ein Indexregister, das die Adressierung von Daten durch Indexierung ermöglicht.
Einzelheiten über die Funktion der Register finden sich in dem Werk "Les microprocesseurs" von Pierre Ie Beux und Rodnay Zaak, Hrsg. Soc. d1 Edition Sybex, 313, rue Leco.urbe, 75015 Paris, C 1977,
Das in Fig. 7 gezeigte Flußdiagramm stellt die verschiedenen Schritte dar, die für den Ablauf des von dem Mikroprozessor der sendenden Station ausgeführten Mikroprogramms erforderlich sind. Im Schritt 101 legt der sendende Mikroprozessor die Verbindungleitung I3 auf den Digitalzustand 0 und verändert den Zustand des Zeitzählers auf den Zeitwert, der für die Aussendung des Startsignals START und des wie in Fig. 3 gezeigt darauffolgenden Oktetts erforderlich ist. Die Beendigung der
13 0 0 67/0858
Aussendung des Startsignals verursacht eine Unterbrechung des Mikroprozessors 1. Das in dem Register R7 des Speichers RAM2 enthaltene zu überführende Oktett wird dann in das Akkumulatorregister A des Mikroprozessors 1 eingeladen, um den Wert des ersten Bits zu prüfen (Schritt 102). Die Schaltung PA7 überführt den entsprechenden Wert des ersten im Register R7 ausgelesenen Bits während der Schritte 103 und 104 auf den Leiter I3. Im Schritt 105 wird das der zu übertragenden Nachricht entsprechende Paritätsbit berechnet und in eine Bitposition des Registers R8 des Speichers RAM2 überführt. Im Schritt 108 wird der Inhalt des Registers R7 um eine Binärposition nach links verschoben.
Dieser Vorgang wiederholt sich bei jedem von dem Zeitzähler abgegebenen ünterbrechungssignal und endet, wenn alle Bits des Oktetts nacheinander überführt sind. Der Schritt 107 besteht darin, daß überprüft wird, ob alle Bits überführt wurden. Im Schritt 109 wird das in dem Register R8 gespeicherte Paritätsbit überführt. Der Empfänger kann dann die Parität der Bits des empfangenen Oktetts berechnen und mit dem ebenfalls empfangenen Paritätsbit vergleichen. Wenn diese übereinstimmen, so wird der Übertragungszyklus beendet (Schritt 112). Wenn keine Übereinstimmung vorhanden ist, signalisiert der Empfänger dem Sender, daß ein Fehler vorliegt (Signal ER in Fig. 3), und ein neuer Überführungszyklus beginnt ausgehend mit dem Schritt 101.
Das in Fig. 8 gezeigte Flußdiagramm zeigt die von dem Empfänger durchgeführten Operationen, wenn er auf eine Nachricht aus dem Sender wartet. Diese Operationen bzw. Tests erfolgen durch wiederholtes Ablesen des Zustands der übertragungsleitung Im Schritt 114 wird die Ein/Ausgabeschaltung PA7 wiederholt so lange ausgelesen, bis der Zustand der Leitung I3 0 ist. Wenn der Zustand der Leitung 1 wird (Schritt 115), wird der Zähler GT4 mit einem vorbestimmten Zeitwert geladen (Schritt 116),
130067/08 5 8
um eine Unterbrechung der von dem Mikroprozessor ausgeführten Verarbeitung zu verursachen und das Auslesen der Schaltung PA7 zu veranlassen, wenn dieser Zeitwert erschöpft ist. Diese Überprüfung erfolgt im Schritt 122. Wenn in diesem Schritt der Zustand der Ein /Ausgabeschaltung 1 ist, versetzt sich der Empfänger in den Bereitschaftszustand zum Abwarten des Signals START; solange jedoch der Zustand der Ein/Ausgabeschaltung O ist, muß daraus geschlossen werden, daß die im Schritt 11.5 erfolgte Überprüfung an einem Störsignal erfolgte, woraufhin der Empfänger dann zum Schritt 114 zurückkehrt.
Fig. 9 zeigt die Sequenz beim Empfangen des Signals START. Im Schritt 125 liest der Empfänger den Zustand der Ein/Ausgabeschaltung PA7 aus. Der Zeitzähler CT4 wird mit einem vorbestimmten Zeitwert N2 geladen, sobald der Zustand des Leiters 1- den Wert Null annimmt. Dieser Zeitwert wird im Schritt 129 im Rhythmus des internen Taktes des Mikroprozessors herunijergezählt, bis der Wert Null erreicht ist (Schritt 130). Wenn der Zähler CT auf Null geht, verursacht er eine Unterbrechung des Mikroprozessors, der dann die Ein/Ausgabeschaltung PA7 ausliest; wenn zu diesem Zeitpunkt der Sequenz der Leiter I3 weiterhin den Wert Null aufweist, so bestätigt dies, daß ein Signal START tatsächlich vorhanden ist, und nicht etwa ein •Störsignal, so daß das Auslesen des Oktetts (im S'chritt 134) dann ablaufen kann.
Fig. 10 zeigt die Sequenz zum Auslesen eines Oktetts. Der Zeitzähler CT4 wird auf einen Zeitwert geladen, welcher der Zeitspanne entspricht, die zum Auslesen der acht übertragenen Bits benötigt wird. Wenn die Dauer eines Bits 1 ms beträgt, beträgt der in den Zähler CT4 eingegebene Zeitwert 8 ms. Jede Überführung eines Bits verursacht eine Unterbrechung des empfangenden Mikroprozessors (Schritt 136) zur Freigabe der Speicherung des an der Ein/Ausgabeschaltung PA7 ausgelesenen Bits im Register R7, zur Berechnung der Parität der bereits empfangenen Bits und Vergleich mit derjenigen des zuletzt empfangenen Bits und zum
,130067/0858
Einladen des berechneten Paritätsergebnisses in das Register R8 (Schritt 137). Wenn ein Oktett in das Register R7 überführt ist, nimmt der Zähler CT4.den Zustand Null an, zur gleichen Zeit wie das vom Sender übertragene Paritätsbit empfangen wird. Es erfolgt dann ein Vergleich zwischen dem vom Sender überführten Bit und dem zuvor berechneten und im Register R8 des Empfängers gespeicherten Bit (Schritt 140). Wenn die zwei Paritätsbits übereinstimmen/ erfolgte die übertragung fehlerfrei und wird als beendet angesehen; wenn jedoch ein Unterschied zwischen den Zuständen der beiden Paritätsbits festgestellt wird, liegt ein Übertragungsfehler vor, und dieser Fehler wird dem Sender signalisiert, indem die Leitung 1-, im Schritt 142 auf den Zustand Null gelegt wird; die Sequenz zur überprüfung des Zustande der Schaltung PA7 wird dann wieder aufgenommen (Schritt 113).
Das System zur Erforschung des Zustands des Leiters I3 und zur Abgabe der Unterbrechungssignale ermöglicht die Synchronisation der senderseitigen Nachrichtenabgabe mit der Funktion der empfangenden Station. Auf diese Weise wird in zweierlei Hinsicht ein asynchroner Betrieb ermöglicht, nämlich: unabhängig von den in jeder Station ausgeführten Funktionen, da außerhalb der Unterbrechungsperioden die Stationen andere Aufgaben erfüllen können, die vollständig voneinander unabhängig sind, und unabhängig von den Programmen des Empfängers, da die Unterbrechungen jederzeit erfolgen können.
Die vorstehend beschriebenen Sequenzen können mittels der folgenden Befehlslisten verwirklicht werden, die im Speicher PROM7bis (Fig. 2) gespeichert sind, wobei die Befehle des Mikroprozessors INTEL 8080 verwendet werden.
130067/0858
SENDEN
Befehle
Erläuterung
100 OuT PA IN Porte A
101 LHLD CMP M
102 MOVA, M
103 MOV CT,A
104 LHLD
105 MOV B,M
INT
106 LDA
107 SBB B
108 JZ NEXT (113)
109 LDA
10A OUT Porte A
10B MOV C,A ■ "
10C ANA
10D XRA, M
10E LHLD
10F MOV M,A
110 MOV A,C
111 RLC
112 MOV M,A
113 LDA
114 OUT Porte A
115 NOP
116 IN PORTE A
117 CPI
118 JNC NEXT (100)
119 RET
Ein/Ausgang-Prüfung
11A
11B
Ein/Ausg. Α<έ—
(Initiierung des Zählers CT4) CT<£ A
(Unterbrechung Zeitzähler)
C< A
Maske 1 000 Paritätsberechnung A
-R8 © A0
Parität in R8 M-:—R7
Verschiebung R7 . R7< A
wenn 1 = Fehler
Ende
4O"
-Zustand von PA7
Aq mit 1 vergleichen S=1 in PSW setzen, wenn
130067/0858
31215.4Q
11C RM NEXT=(IIA) 11D LHLD
11.E MOV CT, A 11F RET wenn S=1, zurück zu 11A H,L mit Inhalt des Speichers an den Adressen qq und PP laden AN
START
121 IN Porte A
122 CMP M
123 RM NEXT (121)
124 LHLD
125 ' MOV A,M
126 MOV CT,A
127 RET
INT. START .
128 PUSH PSW
129 IN PORTE A 12A CMP M
12B RM NEXT (128) LHLD .
12C CMZ Lecture Octet MOV A, M
OKTETT LESEN MOV CT,A
12D LX1 B
12E RET
12F INT
130 LHLD
131 MOV A,M
RLC
132 MOV D,A
133
134
135
S« 1 in PSW ausführen,
wenn ^
zurück zu 121f wenn S =
A und PSW aufbewahren
Z des PSW auf O setzen, wenn Ein/Ausg.-Schalt.=0 wenn Z=1, zurück zu 128
-O
13 0067/0858
mn ·\ e; _M|
•/If
136 IN Porte A
137 MOV E,A
138 LHLD
139 XRA 13A MOV M,A 13B MOV AB 13C ORA D
13D LHLD
13E MOV M,A
13F INX B
140 LDA
141 SBB B
142 JP
143 RET
144 MOV A,E
145 LHLD
146 CMP M
147 JZ NEXT (149)
148 Fin
149 OUT porte A
150 CALL test porte
Adressierung von R8 Parität in A Parität in R8
Adressierung von R7 R7< A .
A<= 8
des PSW auf =
Adressierung von R8
In PSW Z auf 1 setzen, wenn Gleichheit vorhanden
130067/0858

Claims (1)

  1. "Psftentan wBglte.:.
    Dipl.-lng. Dipl.-Chem. Dlpl.-lng.
    E. Prinz - Dr. G. Hauser - G. Leiser
    Ernsbergerst rasse 19
    8 München 60
    29, Mai 1981
    COMPAGNIE INTERNATIONALE POUR L'INFORMATIQUE CII - HONEYWELL BULL
    94, Avenue Gambetta
    75020 PARIS / Frankreich
    Unser Zeichen: C 3304
    Vorrichtung zur Signalübertragung zwischen zwei Datenverarbeitungsstationen
    PATENTANSPRÜCHE
    Vorrichtung zur Übertragung von Signalen zwischen zwei Informationsverarbeitungsstationen, von denen wenigstens eine im Inneren eines tragbaren Gegenstands angeordnet sein kann, wobei jede Station eine erste Einrichtung (1) zur Informationsverarbeitung mit einer Einrichtung (7) zum Aussenden von Informationen zu der anderen Station sowie einer Einrichtung (7, 2) zum Empfangen der von der anderen Station verarbeiteten Informationen umfaßt und wobei jede Station vorübergehend mit der anderen Station über eine Kopplungseinrichtung .gekoppelt werden kann, dadurch gekennzeichnet, daß die Informationen zwischen den Stationen in beiden Richtungen auf einer einzigen Verbindung übertragen werden, wobei die Informationen mittels der Variationen ein und desselben Signals übertragen werden, wenn die Stationen durch
    130067/0 8B8
    die Kopplungseinrichtung aneinandergekoppelt sind, und daß diese einzige Informationsübertragungsverbindung mit■ einer dritten Einrichtung (A, 7bis) zur Detektion eines vorbestimmten Zustarides der einzigen Verbindung verbunden ist, um der aussendenden Station zu signalisieren, daß die empfangende Station zur Entgegennahme der Informationen bereit ist, und daß ferner eine vierte Einrichtung in jeder Station vorgesehen ist, die Anwendung findet, wenn die Station aussendet, um ein Signal auszusenden, das die Parität der übertragenen Nachricht angibt, welche von der empfangenden Station gleichzeitig als Paritätsbit und als Nachrichtenende-Signal interpretiert wird.
    2. Vorrichtung zur übertragung von elektrischen Signalen zwischen zwei Informationsverarbeitungsstationen nach Anspruch 1, dadurch gekennzeichnet, daß die erste und die zweite Verarbeitungseinrichtung jeweils durch wenigstens einen Mikroprozessor gebildet sind.
    3. Vorrichtung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß der Empfänger dem Sender signalisiert (ER), daß er einen Übertragungsfehler festgestellt hat, indem er den Zustand der einzigen übertragungsleitung in einen vorbestimmten vorübergehenden Zustand versetzt, der verschieden von dem Zustand ist, welcher der sendenden Station signalisiert, daß die empfangende Station zur Entgegennahme der Informationen bereit ist.
    4. Vorrichtung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Sendeeinrichtung jeder Station Mittel umfaßt, welche eine Neusynchronisation des Betriebs der aussendenden Station mit dem Betrieb der Empfangseinrichtung der anderen Station ermöglichen, wenn letztere eine Aufgabe beendet hat, so daß die auszuführenden Funktionen vollständig unabhängig von den Funktionen des Empfängers sind.
    130067/0858
    312154Q
    5. Vorrichtung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß die einzige Verbindung durch ein und
    denselben Leiter gebildet ist und die für die Übertragung der InformationssignalG erforderliche Stromrückleitung
    über einen zweiten Leiter erfolgt, der ebenfalls die zwei Stationen über die Kopplungseinrichtung miteinander verbindet.
    1 3 0 0 6 7 / 0 8 B 8
DE3121540A 1980-05-30 1981-05-29 Signalübertragungsvorrichtung für den Datenaustausch zwischen zwei Mikroprozessor-Informationsverarbeitungsstationen Expired - Lifetime DE3121540C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8012108A FR2483713A1 (fr) 1980-05-30 1980-05-30 Dispositif pour la transmission de signaux entre deux stations de traitement de l'information

Publications (3)

Publication Number Publication Date
DE3121540A1 true DE3121540A1 (de) 1982-02-18
DE3121540C2 DE3121540C2 (de) 1991-11-21
DE3121540C3 DE3121540C3 (de) 1996-08-01

Family

ID=9242558

Family Applications (1)

Application Number Title Priority Date Filing Date
DE3121540A Expired - Lifetime DE3121540C3 (de) 1980-05-30 1981-05-29 Signalübertragungsvorrichtung für den Datenaustausch zwischen zwei Mikroprozessor-Informationsverarbeitungsstationen

Country Status (5)

Country Link
US (1) US4556958A (de)
JP (1) JPS5721145A (de)
CA (1) CA1178715A (de)
DE (1) DE3121540C3 (de)
FR (1) FR2483713A1 (de)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3300170A1 (de) * 1983-01-05 1984-07-12 DATA-LÖSCH Gesellschaft für Sicherheitstechniken im Datenschutz mbH, 4420 Coesfeld Sperrwerk-steuerungsanlage
DE3403120A1 (de) * 1983-01-31 1984-08-02 Ricoh Co., Ltd., Tokio/Tokyo Tragbares mehrprozessorsystem

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4843588A (en) * 1982-09-17 1989-06-27 General Electric Company Programmable radio frequency communications device capable of programming a similar device
JPS5954355A (ja) * 1982-09-22 1984-03-29 Sanyo Electric Co Ltd デ−タ転送方式
JPS5963844A (ja) * 1982-10-04 1984-04-11 Sanyo Electric Co Ltd デ−タ転送方式
FR2547076B1 (fr) * 1983-06-03 1986-01-03 Telemecanique Electrique Procede et dispositif pour le controle de la transmission des informations entre l'unite centrale d'un automate programmable et les circuits d'entree/sortie raccordes aux capteurs et/ou aux actionneurs du processus commande
US5193204A (en) * 1984-03-06 1993-03-09 Codex Corporation Processor interface circuitry for effecting data transfers between processors
US4866666A (en) * 1984-10-29 1989-09-12 Francisco Michael H Method for maintaining data integrity during information transmission by generating indicia representing total number of binary 1's and 0's of the data
JP2548693B2 (ja) * 1985-03-13 1996-10-30 キヤノン株式会社 シリアルデータ通信方式および装置
IL78505A0 (en) * 1985-04-15 1986-08-31 Townsend Controls Pty Ltd Improved watering control system
JPH07104831B2 (ja) * 1985-09-20 1995-11-13 キヤノン株式会社 データ転送方法
GB2187313B (en) * 1986-02-24 1990-04-04 Ricoh Kk An integrated circuit device and data processing device comprising same
US4742215A (en) * 1986-05-07 1988-05-03 Personal Computer Card Corporation IC card system
US4823347A (en) * 1987-05-18 1989-04-18 International Business Machines Corporation Deferred parity checking of control signals across a bidirectional data transmission interface
US5517623A (en) * 1988-05-05 1996-05-14 International Business Machines Corporation Flexible entry level or advanced level computer system
US4888773A (en) * 1988-06-15 1989-12-19 International Business Machines Corporation Smart memory card architecture and interface
US5210846B1 (en) * 1989-05-15 1999-06-29 Dallas Semiconductor One-wire bus architecture
US5045675A (en) * 1989-05-15 1991-09-03 Dallas Semiconductor Corporation Serial port interface to low-voltage low-power data module
WO1990014626A1 (en) * 1989-05-15 1990-11-29 Dallas Semiconductor Corporation Systems with data-token/one-wire-bus
GB8921143D0 (en) * 1989-09-19 1989-11-08 Psion Plc Serial data transmission
US5619066A (en) * 1990-05-15 1997-04-08 Dallas Semiconductor Corporation Memory for an electronic token
USRE36788E (en) * 1990-09-06 2000-07-25 Visa International Service Association Funds transfer system
WO1992015177A1 (en) * 1991-02-15 1992-09-03 Datakey, Inc. Apparatus for two wire communication with memory device
US5638418A (en) * 1993-02-05 1997-06-10 Dallas Semiconductor Corporation Temperature detector systems and methods
US5552999A (en) * 1991-07-09 1996-09-03 Dallas Semiconductor Corp Digital histogram generator systems and methods
US5994770A (en) * 1991-07-09 1999-11-30 Dallas Semiconductor Corporation Portable electronic data carrier
JP2842750B2 (ja) * 1992-04-07 1999-01-06 三菱電機株式会社 Icカード
US5592069A (en) 1992-10-07 1997-01-07 Dallas Semiconductor Corporation Battery charger
US5848541A (en) * 1994-03-30 1998-12-15 Dallas Semiconductor Corporation Electrical/mechanical access control systems
US5831827A (en) * 1994-04-28 1998-11-03 Dallas Semiconductor Corporation Token shaped module for housing an electronic circuit
US5604343A (en) * 1994-05-24 1997-02-18 Dallas Semiconductor Corporation Secure storage of monetary equivalent data systems and processes
US5679944A (en) * 1994-06-15 1997-10-21 Dallas Semiconductor Corporation Portable electronic module having EPROM memory, systems and processes
KR0139494B1 (ko) * 1994-09-30 1998-07-01 김광호 스마트카드의 데이타 통신장치 및 방법
IT1277386B1 (it) * 1995-07-28 1997-11-10 Alcatel Italia Apparato per lo scambio di informazioni tra carte di identificazione a circuiti integrati e un dispositivo terminale
US5862354A (en) * 1996-03-05 1999-01-19 Dallas Semiconductor Corporation Universal asynchronous receiver/transmitter (UART) slave device containing an identifier for communication on a one-wire bus
EP1262058A2 (de) * 2000-02-29 2002-12-04 Kyocera Corporation Tragbares informationsendgerät und digitale kamera dafür, und tragbares digitalkamera-informationsendgerätsystem
JP3813849B2 (ja) * 2001-09-14 2006-08-23 株式会社東芝 カード装置
US8396809B1 (en) 2002-05-14 2013-03-12 Hewlett-Packard Development Company, L.P. Method for reducing purchase time
US7116739B1 (en) 2002-10-31 2006-10-03 Zilog, Inc. Auto baud system and method and single pin communication interface
US7539803B2 (en) * 2003-06-13 2009-05-26 Agere Systems Inc. Bi-directional interface for low data rate application
US7895301B1 (en) 2004-05-21 2011-02-22 Uei Cayman Inc. Transmitting a codeset over a single-wire bus from a computer to a remote control device
US7260660B1 (en) 2004-05-21 2007-08-21 Zilog, Inc. Flow control by supplying a remote start bit onto a single-wire bus
US7127538B1 (en) 2004-05-21 2006-10-24 Zilog, Inc. Single-pin serial communication link with start-bit flow control
US7792196B2 (en) * 2004-12-28 2010-09-07 Intel Corporation Single conductor bidirectional communication link
SE528389C2 (sv) * 2005-03-11 2006-10-31 Atlas Copco Rock Drills Ab Vridanordning för en bom till en gruv- eller entreprenadrigg jämte rigg
DE102005014133B3 (de) * 2005-03-29 2006-06-14 Bernhard Engl Integrierte Schaltung mit Mischsignal-Eindrahtschnittstelle und Verfahren zu ihrem Betrieb

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3541523A (en) * 1967-12-22 1970-11-17 Bell Telephone Labor Inc Protected code signaling system with discrete acknowledgment

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE656364A (de) * 1963-11-29
GB1428704A (en) * 1973-04-13 1976-03-17 Int Computers Ltd Data processing arrangements
JPS51150933A (en) * 1975-06-19 1976-12-24 Mitsubishi Electric Corp 2-line type semi-double data transmission system
US3976840A (en) * 1975-07-14 1976-08-24 Spencer Cleveland Portable securities selector system
US4201908A (en) * 1977-04-21 1980-05-06 Mangood Corporation Measurement and recording apparatus and system
FR2397027A1 (fr) * 1977-07-07 1979-02-02 Cii Honeywell Bull Perfectionnements aux dispositifs de transmission de signaux electriques entre deux dispositifs relies par des contacts
US4295041A (en) * 1977-08-26 1981-10-13 Compagnie Internationale Pour L'informatique Cii-Honeywell Bull (Societe Anonyme) Device for the protection of access to a permanent memory of a portable data carrier
FR2401459A1 (fr) * 1977-08-26 1979-03-23 Cii Honeywell Bull Support d'information portatif muni d'un microprocesseur et d'une memoire morte programmable
FR2403695A1 (fr) * 1977-09-16 1979-04-13 Cii Honeywell Bull Dispositif pour assurer l'alimentation et la transmission de signaux electriques entre deux dispositifs par l'intermediaire de contacts en nombre reduit
FR2403597A1 (fr) * 1977-09-16 1979-04-13 Cii Honeywell Bull Perfectionnements aux systemes de comptabilisation d'unites homogenes predeterminees
US4222111A (en) * 1977-12-19 1980-09-09 Sherwood Johnston Method and apparatus for monitoring status of tables in a restaurant
US4277837A (en) * 1977-12-30 1981-07-07 International Business Machines Corporation Personal portable terminal for financial transactions
US4178504A (en) * 1978-01-18 1979-12-11 Phillips Petroleum Company Balanced termination for a transmission line
NL7802132A (nl) * 1978-02-27 1979-08-29 Philips Nv Draagbaar element voor het opnemen, onthouden, afbeelden en afgeven van digitale informatie en reserveerinrichting voor gebruik in een reser- veringssysteem.
US4310720A (en) * 1978-03-31 1982-01-12 Pitney Bowes Inc. Computer accessing system
US4348740A (en) * 1978-04-04 1982-09-07 White Edward A Method and portable apparatus for comparison of stored sets of data
JPS5951793B2 (ja) * 1978-06-08 1984-12-15 株式会社リコー デ−タ収集方式
JPS558127A (en) * 1978-06-30 1980-01-21 Mitsubishi Electric Corp Trnsmission corolling logic circuit
FR2448826A1 (fr) * 1979-02-06 1980-09-05 Telediffusion Fse Carte d'abonnement pour recepteur de videotex et poste de chargement de ladite carte
FR2469760A1 (fr) * 1979-11-09 1981-05-22 Cii Honeywell Bull Procede et systeme d'identification de personnes demandant l'acces a certains milieux
FR2486685B1 (fr) * 1980-07-09 1985-10-31 Labo Electronique Physique Carte de paiement electronique et procede de realisation
FR2486684A1 (fr) * 1980-07-11 1982-01-15 Transac Cie Developp Transact Objet portatif individualise du genre carte de credit
US4501960A (en) * 1981-06-22 1985-02-26 Motorola, Inc. Micropackage for identification card
US4423287A (en) * 1981-06-26 1983-12-27 Visa U.S.A., Inc. End-to-end encryption system and method of operation
US4453074A (en) * 1981-10-19 1984-06-05 American Express Company Protection system for intelligent cards
US4511796A (en) * 1982-12-09 1985-04-16 Seiichiro Aigo Information card

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3541523A (en) * 1967-12-22 1970-11-17 Bell Telephone Labor Inc Protected code signaling system with discrete acknowledgment

Non-Patent Citations (10)

* Cited by examiner, † Cited by third party
Title
G.R.M. GARRAT "Aus den Anfängen der Telegraphie", Philips' Techn. Rundschau, 1965, Nr.9/10/11, S.317-334 *
H. HOFER "Datenfernverarbeitung" Springer Verlag 1973, S.26,27,58-61,112,113,122-125 *
Paul E. FIELD et al.: "Microcomputerr Inter- facing: A Software UART" in: Computer Design, Okt.1976, S.118-120 *
Philips Data Handbook: "Signetics integrated circuits 1978, Logic-?L", S.328 u. 380
Philips Data Handbook: "Signetics integrated circuits 1978, Logic-piL", S.328 u. 380 *
RenE SOMMER: "Cobus, a Firmware Controlled Data Transmission System" in: Second Symposium on Micro Architecture EUROMICRO, 1926, North- Holland Publ. Co., S.299-304 *
René SOMMER: "Cobus, a Firmware Controlled Data Transmission System" in: Second Symposium on Micro Architecture EUROMICRO, 1926, North-Holland Publ. Co., S.299-304
Roy BLACKSHER: "Control an intelligent tele- typewriter with a simple muP system" in: Electro- nic Design 2, 18.Jan.1977, S.74-79 *
Roy BLACKSHER: "Control an intelligent teletypewriter with a simple ?P system" in: Electronic Design 2, 18.Jan.1977, S.74-79
Siemens-Energietechnik 1(1979) H.4, S.140-142 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3300170A1 (de) * 1983-01-05 1984-07-12 DATA-LÖSCH Gesellschaft für Sicherheitstechniken im Datenschutz mbH, 4420 Coesfeld Sperrwerk-steuerungsanlage
DE3403120A1 (de) * 1983-01-31 1984-08-02 Ricoh Co., Ltd., Tokio/Tokyo Tragbares mehrprozessorsystem

Also Published As

Publication number Publication date
FR2483713A1 (fr) 1981-12-04
US4556958A (en) 1985-12-03
CA1178715A (fr) 1984-11-27
JPS5721145A (en) 1982-02-03
FR2483713B1 (de) 1984-05-18
DE3121540C3 (de) 1996-08-01
DE3121540C2 (de) 1991-11-21

Similar Documents

Publication Publication Date Title
DE3121540C3 (de) Signalübertragungsvorrichtung für den Datenaustausch zwischen zwei Mikroprozessor-Informationsverarbeitungsstationen
DE2342009C2 (de) Prüfsystem
DE2517831C3 (de) Datenkommunikationssystem
DE2919976C3 (de) Verfahren zum Ausführen einer Zurückschleif-Prüfung in einem Datenübertragungssystem
DE2753532A1 (de) Vielstellen-aufrufsystem
DE1449532B2 (de) Datenverarbeitungsanlage
DE2034170A1 (de) Datenübertragungssteuergerät
DE2225549A1 (de) Schleifenanordnung zur datenuebertragung
DE2556624C2 (de) Verfahren und Schaltungsanordnung zur asynchronen Datenübertragung
CH644235A5 (de) Steuerungsadapter fuer uebertragungsleitungen.
DE1474062B2 (de) Datenverarbeitungsanlage mit einer anzahl von pufferspeichern
DE1802646B2 (de) Schaltungsanordnung für die Nachrichtenübertragung in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen
DE68924694T2 (de) Verfahren zur Initialisierung oder Synchronisierung einer Übertragungsleitung.
DE1424747B2 (de) Erweiterbare digitale datenverarbeitungsanlage
DE1437643B2 (de) Informationsaustausch-Pufferverfahren und Einrichtung zur Durchführung dieses Verfahrens
DE2733921B2 (de) Schaltungsanordnung für eine indirekt gesteuerte Vermittlungsanlage, insbesondere Fernsprechvermittlungs anlage
DE3788417T2 (de) Verfahren zur Datenübertragungssteuerung.
DE2842603A1 (de) Schnittstelle zwischen einem wartungsprozessor und einer mehrzahl einzeln zu pruefender funktionseinheiten eines datenverarbeitenden systems
DE2160567B2 (de) Datenübertragungs-Anschlussgerät
DE2348452B2 (de) Anschluss taktgebundener datenuebertragungseinrichtungen an ein datenendgeraet, das zur aussendung von daten nach dem start-stop-prinzip ausgelegt ist
EP0215276A1 (de) Verfahren und Schaltungsanordnung zum Übertragen von Datensignalen an eine Gruppe von zu einem Ringleitungssystem gehörenden Steuereinrichtungen
DE2732068B2 (de) Schaltungsanordnung zur Steuerung des Informationsaustauschs zwischen den peripheren Einrichtungen und der zentralen Steuereinrichtung einer Fernmelde-, insbesondere Fernsprechvermittlungsanlage
DE2945710C2 (de) Schaltungsanordnung zum Austausch von Informationen zwischen Steuereinrichtungen von Fernmelde-, insbesondere Fernsprechvermittlungsanlagen
DE3207265A1 (de) Verfahren zum ermitteln der dauer des bestehens einer verbindung zwischen teilnehmerstellen einer datenvermittlungsanlage
DE1549521C (de) Kopplungseinrichtung zum Steuern des Informationsaustausches zwischen einer digitalen Datenverarbeitungsan lage und mehereren Leitungspufferspeichern

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
8128 New person/name/address of the agent

Representative=s name: PRINZ, E., DIPL.-ING. LEISER, G., DIPL.-ING., PAT.

D2 Grant after examination
8363 Opposition against the patent
8366 Restricted maintained after opposition proceedings
8305 Restricted maintenance of patent after opposition
D4 Patent maintained restricted
8327 Change in the person/name/address of the patent owner

Owner name: BULL CP8, LOUVECIENNES, FR