DE2203456B2 - Aus Transistoren aufgebaute bistabile Multivibratorschaltung vom Master/Slave-Typ - Google Patents

Aus Transistoren aufgebaute bistabile Multivibratorschaltung vom Master/Slave-Typ

Info

Publication number
DE2203456B2
DE2203456B2 DE2203456A DE2203456A DE2203456B2 DE 2203456 B2 DE2203456 B2 DE 2203456B2 DE 2203456 A DE2203456 A DE 2203456A DE 2203456 A DE2203456 A DE 2203456A DE 2203456 B2 DE2203456 B2 DE 2203456B2
Authority
DE
Germany
Prior art keywords
transistor
transistors
electrode
coupled
voltage supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE2203456A
Other languages
English (en)
Other versions
DE2203456C3 (de
DE2203456A1 (de
Inventor
Ronald Llewellyn Scottsdale Ariz. Treadway (V.St.A.)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of DE2203456A1 publication Critical patent/DE2203456A1/de
Publication of DE2203456B2 publication Critical patent/DE2203456B2/de
Application granted granted Critical
Publication of DE2203456C3 publication Critical patent/DE2203456C3/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/289Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable of the master-slave type

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

Die Erfindung betrifft einen aus Transistoren aufgebauten bistabilen Multivibrator vom Master/ Slave-Typ mit einem ersten und einen zweiten Spannungsversorgungsanschluß.
Bistabile Multivibratorcn, die als monolithisch integrierte Schaltkreise hergestellt sind, enthalten in bekannter Weise oft getrennte Master- und Slave-Teile, wobei die Zwischenverbindungen der Schaltung und die Hingänge des Multivibrators bestimmen, ob der Multivibrator als Frequenzteiler oder als gesteuerter logischer Schaltkreis betrieben wird.
Bei den bekannten derartigen Schaltungen wird im Verringerung der Anzahl der Schaltungskomponen·
allgemeinen jeder der Master- und Slave-Teile von ten, da nunmehr ein und dieselben Transistoren so-
einer separaten Konstantstromquelle mit einem Be- wohl der Master- als auch der Slave-Funktion zu-
triebsstrom versorgt; infolge der Verdopplungen,, die geordnet sind,
für Master- und Slave-Teil erforderlich sind, weisen 5 Weitere Vorteile und Anwendungsmöglichkeitet
diese bekannten Multivibratoren eine relativ große der Erfindung ergeben sich aus der beiliegenden Dar-
Anzahl von Komponenten auf. stellung von Ausführungsbeispielen sowie aus dei
Es ist die Aufgabe der Erfindung, die Anzahl von folgenden Beschreibung. Es zeigt
Komponenten in einer aus Transistoren aufgebauten F i g. 1 ein schematisches Schaltbild einer Ausfüh-
bistabilen Multivibratorschaltung vom Master/ io rungsform der Erfindung,
Slave-Typ zu reduzieren. Fig. 2 eine tabellarische Zusammenstellung von
Die Lösung dieser Aufgabe gelingt gemäß der Er- Eingang-, Clock- und resultierender Ausgangsspanfindung durch die Konbination folgender Merkmale: nung der Schaltung nach F i g. 1 und
einen ersten Teil mit wenigstens einem ersten und Fig.3 bis8 schematische Schaltbilder änderet einem zweiten Transistor, von denen jeder erste 15 Ausführungsfonnen der Erfindung.
Elektroden hat, die mit dem ersten Spannungsversor- Bei den in den Zeichnungen dargestellten Schalgungsanschluß gekoppelt sind; einen zweiten Teil mit tungen sind gleiche oder ähnliche Komponenten in wenigstens einem dritten, vierten und fünften Transi- den verschiedenen Figuren mit der gleichen Bczugsstor, die je erste Elektroden aufweisen, die mit dem zahl gekennzeichnet.
ersten Spannungsversorgungsanschluß gekoppelt 20 Zunächst Fig. 1. Der posiave Anschluß einer Leisind; ein Differenzstromsteuerungsgatter mit wenig- stjngsversorgung (nicht gezeigt) kann mit dem Anstens einem gemeinsamen Anschluß, wenigstens schluß 10 verbunden sein, und der negative Aneinem ersten Ausgangsanschluß, der mit zweiten schluß der Leistungsversorgung kann mit dem AnElektroden der Transistoren des ersten Teiles gekop- schluß 12 verbunden sein. Der Kollektor eines pelt ist, und wenigstens einen zweiten Ausgangsan- 25 NPN-Transistors 14 ist mit dem Anschluß 10 und schluß, der mit den zweiten Elektroden der Transi- der Emitter des Transistors 14 mit dem Anschluß 12 stören des zweiten Teiles gekoppelt ist; eine Strom- über einen Widerstand 16 verbunden. Da alle im folquelle, die den gemeinsamen Anschluß des Strom- genden erwähnten Transistoren vom NPN-Typ sind, Steuerungsgatters mit dem zweiten Spannungsversor- wird dies im folgenden nicht mehr erwähnt. Die Bagungsanschluß verbindet; einen ersten Rückkcpp- 30 sis des Transistors 14 ist mit dem Kollektor eines lungstransistor mit einer ersten Elektrode, die mit Transistors 18 und eines anderen Transistors 20 verdem ersten Spannungsversorgungsanschluß gekoppelt bunden. Die Basis des Transistors 18 ist mit der Baist, und einer zweiten Elektrode, die mit der Steuer- sis des Transistors 22 verbunden. Die Basen der elektrode des dritten Transistors des zweiten Teiles Transistoren 18 ufld 22 sind mit einer Vorspanverbunden ist und die im Kreis mit dem zweiten 35 nungspotentialquelle verbunden. Die Emitter der Spannungsversorgungsanschluß gekoppelt ist, der Transistoren 18 und 22 sind mit dem Emitter eines eine Steuerelektrode aufweist, die mit der ersten Transistors 24 über entsprechende Widerstände 26 Elektrode des vierten Transistors des zweiten Teiles und 28 verbunden. Die Basis des Transistors 24 ist gekoppelt ist; einen zweiten Rückkopplungstransistor mit dem Emitter des Transistors 14 verbunden. Der mit einer ersten Elektrode, die mit dem ersten Span- 40 Kollektor des Transistors 24 ist mit dem Anschluß nungsversorgungsanschluß gekoppelt ibt, einer zwei- 10 über einen Widerstand 30 verbunden. Der Emitten Elektrode, die mit der Steuerelektrode des ersten ter des Transistors 24 ist mit dem Kollektor eines Transistors und im Kreis mit dem zweiten Span- Transistors 32 verbunden, dessen Basisverbindung nungsversorgungsanschluß gekoppelt ist, und mit 31 die Clock-Eingangsverbindung des beschriebenen einer Steuerelektrode, die mit den ersten Elektroden 45 logischen Schaltkreises darstellt. Der Emitter des des zweiten und fünften Transistors verbunden ist; Transistors 32 ist mit dem Anschluß 12 über eine und eine Schaltung zum Anlegen eines Vorspan- Konstantstromquelle 34 verbunden. Die Konstantnungspotentials an die Steuerelektroden des zweiten, stromquelle 34 kann jede bekannte Form einschließvierten und fünften Transistors. lieh eines relaiiv hohen Widerstandes haben, und es
Der erfindungsgemäße Multivibrator weist den 50 sei für die Zwecke der folgenden Beschreibung ange-
Vorteil auf, daß nur eine einzige Konstantstrom- nommen, daß sie einen Strom 2 / liefert, Der Emitter
quelle notwendig ist und die Anzahl der Bauelemente des Transistors 32 ist außerdem mit den Emittern
verhältnismäßig gering ist, weil einzelne Stufen so- der Transistoren 36 und 38 über entsprechende
Wohl dem Master- als auch dem Slave-Teil zugeord- Widerstände 40 und 42 verbunden. Die Basen der
net sind. 55 Transistoren 36 und 38 sind miteinander verbunden
In den meisten bekannten Schaltkreisen werden und an ein~n zweiten Vorspannungspunkt angemindestens zwei Konstantstromquellen verwendet schlossen, der eine niedrigere Spannung aufweist als Oder die Differenz-Transistorschaltkreise liegen mit der Vorspannungspunkt für die Basen der Transistodem Emitter (bzw. mit der entsprechenden Elektrode ren 18 und 22.
bei Feldeffekttransistoren) direkt an Masse oder 60 Der Kollektor des Transistors 36 ist mit den EmU-
einem anderen Bezugspotential. tern der Transistoren 44 und 46 verbunden. Die Ba-
Um die einzige Konstantstromquelle quasi zu tei- sis des Transistors 44 ist mit dem negativen An-
len und die Master/Slave-Arbeitsweise zu gewährbi- schluß über einen Widerstand 48 und mit dem Emit-
sten, ist das Transieior-Stromsteuergatter vorgesehen, ter eines Transistors 50 verbunden. Der Kollektor
das im wesentlichen <Üen Differenz-Schaliter beinhaltet. 65 des Transistors 50 ist mit dem Anschluß 10 verbun-
Die Vorsehung des Stromsteuergatters in Verbin- den. Die Basis des Transistors 50 ist mit dem Koltek-
dung mit den RUckfc^pplungstransistoren gemäß der tor der Transistoren 22 und 46 und über einen
Lehre der Erfindung ertaubt dabei die wesentliche Widerstand 52 mit dem Anschluß 10 verbunden.
5 6 \
Die Basis des Transistors 46 ist mit der Basia des des Transistors 14 anliegt und bewirkt, daß dieser in j u Transistors 20 verbunden. Die Basein der Transiisto- einen wenig leitenden Zustand geht (in der Wir- | q ren 20 und 46 sind an einen Vorspannungspunkt ge- kungsweise dieser Schaltung ist der Transistor 14 nie ) koppelt, der mit einem Punkt des gleichen Vorspan- voll abgeschaltet). Angenommen, der Transistor 44 j s nungspotentials wie die Basen der Transistoren 18 5 ist gesperrt, wodurch der Transistor 46 leitend ist. | η und 22 verbunden ist. Der Kollektor des Transistors Wenn der Transistor 46 leitet, fließt der Strom / 1 20 ist über einen Widerstand 53 mit dem Anschluß durch den Widerstand 52 und spannt den Transistor ] ( 10 verbunden. Der Emitter des Transistors 20 ist mit 50 in einen schwach leitenden Zustand vor (der j , dem Emitter des Transistors 54 und dem Kollektor Transistor 50 ist nie voll abgeschaltet), wobei, wie des Transistors 38 verbunden. Die Basis des Tiansi- 10 gefordert, der Ausgang 60 tief liegt und kein ausreistors 54 ist mit einem Informations-Eingansgpmnkt chender Basisstrom zur Verfügung steht, um den 55 und sein Kollektor direkt mit dism Versorgangs- Transistor 44 leitend zu machen. Daher ist die Schalanschluß 10 verbunden. tung stabil, wenn der Informationseingang 55 und
Der Kollektor des Transistors 44 ist mit der Basis der Ausgang 60 auf niedrigem Potential liegen. Da
eines Transistors 56 und über einen Widerstand 58 15 dem Transistor 56 mittels der Widerstände 30, 58
mit der Verbindung zwischen dem Kollektor des Basispotential zugeführt wird und beide Transistoren
Transistors 24 und dem Widerstand 30 verbunden. 24 und 44 gesperrt sind, ist der Transistor 56 hoch-
Der Kollektor des Transistors 56 ist mit dem An- leitend, und der inverse Ausgang 62 liegt auf hohen»
Schluß 10 und sein Emitter mit dem Versorgurgsan- Potential.
Schluß 12 über einen Widerstand 59 verbunden. ao Angenommen, daß der Clock-Eingang 31 weiter-
Der Ausgang 60 des beschriebenen Schaltkreises hin auf niedrigem Potential verbleibt, der Informa-
kann an der Basis des Transistors 44 und der inverse tionseingang 55 jedoch auf hohes Potential wechselt.
Ausgang 62 an dem Emitter des Transistors 56 abge- Die Transistoren 18, 22, 24, 32 und 44 bleiben ge- j
nommen werden. Da beide Ausgänge 60 und <i2 ge- sperrt. Die Transistoren 36, 38 und 46 bleiben lei- I
genphasig sind, d. h., wenn der Ausgang 60 auf ho- 25 tend. Der Transistor 20 hingegen ist so vorgespannt, ]
hem Potential liegt, liegt der Ausgang 62 auf nied- daß er gesperrt ist, da der Transistor 54 leitend vor-
rigem Potential, und umgekehrt, bezieht sich die Er- gespannt ist. Daher ist der Transistor 14 leitend. j
läuterung der Operationsweise des beschriebenen Wenn der Transistor 46 leitend ist, ist der Transistor !
Schaltkreises vielfach nur auf den Ausgang 60. 50 in einem wenig leitenden Zustand und hält den '
Wenn eine geeignete Spannung an die Anschlüsse 30 Transistor 44 gesperrt. Der Transistor 56 verbleibt
10 und 12 gelegt wird und der Clock-Eingarg auf leitend, wodurch die Schaltung in dieser Betriebsart >
niedrigem Potential liegt, kann der Schaltkreis jeden ohne jeden Wechsel des Ausgangs stabil ist. '
von vier stabilen Zuständen annehmen, wie in den Angenommen, daß anfangs der Clock-Eingang auf '
ersten zwei Spalten der F i g. 2 gezeigt, d. h. bei nied- niedrigem Potential liegt, der Eingang 55 tief liegt,
riger Eingangsspannung niedrige Ausgangssparinung, 35 der Ausgang 60 jedoch hoch liegt. Die Transistoren
bei hoher Eingangsspannung niedrige Ausgangsspan- 18, 22, 24, 32, 46 und 54 sind alle gesperrt. Die
nung, bei niedriger Eingangsspannung hohe Aus- Transistoren 20, 36, 38 und 44 sind leitend. Die
gangsspannung und bei hoher Eingangsspannung Transistoren 14 und 56 sind schwach, der Transistor
hohe Ausgangsspannung. Diese Bedingungen v/erden 50 stark leitend. Daher fließt ausreichend Basis- !
analysiert werden und die Wirkung des auf hohes 40 strom, um den Transistor 44 im leitenden Zustand zu \
Potential ansteigenden Clock-Impulses wird be- halten, und die Schaltung ist unter diesen Bedingun- \
schrieben werden. gen stabil. j
Die Transistoren 14, 50 und 56 dienen als Pegel- Angenommen, der Clock-Eingang verbleibt auf ]
anpassungsanordnungen und können entsprechend niedrigem Potential, aber der Informationseingang '
durch andere Pegelanpassungsanordnungen mit ge- 45 55 wechselt zu hohem Potential. Die Transistoren
eigneten Vorspannungspegelwechseln ersetzt werden. 18, 22, 24, 32 und 46 bleiben gesperrt. Die Transi- ·
Die Widerstände 16, 48 und 59 werden benutzt, um stören 36, 38 und 44 bleiben leitend. Der Transistor
die Transistoren 14, 5G und 56 auf die geeigneten 54 hingegen ist leitend vorgespannt, und der Transi·
Betriebsströme vorzuspannen. Sie könnten dutch an- stör 20 ist gesperrt. Daher sind die Transistoren 40 >
dere StrombegrenzungsanoTdnungen, wie z. B. 50 und 50 im leitenden Zustand, und der Transistor 56 j
Stromquellen, ersetzt werfen. bleibt schwach leitend. Daher ist die beschriebene j
Die Pegel der Transistoren 14, 50 und 56 werden Schaltung in jedem der vier Zustände, bei denen der
im folgenden als hoch oder niedrig bezeichnet, ab- Clock-Anschluß 31 auf niedrigem Potential liegt, sta- i
hängig von der relativen Spannung, die an ihren Ba- bil.
sen anliegt. 55 Es sei jetzt angenommen, daß der Clock-Emgäng
Es wird zunächst angenommen, daß der Eingang 31 auf ein hohes Potential wechselt, während der In-
55 tief liegt (d. h. auf niedrigem Potential) und der formationseingang 55 und die Ausgangsspannung 60
Ausgang 60 hoch liegt (d. h. auf hohem Potential). beide tief liegen. Der Transistor 32 wird leitend und
Wenn der Clock-Eingang 31 ebenfalls tief liegt, ist ein Strompfad wird für die Transistoren 18, 22 und
der Transistor 32 im Sperrzustand und bewirbt, daß 60 24 geschaffen. Der Transistor 24 kann nicht leitend
die Transistoren 18, 22 und 24 sperren. Da der Tran- werden, da sich der Transistor 14 in seinem schwach
sistor 32 gesperrt ist, fließt der Konstantstrom 2/ der leitenden Zustand befindet. Die Transistoren 18 und
Stromquelle 34 zu den Emittern der Transistoren 36 22 hingegen werden leitend, und jeder von ihnen
und 38, die beide leiten und von denen jeder den führt einen Strom/ (die Hälfte des Stromes 2/ vom
Strom / führt. Da der Eingang 55 tief Degt, ist der 65 Transistor 32). Wena der Transistor 18 leitend wird,
Transistor 54 gesperrt, und der Strom/ fließn durch hält er den Transistor 14 in dessen schwach leiten- i
den Transistor 20 und dadurch durch den Wider- dem Zustand. Die Transistoren 18 und 22 werden I
stand 53. Dies ergibt eine Spannung, die an dtrr Basis leitend, so daß kein Strom für die Transistoren 36
und 38 verbleibt, wie er von der Konstantstrom- Clock-Eingang hohes Potential bekommt, ist der
quelle 34 geliefert wird, und die Transistoren 20, 44, Transistor 14 in seinem hochleitenden Zustand, wo-
46 und 54 gehen ebenfalls in den sperrenden Zu- durch der Transistor 24 angeschaltet ist. Wenn der
stand über. Der Transistor 56 ist hochlleitend, da die Clock-Eingang hohes Potential bekommt, sperren die
Transistoren 24 und 44 sperren und sehr wenig 5 Transistoren 36, 38, 20, 44, 46 und 54, Die Transi-
Strom tiu rch die Widerstände 30 und 58 fließt. Wenn stören 22 und 18 sperren, da der Transistor 24 ange-
daher der Eingang 55 und der Ausgang 60 tief lie- schaltet ist, und die Transistoren 14 und 50 bleiben
gen, der inverse Ausgang 62 hoch liegt und der hochleitend, wodurch der Ausgang bei 60 auf hohem
Clock-Impuls auf hohes Potential geht, gibt es kei- Potential ist. Wenn daher der Eingang 55 und der
nen Wechsel an den Ausgängen. io Ausgang 60 auf hohem Potential liegen, wenn der
Angenommen, daß der Eingang 55 hoch und der Clock-Eingang 31 von niedrigem zu hohem Potential
Ausgang 60 tief liegt, wenn der Clock-Eingang 31 zu wechselt, bleibt der Ausgang 60 auf hohem Potential,
hohem Potential wechselt. Der Transistor 14 war in Alle die oben beschriebenen Wirkungen verbleiben
seinem hochleitenden Zustand, als der Clock-Ein- solange wie beschrieben, solange die verschiedenen
gang 31 hohes Potential erhielt. Wenn der Clock- 15 Eingänge nicht geändert werden.
Eingang 31 zu hohem Potential wechselt, macht er Aus dem Vorangegangenen geht hervor, daß im-
damit den Transistor 32 leitend und schafft einen mer, wenn der Transistor 24 leitet, der volle Strom
Strompfad für die drei Transistoren 18, 22 und 24. II ihn durchfließt, daß, aber, wenn die Transistoren
Strom (2 /) fließt durch den Transistor 24, da diesem 18, 20, 22, 44 oder 46 leiten, nur ein Strom / durch
von dem Transistor 14 ein Basisstrom zur Verfügung ao diese Transistoren fließt. Um zu verhindern, daß sich
gestellt wird. Dies bewirkt das Abschalten der Tran- diese verschiedenen Ströme als unterschiedliche Pe-
sistoren 18 und 22. Zur gleichen Zeit sperren die gel oder logische Schwingungen an den Emittern der
Transistoren 36 und 38 und damit auch die Transi- Transistoren 14, 50 und 56 widerspiegeln, sind die
stören 20, 44, 46 und 54. Der Transistor 14 bleibt in Widerstände 52 und 53 von gleichem Wert, der als
seinem hochleitenden Zustand, und der Transistor 50 »5 Wert »R« betrachtet sein mag. Die Widerstände 30
nimmt seinen hochleitenden Zustand an, da beide und 58 haben dann jeder einen Wert von MIR. Als
Transi· toren 22 und 46 gesperrt sind. Als Ergebnis Ergebnis sind die Pegelwechsel, die von den Transi-
erhält der Ausgang 60 hohes Potential. Da der Tran- stören 40, 50 und 56 übertragen werden, für alle ver-
sistor 24 leitend ist, geht der Transistor 56 in einen schiedenen Zustände der Schaltung, die beschrieben
schwach leitenden Zustand über (der Transistor 56 30 wurde, gleich.
ist nie völlig abgeschaltet), und der inverse Ausgang Ein Blick auf F i g. 2 zeigt die Wirkungsweise der
62 liegt tief. Wenn daher der Clock-Eingang 31 von Schaltung nach Fig. 1. Das heißt, Fig. 2 ist eine
niedrigem zu hohem Potential wechselt, während der Wahrheitstabelle für den Schaltkreis der F i g. 1. In
Ausgang 60 tief und der Eingang 55 hoch liegt, be- F i g. 2 deuten die Nullen niedrige Spannung und die
kommt der Ausgang 60 hohes Potential. 35 Einsen hohe Spannung an. Wie durch die Reihe von
Als nächstes sei angenommen, daß der Eingang 55 drei Nullen gezeigt ist. falls die Eingangsinformation
tief und der Ausgang 60 hoch liegen, wenn der und der Ausgang tief liegen, während der Clock-Ein-
Clock-Eingang 31 von niedrigem zu hohem Potential gang tief liegt, wie in den ersten beiden Spalten der
wechselt. Dann wird der Transistor 32 leitend und F i g. 2 gezeigt, bewirkt der Wechsel des Clock-Ein-
stellt einen Strompfad für die Transistoren 18, 22 40 ganges zu hohem Potential keine Änderung der Aus-
und 24 zur Verfügung. Da der Transistor 20 ange- gangsspannung, wie in der letzten Spalte der F i g. 2
schaltet war, als der Clock-Eingang 31 zu hohem Po- gezeigt ist. Die anderen Reihen erläutern sich von
tential wechselte, ist der Transistor 14 in seinem selbst. Der Übergang des Clock-Einganges von ho-
schwach leitenden Zustand und der Transistor 24 ge- hem zu niedrigem Potential ändert den Ausgang
sperrt Die Transistoren 18 und 22 leiten beide (jeder 45 nicht. Der Eingang 55 ändert den Ausgang 60 nicht
den Strom/), wobei beide zusammen genug Strom von selbst. Die vorher erhaltene Information wird
ziehen, so daß der Konstantstrom aus der Quelle 34 festgehalten, während die Clock-Spannung niedrig
insgesamt zu dem Transistor 32 fließt und kein ist, und die neue Information wird in den beschriebe-
Strom für die Transistoren 36 und 38 verbleibt, die nen Schaltkreis eingeschrieben, wenn die Clock·
dadurch gesperrt werfen und nachfolgend die Tran- s» Spannung hoch wird.
sistoren 20, 44, 46 und 54 sperren. Die Verbindung In F i g. 3 ist eine andere Ausfuhnmgsform dei des Kollektors des Transistors 18 mit der Basis des Schaltung gezeigt, die als Frequenzteiler oder »Kippe-Transistors 14 hält den Transistor 14 in seinem (toggle)-Flip-Flop wirkt. Die Schaltung der Fig.; schwach leitenden Zustand, so daß der Transistor 24 ist im wesentlichen die gleiche wie die Schaltung dei im Sperrzustand gehalten wird. Der Transistor 22, 55 Fig. 1, abgesehen davon, daß der Infonnationsein der sich im leitenden Zustand befindet, bewirkt, daß gang 55 der Schaltung nicht langer benutzt wird, se der Transistor 50 schwach leitend ist. Wenn daher daß die Transistoren 20, 54 und 38 zusammen mi der Eingang tief und der Ausgang hoch liegen, wenn dem Widerstand 42 entfallen konnten. Als Folge dader Clock-Eingang 31 auf hohes Potential geht, geht von wird die Leitfähigkeit des Rückkopplungstransi der Ausgang 60 auf niedriges Potential. Zur gleichen 60 stors 14 von dem Transistor 18 gesteuert, wie h Zeit, wenn beide Transistoren 24 und 44 sperren, ist Fig. 1, und zusätzlich von dem Tiansistor 44. Di< der Transistor 56 hochleitend und der Ausgang 62 Widerstände 52 und 53 wurden je in zwei gleich« auf hohem Potential. Widerstände 52 A, SlB und S3 A, 53 B aufgeteilt
Schließlich sei angenommen, daß der Eingang 55 wobei jeder dieser Widerstände einen Wert 1/2 R be
und der Ausgang 60 auf hohem Potential liegen, 65 sitzt. Dies soll die Konstantpegel- oder Logikschwin
wenn der Clock-Eingang 31 von niedrigem zu hohem gungen der Einginge, die den Basea der Rückkopp
Potential wechselt Bedingt dadurch, daß der Ein- lungs-Pegelverschiebungstransistoren 14 und 50 zu
eane 55 auf hohem Potential liegt, bevor der geführt werden, verhindern.
Χ ίο
fse dÄ^nä,thTransistor 4i td ieitend·da
Transistors 32 in Fig.3W^t ?st, und d^ Et SSer,S53?ΠnT *Τ\ !?Λ dUrch *" gangssignale werden der Basis des Transistors 36 >. der BwSdes TrJ^ R)'™d"rch die SPannung an zugeführt. Der Differenzstrom-Steuerungsbetrieb der ser in einen SiTi ? "S8""?1" ""? U"d die" Transistoren 32 und 36 ist in der Schaltung gemäß und deΪ Au««™ « G"Y" ZuSta"d Übergeht Fig. 3 jedoch der gleiche, wie er in der Schaltung K Es H! ■ Tu^^^^ PotentiaI der Fig. 1 beschrieben wurde. Angenommen, daß defkdlfi* «ΖΤί?^}™ des Eingangs bei 33t anfangs der Eingangsanschluß 33 auf niedriger Span- 15 vo ruft woaurch Hi^A "' ί" AuSga"gS bd 45 her" nung liegt und daß der Ausgangsanschluß 45 eben- qSiler fm Verhältii"0/^""^" Fig· * a'S ^ falls auf niedriger Spannung liegt. Dann sind die Der Emi Srfnii τ * Wrkt-
Transistoren 36, 44 und 46 im Sperrzustand und de schieber m£nl8.SIStOr U wirkt als Pege|- Transistoren 32, 18 und 22 sind leitend. Da der Au - Die Sch/lt- J**^ d" Teilers nach FiZL
gang 45 tief liegt, ist der Transistor 24 gesperrt und .0 der Fi? Ä8 ί gtist ähnlich der Schaltu"g der Transistor 14, der niemals voll gespem f,t. befin- doch modVziertTmh"^11"'?" Wdse· άε je" 1"' c"h '" '"'"em schwach leitenden Zustand. Der 45 de^Fiά 1 ΐ T α"' den normaIen AusSang Transistor 24 ist gesperrt, da der Basisstrom für ihn schaffen der' L^l I'"6" mversen Ausgang 67. zu unzumchend ist. da der Transistor 14 schwach le'- SIl JenlΊ" 1 T"0 81J dcrseIbcn Fh^ ^ end ,st. Der Transistor 50 befindet sich im schwach ,5 diesfra^rl"chen Ut H' τ° der AUSga"p '" '':n leitenden Zustand, da die Kollektorspannung des lei- 46/f unrt 4Λ η Γ, Transist°r 46 in zwei Teile
tenden Transistors 22 niedrig liegt. Der Transistor 14 m(wZ, ν aufgespalten worden, wobei eine geist schwach leitend, da das^aslpotentia?, das voi ?5IeΪ&!Α di" Base" ^eser beiden dem Kollektor des leitenden Transistors 18 abge- 46Ann!Ά Ϊ '■ °'e Emitter der Transistoren nommen wird, niedrig ist. Da der Logikpegel, d h 30 stnmSah«^ τ"" dCm KoIlekt°r des Differenzdie Spannung am Anschluß 45, vom Leitfähigkeit*- ^Sd?r Ä™"«!510" . 36 miUels entsprC-zustand des Transistors 18 bestimmt wird ist die Schahnn« de 61 und 63 verbunden. Die
SPan„ung Ausgangsanschluß 45 niedrig D ££ί daiT'wd *Γ ^™* ™h F'g'4 "'
Widerstand 16 könnte durch eine Stromquelle ersetzt Widerstand ί w 'derstand 52 wjcder ein einziger werden ohne große Änderungen der Wirkungsweise 3, des TrSu^r ^* * ist' Wobei die Leitfähigkeit Es sei jetzt angenommen, daß die am Anschluß 33 46 A und d«?™ ·" ^ Le'tUng des Transistors angelegte Welle zu hohem PotentiaI wechselt. Der \)mTLZl T S22 gesteuert wird·
lan f S f iSt^3(\wird Ieitend oder angeschaltet und Emitterfolger TZ^T^1 ZU schaffen· wird cin schafft dadurch einen Kollektor-EmitTenveg für die sätzliches 1Paaf vn.f l^"5'StOr 66 beni:zt· Ein zu" Trans.storen 44 und 46. ner Transistor 46 wird Ie 4O hat HPn w f Widerständen 64 und 65 (jeder
tend Der Transistor 44 bleibt gespem da lieh dw lekto en W^rstandswert 1/2 R) verbindet den KoI-Transistor 50 in seinem schwach feitenden Zustand Se VerbϊΖΖ'Τ?*!6* ^ deT V + "Leitung 10 befindet, wodurch ein unzureichender Basisstrom «r 65 isTmi Idemtnut?" 5°" Widersta«d^ 64 und
as sä Ärrsa Äi Leitu~des Tran-
32 und daher die Transistoren 18, 22 und 24 sind «e- tun? is«^?ZtT^- d!r in F'g'4 8ezeigten Schal"
jaus as sä
1 ^1 T, IP&Bonmen, daß die am Anschluß 33 tend Sd iJrf iransi.storen 24 und 46 S nichtleiangelegte Welle auf niedriges PotentiaI wechselt, den ΆηάM ' -UT?" 66 ίη seinem hochleiter,-wahrend der Transistor 14 sich im hochleitenden ZuI 55 TransS 50 \l ü '*" Wcise befindet sich der stand befindet. Dann werden die vorher angeschalte- entweS? J?r S*Wach Ieitenden z"stand, wenn ten Transistoren 36 und 46 abgeschaltet und der SSI ίι ,, JT*? 46A «·« der Transfctor 22 Transistor 44, der gesperrt war, bleibt gesperrt. Der SSdS τ« ' TransistOr «» is» «ark leitend. Transistor 32, der gespem war, wird leitend; und da tend sind Sri!??· 4^ md Ά beide nichtlei" fnr^Tt "h^·5^ Idtend ist- ™α der Tra"«- *» η der Seichen Sf*6*1^ d« Transistors 14 wird SsLm H H τ'" Τ8ΐοκη M «°d 22 bleiben dung n$^ ^ e geiteuert- ^e voher in Verbin-Sespem, da der Transistor 24 leitend ist. Die Span- nt £fc if' beschnebe
tmiig an, Ausgang 45 bleibt hoch. Wenn beide Tran- die der F i i -fg ,8^ F! & 4 arbeitet ähnlich wie S^ U? η22^5P6F" ^110- "W ^ Vorspan- gS.gtan4luß ,f 2 = ^^quenzteiler für am Ein-Ä%^Basi? desJrans«top 50 hoch und bewirkt, 65 £ Sfferl^f "^ Basis des Transistors 36 in Jaß der Transfer 50 stark Ieitend wird. SsSor;n^rOm"^haltgatter bestehend ans den
Angenommen, daß der Eingang 33 wieder eine WiderSd «α w ΠΠ^ U «Wiegte Signale. Der mbe Spannung erhält, dann wird der Transistor 36 nÄ dS? Ä**,*» Εΐΰ*<* des Transistors 66
mit dem - F-Annschtaß 12 «erbindet, ist in ähnlicher
Weise wie die Widerstände 16 und 48 angewendet, die mit den Emittern der Transistoren 14 und SO entprechend gekoppelt sind.
Aus der vorangegangenen Beschreibung der Schaltkreise der F i g. 1, 3 und 4 ist deutlich geworden, daß die gleichförmige Pegelverschiebung der Signale, die von den Pegelverschiebungstransistoren 14, 50, 56 und 66 erhalten wird, durch eine Auswahl der relativen Werte der Widerstände 30, 52, 53, 64 und 65, die in den verschiedenen Schaltkreisen benutzt werden, bewirkt wird. Die Verwendung dieser Widerstände resultiert im Verbrauch eines relativ großen Betrages an Chipfläche, wenn die Schaltkreise als monolithisch integrierte Schaltungen hergestellt werden.
Um die Chipfläche zu reduzieren, die nötig ist, um die Schaltkreise in monolithisch integrierter Form herzustellen, ist es hilfreich, falls möglich, die Anzahl und Größe der Widerstände, die in der Schaltung gebraucht werden, zu verringern. Dies kann durch Aufteilung der Konstantstromquelle 34 in zwei Stromquellen erzielt werden, von denen jede einen Strom
*Tt d^-dm halben Wert des von der Stromquelle j. ^Γ.ν.-·:ι S;.;.mc- entspricht, d.h. 7\vei Stromquellen, von denen jede einen Strom/ zur Verfugung stellt. Wenn dies getan wurde, ist es ebenfalls notwendig, das Differenzstromschaltgatter 32, 36 oder 32, 36, 38 in zwei getrennte Teile aufzuspalten, von denen jeder mit dem Strom einer der beiden Stromquellen versorgt wird. Die in den Fig. 5 und 7 gezeigten Schaltkreise illustrieren die Art und Weise, in der dies für logische Schaltkreise und Frequenzteiler vergleichsweise mit den entsprechenden Schaltkreisen, die in den F i g. 1 und 3 gezeigt und vorher beschrieben wurden, getan wird. Die F i g. 6 und 8 stellen Variationen der Schaltkreise der F i g. 5 und 7 dar und zeigen die Möglichkeit, einen normalen und invertierten Ausgang zu schaffen. Ähnliche Schaltkreiskomponenten der F i g. 5 bis 8 sind mit den gleichen Bezugszahlen versehen, die vorher bei den F i g. 1, 3 und 4 benutzt wurden.
Mit Bezug zunächst auf die F i g. 5 ist es zu erkennen, daß die Stromquelle 34 der Fig. 1 in zwei Stromquellen 34 A und 34 B geteilt wurde, von denen jede durch den gleichen Vorspannungspunkt einer herkömmlichen Referenzspannungsquelle 70 gesteuert wird, die außerdem die anderen Vorspannungen für den Schaltkreis zur Verfügung stellt. Die Referenzspannungsquelle 70 ist nur zum Zwecke der Illustration eingefügt, und der gleiche Typ von Spannungsquelle kann bei den Schaltkreisen gemäß den F i g. 1, 3 und 4 benutzt werden. Die Stromquellentransistoren 34/4 und 34 B sind je ausgewählt, um einen Strom/ zu liefern anstelle des Stromes 2/, der von der Stromquelle 34 der Fig. 1, 3 und4 bereitgestellt wurde. Andere Veränderungen, die in der F i g. 5 im Vergleich zur Schaltung der F i g. 1 vorgenommen wurden, sind, daß der Transistor 32 durch ein Paar Transistoren 32 A und 325 ersetzt wurde, deren Basen beide mit den Clock-Signalen am Anschluß 31 versorgt werden. Der Emitter des Transistors 32 A ist mit dem Emitter des Transistors 38 an den Kollektor des Stromquellentransistors 345 angeschlossen, und der Emitter des Transistors 32 B ist mit dem Emitter des Transistors 36 an den Kollektor des Stromquellentransistors 34 A angeschlossen.
Wenn die Transistoren 32 A und 32 B leitend werden mittels eines Clock-Signals am Anschluß 31, wird jeder dieser Transistoren mit einem Strom des Wertes/ versorgt. In ähnlicher Weise werden die Transistoren 36 und 38 je mit einem Strom/ versorgt, wenn sie leiten. Die Verbindungen deir Kollektoren der Transistoren 36 und 38 zum Rest der Schaltung sind die gleichen wie. vorher in Verbindung mit F i g. 1 beschrieben. Dfe Verbindungen der Kollektoren der Transistoren! 32,4 und 32 B sine! vergleichbar mit den Verbindungen des Transistors
ίο 32 in F i g. 1, jedoch der Transistor 24 ist ebenfalls in zwei Teile geteilt, die durch die Transistoren 24 A und 24 B der F i g. 5 illustriert sind. Die Kollektoren dieser Transistoren sind gemeinsam mit dem Spannungsversorgungsanschluß 10 verbunden, und de Basen dieser Transistoren 24 A und 24 B sind gemeinsam mit dem Emitter des Transistors 14 verbunden. Der Kollektor des Differenzstromsteuerungsgattertransistors 32 A ist mit dem Emittern der Transistoren 24 B und 18 gekoppelt, und der Kollektor
des Differenzstromsteuerungsgattertransistors 32 B ist mit den Emittern der Transistoren 24 A und 22 verbunden. D;e W^kiin^v^v- Λ-ς S-1%-W;ic!·.*
die gleiche wie vorher in Verbindung mit F i g. 1 beschrieben, jedoch ist klar, daß alle Transistoren 18, 22, 20, 24//, 24 B, 44 und 46 einen Stiom/ z.cntu, wenn einer dieser Transistoren leitend ist. Daher werden nur die Widerstände 52 und 53, die je einen Wert R haben, benötigt, um die gleiche Pegelverschiebung zur Basis der Transistoren 14 und 50 zu liefern.
wie es in der Schaltung nach F i g. 1 unter Verwendung zusätzlicher Widerstände erreicht wurde.
Es ist zu bemerken, daß die Schaltung nach F i g. 5 keinen inversen Ausgang vorsieht, so daß der Transistor 56 und die Widerstände 30 und 58 fortgelassen wurden. Die Widerstände 26, 28, 40 und 42, die wegen der unbalancierten Natur der Differenzschaltungen der Fig. 1 erforderlich waren, wurden ebenfalls fortgelassen, so daß die gesamte Fläche, die von der Schaltung nach Fig. 5 eingenommen wird, wenn diese in monolithisch integrierter Form hergestellt wird, geringer ist als jene zur Schaffung df Schaltung von F i g. 1 erforderliche.
F i g. 6 illuslriert eine zusätzliche Modifikation, um die Schaltung nach F i g. 5 neben dem normalen Ausgang vom Emitter des Transistors 50 am Anschluß 60 mit einem inversen Ausgang zu versehen. Um dies zu verwirklichen, werden die Kollektoren der Transistoren 24 B und 44 über einen Widerstand 72 (dessen Widerstandswert R beträft) mit dem V ■*- -An-Schluß 10 verbunden. Die Kollektoren dieser Transistoren 24 B und 44 werden außerdem mit der Basis eines Transistors 56 verbunden, der in gleicher Weise arbeitet wie vorher in Verbindung mit F i g. 1 beschrieben.
Da beide Transistoren 44 und 24 B, wenn sie leiten, einen Strom / führen, ist nur ein einziger W'derstand 72 des Wertes R nötig. Dieser Widerstand ersetzt die Widerstände 30 und 58 in Fig. 1, die einen Wert von 1/2/? besitzen. Die beiden Widerstände und die besonderen Schaltungsverbindungen, die in F i g. 1 gezeigt sind, waren erforderlich, um zu bewirken, daß die gleiche Pegelverschiebung in dem Transistor 56 auftritt, wenn die Transistoren 24 und 44 leitend sind, da der Transistor 24 der Fig. 1 einen
5s Strom 2/ führt, während der Transistor 44 mir einen Strom / führt. Die Wirkungsweise der Schaltung nach Fig.6 ist vergleichbar mit der Wirkungsweise der Schaltung nach Fig. 1 in Übereinstimmung mit den
Modifikationen, die oben in Verbindung mit F i g. 5 beschrieben wurden, und die gleichen Referenzzahien identifizieren ähnliche Schaltkreiskomponenten, so daß diese Ähnlichkeit der Wirkungsweise leicht zu verstehen ist.
F i g. 7 ist auf eine Variation der Schaltung nach F i g. 3 für einen Kipp-Flip-Flop gerichtet, indem die geteilten Stromquellen 34 A und 34 B in einer Weise benutzt werden, die der Benutzung dieser Stromquellen in F i g. 5 vergleichbar ist. Um diesen Typ der ge- ίο teilfen Stromquelle in der Kipp-Flip-Flop-Schaltung zu erzielen, ist der Transistor 24 durch ein Paar von Transistoren 24 Λ und 24 B ersetzt, wobei die Kollektoren und Basen dieser Transistoren gemeinsam entsprechend mit dem V +-Anschluß 10 bzw. dem Emitter des Transistors 14 verbunden sind. Die Emitter der Transistoren 24 A und 22 sind mit dem Kollektor des Transistors 32 B, die Emitter der Transistoren 24 B und 18 mit dem Kollektor des Transistors 32 A verbunden.
Da der Transistor 38 beim Kipp-Flip-Flop nicht verwendet wird, wurde der Transistor 36 des Differenzstromgatters der F i g. 3 ebenfalls durch ein paar Transistoren 36/1 und 36 B ersetzt, die beide von Eingangssignalen am Eingangsanschluß 33 gesteuert werden. Der Kollektor des Transistors 36/1 ist direkt mit dem V + -Anschluß 10 verbunden, und der Kollektor des Transistors 36 B ist mit den Emittern der Transistoren 44 und 46 in einer Weise verbunden, die den Verbindungen des Transistors 36 der F i g. 3 ähnlich ist. Die Transistoren 32 A und 32 B werden zusammen leitend und nichtleitend gemacht ebenso wie die Transistoren 36 A und 36 B des Differenzstromsteuerungsgatters, das von diesen Transistoren dargestellt wird.
Wie sich aus einer Prüfung der Schaltung nach F i g. 7 ergibt, ist die Wirkungsweise im wesentlichen die gleiche wie die der Schaltung von Fig.3, da die Komponenten gleiche Bczugszahlen haben, mit der Ausnahme, daß, wenn einer der Transistoren 18, 22, 24 A, 24 B, 44 und 46 leitend wird, dieser Transistor immer einen Strom/ zieht. Als Ergebnis sind die Widerstände 52 und 53, die je einen Wert .R haben, die einzigen Widerstände, diie mit irgendwelchen dieser Transistoren verbünde» sind; und die Widerstände 26 und 28, die in d«r Schaltung nach Fig.3 benutzt werden, wurden fortgelassen.
Um bei einem Kipp-Flip-Flop des in Fig.7 gezeigten Typs einen invertierten At'-sgang der Art zu schaffen, wie ihn die Schaltung von Fig.4 aufweist, wird die Schaltung nach F i g. 8 benutzt. Die Schaltung von F i g. 8 ist ähnlich der Schaltung von F i g. 7 mit der Ausnahme, daß die Transistoren 44 und 46 je durch ein Paar von Transistoren 44A, 44B und 46 A, 46 B ersetzt wurden. Der Kollektor des Differenzstromschalttransistors 36 B ist mit den Emittern der Transistoren 44 A und 465 verbunden, während der Kollektor des Transistors 36 A mit den Emittern der Transistoren 44 B und 46 A verbunden ist. Der Kollektor des Transistors 44B ist mit dem V + -Anschluß 10 verbunden, während der Kollektor des Transistors 44 A mit der Basis des Transistors 14 und über den Widerstand 53 mit dem V +-Anschluß 10 verbunden ist.
Der Transistor 46 A schafft die Schaltungsverbindungen, die von dem Transiistor 46 der F i g. 7 geliefert werden, während die Transistoren 46 B und 24 A über einen zusatzlichen WidersUind 74 des Wertes R mit dem V + -Anschluß 10 verbunden sind und ebenfalls mit der Basis eines invertierten Ausgangsemitterfolgertransistors 66 des in Fig. 4 gezeigten Typs. Der Widerstand 74 der Fi g. 8 ersetzt ein Paar von Widerständen 64 und 65, die in der Schaltung nach F i g. 4 verwendet werden, wobei die Wirkungsweise der Schaltung nach Fig.8 die gleichen Ergebnisse liefert in der gleichen Folge wie die Wirkungsweise der Schaltung nach F i g. 4.
Obwohl die beschriebenen Schaltungen besonders zur Schaffung eines monolithisch integrierten Schaltkreischips geeignet sind, können die Schaltungen auch in diskreter Form unter Verwendung separater Elemente ausgeführt werden. Obwohl lediglich /vTW-Transistoren beschrieben wurden, ist es klar, daß mit einem geeigneten Wechsel der Versorgungsspannung ebenfalls PNP- Transistoren verwendet werden können, falls dies erwünscht ist.
Hierzu 4 Blatt Zeichnungen

Claims (9)

Patentansprüche:
1. Aus Transistoren aufgebauter bistabiler Multivibrator vom Master/Slave-Typ mit einem ersten und einem zweiten Spannungsversoigungsanschlud, gekennzeichnet durch die Kombination folgender Merkmale: einen ersten Teil mit wenigstens einem ersten (44) und einem zweiten (46) Transistor, von denen jeder erste Elektroden hat, die mit dem ersten Spannungs- jo Versorgungsanschluß (10) gekoppelt sind; einen zweiten Teil mit wenigstens einem dritten (24), vierten (18) und fünften (22) Transistor, die je erste Elektroden aufweisen, die mit dem ersten Spannungsversorgungsanschluß (10) gekoppelt sind; ein Differenzstromsteuerungsgatter (32, 36) mit wenigstens einem gemeinsamen Anschluß, wenigstens einem ersten Ausgangsanschluß (Kollektor des Ί resistors 36), der mit zweiten Elektroden der Traiisistoren (44, 46) des ersten Teiles gekoppelt ist, und wenigstens einen zweiten Ausgangsanschluß (Kollektor des Transistors 32), der mit den zweiten Elektroden der Transistoren des zweiten Teiles (18, 22, 24) gekoppelt ist; eine Stromquelle (34), die den gemeinsamen Anschluß des Stromsteuerungsgatters (32, 36) mit dem zweiten Spannungsversorgungsanschluß (12) verbindet; einen ersten Rückkopplungstransistor (14) mit einer ersten Elektrode, die mit dem ersten Spannungivcrsorgungsanschluß (10) gekoppelt ist, eine zweite Elektrode, die mit der Steuerelektrode des dritten Transistors (24) des zweiten Teiles verbunden ist und diü in. Kreis (über den Widerstand 16) mit dem zweiten Spannungsversorgungsanschluß (12) gekoppelt ist, die eine Steuerelektrode aufweist, die mit der ersten Elektrode des vierten Transistors (18) des zweiten Teiles gekoppelt ist; einen zweiten Rückkopplungstransistor (50) mit einer ersten Elektrode, die mit dem ersten Spannungsversorgungsan-Schluß (10) gekoppelt ist, eine zweite Elektrode, die mit der Steuerelektrode des ersten Transistors (44) und im Kreis (über den Widerstand 48) mit dem zweiten Spannungsversorgungsanschluß (12) gekoppelt ist, und mit einer Steuerelektrode, die mit den ersten Elektroden des zweiten (46) und fünften (22) Transistors verbunden ist; und einer Schaltung zum Anlegen eines Vorspannungspotentials an die Steuerelektroden des zweiten, vierten und fünften Transistors.
2. Multivibrator nach Anspruch 1, dadurch gekennzeichnet, daß alle Transistoren vom gleichen Leitfähigkeitstyp sind.
3. Multivibrator nach den Ansprüchen 1 ftder2, gekennzeichnet durch einen Steuertransi-Itor (20), mit einer ersten Elektrode, die über tine Impedanz mit dem ersten Spannungsversorgungsanschluß (10) und mit der Steuerelektrode des ersten Kopplungstransistors (44) gekoppelt ist, und mit einer zweiten Elektrode, die (über den Transistor 38) mit der Spannungsquelle gekoppelt ist, wobei der Steuertransistor (20) in Abhängigkeit von den Eingangssignalen leitend und nichtleitend gemacht wird.
4. Multivibrator nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß der erste und zweite Rückkopplungstransistor (14, 50) zu einer Emitterfolgerschaltung verbunden sind.
5. Multivibrator nach einem der Ansprüche 1 bis 4, gekennzeichnet durch einen ersten Widerstand (52, S2A, S2B), der den ersten Spannungsversorgungsanschluß (10) mit der ersten Elektrode des zweiten (46) und fünften (22) Transistors verbindet, und durch einen zweiten Widerstand (53, S3 A, S3B), der die erste Elektrode von wenigstens dem vierten Transistor (18) mit dem ersten Spannungsversorgungsanschiuß (10) verbindet.
6. Multivibrator nach Anspruch 5, dadurch gekennzeichnet, daß der erste und der zweite Widerstand den gleichen vorbestimmten Wert haben.
7. Multivibrator nach einem der Ansprüche 1 bis 6, dadurch gekennzeichnet, daß das Stromsteuerungsgatter (32, 36) einen sechsten (32; 32 A und 325) und siebten (36, 36 und 38) Transistor aufweist, wobei erste Elektroden des sechsten und siebten Transistors den ersten bzw. zweiten Ausgangsanschluß enthalten, und wobei zweite Elektroden des sechsten und siebten Transistors an dem gemeinsamen Anschluß zusammen verbunden sind.
8. Multivibrator nach Anspruch 7, gekennzeichnet durch ekie erste Schaltung (70) zum Anlegen eines Vorspannungspotentials an die Steuerelektrode eines des sechsten und siebten Transistors und durch eine zweite Schaltung (31), die mit der Steuerelektrode des anderen des sechsten und siebten Transistors verbunden ist zum Anlegen eines variierenden Eingangssignals.
9. Multivibrator nach Anspruch 7, gekennzeichnet durch einen achten Transistor (46 B) in dem ersten Teil zusätzlich zu dem ersten und zweiten Transistor (44, 46), wobei der achte Transistor eine Steuerelektrode aufweist, die zusammen mit der Steuerelektrode des zweiten Transistors (46) verbunden Ut, eine zweite Elektrode, die mit der ersten Elektrode des sechsten Transistors verbunden ist, eine erste Elektrode, die über einen ersten Widerstand (64 und 65; 74) mit dem ersten Spannungsversorgungsanschluß (10) gekoppelt ist, und wobei die erste Elektrode des vierten Transistors (18) über einen zweiten Widerstand mit dem ersten Spannungsversorgungsanschluß verbunden ist, so daß ein normaler und ein invertierter Ausgang erhalten werden von den ersten Elektroden des vierten bzw. des achten Transistors.
DE2203456A 1971-01-29 1972-01-26 Aus Transistoren aufgebaute bistabile Multivibratorschaltung vorn Master/Slave-Typ Expired DE2203456C3 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11086371A 1971-01-29 1971-01-29
US11093271A 1971-01-29 1971-01-29
US21150871A 1971-12-23 1971-12-23

Publications (3)

Publication Number Publication Date
DE2203456A1 DE2203456A1 (de) 1972-09-07
DE2203456B2 true DE2203456B2 (de) 1975-01-16
DE2203456C3 DE2203456C3 (de) 1975-08-21

Family

ID=27380916

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2203456A Expired DE2203456C3 (de) 1971-01-29 1972-01-26 Aus Transistoren aufgebaute bistabile Multivibratorschaltung vorn Master/Slave-Typ

Country Status (3)

Country Link
US (1) US3728560A (de)
DE (1) DE2203456C3 (de)
NL (1) NL7201003A (de)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1461443A (en) * 1973-02-06 1977-01-13 Sony Corp Bistable multivibrator circuit
US3925684A (en) * 1974-03-11 1975-12-09 Hughes Aircraft Co Universal logic gate
JPS5161760A (de) * 1974-11-27 1976-05-28 Suwa Seikosha Kk
US4121120A (en) * 1977-05-05 1978-10-17 Tektronix, Inc. Clock driven voltage comparator employing master-slave configuration
US4211999A (en) * 1977-11-23 1980-07-08 The United States Of America As Represented By The Secretary Of The Navy Converter for converting a high frequency video signal to a digital signal
US4237387A (en) * 1978-02-21 1980-12-02 Hughes Aircraft Company High speed latching comparator
US4289979A (en) * 1978-08-28 1981-09-15 Burroughs Corporation Transistorized master slave flip-flop having threshold offsets generated by circuit size variations
US4311925A (en) * 1979-09-17 1982-01-19 International Business Machines Corporation Current switch emitter follower latch having output signals with reduced noise
US4357547A (en) * 1981-02-23 1982-11-02 Motorola, Inc. EFL Toggle flip-flop
US4506171A (en) * 1982-12-29 1985-03-19 Westinghouse Electric Corp. Latching type comparator
US4599526A (en) * 1983-05-13 1986-07-08 At&T Bell Laboratories Clocked latching circuit
US4607172A (en) * 1984-02-13 1986-08-19 National Semiconductor Corporation Bipolar strobed transistor latch for a high gain comparator
JPS62222711A (ja) * 1986-03-11 1987-09-30 Fujitsu Ltd ラツチ回路
JPH0221717A (ja) * 1988-07-11 1990-01-24 Toshiba Corp 低電圧駆動形論理回路

Also Published As

Publication number Publication date
NL7201003A (de) 1972-08-01
US3728560A (en) 1973-04-17
DE2203456C3 (de) 1975-08-21
DE2203456A1 (de) 1972-09-07

Similar Documents

Publication Publication Date Title
DE1045450B (de) Verschiebespeicher mit Transistoren
DE2203456B2 (de) Aus Transistoren aufgebaute bistabile Multivibratorschaltung vom Master/Slave-Typ
DE2509731B2 (de) Schaltnetz zur logischen verknuepfung von binaeren schaltvariablen
DE1814213C3 (de) J-K-Master-Slave-Flipflop
DE2618633C3 (de) PCM-Decodierer
DE3525522C2 (de)
DE2061990C3 (de) Schaltungsanordnung für einen elektronischen Koppelpunkt in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen
DE1537236B2 (de) Im Takt geschalteter ein und ruck stellbarer FUp Flop
DE1774741A1 (de) Mehrstabile Speicherzelle
DE1267249B (de) Eingangstorschaltung fuer eine bistabile Speicherschaltung
DE3875878T2 (de) Mit hoher schnelligkeit betreibbares und zur implementierung als integrierter schaltkreis geeigneter flipflop.
DE4030631C2 (de)
DE2525690B2 (de) Logische DOT-Verknüpfungsschaltung in Komplementär-Feldeffekttransistor-Technik
DE2210037C3 (de) Speicher-Prozessor-Element
DE2246756C3 (de) Elektronischer Datenspeicher
EP0134270A1 (de) Phasenteiler mit Verriegelung
DE4231178C2 (de) Speicherelement
DE1963225B1 (de) Monolithisch integrierbare Flipflop-Schaltung
DE1270102B (de) Bistabile Kippschaltung
DE1246027B (de) Logische Schaltung aus zwei in Stromuebernahme-schaltung geschalteten Transistoren
DE1963225C (de) Monolithisch integrierbare Flipflop-Schaltung
DE1945809C3 (de) Logische Speicherschaltung
DE1524774C (de) Elektronisches Speicherelement
DE1537236C (de) Im Takt geschalteter, ein und ruck stellbarer Flip Flop
DE2626928A1 (de) Logisch gesteuerte verriegelungsschaltung

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)