CN202996250U - 一种液晶显示器的驱动电路 - Google Patents

一种液晶显示器的驱动电路 Download PDF

Info

Publication number
CN202996250U
CN202996250U CN 201220544793 CN201220544793U CN202996250U CN 202996250 U CN202996250 U CN 202996250U CN 201220544793 CN201220544793 CN 201220544793 CN 201220544793 U CN201220544793 U CN 201220544793U CN 202996250 U CN202996250 U CN 202996250U
Authority
CN
China
Prior art keywords
input end
output terminal
signal
output
phase inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201220544793
Other languages
English (en)
Inventor
张元波
马若玉
何雁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN 201220544793 priority Critical patent/CN202996250U/zh
Application granted granted Critical
Publication of CN202996250U publication Critical patent/CN202996250U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本实用新型实施例提供一种液晶显示器的驱动电路,第一GOA驱动单元和第二GOA驱动单元,第一GOA驱动单元和第二GOA驱动单元具有相同的结构;第一GOA驱动单元包括:具有输入端A、输入端B和输出端J,用于根据输入端A接收的时钟周期TCK对应的第一时钟信号CK,以及输入端B接收的STV-input信号,在经过二分之一个时钟周期TCK后通过输出端J向第二GOA驱动单元输出STV-output信号的控制信号调节模块;STV-output信号在第二GOA驱动单元处作为STV-input信号;以及,第一逻辑模块,第二逻辑模块和第三逻辑模块。在第三时钟信号CK1的一个周期TCK1内实现对两行栅极线的驱动。

Description

一种液晶显示器的驱动电路
技术领域
本实用新型涉及液晶显示器技术,特别是指一种液晶显示器的驱动电路。 
背景技术
主动式矩阵液晶显示器(Active Matrix Liquid Crystal Display),每个像素中设置有晶体管。 
为节省成本和降低功耗,阵列基板行驱动技术(GOA,Gate Driver on Array)在小尺寸有源薄膜场效应晶体管液晶显示器(TFT-LCD)中得到了广泛应用,更省电、占用空间更小的GOA电路,一直是GOA技术发展的趋势。 
现有技术存在如下问题:一个GOA电路只能控制一行栅极线,因此导致GOA电路占据的空间过大,不利于液晶显示器的内部布局。 
实用新型内容
本实用新型要解决的技术问题是提供一种液晶显示器的驱动电路,解决现有技术中,一个GOA电路只能控制一行栅极线,因此导致GOA电路在液晶显示器内部占据的空间过大的缺陷。 
为解决上述技术问题,本实用新型的实施例提供一种液晶显示器的驱动电路,包括:第一GOA驱动单元和第二GOA驱动单元,所述第一GOA驱动单元和第二GOA驱动单元具有相同的结构;第一GOA驱动单元包括:具有输入端A、输入端B和输出端J,用于根据输入端A接收的时钟周期TCK对应的第一时钟信号CK,以及输入端B接收的STV-input信号,在经过二分之一个时钟周期TCK后通过输出端J向第二GOA驱动单元输出STV-output信号的控制信号调节模块;其中,STV-output信号在所述第二GOA驱动单元处作为STV-input信号;具有输入端C、输入端D、输入端EN和输出端E,所述输入端EN接高电平,用于根据输入端C接收的STV-input信号,输入端D接 收的第二时钟信号CKB;在输出端E输出第一信号的第一逻辑模块;具有输入端P1、输入端F和输出端H,输入端P1与所述输出端E连接,用于根据输入端F接收的时钟周期TCK1对应的第三时钟信号CK1以及输入端P1接收的所述第一信号,在输出端H输出奇数号栅极输出信号Gate-output Odd的第二逻辑模块;具有输入端P2、输入端G和输出端I,输入端P2与所述输出端E连接,用于根据输入端G接收的第四时钟信号CK1B以及输入端P2接收所述第一信号,在输出端I输出偶数号栅极输出信号Gate-output Even的第三逻辑模块。 
所述的驱动电路中,控制信号调节模块包括:第一反相器1,第一可控反相器2,第二可控反相器3,第二反相器4;所述第一反相器1连接输入端A,输出端与第一可控反相器2的控制端连接,并与第二可控反相器3的使能端连接;第一可控反相器2的输入端连接输入端B,输出端与第二可控反相器3的输出端连接,使能端与输入端A连接;第二可控反相器3的输入端与输出端J连接,控制端连接输入端A;所述第二反相器4跨接在所述第二可控反相器3的输出端和输入端。 
所述的驱动电路中,所述第一逻辑模块包括:第一与非门5和第二与非门6;所述第一与非门5具有输入端C和输入端D,输出端与所述第二与非门6的一个输入端连接,所述第二与非门6还具有输入端EN和输出端E。 
所述的驱动电路中,所述第二逻辑模块包括:第三与非门7,奇数个反相器;所述第三与非门7具有输入端P1和输入端F,输出端与一个所述反相器连接,且各个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器具有输出端H。 
所述的驱动电路中,所述第三逻辑模块包括:第四与非门8,奇数个反相器;所述第四与非门8具有输入端P2和输入端G,输出端与一个所述反相器连接,且各个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器具有输出端I。 
所述的驱动电路中,所述奇数个反相器具体为一个。 
本实用新型的上述技术方案的有益效果如下:由于控制信号调节模块实现了移位寄存功能,在第一时钟信号CK的二分之一个时钟周期TCK之后将第 一GOA驱动单元的输入信号STV-input信号移位形成STV-output信号,该STV-output信号到达第二GOA驱动单元并作为输入第二GOA驱动单元的STV-input信号;且通过第一逻辑模块、第二逻辑模块和第三逻辑模块在第三时钟信号CK1的一个周期TCK1内实现对两行栅极线的驱动。 
附图说明
图1表示阵列基板行驱动技术电路示意图一; 
图2表示阵列基板行驱动技术电路示意图二; 
图3表示阵列基板行驱动技术电路单元的时序图; 
第一反相器1 
第一可控反相器2 
第二可控反相器3 
第二反相器4 
第一与非门5 
第二与非门6 
第三与非门7 
第四与非门8。 
具体实施方式
为使本实用新型要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。 
本实用新型中基于CMOS低温多晶硅技术,采用一个GOA驱动单元驱动两行栅极线。 
本实用新型实施例提供一种液晶显示器的驱动电路,如图1所示,包括:第一GOA驱动单元和第二GOA驱动单元,所述第一GOA驱动单元和第二GOA驱动单元具有相同的结构; 
所述第一GOA驱动单元包括: 
具有输入端A、输入端B和输出端J,输入端A接收的时钟周期TCK对应的第一时钟信号CK,以及输入端B接收的STV-input信号,在经过二分之 一个时钟周期TCK后通过输出端J向第二GOA驱动单元输出STV-output信号的控制信号调节模块;其中,STV-output信号在所述第二GOA驱动单元处作为输入第二GOA驱动单元的STV-input信号; 
具有输入端C、输入端D、输入端EN和输出端E,所述输入端EN接高电平,用于根据输入端C接收的所述STV-input信号,输入端D接收的第二时钟信号CKB,在输出端E输出第一信号的第一逻辑模块; 
具有输入端P1、输入端F和输出端H,输入端P1与所述输出端E连接,用输入端F接收的时钟周期TCK1对应的第三时钟信号CK1以及输入端P1接收的所述第一信号,在输出端H输出奇数号栅极输出信号Gate-output Odd的第二逻辑模块; 
具有输入端P2、输入端G和输出端I,所述输入端P2与所述输出端E连接,输入端G接收的第四时钟信号CK1B以及输入端P2接收的所述第一信号,在输出端I输出偶数号栅极输出信号Gate-output Even的第三逻辑模块;第三时钟信号CK1和第四时钟信号CK1B的周期长度TCK1是时钟周期TCK的二分之一。 
应用所提供的技术方案,控制信号调节模块实现了移位寄存功能,第一GOA驱动单元在将STV-input信号寄存二分之一个时钟周期TCK之后移位形成STV-output信号,该STV-output信号到达第二GOA驱动单元并作为STV-input信号进行输入;且通过第一逻辑模块、第二逻辑模块和第三逻辑模块在第三时钟信号CK1的一个周期内实现对两行栅极线的驱动。 
其中,一个CK的时间长度是STV-output或者STV-input的一半。 
第一时钟信号CK与第二时钟信号CKB之间,每一个周期的时间长度相同,但两者在同一时刻出现的电平相反,即,第一时钟信号CK的高电平对应着第二时钟信号CKB的低电平,第一时钟信号CK的低电平对应着第二时钟信号CKB的高电平。 
第三时钟信号CK1和第四时钟信号CK1B之间,每一个周期的时间长度相同,但两者在同一时刻出现的电平相反,即,第三时钟信号CK1的高电平对应着第四时钟信号CK1B的低电平,第三时钟信号CK1的低电平对应着第四时钟信号CK1B的高电平。 
第三时钟信号CK1对应着用于产生奇数号栅极输出信号,第四时钟信号CK1B对应着用于产生偶数号栅极输出信号。 
对应的栅极线得到奇数号栅极输出信号或者偶数号栅极输出信号之后,各自驱动该栅极线连接的各个像素区开关TFT。 
如附图2所示,在一个优选实施例中,控制信号调节模块包括:第一反相器1,第一可控反相器2,第二可控反相器3,第二反相器4;第一可控反相器2和第二可控反相器3具有四个端子,输入端、控制端、输出端和使能端; 
所述第一反相器1连接输入端A,输出端与第一可控反相器2的控制端连接,并与第二可控反相器3的使能端连接;输入端A又称为正极性控制端(正电压输入端); 
第一可控反相器2的输入端连接输入端B,输出端与第二可控反相器3的输出端连接,使能端与输入端A连接; 
第二可控反相器3的输入端与输出端J连接,控制端连接输入端A; 
所述第二反相器4跨接在所述第二可控反相器3的输出端和输入端。 
在一个优选实施例中,第一逻辑模块包括:第一与非门5和第二与非门6; 
所述第一与非门5连接输入端C和输入端D,输出端与所述第二与非门6的一个输入端连接,所述第二与非门6还连接输入端EN和输出端E。 
在一个优选实施例中,第二逻辑模块包括:第三与非门7,奇数个反相器; 
所述第三与非门7连接输入端P1和输入端F,输出端与一个所述反相器连接,且相邻的两个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器连接输出端H。 
在一个优选实施例中,所述第三逻辑模块包括:第四与非门8,奇数个反相器; 
所述第四与非门8连接输入端P2和输入端G,输出端与一个所述反相器连接,且相邻的两个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器连接输出端I。 
在一个优选实施例中,第二逻辑模块和第三逻辑模块中的所述奇数个反相器具体为一个。 
第二逻辑模块中,输入端P1与输入端F处的CK1均为高电平,经过第三 与非门7之后,变为低电平,此时必须需要第一个反相器,才能使其输出变为高电平,打开奇数行TFT。 
同理,第三逻辑模块中,输入端P2为高电平,输入端G处的CK1B为低电平,经过第四与非门8之后,变为高电平,此时必须需要第一个反相器,才能使其输出变为低电平,关闭偶数行TFT。 
在一个优选实施例中,第一GOA驱动单元的输出端J输出的STV-output信号是第二GOA驱动单元的STV-input信号。 
上述实施例的GOA电路的时序,如图3所示,时钟周期TCK1的长度是时钟周期TCK的一半。 
当附图3中的周期1开始时, 
输入端EN始终处于高电平,STV-input信号为高电平,第二时钟信号CKB为高电平,通过第一与非门5和第二与非门6之后,输出端E点输出高电平; 
第三时钟信号CK1为高电平,经过第三与非门7以及后面串连的反相器之后,输出的奇数行栅极输出信号Gate-output Odd是高电平;奇数行栅极输出信号Gate-output Odd使得与第一GOA驱动单元相连的奇数行开关TFT被打开。 
第四时钟信号CK1B为低电平,经过第四与非门8和后面串连的反相器后,输出的偶数行栅极输出信号为低电平;偶数行栅极输出信号使得与第一GOA驱动单元相连的偶数行开关TFT被关闭。 
第一时钟信号CK为低电平,第一可控反相器2不导通,第二可控反相器3导通,STV-output信号在周期1中保持低电平,该STV-output信号输入到第二GOA驱动单元成为第二GOA驱动单元的STV-input信号。 
当附图3中的周期2开始时, 
STV-input信号,第二时钟信号CKB和输入端EN均不发生变化,所以输出端E输出的仍为高电平。 
第三时钟信号CK1此时为低电平(不再是高电平),输出的奇数行栅极输出信号Gate-output Odd输出为低电平,与第一GOA驱动单元相连的奇数行开关TFT被关闭。 
第四时钟信号CK1B此时改为高电平,输出的偶数行栅极输出信号 Gate-output Even输出为高电平,与第一GOA驱动单元相连的偶数行开关TFT被打开。 
第一时钟信号CK仍为低电平,第一可控反相器2不导通,第二可控反相器3导通,因此STV-output保持低电平。 
当附图3中的周期3开始时, 
输入端EN始终处于高电平,STV-input信号保持高电平,第二时钟信号CKB变为低电平,经过第一与非门5和第二与非门6之后,输出端E的输出变为低电平; 
输出端E输出为低电平,此时无论第三时钟信号CK1与第四时钟信号CK1B电平为何,第三与非门7和第四与非门8输出均为高电平,再经过其后的反相器后变为低电平,因此Gate-output Odd与Gate-output Even均为低电平,与第一GOA驱动单元连接的像素区内的两行开关TFT均关闭。 
第一时钟信号CK变为高电平,第一可控反相器2导通,第二可控反相器3不导通,STV-output输出高电平。 
当图3中的周期4开始时, 
输入端EN始终处于高电平,STV-input信号改变为低电平;此后无论第二时钟信号CKB怎么变化,通过第一与非门5和第二与非门6,输出端E的输出始终为低电平,此时无论第三时钟信号CK1与第四时钟信号CK1B电平为何,第三与非门7和第四与非门8输出均为高电平,再经过其后的反相器,变为低电平,所以Gate-output Odd与Gate-output Even均一直保持低电平,直到下一帧STV-input信号的高电平来到为止。 
第一时钟信号CK变为低电平,此时,第一可控反相器2不导通,第二可控反相器3导通,STV-output信号被锁存,继续输出高电平。 
当图3中的周期5开始时, 
第一时钟信号CK变为高电平,第一可控反相器2导通,第二可控反相器3不导通,由于此时STV-input处于低电平,STV-output输出低电平,并一直保持到下一帧STV-input信号来到为止。其中,周期4之后直到下一帧STV-input信号来到之前的时间长度为周期5。 
周期1~周期5构成了一个关于STV-input信号的大周期。 
采用本方案之后的优势是:由于控制信号调节模块实现了移位寄存功能,在第一时钟信号CK的二分之一个时钟周期TCK之后,将第一GOA驱动单元的输入信号STV-input移位到第二GOA驱动单元并作为输入,且通过第一逻辑模块、第二逻辑模块和第三逻辑模块在一个第三时钟信号CK1的周期内能够驱动两行栅极线。 
以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。 

Claims (6)

1.一种液晶显示器的驱动电路,其特征在于,包括:第一GOA驱动单元和第二GOA驱动单元,所述第一GOA驱动单元和第二GOA驱动单元具有相同的结构; 
第一GOA驱动单元包括: 
具有输入端A、输入端B和输出端J,用于根据输入端A接收的时钟周期TCK对应的第一时钟信号CK,以及输入端B接收的STV-input信号,在经过二分之一个时钟周期TCK后通过输出端J向第二GOA驱动单元输出STV-output信号的控制信号调节模块;其中,STV-output信号在所述第二GOA驱动单元处作为STV-input信号; 
具有输入端C、输入端D、输入端EN和输出端E,所述输入端EN接高电平,用于根据输入端C接收的STV-input信号,输入端D接收的第二时钟信号CKB;在输出端E输出第一信号的第一逻辑模块; 
具有输入端P1、输入端F和输出端H,输入端P1与所述输出端E连接,用于根据输入端F接收的时钟周期TCK1对应的第三时钟信号CK1以及输入端P1接收的所述第一信号,在输出端H输出奇数号栅极输出信号Gate-output Odd的第二逻辑模块; 
具有输入端P2、输入端G和输出端I,输入端P2与所述输出端E连接,用于根据输入端G接收的第四时钟信号CK1B以及输入端P2接收所述第一信号,在输出端I输出偶数号栅极输出信号Gate-output Even的第三逻辑模块。 
2.根据权利要求1所述的驱动电路,其特征在于,所述控制信号调节模块包括:第一反相器(1),第一可控反相器(2),第二可控反相器(3),第二反相器(4); 
所述第一反相器(1)连接输入端A,输出端与第一可控反相器(2)的控制端连接,并与第二可控反相器(3)的使能端连接; 
第一可控反相器(2)的输入端连接输入端B,输出端与第二可控反相器(3)的输出端连接,使能端与输入端A连接; 
第二可控反相器(3)的输入端与输出端J连接,控制端连接输入端A; 
所述第二反相器(4)跨接在所述第二可控反相器(3)的输出端和输入端。 
3.根据权利要求1所述的驱动电路,其特征在于,所述第一逻辑模块包括: 
第一与非门(5)和第二与非门(6); 
所述第一与非门(5)具有输入端C和输入端D,输出端与所述第二与非门(6)的一个输入端连接,所述第二与非门(6)还具有输入端EN和输出端E。 
4.根据权利要求1所述的驱动电路,其特征在于,所述第二逻辑模块包括: 
第三与非门(7),奇数个反相器; 
所述第三与非门(7)具有输入端P1和输入端F,输出端与一个所述反相器连接,且各个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器具有输出端H。 
5.根据权利要求1所述的驱动电路,其特征在于,所述第三逻辑模块包括: 
第四与非门(8),奇数个反相器; 
所述第四与非门(8)具有输入端P2和输入端G,输出端与一个所述反相器连接,且各个所述反相器中,前一个所述反相器的输出端与后一个所述反相器的输入端连接,末尾的所述反相器具有输出端I。 
6.根据权利要求4或5所述的驱动电路,其特征在于, 
所述奇数个反相器具体为一个。 
CN 201220544793 2012-10-23 2012-10-23 一种液晶显示器的驱动电路 Expired - Lifetime CN202996250U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220544793 CN202996250U (zh) 2012-10-23 2012-10-23 一种液晶显示器的驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220544793 CN202996250U (zh) 2012-10-23 2012-10-23 一种液晶显示器的驱动电路

Publications (1)

Publication Number Publication Date
CN202996250U true CN202996250U (zh) 2013-06-12

Family

ID=48567396

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220544793 Expired - Lifetime CN202996250U (zh) 2012-10-23 2012-10-23 一种液晶显示器的驱动电路

Country Status (1)

Country Link
CN (1) CN202996250U (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104537996A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 与非门锁存的驱动电路以及与非门锁存的移位寄存器
WO2015096207A1 (zh) * 2013-12-26 2015-07-02 深圳市华星光电技术有限公司 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
CN104966480A (zh) * 2015-07-21 2015-10-07 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
WO2015180334A1 (zh) * 2014-05-30 2015-12-03 京东方科技集团股份有限公司 显示驱动电路、阵列基板及触摸显示装置
WO2017024622A1 (zh) * 2015-08-07 2017-02-16 深圳市华星光电技术有限公司 一种液晶显示器及其控制方法
WO2017121129A1 (zh) * 2016-01-12 2017-07-20 京东方科技集团股份有限公司 一种栅极驱动电路和相应的显示装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015096207A1 (zh) * 2013-12-26 2015-07-02 深圳市华星光电技术有限公司 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
WO2015180334A1 (zh) * 2014-05-30 2015-12-03 京东方科技集团股份有限公司 显示驱动电路、阵列基板及触摸显示装置
US9552091B2 (en) 2014-05-30 2017-01-24 Boe Technology Group Co., Ltd. Display driving circuit, array substrate and touch display apparatus
CN104537996A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 与非门锁存的驱动电路以及与非门锁存的移位寄存器
CN104966480A (zh) * 2015-07-21 2015-10-07 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
WO2017012254A1 (zh) * 2015-07-21 2017-01-26 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
CN104966480B (zh) * 2015-07-21 2017-08-25 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
US9881542B2 (en) 2015-07-21 2018-01-30 Boe Technology Group Co., Ltd. Gate driver on array (GOA) circuit cell, driver circuit and display panel
WO2017024622A1 (zh) * 2015-08-07 2017-02-16 深圳市华星光电技术有限公司 一种液晶显示器及其控制方法
US9818360B2 (en) 2015-08-07 2017-11-14 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal display and control method for the same
WO2017121129A1 (zh) * 2016-01-12 2017-07-20 京东方科技集团股份有限公司 一种栅极驱动电路和相应的显示装置
US10297220B2 (en) 2016-01-12 2019-05-21 Boe Technology Group Co., Ltd. Gate driving circuit and corresponding display device

Similar Documents

Publication Publication Date Title
CN104332181B (zh) 一种移位寄存器及栅极驱动装置
CN102184697B (zh) 移位缓存器电路
CN202996250U (zh) 一种液晶显示器的驱动电路
CN107154245B (zh) 一种栅极驱动电路及其驱动方法
CN103730094B (zh) Goa电路结构
CN103730093B (zh) 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
CN103262148B (zh) 扫描信号线驱动电路及具备其的显示装置
CN105118463B (zh) 一种goa电路及液晶显示器
CN202905121U (zh) 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN102270509B (zh) 移位寄存器电路
CN101303896B (zh) 可降低频率偶合效应的移位缓存器及移位缓存器单元
CN103280201B (zh) 栅极驱动装置和显示装置
CN101388197B (zh) 具低漏电流控制机制的栅极驱动电路
CN102855938B (zh) 移位寄存器、栅极驱动电路及显示装置
WO2015096385A1 (zh) 一种栅极驱动电路、显示装置及驱动方法
CN102592552B (zh) 液晶显示装置的驱动装置及其驱动方法
JP2015506048A (ja) 駆動回路、シフトレジスター、ゲート駆動器、アレイ基板及び表示装置
CN103208311A (zh) 移位寄存器
CN102034553B (zh) 移位寄存器及其栅线驱动装置
US9171516B2 (en) Gate driver on array circuit
CN101976581B (zh) 移位寄存器电路
CN103503057A (zh) 扫描信号线驱动电路、具备它的显示装置和扫描信号线的驱动方法
CN108269539B (zh) 移位寄存器单元、栅极驱动电路以及异常情况处理方法
CN102426817B (zh) 移位寄存器电路
CN106531118A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130612

CX01 Expiry of patent term