CN1447298A - 移位寄存器及使用它的显示装置 - Google Patents

移位寄存器及使用它的显示装置 Download PDF

Info

Publication number
CN1447298A
CN1447298A CN03108333A CN03108333A CN1447298A CN 1447298 A CN1447298 A CN 1447298A CN 03108333 A CN03108333 A CN 03108333A CN 03108333 A CN03108333 A CN 03108333A CN 1447298 A CN1447298 A CN 1447298A
Authority
CN
China
Prior art keywords
level
aforementioned
trigger
signal
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN03108333A
Other languages
English (en)
Other versions
CN100399380C (zh
Inventor
松田英二
業天誠二郎
鷲尾一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN1447298A publication Critical patent/CN1447298A/zh
Application granted granted Critical
Publication of CN100399380C publication Critical patent/CN100399380C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)
  • Logic Circuits (AREA)

Abstract

在用于驱动电路一体形成于显示面板的TFT有效矩阵方式的画像显示装置中、输入振幅低于驱动电压的起动脉冲SP、可利用电平转换器将它升压至起动脉冲SPO、并输入到移位寄存器部的触发器F1的移位寄存器中,设置着在第1级的触发器F1输出输出信号S1时使前述电平转换器不工作,在最终级的触发器Fn输出输出信号Sn时使前述电平转换器工作的动作控制电路。因此,可削减前述起动脉冲SPO在触发器F2至触发器Fn-1间传送期间的电平转换器的消耗。

Description

移位寄存器及使用它的显示装置
技术领域
本发明涉及适用于液晶显示装置的驱动电路、应答较低电压的输入信号进行动作的移位寄存器,以及使用它的前述液晶显示装置等的显示装置。
背景技术
在前述液晶显示装置的扫描信号线驱动电路及数据信号线驱动电路中,因为一面作成提供给各扫描信号线的扫描信号、同时取得从画像信号对各数据信号取样时的时刻,所以广泛地使用移位寄存器。这样使用移位寄存器的扫描信号线驱动电路及数据信号线驱动电路,在如下专利文献中已被揭示:日本特许公报2000-322020号(公开日:2000年11月20日,对应的美国申请的Serial№:09/568,899);日本特许公报2000-339984号(公开日:2000年12月8日,对应的美国申请的Serial№:09/578,440);日本特许公报2001-307495号(公开日:2001年11月2日,对应的美国申请的Serial№:09/703,918)。
另一方面,电子电路的消耗功率,与频率、负载容量、电压的平方成正比。因此,在生成传送到前述液晶显示装置的画像信号的电路等与该液晶显示装置连接的电路以及该液晶显示装置自身,为了减低前述消耗功率,倾向于不断把驱动电压设定得低些。
但是,在诸如各象素电路及扫描信号线驱动电路及数据信号线驱动电路等为确保较大的显示面积因而以多晶硅薄膜晶体管形成的电路中,即使在基板间或同一基板内,阈值电压的差异达数“V”左右,所以,在驱动电压中把阈值电压偏差影响的余地考虑在内,大幅度减低该驱动电压是有难度的。另外,如前述画像信号的生成电路那样,在采用单晶硅晶体管的电路中,例如,驱动电压通常设定在5V及3.3V。
因此,在显示面板上,从前述画像信号的生成电路那样的外部电路迭加低于移位寄存器的驱动电压的起动脉冲,此时,在移位寄存器中设置对起动脉冲升压的电平转换器。具体是,如图12中的移位寄存器1表示的那样,在移位寄存器部2的输入侧设置电平转换器3,把来自前述画像信号的生成电路的前述5V左右振幅的起动脉冲SP升压到移位寄存器部2的驱动电压、例如15V左右的起动脉冲SPO,使输入到前述移位寄存器部2的第1级的触发器f1。
前述第1级的触发器f1,把与来自前述画像信号的生成电路的时钟信号CK同步、升压后的起动脉冲SPO传送到下级的触发器f2。这样的动作,在相互串联连接的触发器f1,f2,…fn-1,fn中依次进行,选择脉冲从各级的触发器f1,f2,…fn-1,fn作为输出信号s1,s2,…sn-1,sn依次输出。
图13表示前述电平转换器3的一构成例的方框图。该电平转换器3,包括一对NMOS晶体管n1、n2,及PMOS晶体管p1、p2,及2级反向器inv1、inv2。
前述NMOS晶体管n1、n2的栅极相互连接,漏极,与PMOS晶体管p1、p2的漏极分别连接,NMOS晶体管n1的源极接地,此外,该NMOS晶体管n1的栅极及漏极连接,在NMOS晶体管n2的源极上输入前述起动脉冲SP。前述PMOS晶体管p1、p2的源极上,提供前述15V左右的高电平的驱动电压Vcc,栅极共接地。
因此,从PMOS晶体管p2的漏极与NMOS晶体管n2的漏极的连接点的输出端,输入到NMOS晶体管n2的源极的起动脉冲SP,被升压到前述驱动电压Vcc输出。该输出,由2级反向器inv1、inv2放大、以正向输出作为前述升压后的起动脉冲SPO输出。
在如前述构成的电平转换器3,前述NMOS晶体管n1、n2及PMOS晶体管p1、p2,构成电流驱动型的电平转换器部,不管起动脉冲SP是否输入,PMOS晶体管p1、p2平时为ON,这样,NMOS晶体管n1、n2的栅极,处于高电平,该NMOS晶体管n1、n2,平时ON,有电流流动。因此,前述起动脉冲SP的振幅,即使比NMOS晶体管n2的阈值电压低时,也能正常地使起动脉冲SP升压。
另一方面,在通过输入信号的电平使输入开关器件导通/截断的电压驱动型的电平转换器,当前述起动脉冲SP的振幅低于输入开关器件的阈值电压时,升压动作不能进行。但是,前述电流驱动型的电平转换器,如前所述,由于平时有电流流动,存在消耗功率大的问题。
发明内容
本发明的目的是提供意在节省电功率、即使将输入信号取为小振幅、也能利用电平转换器正常动作,同时可削减该电平转换器的消耗功率的移位寄存器及使用移位寄存器的显示装置。
本发明的移位寄存器,在多级的触发器依次传送输入的信号,包括:对振幅低于前述触发器的驱动电压的前述输入信号进行升压、并迭加到第1级触发器的电平转换器,以及应答任意的第x级的触发器及任意的第y级(x<y)触发器的输出、在前述第x级的触发器传送前述输入信号时使前述电平转换器不工作,在前述第y级触发器传送前述输入信号时使前述电平转换器工作的动作控制装置。
按照前述的构成,在多级的触发器依次传送与时钟信号同步的起动脉冲等的输入信号的移位寄存器,通过电平转换器对振幅低于前述触发器的驱动电压的前述输入信号进行升压输入,动作控制电路,在第x级的触发器传送前述输入信号时使前述电平转换器不工作,在第y级触发器传送前述输入信号时使前述电平转换器工作。即亦,前述输入信号从留下的第x级被传送到第y级的触发器期间、电平转换器不工作,只在从前述输入信号可输入到电平转换器的某第y级到下面的输入信号周期的第x级的期间电平转换器才工作。
因此,为节省电功率、将输入信号取小的振幅也能正常动作,同时可削减从第x级到第y级传送期间电平转换器的消耗功率。
此外,本发明的移位寄存器中,最好,前述第x级是第1级,前述第y级是最终级。
按照前述的构成,y-x,即亦电平转换器不工作的期间为最大值,最能削减消耗功率。
此外,本发明的移位寄存器,在多级的触发器依次输入的信号传送出去、同时可切换移位方向,包括:对振幅低于前述触发器的驱动电压的前述输入信号进行升压、并迭加到任意的第s级触发器的电平转换器,以及应答任意的第x级(但,s≤x)的触发器及任意的第y级(但,x<y)触发器的输出、在前述第x级的触发器传送前述输入信号时使前述电平转换器不工作,在前述第y级触发器传送前述输入信号时使前述电平转换器工作的动作控制电路。
按照前述的构成,在多级的触发器依次传送与时钟信号同步的起动脉冲等的输入信号的同时、可切换移位方向的、所谓双向移位寄存器,通过电平转换器对振幅低于前述触发器的驱动电压的前述输入信号进行升压输入,动作控制电路,在第x级的触发器传送前述输入信号时使前述电平转换器不工作,在第y级触发器传送前述输入信号时使前述电平转换器工作。即亦,前述输入信号从留下的第x级被传送到第y级的触发器期间、电平转换器不工作,只在从前述输入信号可输入到电平转换器的某第y级到下面的输入信号周期的第x级的期间电平转换器才工作。
这里,前述输入信号向任意的第s级(但,s≤x)的触发器输入,因此,来自该第s级以下的触发器的输出是有效的。即亦,例如从这些触发器的输出用于画像显示时,前述第s级以下为有效显示领域。切换移位方向时,在第1级~第s-1级的触发器,成为最终级~最终(s-2)级,进行移位动作。
因此,为节省电功率、将输入信号取小的振幅也能正常动作,同时可削减从第x级到第y级传送期间电平转换器的消耗功率。
此外,本发明的移位寄存器中,最好,前述第x级是第s级,前述第y级是最终级。
按照前述的构成,y-x,即亦电平转换器不工作的期间为最大值,最能削减消耗功率。此外,在使用于前述画像显示时,前述最终级~最终(s-2)级,虽然是前述有效显示领域,但这些触发器实际不起作用,因此,在前述有效显示领域的选择终了以后,在任意时刻都能使前述电平转换器工作。
此外,在本发明的移位寄存器,前述电平转换器,最好,包括:在动作时提供前述输入信号的输入开关器件平时导通的电流驱动型的电平转换部。
按照前述构成,与根据输入信号的电平使输入开关器件导通/截断的电压驱动型电平转换器不同,电流驱动型的电平转换器,在动作中,前述输入开关器件平时是导通的。因此,在前述输入信号的振幅低于前述输入开关器件的阈值电压时,也能正常地使输入信号升压。
另一方面,如前所述,该电流驱动型的电平转换器,在动作中,输入开关器件是导通的,所以,即使消耗功率比前述电压驱动型的电平转换器大,利用前述动作控制电路也能在前述输入信号不输入时使该电平转换器的动作停止,因此,可抑制消耗功率,特别适合本发明。
此外,本发明的移位寄存器,最好,还包括:与前述动作控制电路相关、在该动作控制装置使前述电平转换器不工作时、将该输入开关器件的截断电平信号提供到前述电平转换部的前述输入开关器件的输入中的输入控制电路。
按照前述构成,如前所述,对于动作中输入开关器件导通的电流驱动型电平转换器,例如以前述输入开关器件是MOS晶体管的场合为例进行说明,按照前述输入信号迭加于栅极的构成,输入控制电路,如果把漏极—源极间截断电平信号迭加到栅极,可截断输入开关器件。此外,按照前述输入信号迭加于源极的构成,输入控制电路,把与漏极大致相同的电位的信号迭加于前述源极,使输入开关器件截断。
这样,在实现电流驱动型的电平转换器不工作的同时,可削减不工作时的输入开关器件的贯通电流、实现消耗功率更低的移位寄存器。
此外,对于本发明的移位寄存器,前述电平转换器,包括:在前述不工作时、将输出电压保持在预定值的输出稳定部。
按照前述构成,在电平转换器停止动作期间,该电平转换器的输出电压不定时,与该电平转换器连接的触发器的动作有不稳定之虞,因此,利用稳定电路将该电平转换器的输出电压保持在预定值,可防止前述不定的输出电压引起的触发器的误动作,实现更稳定的移位寄存器。
此外,本发明的显示装置,在利用相互垂直的多根扫描信号线及数据信号线划分形成的各象素领域、扫描信号线驱动电路及数据信号线驱动电路、能经前述扫描信号线及数据信号线写入画像信号,前述扫描信号线驱动电路及数据信号线驱动电路的至少一方、在一体形成于显示面板的同时、包括前述的移位寄存器。
按照前述的构成,在利用相互垂直的多根扫描信号线及数据信号线划分形成各象素领域、使依次选择前述扫描信号线及数据信号线的驱动电路一体形成于显示面板的所谓单片驱动的矩阵显示装置,在一体形成的扫描信号线驱动电路及数据信号线驱动电路的至少一方,搭载前述某一移位寄存器。
因此,以多晶硅等形成的前述一体形成的驱动电路,比之以单晶硅芯片形成的外部电路,移动度低,所以,它的动作电压高,另外,前述外部电路的驱动电压低,因此,在从该外部电路来的信号输入的驱动电路中有必要搭载电平转换器,使本发明的移位寄存器可适用。
这样,可实现消耗功率少的前述单片驱动的显示面板。
本发明的另外的目的,特征及优点,将在下面详细说明。此外,参照附图,更能体会本发明的优点。
附图说明
图1表示本发明实施形态1的移位寄存器的电气构成的方框图。
图2详细表示图1的移位寄存器中的移位寄存器部的一构成例的方框图。
图3是说明前述移位寄存器的动作用的波形图。
图4表示图1的移位寄存器中的动作控制电路的一构成例的方框图。
图5表示本发明的电流驱动型移位寄存器的一构成例的方框图。
图6是本发明的移位寄存器适用的画像显示装置的一例的方框图。
图7是图6中的画像显示装置中的象素的等效电路图。
图8表示本发明的其它的实施形态的移位寄存器的电气构成的方框图。
图9表示图8中的移位寄存器的输入控制电路及电平转换器部的一构成例的方框图。
图10表示本发明的又一其它的实施形态的移位寄存器的电气构成的方框图。
图11表示图10中的移位寄存器的输出稳定电路及输入控制电路及电平转换器部的一构成例的方框图。
图12是典型的以往技术的移位寄存器的方框图。
图13表示图12的移位寄存器中的电平转换器的一构成例的方框图。
图14表示本发明的其它的实施形态的移位寄存器的电气构成的方框图。
图15详细表示图14的移位寄存器中的移位寄存器部的方框图。
图16表示图15中的移位寄存器部中的模拟开关的一构成例的方框图。
图17是说明图14的移位寄存器的动作用的波形图。
图18表示图14的移位寄存器中的动作控制电路的一构成例的方框图。
图19表示本发明的又一其它的实施形态的移位寄存器的电气构成的方框图。
图20详细表示图19的移位寄存器中的移位寄存器部的一构成例的方框图。
图21是说明图19的移位寄存器的动作用的波形图。
图22表示本发明的又一其它的实施形态的移位寄存器的电气构成的方框图。
图23表示本发明的其它的实施形态的移位寄存器的电气构成的方框图。
具体实施形态
对本发明的实施形态1,参照图1~图7说明如下。
图1表示本发明的实施形态1的移位寄存器11的电气构成的方框图。在该移位寄存器11的构成中,在移位寄存器部12的输入侧设置着电平转换器13,来自画像信号的生成电路的5V左右振幅的起动脉冲SP、被升压到等于该移位寄存器部12的驱动电压Vcc的、15V左右的起动脉冲SPO,并能向该移位寄存器部12的第1级的触发器F1输入。
前述移位寄存器部12,是由从前述画像信号的生成电路输入、虽未图示但在日本特许公报2000-339984号(公开日:2000年12月8日)中表示的那样、与利用电平转换器升压的时钟信号CK同步、以前述驱动电压Vcc动作的n级的触发器F1,F2,…,Fn-1,Fn构成。前述第1级的触发器F1,将与前述时钟信号CK同步、升压后的起动脉冲SPO传送到下级的触发器F2。这样的动作,在相互串联连接的以后的触发器F2,F3,…,Fn-1,Fn中依次进行,选择脉冲从各级的触发器F1,F2,…,Fn-1,Fn,作为输出信号S1,S2,,Sn-1,Sn被依次输出。
值得注意的是,在该移位寄存器11,包括将能够应答来自第1级的触发器F1的前述起动脉冲SPO的传送输出,使前述电平转换器13不工作,应答来自最终级的触发器Fn的前述起动脉冲SPO的传送输出、使前述电平转换器13工作的启动信号ENB输出的动作控制电路14。
图2详细表示前述移位寄存器部12的一构成例的方框图。在该例中,前述触发器F1~Fn,以置位·复位·触发器(SR触发器)构成。来自外部输入的前述时钟信号CK,被直接提供给第奇数级的触发器F1,F3,…,Fn-1的时钟信号输入端子CK。此外,该时钟信号CK经反向器INV反转后,被提供给第偶数级的触发器F2,F4,…,Fn的时钟信号输入端子CK。
前述升压后的起动脉冲SPO被输入到第1级的触发器F1的置位端子S,输出信号S1从该触发器F1的输出端子Q输出,输入到再下一级的触发器F2的置位端子S。输出信号S2从触发器F2的输出端子Q输出,输入到再下一级的未图示的触发器F3的置位端子S,同时,输入到前级的触发器F1的复位端子R。以下同样,输出信号S3~Sn-1分别从触发器F3~Fn-1的输出端子Q输出,输入到更下一级的触发器F4~Fn的置位端子S,同时,输入到前级的触发器F2~Fn-2的复位端子R。前述输出信号Sn从触发器Fn的输出端子Q输出,输入到更前级的触发器Fn-1的复位端子R,同时,输入自级的复位端子R。
因此,如图3所示,触发器F1,在起动脉冲SP处于高电平动作状态时,用时钟信号CK的前沿置位,后面的各触发器F2~Fn,被置位于时钟信号CK的每半周期,依次传送前述起动脉冲SP。此外,各触发器F1~Fn-1,在下一级触发器F2~Fn被置位时,用它的输出复位,最终级的触发器Fn,在输出自级的置位输出后,立刻以该自级的置位输出复位。
作为这样构成的移位寄存器11的输出,输出信号S1~Sn-1有效,但后述的动作控制电路14进行的电平转换器13的动作控制中,如前所述,使用最终级的输出信号Sn。此时,如图3所示,前述启动信号ENB,使第1级的输出信号S1在输出时点为高电平无效,使最终级的输出信号Sn在输出时点为低电平有效。
图4表示前述动作控制电路14的一构成例的方框图。该动作控制电路14,通过以CMOS构成的2个或非电路NOR1,NOR2组成的置位·复位·触发器(SR触发器)构成。前述第1级的触发器F1的输出信号S1被输入到其一的或非电路NOR1的一输入端,前述最终级的触发器Fn的输出信号Sn被输入到另一的或非电路NOR2的一输入端。在或非电路NOR1,NOR2另外的输入端,分别输入他方的或非电路NOR2,NOR1的各自输出。
因此,或非电路NOR2的输出的前述启动信号ENB,如前所述,在输出信号S1输出的时点,或非电路NOR1的输出、即亦或非电路NOR2的他方的输入为低电平,此外,输出信号Sn为低电平,被置位在无效的高电平。然后,前述输出信号S1即使为低电平,由于该或非电路NOR2的高电平输出,可使前述或非电路NOR1的输出保持在低电平,该或非电路NOR2的输出保持在高电平,前述启动信号ENB仍以高电平置位。
对此,在输出信号Sn输出时,或非电路NOR2的输出的前述启动信号ENB,被复位在有效的低电平,这样,或非电路NOR1的2个输入端都为低电平,所以或非电路NOR1的输出为高电平。然后,输出信号Sn即使为低电平,由于该或非电路NOR1的高电平输出,可使前述或非电路NOR2的输出保持在低电平,前述启动信号ENB,在输出信号S1再输出前、仍复位在低电平。
此外,前述电平转换器13,以图5表示的电流驱动型的电平转换器构成,使起动脉冲SP的振幅低时也能正常地升压。图5表示电平转换器13的一构成例的方框图。该电平转换器13的构成中,包括一对NMOS晶体管N1,N2、及PMOS晶体管P1,P2、2级反向器INV1,INV2。前述NMOS晶体管N1,N2的栅极相互连接,漏极分别与PMOS晶体管P1,P2的漏极连接,NMOS晶体管N1的源极接地,此外,NMOS晶体管N1的栅极与漏极连接,在NMOS晶体管N2的源极上输入前述起动脉冲SP,前述PMOS晶体管P1,P2的源极上一起加上前述15V左右的高电平的驱动电压Vcc,以上各点与前述的图13中的电平转换器3是一样的。
从成为前述PMOS晶体管P2的漏极与NMOS晶体管N2的漏极的连接气的输出端输入到NMOS晶体管N2的源极的起动脉冲SP,被升压到前述驱动电压Vcc、输出。该输出,通过2级反向器INV1,INV2放大,以正向输出作为升压后的起动脉冲SPO输出。
因此,在前述起动脉冲SP的振幅低于输入开关器件的阈值电压时,按照输入信号的电平使输入开关器件导通/截断的电压驱动型的电平转换器不能动作,反之,在动作中、提供输入信号的输入开关器件(NMOS晶体管N2)平时导通的该电流驱动型的电平转换器则可正常地使前述起动脉冲SP升压,同时,在晶体管特性低时、及要求高速驱动时都可适用。
但是,该电平转换器13中,向PMOS晶体管P1,P2的栅极一起提供前述启动信号ENB,这一点是与前述图13中的电平转换器3不同的。因此,在由前述NMOS晶体管N1,N2与PMOS晶体管P1,P2构成的电流驱动型电平转换器部13a,仅在前述启动信号ENB有效的低电平期间,PMOS晶体管P1,P2为ON,这样,NMOS晶体管N1,N2的栅极为高电平,NMOS晶体管N1,N2也ON,出现电流。这样,可削减消耗功率大的电流驱动型电平转换器13的消耗功率。
按照前述说明,动作控制电路14,应答来自第1级触发器F1的输出信号S1,使电平转换器13不工作,应答来自最终级触发器Fn的输出信号Sn,使电平转换器13工作,但是,应答来自任意第x级触发器Fx的输出信号Sx,使电平转换器13不工作,应答来自第y级(但是x<y)的触发器Fy的输出信号Sy,使电平转换器13工作也行。但是,如前所述,x=第1级,y=最终级,那么,y-x,即亦,使电平转换器13不工作的期间为最大值,消耗功率最能削减。
这样构成的移位寄存器11,虽能广泛适用于输入信号的振幅低于驱动电压的移位寄存器,但作为合适的一使用例,对适用于画像显示装置的情况进行说明。图6是该画像显示装置21的方框图。该画像显示装置21,大体上,是在显示面板22上搭载生成画像信号DAT的控制电路23而构成的。前述显示面板22,在构成上包括具有配列成矩阵状的象素PIX的显示部24,及驱动前述各象素PIX的扫描信号线驱动电路25及数据信号线驱动电路26。前述数据信号线驱动电路25由移位寄存器25a构成,前述数据信号线驱动电路26由移位寄存器26a及取样电路26b构成,前述移位寄存器11至少适用于这些移位寄存器25a,26a的至少一方。
前述显示部24及两驱动电路25,26,为制造方便、削减配线容量,在同一基板上仅形成单层。此外,为了积层更多的象素PIX、扩大显示面积,前述显示部24及驱动电路25、26,由形成于玻璃基板上的多晶硅薄膜晶体管等构成。此外,即使采用拐点在600℃以下的通常的玻璃基板,由拐点以上过程引起的弯曲现象不会发生,前述多晶硅薄膜晶体管,是在600℃以下的工艺温度下制造的。
前述显示部24,在由相互垂直的m根扫描信号线GL1~GLm及k根数据信号线DL1~DLk划分形成的前述各领域,前述扫描信号线驱动电路25及数据信号线驱动电路26,经过前述扫描信号线GL1~GLm及数据信号线DL1~DLk,依次写入来自前述控制电路23的画像信号DAT,进行画像显示。各象素PIX,以图7中那样构成。在图7中,前述扫描信号线GL及数据信号线DL一起,在象素PIX,添加表示地址的前述k以下的任意的整数i及前述m以下的任意的整数j。
各象素PIX,在构成上包括其栅极连接扫描信号线GL、源极连接数据信号线DL的场效应管(开关器件)SW,以及一个电极连接于该场效应管SW的漏极的象素电容Cp。前述象素电容Cp的另一电极,连接在与全象素PIX通用的通用电极线上。前述象素电容Cp,由液晶电容CL及根据必要添加的辅助电容Cs构成。
因此,扫描信号线GL被选择时,场效应管SW导通,数据信号线DL上迭加的电压被迭加到象素电容Cp。另外,在前述扫描信号线GL的选择期间终了,场效应管SW被截断时,象素电容Cp继续保持该截断时的电压。这里,液晶的透过率或反射率,根据迭加在液晶电容CL上的电压而变化。因此,选择扫描信号线GL,向数据信号线DL迭加对应于画像信号DAT的电压,可使象素PIX的显示状态与画像信号DAT一致变化。
这里,在前述控制电路23到数据信号线驱动电路26之间,以时分割向各象素PIX传送画像信号DAT,数据信号线驱动电路26,在根据作为时序信号的规定周期的时钟信号CKS及起动脉冲SPS的时刻,从前述画像信号DAT中将传送给各象素PIX的画像数据抽出。具体说,前述移位寄存器26a,通过与来自控制电路23的时钟信号CKS同步、依次移位起动脉冲SPS,生成按规定间隔但时序不同的输出信号D1~Dk,取样电路26b,在其各输出信号D1~Dk表示的时刻对前述画像信号DAT取样,并向各数据信号线DL1~DLk输出。
同样,在扫描信号线驱动电路25,前述移位寄存器25a,通过与来自控制电路23的时钟信号CKG同步、依次移位起动脉冲SPG,将按规定间隔但时序不同的扫描信号向各扫描信号线GL1~GLm输出。
在如前所述构成的画像显示装置21,形成于显示面板22的显示部24及驱动电路25,26,以如前所述的多晶硅薄膜晶体管等形成,其驱动电压Vcc,例如被设定在前述15V左右,对此,用其他方法以集成电路芯片形成的前述控制电路23,以单晶硅晶体管形成,其驱动电压,被设定在诸如5V或比小于5V的前述驱动电压Vcc低的值。
此外,如前所述,显示部24及驱动电路25,26及控制电路23,形成于相互不同的基板上,但两者间传送的信号数,要比前述显示部24与驱动电路25,26间的信号数少得多,与前述画像信号DAT、各起动脉冲SPS,SPG及个时钟信号CKS,CKG差不多。此外,控制电路23,以单晶硅晶体管形成,所以,易确保充分的驱动能力。因此,即使形成于相互不同的基板上,也能抑制在对制造手续、配线容量或消耗功率的增加不成问题的程度。
这样,通过在显示面板22上单层形成的驱动电路25,26以多晶硅等形成、使需要由外部电路提高驱动电压的电平转换器13仅在起动脉冲SP输入期间工作,实现消耗功率少的显示面板。
对本发明的其它的实施形态,参照图8及图9说明如下。
图8表示本发明其它的实施形态的移位寄存器31的电气构成的方框图。该移位寄存器31,与前述移位寄存器11类似,所以在对应部分带上同样的参照符号,说明从略。值得注意的是,该移位寄存器31中,包括:在应答前述启动信号ENB、动作控制电路14使前述电平转换器13不工作时,将该输入开关器件的截断电平的信号提供给前述电平转换器部13a的前述输入开关器件的输入端的输入控制电路32。
图9表示前述输入控制电路32与前述电平转换器部13a的一构成例的方框图。输入控制电路32,由设置在前述NMOS晶体管N1,N2的栅极—源极间的NMOS晶体管N3构成,在该栅极上加上前述启动信号ENB。
因此,当启动信号ENB为有效的低电平时,该NMOS晶体管N3为OFF,电平转换器部13a动作。对此,启动信号ENB为无效的高电平时,该NMOS晶体管N3为ON,在NMOS晶体管N1,N2的栅极上加上接地电平、使该NMOS晶体管N1,N2为OFF,可停止电平转换器部13a的动作。
即亦,当不设置NMOS晶体管N3时,前述启动信号ENB为无效的高电平,PMOS晶体管P1,P2即使OFF,MOS晶体管P1,N1的漏极电位及NMOS晶体管N1,N2的栅极电位处于不稳定状态,对此,通过设置该NMOS晶体管N3,使前述MOS晶体管P1,N1的漏极电位及NMOS晶体管N1,N2的栅极电位成为前述接地电平,可使NMOS晶体管N1,N2确实为OFF。
此外,电平转换器13的动作停止时输入控制电路32输出的电压,可以是电平转换器13的输入时刻以外的电压,如前所述,当该电平转换器13是电流驱动型时,使输入开关器件的前述NMOS晶体管N2为OFF的电压、即亦设定为无贯通电流流动的电压时,可削减该贯通电流引起的消耗功率,可实现更低消耗功率的移位寄存器。
这样,在能够实现电流驱动型的电平转换器13的不工作的同时,可削减不工作时作为输入开关器件的NMOS晶体管N2的电流。
对本发明又一其它的实施形态,参照图10及图11说明如下。
图10表示本发明又一其它的实施形态的移位寄存器41的电气构成的方框图。该移位寄存器41,与前述移位寄存器31类似,所以在对应部分带上同样的参照符号,说明从略。值得注意的是,该移位寄存器41中,包括:在应答前述启动信号ENB、动作控制电路14使前述电平转换器13不工作时,将前述电平转换器部13a的输出电压保持在预定值的输出稳定电路42。
图11表示前述输出稳定电路42与前述输入控制电路32及电平转换器部13a的一构成例的方框图。输出稳定电路42由NMOS晶体管N4构成,在其栅极上加上前述启动信号ENB,源极接地,漏极连接前述电平转换器13a、即亦连接反向器INV1的输入。
因此,启动信号ENB为有效的低电平时,该NMOS晶体管N4为OFF,由电平转换器3升压的起动脉冲SPO被输出。对此,启动信号ENB为无效的高电平时,该NMOS晶体管N4为ON,反向器INV1的输入接地。这样,电平转换器13使动作停止时,将该电平转换器13的输出电压保持在预定值,可防止触发器F1的误动作,实现更稳定的移位寄存器。
对本发明又一其它的实施形态,参照图14~图18说明如下。
图14表示本发明又一其它的实施形态的移位寄存器51的电气构成的方框图。该移位寄存器51,与前述移位寄存器11对应部分带上同样的参照符号,说明从略。值得注意的是,该移位寄存器51,移位寄存器部52由双向移位寄存器构成。移位寄存器部52,由n级的触发器电路H1,H2,…,Hn-1,Hn构成。
但是,在该移位寄存器部52,应答切换信号LR,可切换移位方向,如后所述,如以输出信号S2,…,Sn-1,Sn的顺序输出选择脉冲的方向为顺方向,前述切换信号LR为高电平时按照顺方向移位,如前述切换信号LR为低电平,按照输出信号Sn-1,Sn-2,…,S2,S1的反方向输出选择脉冲。前述切换信号LR,与前述起动脉冲SP同样,用前述画像显示装置21的控制电路23等作成的5V左右的低振幅信号、利用与前述电平转换器13同样构成的电平转换器53、升压到前述15V左右的振幅的切换信号LRO后,一起输入到各触发器电路H1~Hn。
这里,在移位寄存器部52,第1级的触发器电路H1及最终级触发器电路Hn,是虚设的,对应的数据信号线DL1,DLn,在前述画像显示装置21等,形成于有效显示领域外,不参与显示。但是,如后所述,这些触发器电路H1,Hn,在双向移位动作中,分别对前级的触发器电路复位起作用。具体而言,前述切换信号LR为高电平时,按照顺方向移位,因此,该触发器电路Hn成为移位动作的最终级,利用它的输出使前级的触发器电路Hn-1复位。另外,前述切换信号LR为低电平时,按照反方向移位,因此,该触发器电路H1成为移位动作的最终级,利用它的输出使前级的触发器电路H2复位。如前所述,该触发器电路H1,Hn为虚设,它们的输出不能用作为前述画像显示装置21等的有效显示领域,但可用来使前述电平转换器13工作。即亦,如后所述,这些触发器电路H1,Hn,可使电平转换器13工作的时序放在前述有效显示领域的选择终了后进行。为此,在由H1~Hn的n级构成的触发器电路构成的移位寄存器部52,前述虚设的触发器电路,可按照使前述电平转换器13工作的时序进行任意设定。
但是,反方向扫描时同样需要虚设,除去设置在第1级的该虚设的触发器电路,将前述起动脉冲SPO输入的触发器电路取为第s级(在该移位寄存器部52中,s=2)的Hs,使电平转换器13不工作的触发器电路被取为第x级的Hx(在该移位寄存器部52中,x=2),s≤x是必要的。此外,使电平转换器13工作的触发器电路被取为第y级的Hy(在该移位寄存器部52中,y=n),x<y是必要的。此外,最好,利用前述的x=s及y=n,使第s级~最终n级、即亦使电平转换器13不工作的期间为最大值,最能削减消耗功率。
图15详细表示前述移位寄存器部52的方框图。前述触发器电路H1~Hn,以前述触发器F1~Fn作为基本构成,为实现前述双向的移位动作,分别包括相对于前述置位端子S的一对模拟开关AS1~ASn,BS1~BSn(总称时,用以下参照符号AS,BS表示),同时,包括相对于前述复位端子R的一对模拟开关AR1~ARn,BR1~BRn(总称时,用以下参照符号AR,BR表示)。此外,设置着向模拟开关BS,BR提供使前述切换信号LRO反转的切换信号LROB的反向器INV1r。
相对于前述触发器F1的置位端子S,模拟开关AS1,在切换信号LRO为高电平时ON,使前述置位端子接地,为低电平时OFF,与此相对,模拟开关BS1,在切换信号LRO为高电平时OFF,为低电平时ON,使前述置位端子S与下一级的触发器F2的输出端子Q连接。
此外,相对于触发器F1的复位端子R,模拟开关AR1在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供高电平的驱动电压,为低电平时OFF,与此相对,模拟开关BR1,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加自级的输出、复位。
相对于下一级触发器F2的置位端子S,模拟开关AS2,在切换信号LRO为高电平时ON,使前述置位端子S上迭加前述起动脉冲SPO,为低电平时OFF,与此相对,模拟开关BS2,在前述切换信号LRO为高电平时OFF,为低电平时ON,使前述置位端子S与下一级的触发器F3的输出端子Q连接。
此外,相对于触发器F2的复位端子R,模拟开关AR2在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供来自下一级的触发器F3的输出端子Q的输出,为低电平时OFF,与此相对,模拟开关BR2,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加来自前级的触发器F1的输出端子Q的输出、复位。
相对于后续的触发器F3~Fn-2的置位端子S,模拟开关AS3~ASn-2,在切换信号LRO为高电平时ON,在前述置位端子S上迭加前级的触发器F2~Fn-3的输出,为低电平时OFF,与此相对,模拟开关BS3~BSn-2,在切换信号LRO为高电平时OFF,为低电平时ON,在前述置位端子S上迭加下级的触发器F4~Fn-1的输出。
此外,相对于触发器F3~Fn-2的复位端子R,模拟开关AR3~ARn-2在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供下级的触发器F4~Fn-1的输出,为低电平时OFF,对此,模拟开关BR3~BRn-2,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加来自前级的触发器F2~Fn-3的输出端子Q的输出。
此外,相对于下级的触发器Fn-1的置位端子S,模拟开关ASn-1,在切换信号LRO为高电平时ON,在前述置位端子S上迭加前级的触发器Fn-2的输出,为低电平时OFF,与此相对,模拟开关BSn-1,在切换信号LRO为高电平时OFF,为低电平时ON,在前述置位端子S上迭加前述起动脉冲SPO。
此外,相对于触发器Fn-1的复位端子R,模拟开关ARn-1在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供下级的触发器Fn的输出,为低电平时OFF,对此,模拟开关BRn-1,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加前级的触发器Fn-2的输出。
此外,相对于最终级触发器Fn的置位端子S,模拟开关ASn,在切换信号LRO为高电平时ON,使前述置位端子S上迭加前级的触发器Fn-1的输出,为低电平时OFF,与此相对,模拟开关BSn,在前述切换信号LRO为高电平时OFF,为低电平时ON,使前述置位端子S接地。
此外,相对于触发器Fn的复位端子R,模拟开关ARn在前述切换信号LRO为高电平时为ON,加上自级的输出、复位,为低电平时OFF,对此,模拟开关BRn,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加高电平的驱动电压Vcc。
因此,这些模拟开关AS1~ASn,AR1~ARn,及模拟开关BS1~BSn,BR1~BRn,利用前述切换信号LRO进行相反控制,如前所述,触发器F2,为第1级,触发器Fn,为最终级,与时钟信号CK同步,如前所述那样,起动脉冲SPO,依次按照触发器F2,F3,F4,…,Fn进行移位,按照输出信号S2,S3,…,Sn的顺序输出时,触发器Fn-1为第1级,触发器F1为最终级,起动脉冲SPO,依次按照触发器Fn-1,Fn-2,Fn-3,…,F1进行移位,按照输出信号Sn-1,Sn-2,…,S1的顺序输出时的双向的移位动作能够得以实现。
对于前述触发器F1,Fn的置位端子S,不必输入接地电平,该触发器F1,Fn,不在置位的电压电平也可以。同样,在复位端子R上,不限于前述驱动电压Vcc,该触发器F1,Fn,也可以是复位电压电平。
此外,在这样构成的移位寄存器51,值得注意的是,它包括:将应答移位动作的开始级的触发器(在该触发器51中,F2,Fn-1)的输出信号、使电平转换器13不工作,应答最终级的触发器Fn,F1的输出信号、使前述电平转换器13工作的启动信号ENB进行输出的动作控制电路54。在该动作控制电路54输入前述切换信号LRO,根据移位方向、控制前述启动信号ENB的输出。即亦,在前述移位动作的开始级的触发器是F2时,应答该触发器F2的输出信号S2,使前述电平转换器13不工作,应答最终级的触发器Fn的输出信号Sn,使前述电平转换器13工作,与此对应,当开始级的触发器是Fn-1时,应答该触发器Fn-1的输出信号Sn-1,使前述电平转换器13不工作,应答最终级的触发器F1的输出信号S1,使前述电平转换器13工作。
图16表示前述模拟开关AS,AR;BS,BR的一构成例的方框图。这些模拟开关AS,AR;BS,BR,由一对的NMOS晶体管Nsw及PMOS晶体管Psw,还有反向器INVsw构成。以前述切换信号LRO或前述反向器INV1r反转的切换信号LROB,被直接提供给NMOS晶体管Nsw的栅极,同时,在用反向器INVsw反转后,被加到PMOS晶体管Psw的栅极。因此,前述切换信号LRO,LROB为高电平时,两晶体管Nsw,Psw一起ON,使正负两极性的输入信号IN通过、并作为输出信号OUT输出。对此,前述切换信号LRO,LROB为低电平时,两晶体管Nsw,Psw一起OFF,输入信号IN被阻止、无输出信号OUT输出。这里,在模拟开关AS,AR,被输入切换信号LRO,在模拟开关BS,BR,被输入反转的切换信号LROB,如前所述,进行相反的动作。
图17是说明前述构成的移位寄存器51的动作用的波形图。前述切换信号LR为高电平时,利用同极性的升压后的切换信号LRO,前述模拟开关AS,AR为ON,模拟开关BS,BR为OFF。这样,起动脉冲SP用电平转换器13升压的起动脉冲SPO,被输入到第2级的触发器F2的置位端子S。具体而言,起动脉冲SPO在高电平有效的状态,在时钟信号CK的前沿时刻,F2被置位,从该触发器F2的输出端子Q输出输出信号S2。
前述输出信号S2,被输入到下一级的触发器F3的置位端子S,在时钟信号CKB的前沿,即亦时钟信号CK的后沿,该触发器F3被置位,从输出端子Q输出输出信号S3。输出信号S3,同样被输入到后级的触发器F4的置位端子S,同时,输入到前级的触发器F2的复位端子R上,使该触发器F2的动作复位,使输出信号S2为低电平无效。
下面同样,从触发器F4~Fn-1的输出端子Q输出输出信号S4~Sn-1,并分别输入到下一级的触发器F5~Fn的置位端子S,同时,分别输入到前级的触发器F3~Fn-2的复位端子R。此外,从触发器Fn的输出端子Q输出输出信号Sn,并输入到前级的触发器Fn-1的复位端子R,同时输入到自级的复位端子R。
如前所述,在图17的左半部分表示的切换信号LR为高电平时,把输入起动脉冲SPO的触发器F2作为移位动作的开始级,到最终级的触发器Fn前,在每时钟信号CK的半周期依次进行动作,并输出输出信号S2~Sn。此时,最终级的输出信号Sn,从自级输出后,立即用该自级的输出复位。此外,触发器F1,如前所述那样,在切换信号LR为高电平时与移位动作无关,由于平时被复位,所以,输出信号S1仍旧为低电平。
反之,在图17的右半部分表示的切换信号LR为低电平时,利用同极性的升压后的切换信号LRO,使前述模拟开关AS,AR为OFF,前述模拟开关BS,BR为ON。这样,起动脉冲SP被电平转换器13升压后的起动脉冲SPO,被输入到第n-1级触发器Fn-1的置位端子S,下面的触发器Fn-2~F1的动作的说明从略,把该触发器Fn-1作为移位动作的开始级,在最终级的触发器F1前,依次动作,输出信号Sn-1~S1在每时钟信号CK的半周期被依次输出。此时,最终级的输出信号S1,与前述同样,在输出后立即被复位。此外,触发器Fn,在切换信号LR为低电平时与移位动作无关,由于平时被复位,所以,输出信号Sn仍旧为低电平。
因此,如前所述,作为移位寄存器51的输出,输出信号S2~Sn-1有效,但后述的动作控制电路54进行的电平转换器13的动作控制,如前所述,可采用最终级的输出信号Sn或S1。此时,如图17所示,前述切换信号LR为高电平时,启动信号ENB,在移位动作的开始级的触发器F2的输出信号S2在输出时点为无效的高电平,最终级的触发器Fn的输出信号Sn在输出时点为有效低电平。反之,前述切换信号LR写低电平时,启动信号ENB,在移位动作的开始级的触发器Fn-1的输出信号Sn-1在输出时点为无效的高电平,最终级的触发器F1的输出信号S1在输出时点为有效低电平。
图18表示前述动作控制电路54的一构成例的方框图。该动作控制电路54,在构成上,在由前述的CMOS构造的2个或非电路NOR1,NOR2构成的置位·复位·触发器中,包括:与前述模拟开关AS,AR;BS,BR同样构成的模拟开关A1,A2;B1,B2及反向器INVct1。
前述模拟开关A1,A2,进行与前述模拟开关AS,AR同样的动作,切换信号LRO为高电平时ON,低电平时OFF。反之,前述模拟开关B1,B2,前述切换信号LRO通过反向器INVct1反转提供,所以,进行与前述模拟开关BS,BR同样的动作,切换信号LRO为低电平时ON,为高电平时为OFF。
在该动作控制电路54,取代图4表示的动作控制电路14的输出信号S1,在或非电路NOR1的一输入端上,输入输出信号S2或Sn-1,在或非电路NOR2的一输入端上,可输入输出信号Sn或S1。
此外,切换信号LRO为高电平时,前述输出信号S2通过前述模拟开关A1输入到前述或非电路NOR1的一输入端,前述输出信号Sn通过前述模拟开关A2输入到前述或非电路NOR2的一输入端。在或非电路NOR1,NOR2的另一输入端,如前所述,分别输入他方的或非电路NOR2,NOR1的输出。
因此,成为或非电路NOR2的输出的前述启动信号ENB,如前所述,在输出信号S2输出的时点,或非电路NOR1的输出、即亦或非电路NOR2的他方的输入为低电平,此外,由于输出信号Sn为低电平,因此为无效的高电平。此后,前述输出信号S2即使为低电平,由于该或非电路NOR2的高电平的输出,可保持或非电路NOR1的输出为低电平,该或非电路NOR2的输出、即亦前述启动信号ENB为高电平。
然后,在输出信号Sn输出时,成为或非电路NOR2的输出的前述启动信号ENB为有效的低电平,由于这样或非电路NOR1的2个输入端都为低电平,使或非电路NOR1的输出为高电平。然后,输出信号Sn即使为低电平,利用或非电路NOR1的高电平输出,可保持或非电路NOR2的输出、即亦前述启动信号ENB在前述输出信号S2重新输出前为低电平。
此外,切换信号LRO为低电平时,前述输出信号Sn-1通过前述模拟开关B1输入到前述或非电路NOR1的一输入端,前述输出信号S1通过前述模拟开关B2输入到前述或非电路NOR2的一输入端。
因此,成为或非电路NOR2的输出的前述启动信号ENB,如前所述,在输出信号Sn-1输出的时点,或非电路NOR1的输出、即亦或非电路NOR2的他方的输入为低电平,此外,由于输出信号S1为低电平,因此为无效的高电平。此后,前述输出信号Sn-1即使为低电平,由于该或非电路NOR2的高电平的输出,可保持或非电路NOR1的输出为低电平,该或非电路NOR2的输出、即亦前述启动信号ENB为高电平。
然后,在输出信号S1输出时,成为或非电路NOR2的输出的前述启动信号ENB为有效的低电平,由于或非电路NOR1的2个输入端都为低电平,使或非电路NOR1的输出为高电平。然后,输出信号S1即使为低电平,利用或非电路NOR1的高电平输出,可保持或非电路NOR2的输出、即亦前述启动信号ENB在前述输出信号Sn-1重新输出前为低电平。
这样,对双向的移位动作,可进行电平转换器13的动作控制。近年,以视频照相机及数字照相机的监控面板为代表,根据画像显示部的方向能显示使显示图象作上下左右反转的镜象的装置已实用化,作为能使显示画像这样反转的显示装置的移位寄存器,通过采用可切换数据的移位方向的前述双向移位寄存器51,仅切换移位方向就可显示前述镜象,可省略记忆画像信号的装置。
此时,在前述图6的画像显示装置21,在包括生成图象信号DAT的控制电路23的移位寄存器26a,还输入前述切换信号LR,这样使左右反转画像的显示成为可能。此外,在包括前述控制电路23的移位寄存器25a,还输入同样的切换信号UD,使上下反转画像的显示成为可能。
对本发明又一其它的实施形态,参照图19~图21说明如下。
图19表示本发明又一其它的实施形态的移位寄存器61的电气构成的方框图。该移位寄存器61,与前述移位寄存器51类似,对应部分带上同样的参照符号,或在同一符号上添a,说明从略。值得注意的是,该移位寄存器61,在移位寄存器部62中,输入起动脉冲SPO的第1级的触发器电路是第3级,即亦,是前述s=3的H3a,Hn-2a,同时,各触发器电路,例如,H5a,在输出输出信号S5时,在移位寄存器51使前级的触发器电路H4a复位,对此,在该移位寄存器61,使前前级的触发器电路H3a复位。
因此,前述动作控制电路54,以同样构成、进行同样的动作,在前述图18,输入前述模拟开关A1,B1的输出信号,被从S2,Sn-1变更为S3,Sn-2。
图20详细表示前述移位寄存器部62的一构成例的方框图。在对应于图15的构成的部分,带上同样的参照符号,或在同一符号上添a。该移位寄存器部62,涉及触发器F1,Fn的构成,与前述触发器部52同样,但涉及残余的触发器F2~Fn-1的构成,与前述移位寄存器部52不同。
即亦,触发器F2,与触发器F1同样构成,对前述触发器F2的置位端子S,模拟开关AS2,在切换信号LRO为高电平时为ON,使前述置位端子S接地,为低电平时为OFF,对此,模拟开关BS2,在前述切换信号LRO为高电平时为OFF,为低电平时ON,将前述置位端子S与下一级的触发器F3的输出端子Q连接。
此外,相对于触发器F2的复位端子R,模拟开关AR2在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供高电平的驱动电压Vcc,为低电平时OFF,与此相对,模拟开关BR2,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加前级的触发器F1的输出、复位。
相对于下一级触发器F3的置位端子S,模拟开关AS3,在切换信号LRO为高电平时ON,使前述置位端子S上迭加前述起动脉冲SPO,为低电平时OFF,与此相对,模拟开关BS3,在前述切换信号LRO为高电平时OFF,为低电平时ON,使前述置位端子S与下一级的触发器F4的输出端子Q连接。
此外,相对于触发器F3的复位端子R,模拟开关AR3在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供来自下下级的触发器F5的输出端子Q的输出,为低电平时OFF,与此相对,模拟开关BR3,在前述切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加来自前前级的触发器F1的输出端子Q的输出、复位。
相对于后续的触发器F4~Fn-3的置位端子S,模拟开关AS4~ASn-3,在前述切换信号LRO为高电平时ON,在前述置位端子S上迭加前级的触发器F3~Fn-4的输出,为低电平时OFF,与此相对,模拟开关BS4~BSn-3,在切换信号LRO为高电平时OFF,为低电平时ON,在前述置位端子S上迭加下级的触发器F5~Fn-2的输出。
此外,相对于触发器F4~Fn-3的复位端子R,模拟开关AR4~ARn-3在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供下下级的触发器F6~Fn-1的输出,为低电平时OFF,对此,模拟开关BR4~BRn-3,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加来自前前级的触发器F2~Fn-5的输出端子Q的输出。
此外,相对于下级的触发器Fn-2的置位端子S,模拟开关ASn-2,在切换信号LRO为高电平时ON,在前述置位端子S上迭加前级的触发器Fn-3的输出,为低电平时OFF,与此相对,模拟开关BSn-2,在切换信号LRO为高电平时OFF,为低电平时ON,在前述置位端子S上迭加前述起动脉冲SPO。
此外,相对于触发器Fn-2的复位端子R,模拟开关ARn-2在前述切换信号LRO为高电平时为ON,在前述复位端子R上提供下下级的触发器Fn的输出,为低电平时OFF,对此,模拟开关BRn-2,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加前前级的触发器Fn-4的输出。
此外,下一级的触发器Fn-1,与最终级的触发器Fn构成相同,相对于置位端子S,模拟开关ASn-1,在切换信号LRO为高电平时ON,使前述置位端子S上迭加前级的触发器Fn-2的输出,为低电平时OFF,与此相对,模拟开关BSn-1,在前述切换信号LRO为高电平时OFF,为低电平时ON,使前述置位端子S接地。
此外,相对于触发器Fn-1的复位端子R,模拟开关ARn-1在前述切换信号LRO为高电平时为ON,加上下一级的触发器Fn的输出,为低电平时OFF,对此,模拟开关BRn-1,在切换信号LRO为高电平时OFF,为低电平时ON,使前述复位端子R上迭加高电平的驱动电压Vcc。
因此,这些模拟开关AS1~ASn,AR1~ARn,及模拟开关BS1~BSn,BR1~BRn,利用前述切换信号LRO进行相反控制,如前所述,触发器F3,为第1级,触发器Fn,为最终级,如图21所示,与时钟信号CK同步,起动脉冲SPO,依次按照触发器F3,F4,F5,…,Fn进行移位,按照输出信号S3,S4,…,Sn的顺序输出时,触发器Fn-2为第1级,触发器F1为最终级,起动脉冲SPO,依次按照触发器Fn-2,Fn-3,Fn-4,…,F1进行移位,按照输出信号Sn-2,Sn-3,…,S1的顺序输出时的双向的移位动作能够得以实现。
此外,由于用前前级或后后级的触发器的输出信号进行复位,所以,前述输出信号S3~Sn-2的脉冲幅度为时钟信号CK的1周期大小,比之前述图17,可成为2倍。该脉冲的幅度,不限于前述2倍,对应于向前述象素PIX写入图象信号DAT需要的时间,可选择3倍。
另一方面,切换信号LR为高电平时,输出信号S1,S2,由于触发器F1,F2为复位状态,仍旧为低电平,此外,输出信号Sn-1,Sn,由于触发器Fn-1,Fn被输出信号Sn复位,所以,输出脉冲波形不同于其它的。同样,切换信号LR为低电平时,输出信号Sn,Sn-1还是低电平,输出信号S2,S1,脉冲波形不同于其它的。
对本发明其它的实施形态,参照图22说明如下。
图22表示本发明其它的实施形态的移位寄存器71的电气构成的方框图。该移位寄存器71,与前述移位寄存器31,51类似,对应部分带上同样的参照符号,说明从略。值得注意的是,该移位寄存器71,包括:应答前述启动信号ENB,动作控制电路54使前述电平转换器13不工作时,在前述电平转换器部13a的前述输入开关器件的输入端,加上截断该输入开关器件的电平的信号的输入控制电路32。
这样,可实现电流驱动型的电平转换器13的不工作,同时,可削减不工作时的输入开关器件的NMOS晶体管N2的电流。
对本发明又一其它的实施形态,参照图23说明如下。
图23表示本发明又一其它的实施形态的移位寄存器81的电气构成的方框图。该移位寄存器81,与前述移位寄存器41,51类似,因此,在该移位寄存器81,具有前述输入控制电路32,同时,包括:应答前述启动信号ENB,动作控制电路54使前述电平转换器13不工作时,将前述电平转换器部13a的输出电压保持为预定值的输出稳定电路42。
这样,在电平转换器13停止动作期间,保持该电平转换器13的输出电压为预定值,可防止触发器F2,Fn-1的误动作,实现更稳定的移位寄存器。
此外,在前述移位寄存器71,81,不用移位寄存器部52,而采用前述移位寄存器61的移位寄存器部62、及s=4以上的其它的移位寄存器部当然也行。
此外,在前述的说明中,作为移位寄存器11,31,41,51,61,71,81的适用例,以画像显示装置21为例,但如果用来提供比移位寄存器11,31,41,51,61,71,81的驱动电路Vcc低的振幅的输入信号,可以广泛适用。但是,画像信号显示装置21,因为在提高析象度和扩大显示面积方面十分重要,该移位寄存器11,31,41,51,61,71,81的级数多,而且不能充分确保电平转换器13的驱动能力,所以特别有效。
在本发明的详细说明部分的具体实施形态或实施例,已对本发明的技术内容作了清楚的叙述,但不应限于这些实施例而片面地进行理解。容许在不违背本发明宗旨及后述的权利要求内进行种种变更。

Claims (18)

1.一种移位寄存器(11,31,41),在多级的触发器(F1-Fn)依次传送输入的信号,其特征在于,包括
对振幅低于所述触发器的驱动电压的所述输入信号进行升压、并迭加到第1级触发器的电平转换器(13),以及
应答任意的第x级的触发器及任意的第y级(但,x<y)触发器的输出,在所述第x级的触发器传送所述输入信号时使所述电平转换器不工作,在所述第y级触发器传送所述输入信号时使所述电平转换器工作的动作控制装置(14)。
2.如权利要求1所述的移位寄存器,其特征在于,
所述第x级是第1级,所述第y级是最终级。
3.如权利要求1所述的移位寄存器,其特征在于,
所述电平转换器,包括
在动作时提供所述输入信号的输入开关器件平时导通的电流驱动型的电平转换部(13a)。
4.如权利要求3所述的移位寄存器,其特征在于,还包括
与所述动作控制装置相关,在该动作控制装置使所述电平转换器不工作时,将该输入开关器件的截断电平信号提供到所述电平转换部的所述输入开关器件的输入中的输入控制装置(32)。
5.如权利要求1所述的移位寄存器,其特征在于,
所述电平转换器,包括
在所述不工作时、将输出电压保持在预定值的输出稳定部(42)。
6.一种移位寄存器(51,61,71,81),在多级的触发器(H1-Hn)依次输入的信号传送出去、同时可切换移位方向,其特征在于,包括
对振幅低于所述触发器的驱动电压的所述输入信号进行升压、并迭加到任意的第s级触发器的电平转换器(13),以及
应答任意的第x级的触发器及任意的第y级(但,x<y)触发器的输出、在所述第x级的触发器传送所述输入信号时使所述电平转换器不工作,在所述第y级触发器传送所述输入信号时使所述电平转换器工作的动作控制装置(54)。
7.如权利要求6所述的移位寄存器,其特征在于,
所述第x级是第s级,所述第y级是最终级。
8.如权利要求6所述的移位寄存器,其特征在于,
所述电平转换器,包括
在动作时提供所述输入信号的输入开关器件平时导通的电流驱动型的电平转换部(13a)。
9.如权利要求8所述的移位寄存器,其特征在于,还包括
与所述动作控制装置相关、在该动作控制装置使所述电平转换器不工作时、将该输入开关器件的截断电平信号提供到所述电平转换部的所述输入开关器件的输入中的输入控制装置(32)。
10.如权利要求6所述的移位寄存器,其特征在于,
所述电平转换器,包括
在所述不工作时、将输出电压保持在预定值的输出稳定部(42)。
11.一种显示装置(21),在利用相互垂直的多根扫描信号线(GL1-GLm)及数据信号线(DL1-DLk)划分形成的各象素领域,扫描信号线驱动电路(25)及数据信号线驱动电路(26)通过所述扫描信号线及数据信号线写入画像信号,其特征在于,
所述扫描信号线驱动电路及数据信号线驱动电路的至少一方,在一体形成于显示面板(22)的同时、包括如权利要求1至10任一项所述的移位寄存器。
12.一种移位寄存器(11,31,41,51,61,71,81),其特征在于,包括
转换输入的信号的电压振幅并输出的电平转换器(13),
将所述电平转换器的输出信号,从预定级依次传送出去的多级触发器(F1-Fn,H1-Hn),以及
根据所述多级的触发器中2个预定的触发器的各自的输出,切换使所述电平转换器不工作与工作的动作控制电路(14,54)。
13.如权利要求12所述的移位寄存器,其特征在于,
所述2个预定的触发器,是开始、及终了所述电平转换器的输出的信号的依次传送的级。
14.一种移位寄存器(11,31,41),其特征在于,包括
转换输入的信号的电压振幅并输出的电平转换器(13),
将所述电平转换器的输出信号依次传送出去的多级触发器(F1-Fn),以及
根据所述多级触发器中的第x级及第y级(但,x<y)触发器的各自输出,在所述第x级的触发器传送所述信号时使所述电平转换器不工作,在所述第y级触发器传送所述信号时使所述电平转换器工作的动作控制装置(14)。
15.如权利要求14所述的移位寄存器,其特征在于,
所述第x级及第y级,分别是开始、及终了所述电平转换器的输出的信号的依次传送的级。
16.一种移位寄存器(51,61,71,81),其特征在于,包括
转换输入的信号的电压振幅并输出的电平转换器(13),以及
能依次传送所述电平转换器输出的信号、而且能切换移位方向的多级的触发器(H1-Hn);
还包括
对所述多级的触发器中的、在移位方向的第s级的触发器迭加所述电平转换器输出的信号,同时,根据所述多级的触发器中的、在移位方向的第x级及第y级(但,s≤x<y)的触发器的各自的输出,在所述第x级的触发器传送所述输入信号时使所述电平转换器不工作,在所述第y级触发器传送所述输入信号时使所述电平转换器工作的动作控制装置(54)。
17.如权利要求16所述的移位寄存器,其特征在于,
所述第x级是第s级,所述第y级是最终级。
18.一种显示装置(21),其特征在于,包括
相互垂直的多根扫描信号线(GL1-GLm)及数据信号线(DL1-DLk),以及
在利用相互垂直的多根扫描信号线(GL1-GLm)及数据信号线(DL1-DLk)划分形成的各象素领域,通过所述扫描信号线及数据信号线写入画像信号进行画像显示的扫描信号线驱动电路(25)及数据信号线驱动电路(26);
所述扫描信号线驱动电路及数据信号线驱动电路的至少一方、包括如权利要求12至17任一项所述的移位寄存器。
CNB031083331A 2002-03-25 2003-03-25 移位寄存器及使用它的显示装置 Expired - Fee Related CN100399380C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP200284302 2002-03-25
JP2002084302 2002-03-25
JP2003003284A JP4480944B2 (ja) 2002-03-25 2003-01-09 シフトレジスタおよびそれを用いる表示装置
JP20033284 2003-01-09

Publications (2)

Publication Number Publication Date
CN1447298A true CN1447298A (zh) 2003-10-08
CN100399380C CN100399380C (zh) 2008-07-02

Family

ID=28043831

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031083331A Expired - Fee Related CN100399380C (zh) 2002-03-25 2003-03-25 移位寄存器及使用它的显示装置

Country Status (5)

Country Link
US (1) US7190342B2 (zh)
JP (1) JP4480944B2 (zh)
KR (1) KR100523509B1 (zh)
CN (1) CN100399380C (zh)
TW (1) TWI290706B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107919088A (zh) * 2018-01-05 2018-04-17 京东方科技集团股份有限公司 数字信号电平转换电路、驱动方法、显示面板及显示装置

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100666320B1 (ko) * 2000-07-18 2007-01-09 삼성전자주식회사 시프트 레지스터 및 그를 채용한 액정표시장치의 구동 회로
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
JP4679812B2 (ja) * 2002-11-07 2011-05-11 シャープ株式会社 走査方向制御回路および表示装置
JP4147480B2 (ja) * 2003-07-07 2008-09-10 ソニー株式会社 データ転送回路及びフラットディスプレイ装置
JP3958271B2 (ja) * 2003-09-19 2007-08-15 シャープ株式会社 レベルシフタ及びそれを用いた表示装置
KR101014172B1 (ko) * 2004-09-13 2011-02-14 삼성전자주식회사 구동유닛 및 이를 갖는 표시장치
US20060056267A1 (en) * 2004-09-13 2006-03-16 Samsung Electronics Co., Ltd. Driving unit and display apparatus having the same
JP4499110B2 (ja) * 2004-10-14 2010-07-07 シャープ株式会社 レベルシフタ回路、駆動回路、および表示装置
JP2006309020A (ja) * 2005-04-28 2006-11-09 Toshiba Microelectronics Corp 走査線駆動回路
US20100073356A1 (en) * 2005-05-19 2010-03-25 Sachio Tsujino Level shifter, shift register with level shifter, and display device with shift register
US8144103B2 (en) 2005-06-14 2012-03-27 Sharp Kabushiki Kaisha Driving circuit of display device, method of driving display device, and display device for enabling partial screen and widescreen display modes
JPWO2006134885A1 (ja) * 2005-06-14 2009-01-08 シャープ株式会社 シフトレジスタ、表示装置の駆動回路および表示装置
KR101217079B1 (ko) * 2005-07-05 2012-12-31 삼성디스플레이 주식회사 표시장치
JP4937912B2 (ja) * 2005-07-15 2012-05-23 シャープ株式会社 シフトレジスタ、表示装置の駆動回路、表示装置
KR100624115B1 (ko) * 2005-08-16 2006-09-15 삼성에스디아이 주식회사 유기전계발광장치의 발광제어 구동장치
JP4793121B2 (ja) * 2005-08-24 2011-10-12 セイコーエプソン株式会社 電気光学装置、及びこれを備えた電子機器
JP4846348B2 (ja) * 2005-11-18 2011-12-28 株式会社 日立ディスプレイズ 表示装置
JP4832100B2 (ja) * 2006-02-15 2011-12-07 株式会社 日立ディスプレイズ 表示装置
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8164562B2 (en) * 2006-10-24 2012-04-24 Samsung Electronics Co., Ltd. Display device and driving method thereof
JP5019427B2 (ja) * 2006-12-07 2012-09-05 ルネサスエレクトロニクス株式会社 駆動ドライバ、シフトレジスタ及び表示装置
US20080211760A1 (en) * 2006-12-11 2008-09-04 Seung-Soo Baek Liquid Crystal Display and Gate Driving Circuit Thereof
JP5078533B2 (ja) * 2007-10-10 2012-11-21 三菱電機株式会社 ゲート線駆動回路
JP4835626B2 (ja) 2008-04-03 2011-12-14 ソニー株式会社 シフトレジスタ回路、表示パネル及び電子機器
CN102254503B (zh) 2010-05-19 2013-06-12 北京京东方光电科技有限公司 移位寄存器单元、显示器用栅极驱动装置及液晶显示器
JP5496270B2 (ja) * 2012-06-29 2014-05-21 三菱電機株式会社 ゲート線駆動回路
RU2611160C2 (ru) 2012-12-14 2017-02-21 Хилл'С Пет Ньютришн, Инк. Замедляющие старение корма для домашних животных
US8836630B2 (en) * 2013-01-11 2014-09-16 Himax Technologies Limited Source driver and display device
TWI478131B (zh) * 2013-01-24 2015-03-21 Himax Tech Ltd 源極驅動器與顯示裝置
JP2015125371A (ja) * 2013-12-27 2015-07-06 三菱電機株式会社 ドライバicおよびドライバicを備える液晶表示装置
JP6367566B2 (ja) * 2014-01-31 2018-08-01 ラピスセミコンダクタ株式会社 表示デバイスのドライバ
KR102230370B1 (ko) * 2014-08-06 2021-03-23 엘지디스플레이 주식회사 표시장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821793A (ja) * 1981-07-31 1983-02-08 セイコーエプソン株式会社 液晶表示装置
JPS59116790A (ja) * 1982-12-24 1984-07-05 シチズン時計株式会社 マトリクス型表示装置の駆動回路
JPH0634154B2 (ja) * 1983-01-21 1994-05-02 シチズン時計株式会社 マトリクス型表示装置の駆動回路
JP2642204B2 (ja) * 1989-12-14 1997-08-20 シャープ株式会社 液晶表示装置の駆動回路
JPH0690161A (ja) * 1992-09-09 1994-03-29 Hitachi Ltd 入力回路、及び半導体集積回路
GB2273194B (en) * 1992-11-24 1996-05-08 Sharp Kk A driving circuit for use in a display apparatus
JPH07219473A (ja) * 1994-01-28 1995-08-18 Matsushita Electric Ind Co Ltd カソード駆動回路及び画像表示装置のカソード駆動装置
JPH08254967A (ja) * 1995-03-16 1996-10-01 Sanyo Electric Co Ltd 表示装置の駆動用集積回路
JPH09281924A (ja) * 1996-04-10 1997-10-31 Nec Kansai Ltd 駆動装置
TW455725B (en) * 1996-11-08 2001-09-21 Seiko Epson Corp Driver of liquid crystal panel, liquid crystal device, and electronic equipment
JP4016163B2 (ja) * 1998-08-31 2007-12-05 ソニー株式会社 液晶表示装置およびそのデータ線駆動回路
JP4120082B2 (ja) * 1999-02-01 2008-07-16 ソニー株式会社 レベルシフト回路、これを用いたシフトレジスタおよびこれを搭載した液晶表示装置
TW461180B (en) 1998-12-21 2001-10-21 Sony Corp Digital/analog converter circuit, level shift circuit, shift register utilizing level shift circuit, sampling latch circuit, latch circuit and liquid crystal display device incorporating the same
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
JP3473745B2 (ja) * 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP3588033B2 (ja) * 2000-04-18 2004-11-10 シャープ株式会社 シフトレジスタおよびそれを備えた画像表示装置
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
JP3589926B2 (ja) * 2000-02-02 2004-11-17 シャープ株式会社 シフトレジスタ回路および画像表示装置
JP3632840B2 (ja) * 2000-02-28 2005-03-23 シャープ株式会社 プリチャージ回路およびそれを用いた画像表示装置
TW591268B (en) * 2001-03-27 2004-06-11 Sanyo Electric Co Active matrix type display device
JP4241363B2 (ja) * 2003-12-18 2009-03-18 ソニー株式会社 表示装置
JP4499110B2 (ja) * 2004-10-14 2010-07-07 シャープ株式会社 レベルシフタ回路、駆動回路、および表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107919088A (zh) * 2018-01-05 2018-04-17 京东方科技集团股份有限公司 数字信号电平转换电路、驱动方法、显示面板及显示装置

Also Published As

Publication number Publication date
JP4480944B2 (ja) 2010-06-16
CN100399380C (zh) 2008-07-02
US7190342B2 (en) 2007-03-13
US20030179174A1 (en) 2003-09-25
TW200402680A (en) 2004-02-16
JP2004005904A (ja) 2004-01-08
KR100523509B1 (ko) 2005-10-25
TWI290706B (en) 2007-12-01
KR20030077427A (ko) 2003-10-01

Similar Documents

Publication Publication Date Title
CN1447298A (zh) 移位寄存器及使用它的显示装置
CN1215454C (zh) 工作电路及使用该工作电路的液晶显示板的内置驱动电路
CN1285961C (zh) 驱动电路、光电装置及其驱动方法
CN1201281C (zh) 扫描驱动电路、显示装置、电光学装置及扫描驱动方法
CN1388511A (zh) 扫描驱动电路、显示装置、电光装置及扫描驱动方法
CN1320760C (zh) 钟控反相器、“与非”门、“或非”门和移位寄存器
CN1670808A (zh) 显示设备驱动电路及显示电路
CN1388510A (zh) 信号驱动电路、显示装置、电光装置及信号驱动方法
CN1758318A (zh) 源极驱动器、光电装置及电子设备
CN1467693A (zh) 驱动电路、光电装置及其驱动方法
CN1404028A (zh) 液晶显示装置及其驱动方法
CN1677845A (zh) 放大电路及显示装置
CN1881803A (zh) 自举电路及采用其的移位寄存器、扫描电路及显示装置
CN1114267C (zh) 由时钟信号控制的电平转换电路
CN1727964A (zh) 阵列基片和具有该阵列基片的显示装置,及其驱动装置和驱动方法
CN1809862A (zh) 液晶显示装置
CN1482507A (zh) 液晶显示设备及其驱动方法
CN1868003A (zh) 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法
CN101051440A (zh) 扫描驱动电路以及采用其的有机发光显示器
CN1479913A (zh) 半导体集成电路、液晶驱动器件以及液晶显示***
CN1655224A (zh) 显示装置的驱动器电路和显示装置
CN1645728A (zh) 升压电路、电源电路及液晶驱动装置
CN1658258A (zh) 具备矩阵状配置的多个像素的图像显示装置
CN1601597A (zh) 显示驱动器、电光学装置以及电光学装置的驱动方法
CN101067922A (zh) 液晶装置的驱动方法以及液晶装置和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080702

Termination date: 20200325

CF01 Termination of patent right due to non-payment of annual fee