CN1187829C - 制造半导体器件的方法 - Google Patents

制造半导体器件的方法 Download PDF

Info

Publication number
CN1187829C
CN1187829C CNB981249086A CN98124908A CN1187829C CN 1187829 C CN1187829 C CN 1187829C CN B981249086 A CNB981249086 A CN B981249086A CN 98124908 A CN98124908 A CN 98124908A CN 1187829 C CN1187829 C CN 1187829C
Authority
CN
China
Prior art keywords
silicide
semiconductor device
dielectric film
layer
capacitor element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB981249086A
Other languages
English (en)
Other versions
CN1223470A (zh
Inventor
长野能久
上本康裕
十代勇治
吾妻正道
藤井英治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1223470A publication Critical patent/CN1223470A/zh
Application granted granted Critical
Publication of CN1187829C publication Critical patent/CN1187829C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

半导体器件含有:一硅基底;其上的一MOS半导体器件,该器件最外层表面上有一硅化物区;一覆盖该器件的第一绝缘膜;一在第一绝缘膜上的电容器元件,该元件包含一下电极、一上电极和一设置在下电极和上电极间的电容膜,该膜包含铁电材料;一覆盖了第一绝缘膜和电容器元件的第二绝缘膜;一在第一绝缘膜和第二绝缘膜中的接触孔;一第二绝缘膜上的互连层,该层使MOS器件与电容器元件电连接,互连层的底部包含除了钛以外的一种导电材料。

Description

制造半导体器件的方法
技术领域
本发明涉及一种含有一个MOS(金属氧化物半导体),半导体器件和一个电容器元件的半导体器件,其中的电容器元件含有一个由具有高介电常数的高介电材料或铁电材料所组成的电容薄膜。
背景技术
现在将说明一种普通半导体器件1000及其制作方法。
图5是说明该半导体器件1000的截面图。
参见图5,在一个硅基底1上形成有一个CMOS(互补型MOS)晶体管5。CMOS晶体管5含有源区和漏区2和3、一个门极绝缘膜44和一个门极4。源区和漏区2和3以及门极4都由硅组成。在一个氧化物膜6(它形成在硅基底1上)和CMOS晶体管5上形成有一个第一绝缘膜7。第一绝缘膜7具有层状结构,包括一个氧化硅膜和一个氮化硅膜。
在第一绝缘膜7的一个预定位置上形成有一个电容器元件11。电容器元件11含有一个下电极8和一个上电极9,它们都由铂膜做成,在下电极8和上电极9之间还夹有一个由绝缘的金属氧化物所组成的电容膜10。用铂作为制作下电极8和上电极9的材料的原因是,即使在热处理过程中铂也不会与含在电容膜10内的金属氧化物发生反应,而且铂的抗热性特别好。
在第一绝缘膜7和电容器元件11上设置有一个由氧化硅膜组成的第二绝缘膜12。穿过第二绝缘膜12开设了两个接触孔13,分别达到下电极8和上电极9。此外,穿过第一绝缘膜7和第二绝缘膜12还开设了两个接触孔14,分别达到源区和漏区2和3。虽然图中没有示出,不过还开设了一个达到门极4的接触孔。
CMOS晶体管5和电容器元件11由一个互连层15互相连接。互连层15是一个多层膜,在硅基底1上方,自下而上依次包括一个钛层、一个氮化钛层、一个铝层和另一个氮化钛层。在互连层15中,钛层设置得最靠近硅基底1或CMOS晶体管5,使钛能够扩散到CMOS晶体管5的源区和漏区2和3以及门极4的表面内,由此在这些表面中形成低电阻的硅化物。
下面将说明制作普通半导体器件1000的一种方法。
图6A至6E分别示出制作普通半导体器件1000的各个制作步骤。
首先,如图6A所示,在硅基底1上形成CMOS晶体管5,其中包括都是用硅做成的源区和漏区2和3以及门极4。门极4实际上设置在门极绝缘膜44上。接着,如图6B所示,在CMOS晶体管5和形成在硅基底1上的氧化膜6上形成第一绝缘膜7。在第一绝缘膜7上依次形成一个第一铂层8a、一个铁电膜10a和一个第二铂层9a。然后,如图6C所示,对第一铂层8a、铁电膜10a和第二铂层9a进行选择性蚀刻,形成具有下电极8、电容膜10和上电极9的电容器元件11。
接着,如图6D所示,形成覆盖了第一绝缘膜7和电容器元件11的第二绝缘膜12,并穿过第二绝缘膜12开设两个接触孔13,分别达到下电极8和上电极9。此外,穿过第二绝缘级膜12和第一绝缘膜7开设两个接触孔14,分别达到CMOS晶体管5的源区和漏区2和3。虽然图中没有示出,但还开设了另一个达到门极4的接触孔。
最后,如图6E所示,为了使CMOS晶体管5、电容器元件11和其他一些未示出的半导体元件互相发生电接触,在整个基底面积范围内依次形成一个钛膜、一个氮化钛膜、一个铝膜和另一个氮化钛膜,然后对这4层膜进行选择性蚀刻,形成互连层15。虽然图中没有示出,但互连层15也与门极4相连接。接着用通常方法进行随后的一些处理,以完成半导体器件1000。
发明内容
本发明提供一种制造半导体器件的方法,该方法按顺序包括以下步骤:
在硅基底上形成一个MOS半导体器件,该MOS半导体器件包含一个硅化物层;在形成该硅化物层后,形成一个覆盖该MOS半导体器件的第一绝缘膜;在第一绝缘膜上形成一个电容器元件,该电容器元件包含一个下电极、一个上电极、和一个设置在下电极和上电极之间的电容膜,以及该电容膜包含一种铁电材料;形成一个覆盖该第一绝缘膜和该电容器元件的第二绝缘膜;形成若干个在该MOS半导体器件和该电容器元件上方的穿过该第一绝缘膜和该第二绝缘膜的接触孔;以及在该第二绝缘膜上形成一个互连层,其用于使该MOS半导体器件与该电容器元件互相发生电连接,其中,该互连层的底部含有除了钛之外的一种导电材料。
在本发明方法的一个实施例中,该硅化物层包括下述各硅化物之一:硅化钛、硅化钴、硅化铬、硅化钼、硅化钨、硅化钽、硅化钯、硅化铂、硅化钒、和硅化锆。
在本发明方法的一个实施例中,该互连层包括下述各种多层结构之一:该硅基底上方自下而上依次含有一个氮化钛层、一个铝层和一个氮化钛层的多层结构;该硅基底上方自下而上依次含有一个氮化钨层、一个铝层和一个氮化钛层的多层结构;该硅基底上方自下而上依次含有一个氮化钽层、一个铝层和一个氮化钛层的多层结构;以及该硅基底上方自下而上依次含有一个氮化钨层、一个铝层和一个氮化钛层的多层结构。
在本发明方法的一个实施例中,该上电极包括一个氧化铱层。
本发明提供一种半导体器件包括:一个硅基底;一个设置在硅基底上的MOS半导体器件,该MOS半导体器件在其一个最外层的表面上有一个硅化物区;一个覆盖了MOS半导体器件的第一绝缘膜;一个设置在第一绝缘膜上的电容器元件,该电容器元件含有一个下电极、一个上电极、以及一个夹在下电极和上电极之间的电容膜;并且该电容膜含有铁电材料;一个覆盖了第一绝缘膜和电容器元件的第二绝缘膜;设置在MOS半导体器件和电容器元件的上方的第一绝缘膜和第二绝膜中的接触孔;以及一个设置在第二绝缘膜上的互连层,它用来使MOS半导体器件与电容器元件发生电连接,其中该互连层的底部含有除了钛以外的导电材料。
硅化物区可以含有下述材料中的一种:硅化肽、硅化钴、硅化铬、硅化钼、硅化钨、硅化钽、硅化钯、硅化铂、硅化钒和硅化锆。
互连层可以是下述各种多层结构中的一种:硅基底上方自下而上依次包含一个氮化钛层、一个铝层和一个氮化钛层的多层结构;硅基底上方自下而上依次包含一个氮化钨层、一个铝层和一个氮化钛层的多层结构;硅基底上方自下而上依次包含一个氮化钽层、一个铝层和一个氮化钛层的多层结构;以及,硅基底上方自下而上依次包含一个氮化钨层、一个铝层和一个氮化钛层的多层结构。
上电极可以含有一个氧化铱层。
这样,这里所说明的本发明使得有可能具有可提供这样一种半导体器件的优点,在这种半导体器件中,利用一个位于MOS半导体元件与电容器元件之间的互连层以低电阻把这两个元件电连接起来,该互连层的底部没有加钛,因此防止了电容器元件的特性受到损害。
熟悉本技术领域的人们在阅读和理解了下面参考附图所作的详细说明之后,本发明的这个优点和其他优点将变得明显。
附图说明
图1是说明根据本发明一个例子的半导体器件的截面图;
图2是示出普通半导体器件和根据本发明例子的半导体器件的击穿电压的图;
图3是示出普通半导体器件和根据本发明例子的半导体器件的数据保持时间的图。
图4A至4E是说明制作根据本发明例子的半导体器件的各个制作步骤的图;
图5是说明普通半导体器件的截面图;以及
图6A至6E是说明制作普通半导体器件的各个制作步骤的图。
具体实施方式
在上述的普通半导体器件1000中,铂膜上电极9通常是用溅射法形成的,因此上电极9具有柱状结晶结构。典型地,在形成了互连层15之后半导体器件1000将要经过热处理,以改善电容器元件11的特性和得到CMOS晶体管5与互连层15之间的良好接触电阻。
然而,本发明的发明人已经发现,在这样的处理中,热处理会使互连层15中的钛通过铂膜的柱状结晶结构的颗粒边界扩散到电容膜10,从而与电容膜10发生反应。这将损害电容器元件11的特性。
本发明就是为了克服上述缺点而提出的,在提出本发明的过程中,发明人重新确认了以往技术的上述缺点。
现在将参考图1至4E说明本发明的一个例子。
图1是说明根据本发明一个例子的一个半导体器件100的截面图。
参见图1,在硅基底1上形成有一个CMOS晶体管5。该CMOS晶体管5含有:源区和漏区2和3、门极绝缘膜44和门极4。不同于普通半导体器件1000的CMOS晶体管5的是,分别在源区和漏区2和3的表面上以自对准的方式形成了低电阻的硅化钛区2a和3a。可以在门极4的表面上形成另一个硅化物区。
在形成于硅基底1上的氧化膜6的上方形成有第一绝缘膜7。第一绝缘膜7个有层状结构,其中包括一个氧化硅膜和一个氮化硅膜。电容器元件11形成在第一绝缘膜7的一个预定位置中。电容器元件11包括下电极8、上电极9和电容膜10,电容膜10由一种绝缘的金属氧化物组成,位于下电极8与上电极9之间。由于铂即使在热处理过程中也不会与含在电容膜10内的金属氧化物发生反应,而且铂的抗热性特别好,所以下电极8和上电极9最好由铂膜做成。
作为电容膜10的一种铁电材料,例如可以使用具有铋分层钙钛矿(perovskite)结构的绝缘金属氧化物。虽然通常把锆钛酸铝、钛酸钡之类用作铁电材料,但上述具有铋分层钙钛矿结构的铁电材料在电荷保持性质和极化反转性质方面要比其它铁电材料优越得多。所以通过使用这样的铁电材料有可能制作出高性能的存储器件。
在第一绝缘膜7和电容器元件11上方设置有由氧化硅膜组成的第二绝缘膜12。开设了穿过第二绝缘膜12并达到下电极8和上电极9的两个接触孔13。开设了穿过第一绝缘膜7和第二绝缘膜12并达到源区和漏区2和3的两个接触孔14。
CMOS晶体管5与电容器元件11由一个互连层25互相连接。互连层25是一个多层膜,许多层膜在硅基底1的上方,自下而上依次包含一个氮化钛层、一个铝层和另一个氮化钛层。
由于CMOS晶体管5的源区和漏区2和3的一个最外层表面是由一种硅化物组成的,所以不需要利用互连层25底部中的钛就能够在互连层25与CMOS晶体管5之间提供良好的电接触。在普通技术中,为了使钛扩散到硅中以形成一个硅化物区,必须在互连层15的底部形成一个钛层。反之,在本发明的上述半导体器件100中,为了上述目的没有必要在互连层25的底部提供钛。其优点就是有可能防止电容膜10的特性受损,否则,由于钛穿过上电极9而扩散到电容膜10中,将会使电容膜10的特性受损。
此外,由于不涉及到扩散处理,所以硅化物区2a和3a可以稳定地保持为设计的构形。
图2是说明普通半导体器件100和根据本发明例子的半导体器件100的击穿电压的图。从图2明显可以看出,本发明使半导体器件的击穿电压从约20V提高到约40V(约改善为2倍)。
图3是说明普通半导体器件1000和根据本发明例子的半导体器件100的数据保持时间的图。从图3明显可以看出,本发明使半导体器件的数据保持时间从约1年提高到约10年(约改善为10倍)。
现在将说明一种制作根据本发明例子的半导体器件100的方法。
图4A至4E分别说明制作半导体器件100的各个制作步骤。
首先,如图4A所示,在硅基底1上形成CMOS晶体管5。CMOS晶体管5含有源区和漏区2和3以及门极4,它们的最外层表面都是硅。门极4实际上形成在例如由氧化硅层组成的门极绝缘膜44上。然后以自对准方式分别在源区和漏区2和3的表面上形成低电阻的硅化钛区2a和3a。硅化物区2a和3a各自的厚度典型地在约40nm至约80nm的范围内,例如为约50nm。
接着,如图4B所示,在CMOS晶体管5和形成于硅基底1上的氧化物膜6的上方形成第一绝缘膜7。在第一绝缘膜7上依次形成第一铂层8a、铁电膜10a和第二铂层9a。然后,如图4C所示,对第一铂层8a、铁电膜10a和第二铂层9a进行选择性蚀刻,以形成具有下电极8、电容膜10和上电极9的电容器元件11。
接着,如图4D所示,形成覆盖了第一绝缘膜7和电容器元件11的第二绝缘膜12。然后,开设穿过第二绝缘膜12并分别达到下电极8和上电极9的两个接触孔13。此外,还开设穿过第二绝缘膜12和第一绝缘膜7并分别达到CMOS晶体管5的源区和漏区2和3的两个接触孔14。
最后,如图4E所示,为了使CMOS晶体管5、电容器元件11和一些未示出的其他半导体元件互相发生电连接,在整个基底面的上方自下而上依次地形成一个氮化钛膜、一个铝膜、和另一个氮化钛膜。为了完成半导体器件100,用普通方法进行后面的一些处理。
虽然图中没有示出,但例如可以借助于又一个接触孔使互连层25设置得也与门极4连接起来。
互连层25可以是:硅基底1上方自下而上依次含有一个氮化钨层、一个铝层和一个氮化钛层的多层膜;硅基底1上方自下而上依次含有一个氮化钽层、一个铝层和一个氮化钛层的多层膜;或者,硅基底1上方自下而上依次含有一个氮化钨层、一个铝层和一个氮化钛层的多层膜。
硅化钛区2a和3a可以替代以用下列材料之一形成;硅化钴、硅化铬、硅化钼、硅化钨、硅化钽、硅化钯、硅化铂、硅化钡、或硅化锆。
此外,如前所述,还可以在门极4的表面上形成另一个硅化物区。
电容器元件11的下电极8和上电极9可以用互相不同的材料形成,或以互相不同的分层结构形成。此外,上电极9和下电极8中的至少一个电极,例如上电极9,可以含有氧化铱。在电极8和9中可以含有一个铱层。
任何本技术领域所已知的适当处理技术都可以用来形成半导体器件100的上述结构中的各个层,或者用来进行蚀刻。
虽然在上述例子中说明的是带有一个CMOS晶体管的半导体器件,但应该看到,该晶体管也可以代之以一个普通的MOS晶体管。
如上所述,在本发明的半导体器件中,在互连层的底部没有用到钛,因此有可能防止否则会因钛扩散到电容膜中而造成的电容膜特性损害。所以,有可能得到一个带有具有极佳特性的电容器元件的半导体器件。
熟悉本技术领域的人们可以在不偏离本发明范畴和精神的情况下明显地看到并容易地实现各种其他的修改。所以不希望把下面所附权利要求的范畴限制在上面给出的说明的范围内,而希望能广义地理解这些权利要求。

Claims (4)

1、一种制造半导体器件的方法,该方法按顺序包括以下步骤:
在硅基底上形成一个MOS半导体器件,该MOS半导体器件包含一个硅化物层;
在形成该硅化物层后,形成一个覆盖该MOS半导体器件的第一绝缘膜;
在第一绝缘膜上形成一个电容器元件,该电容器元件包含一个下电极、一个上电极、和一个设置在下电极和上电极之间的电容膜,以及该电容膜包含一种铁电材料;
形成一个覆盖该第一绝缘膜和该电容器元件的第二绝缘膜;
形成若干个在该MOS半导体器件和该电容器元件上方的穿过该第一绝缘膜和该第二绝缘膜的接触孔;以及
在该第二绝缘膜上形成一个互连层,其用于使该MOS半导体器件与该电容器元件互相发生电连接,其中,该互连层的底部含有除了钛之外的一种导电材料。
2、根据权利要求1的方法,其中,该硅化物层包括下述各硅化物之一:硅化钛、硅化钴、硅化铬、硅化钼、硅化钨、硅化钽、硅化钯、硅化铂、硅化钒、和硅化锆。
3、根据权利要求1的方法,其中,该互连层包括下述各种多层结构之一:该硅基底上方自下而上依次含有一个氮化钛层、一个铝层和一个氮化钛层的多层结构;该硅基底上方自下而上依次含有一个氮化钨层、一个铝层和一个氮化钛层的多层结构;以及该硅基底上方自下而上依次含有一个氮化钽层、一个铝层和一个氮化钛层的多层结构。
4、根据权利要求1的方法,其中,该上电极包括一个氧化铱层。
CNB981249086A 1997-11-13 1998-11-13 制造半导体器件的方法 Expired - Fee Related CN1187829C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP31174597A JP3165093B2 (ja) 1997-11-13 1997-11-13 半導体装置およびその製造方法
JP311745/1997 1997-11-13

Publications (2)

Publication Number Publication Date
CN1223470A CN1223470A (zh) 1999-07-21
CN1187829C true CN1187829C (zh) 2005-02-02

Family

ID=18020976

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB981249086A Expired - Fee Related CN1187829C (zh) 1997-11-13 1998-11-13 制造半导体器件的方法

Country Status (7)

Country Link
US (2) US20020000589A1 (zh)
EP (1) EP0917204B1 (zh)
JP (1) JP3165093B2 (zh)
KR (1) KR100392155B1 (zh)
CN (1) CN1187829C (zh)
DE (1) DE69836947T2 (zh)
TW (1) TW434883B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6174735B1 (en) * 1998-10-23 2001-01-16 Ramtron International Corporation Method of manufacturing ferroelectric memory device useful for preventing hydrogen line degradation
JP2001135798A (ja) 1999-11-10 2001-05-18 Nec Corp 強誘電体メモリおよび強誘電体メモリ製造方法
JP3907921B2 (ja) * 2000-06-19 2007-04-18 富士通株式会社 半導体装置の製造方法
WO2005024950A1 (ja) 2003-09-05 2005-03-17 Fujitsu Limited 半導体装置及びその製造方法
JP2005116756A (ja) 2003-10-07 2005-04-28 Fujitsu Ltd 半導体装置及びその製造方法
US20050212022A1 (en) * 2004-03-24 2005-09-29 Greer Edward C Memory cell having an electric field programmable storage element, and method of operating same
US7115522B2 (en) * 2004-07-09 2006-10-03 Kabushiki Kaisha Toshiba Method for manufacturing semiconductor device
JP4935192B2 (ja) * 2006-05-31 2012-05-23 三菱電機株式会社 半導体装置
JP5035336B2 (ja) 2007-03-20 2012-09-26 富士通セミコンダクター株式会社 半導体装置の製造方法
US9092582B2 (en) 2010-07-09 2015-07-28 Cypress Semiconductor Corporation Low power, low pin count interface for an RFID transponder
US9846664B2 (en) 2010-07-09 2017-12-19 Cypress Semiconductor Corporation RFID interface and interrupt
US8723654B2 (en) 2010-07-09 2014-05-13 Cypress Semiconductor Corporation Interrupt generation and acknowledgment for RFID
KR101711191B1 (ko) * 2010-10-28 2017-03-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59175763A (ja) * 1983-03-25 1984-10-04 Fujitsu Ltd 半導体装置
US5027185A (en) 1988-06-06 1991-06-25 Industrial Technology Research Institute Polycide gate FET with salicide
EP0415751B1 (en) 1989-08-30 1995-03-15 Nec Corporation Thin film capacitor and manufacturing method thereof
JP3185220B2 (ja) 1990-09-28 2001-07-09 セイコーエプソン株式会社 半導体装置
KR950005259B1 (ko) * 1991-11-27 1995-05-22 삼성전자주식회사 반도체 장치의 제조방법
KR950012123B1 (ko) 1993-08-11 1995-10-14 대우전자주식회사 로울러식 저면 흡입구를 갖는 진공청소기
JP3045928B2 (ja) * 1994-06-28 2000-05-29 松下電子工業株式会社 半導体装置およびその製造方法
US5489548A (en) * 1994-08-01 1996-02-06 Texas Instruments Incorporated Method of forming high-dielectric-constant material electrodes comprising sidewall spacers
US5566045A (en) 1994-08-01 1996-10-15 Texas Instruments, Inc. High-dielectric-constant material electrodes comprising thin platinum layers
JPH08148561A (ja) 1994-11-16 1996-06-07 Mitsubishi Electric Corp 半導体装置とその製造方法
KR960026249A (ko) * 1994-12-12 1996-07-22 윌리엄 이. 힐러 고압, 저온 반도체 갭 충진 프로세스
US5648673A (en) 1994-12-28 1997-07-15 Nippon Steel Corporation Semiconductor device having metal silicide film on impurity diffused layer or conductive layer
CN1075243C (zh) * 1994-12-28 2001-11-21 松下电器产业株式会社 集成电路用电容元件及其制造方法
US5625233A (en) * 1995-01-13 1997-04-29 Ibm Corporation Thin film multi-layer oxygen diffusion barrier consisting of refractory metal, refractory metal aluminide, and aluminum oxide
US5976769A (en) * 1995-07-14 1999-11-02 Texas Instruments Incorporated Intermediate layer lithography

Also Published As

Publication number Publication date
DE69836947T2 (de) 2007-05-24
KR100392155B1 (ko) 2003-11-19
JPH11145422A (ja) 1999-05-28
EP0917204B1 (en) 2007-01-24
US20020155663A1 (en) 2002-10-24
TW434883B (en) 2001-05-16
US6573111B2 (en) 2003-06-03
CN1223470A (zh) 1999-07-21
US20020000589A1 (en) 2002-01-03
EP0917204A1 (en) 1999-05-19
DE69836947D1 (de) 2007-03-15
JP3165093B2 (ja) 2001-05-14
KR19990045257A (ko) 1999-06-25

Similar Documents

Publication Publication Date Title
CN1187829C (zh) 制造半导体器件的方法
CN1076875C (zh) 半导体器件及其制造方法
US5341016A (en) Low resistance device element and interconnection structure
CN100339997C (zh) 含有非易失性存储器的半导体器件及其制造方法
JPH0736437B2 (ja) 半導体メモリの製造方法
CN1223001C (zh) 具有接触电容器电极的插塞的半导体存储器及其制备方法
JP2982855B2 (ja) 半導体装置とその製造方法
CN1160799C (zh) 铁电晶体管及其制造方法
KR980006266A (ko) 강유전체 메모리 장치 및 그 제조 방법
CN1347156A (zh) 半导体存储器
CN1149663C (zh) 制造无势垒半导体存储器装置的方法
US6420745B2 (en) Nonvolatile ferroelectric memory and its manufacturing method
JP2755174B2 (ja) 強誘電体容量及びメモリセル構造
CN1445855A (zh) 半导体器件及其制造方法
US7038262B2 (en) Integrated circuit devices including an intaglio pattern
CN1181553C (zh) 非易失性半导体存储装置
CN1244730A (zh) 半导体器件及其制造方法
CN1160793C (zh) 具有“埋置的极板式电极”的集成半导体存储器装置
JP2000012804A (ja) 半導体記憶装置
CN1532941A (zh) 固态成像装置及其制造方法
CN1713383A (zh) 半导体装置、铁电存储器及半导体装置的制造方法
CN1893075A (zh) 半导体装置
CN1943033A (zh) 半导体装置及其制造方法
CN1875457A (zh) 具有部分硅化的硅层的集成电路
CN1379915A (zh) 至少带有一个电容器的集成电路装置及其制造制作方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee