CN115909976A - 像素和包括像素的显示装置 - Google Patents

像素和包括像素的显示装置 Download PDF

Info

Publication number
CN115909976A
CN115909976A CN202211196805.9A CN202211196805A CN115909976A CN 115909976 A CN115909976 A CN 115909976A CN 202211196805 A CN202211196805 A CN 202211196805A CN 115909976 A CN115909976 A CN 115909976A
Authority
CN
China
Prior art keywords
scan
node
transistor
line
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211196805.9A
Other languages
English (en)
Inventor
梁珍旭
金建熙
丁善英
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115909976A publication Critical patent/CN115909976A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

公开了显示装置和像素。显示装置包括像素、扫描驱动器、发射驱动器和数据驱动器。像素包括发光元件、第一晶体管、连接在数据线与第一节点之间的第二晶体管、连接在第二节点与连接到第一晶体管的栅电极的第三节点之间的第三晶体管、连接在第二节点与第三电力线之间的第四晶体管、连接在第一节点与第四节点之间的第五晶体管、连接在第一电力线与第一节点之间并且响应于第一发射控制信号而关断的第六晶体管、连接在第三节点与第四节点之间的存储电容器和连接在第一电力线与第四节点之间的第一电容器。

Description

像素和包括像素的显示装置
技术领域
本发明涉及显示装置,并且更具体地,涉及像素和包括像素的显示装置。
背景技术
显示装置包括多个像素。像素中的每个包括多个晶体管、电连接到多个晶体管的发光元件和电容器。晶体管基于通过信号线提供的信号来生成驱动电流,并且发光元件基于驱动电流发射光。
具有低功耗的显示装置根据显示装置的驱动条件来改善驱动效率为可取的。例如,可通过在显示静止图像时降低帧频(或驱动频率)来减少显示装置的功耗。此外,为了实现高分辨率、立体图像或类似物,显示装置可以120赫兹(Hz)或更高的高帧频来显示图像。
换句话说,为了在各种条件下显示图像,显示装置可以各种帧频(或驱动频率)来显示图像。
发明内容
实施方式提供了基于通过第五晶体管形成的电流路径和第六晶体管的导通/关断来确保补偿时段的像素。
实施方式提供了包括像素的显示装置。
然而,本发明的方面不限于上述方面,并且可在不背离本发明的精神和范围的情况下各种扩展。
根据实施方式,显示装置包括连接到第一扫描线、第二扫描线、第三扫描线、第四扫描线、第五扫描线、第一发射控制线和第二发射控制线以及数据线的像素、分别将第一扫描信号、第二扫描信号、第三扫描信号、第四扫描信号和第五扫描信号供给到第一扫描线、第二扫描线、第三扫描线、第四扫描线和第五扫描线的扫描驱动器、分别将第一发射控制信号和第二发射控制信号供给到第一发射控制线和第二发射控制线的发射驱动器以及将数据信号供给到数据线的数据驱动器。像素包括发光元件、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、存储电容器和第一电容器,第一晶体管连接在第一节点与第二节点之间并且生成从供给有第一电源电压的第一电力线流到供给有第二电源电压的第二电力线且流经发光元件的驱动电流,第二晶体管连接在数据线与第一节点之间并且响应于第四扫描信号而导通,第三晶体管连接在第二节点与第三节点之间并且响应于第二扫描信号而导通,其中第三节点连接到第一晶体管的栅电极,第四晶体管连接在第二节点与供给有第三电源电压的第三电力线之间并且响应于第一扫描信号而导通,第五晶体管连接在第一节点与第四节点之间并且响应于第三扫描信号而导通,第六晶体管连接在第一电力线与第一节点之间并且响应于供给到第一发射控制线的第一发射控制信号而关断,存储电容器连接在第三节点与第四节点之间,第一电容器连接在第一电力线与第四节点之间。
在实施方式中,第三晶体管和第五晶体管可为氧化物半导体晶体管。
在实施方式中,第二扫描信号的栅极导通电平和第三扫描信号的栅极导通电平可各自不同于第四扫描信号的栅极导通电平。
在实施方式中,第三扫描信号的脉冲宽度可等于第二扫描信号的脉冲宽度,并且可大于第一扫描信号的脉冲宽度和第四扫描信号的脉冲宽度中的每个。
在实施方式中,像素还可包括第七晶体管,第七晶体管连接在第二节点与发光元件的第一电极之间并且响应于供给到第二发射控制线的第二发射控制信号而关断。
在实施方式中,发射驱动器可在一帧的第一非发射时段的多个补偿时段中的每个中停止第一发射控制信号的供给,并且可在第一非发射时段期间在不间断的情况下供给第二发射控制信号。
在实施方式中,发射驱动器可在一帧的第二非发射时段期间在不间断的情况下供给第一发射控制信号和第二发射控制信号。
在实施方式中,发射驱动器可包括将第一发射控制信号供给到第一发射控制线的第一发射驱动器和将第二发射控制信号供给到第二发射控制线的第二发射驱动器。
在实施方式中,扫描驱动器可在第一非发射时段中将第一扫描信号供给到第一扫描线多次,并且可在第一非发射时段中,供给有第一扫描信号的时段和补偿时段交替地重复。
在实施方式中,扫描驱动器可在补偿时段中供给第二扫描信号和第三扫描信号。
在实施方式中,像素还可包括第八晶体管,第八晶体管连接在发光元件的第一电极与供给有第四电源电压的第四电力线之间并且响应于第五扫描信号而导通。
在实施方式中,像素还可包括第九晶体管,第九晶体管连接在第一节点与供给有第五电源电压的第五电力线之间并且响应于第五扫描信号而导通。
在实施方式中,像素还可包括连接在第四节点与第一扫描线、第四扫描线和第五扫描线中的一个之间的第二电容器。
根据实施方式,像素包括发光元件、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、存储电容器和第一电容器,第一晶体管连接在第一节点与第二节点之间并且生成从第一电力线流到第二电力线且流经发光元件的驱动电流,其中第一电力线配置为供给第一电源电压,并且第二电力线配置为供给第二电源电压,第二晶体管连接在数据线与第一节点之间并且响应于供给到第四扫描线的第四扫描信号而导通,第三晶体管连接在第二节点与第三节点之间并且响应于供给到第二扫描线的第二扫描信号而导通,其中第三节点连接到第一晶体管的栅电极,第四晶体管连接在第二节点与供给有第三电源电压的第三电力线之间并且响应于供给到第一扫描线的第一扫描信号而导通,第五晶体管连接在第一节点与第四节点之间并且响应于供给到第二扫描线的第二扫描信号而导通,第六晶体管连接在第一电力线与第一节点之间并且响应于供给到第一发射控制线的第一发射控制信号而关断,存储电容器连接在第三节点与第四节点之间,第一电容器连接在第一电力线与第四节点之间。
在实施方式中,第三晶体管和第五晶体管可为n型氧化物半导体晶体管,并且第一晶体管、第二晶体管和第四晶体管可为p型多晶硅半导体晶体管。
在实施方式中,像素还可包括第七晶体管,第七晶体管连接在第二节点与发光元件的第一电极之间并且响应于供给到第二发射控制线的第二发射控制信号而关断。第六晶体管可在非发射时段期间重复地导通和关断,并且第七晶体管可在非发射时段期间保持关断状态。
在实施方式中,第四晶体管和第六晶体管可在非发射时段期间交替地重复处于导通状态。
在实施方式中,像素还可包括第八晶体管和第九晶体管,第八晶体管连接在发光元件的第一电极与供给有第四电源电压的第四电力线之间并且响应于供给到第五扫描线的第五扫描信号而导通,第九晶体管连接在第一节点与供给有第五电源电压的第五电力线之间并且响应于第五扫描信号而导通。
在实施方式中,像素还可包括连接在第四节点与第一扫描线、第四扫描线和第五扫描线中的一个之间的第二电容器。
在实施方式中,像素还可包括连接在第三节点与第一扫描线、第四扫描线和第五扫描线中的一个之间的第二电容器。
附图说明
图1是示出根据本发明的实施方式的显示装置的框图。
图2是示出包括在图1的显示装置中的扫描驱动器和发射驱动器的实例的图。
图3是示出包括在图1的显示装置中的扫描驱动器和发射驱动器的另一实例的图。
图4是示出包括在图1的显示装置中的像素的实例的电路图。
图5是示出在第一驱动时段中供给到图4的像素的信号的实例的时序图。
图6是示出在第二驱动时段中供给到图4的像素的信号的实例的时序图。
图7A至图7C是用于解释根据帧频的图1的显示装置的驱动的实例的图。
图8是示出包括在图1的显示装置中的像素的另一实例的电路图。
图9是示出在第一驱动时段中供给到图8的像素的信号的实例的时序图。
图10是示出包括在图1的显示装置中的像素的又一实例的电路图。
图11是示出包括在图1的显示装置中的像素的再一实例的电路图。
图12是示出包括在图1的显示装置中的像素的另一实例的电路图。
具体实施方式
将理解的是,当元件被称为“连接到”另一元件时,该元件能够直接连接到另一元件,或者其间可存在其它元件或居间元件。相反,当元件被称为“直接连接到”另一元件时,则不存在居间元件。
将理解的是,尽管术语“第一”、“第二”、“第三”等可在本文中用于描述各种元件、部件、区、层和/或部分,但这些元件、部件、区、层和/或部分不应受这些术语限制。这些术语仅用于将一个元件、部件、区、层或者部分与另一元件、部件、区、层或者部分区分开。因此,下面讨论的“第一元件”、“第一部件”、“第一区”、“第一层”或“第一部分”能够被称作第二元件、第二部件、第二区、第二层或第二部分,而不背离本文中的教导。
本文中所使用的专业用语仅出于描述特定实施方式的目的,并且不旨在进行限制。除非上下文另有清楚指示,否则如本文中所使用的“一(a)”、“一(an)”、“该(the)”和“至少一个(at least one)”不表示数量的限制,并且旨在包括单数和复数两者。例如,除非上下文另有清楚指示,否则“元件”具有与“至少一个元件”相同的含义。“至少一个(at leastone)”不应被解释为对“一(a)”或者“一(an)”进行限制。“或(or)”意味着“和/或(and/or)”。如本文中所使用的,术语“和/或”包括相关联所列项目中的一个或多个的任何和所有组合。还将理解的是,当术语“包括(comprises)”和/或“包括(comprising)”或者“包括(includes)”和/或“包括(including)”在本说明书中使用时,说明所陈述的特征、区、整数、步骤、操作、元件和/或部件的存在,但不排除一个或多个其它特征、区、整数、步骤、操作、元件、部件和/或其集群的存在或添加。
考虑到有关测量和与特定数量的测量相关联的误差(即,测量***的限制),如本文中所使用的“约(about)”、“大致(approximately)”或“基本上相等(substantiallyequal)”包括所陈述的值并且意味着在如由本领域普通技术人员确定的对于特定值的偏差的可接受范围内。例如,“约(about)”能够意味着在一个或者多个标准偏差内,或者在所陈述的值的±30%、±20%、±10%或±5%内。在下文中,将参照附图对本发明的优选实施方式更详细地描述。在附图中,相同的附图标记用于指代相同的元件,并且省略其冗余描述。
图1是示出根据本发明的实施方式的显示装置的框图。
参照图1,显示装置1000可包括显示单元100、扫描驱动器200、发射驱动器300、数据驱动器400和时序控制器500。
显示装置1000可根据驱动条件以各种帧频(刷新率、驱动频率或屏幕刷新率)显示图像。帧频为数据电压在1秒内基本上写入像素PX的驱动晶体管(例如,图4中的第一晶体管M1)的频率。例如,帧频也被称为屏幕扫描率或屏幕刷新率,并且代表显示屏幕在1秒内再现的频率。
在实施方式中,数据驱动器400和/或供给到第四扫描线S4i的用于供给数据信号的第四扫描信号的输出频率可与帧频对应地改变。例如,用于驱动运动图像的帧频可为约60赫兹(Hz)或更高的频率(例如,60Hz、120Hz、240Hz、360Hz、480Hz和类似频率)。当帧频为60Hz时,第四扫描信号可每秒供给到每个水平线(像素行)60次。
在实施方式中,显示装置1000可根据驱动条件控制扫描驱动器200和发射驱动器300的输出频率以及数据驱动器400的对应输出频率。例如,显示装置1000可显示与1Hz至240Hz的各种帧频对应的图像。然而,这为实例,并且在另一实施方式中,显示装置1000可甚至以240Hz或更高的帧频(例如,300Hz或480Hz)显示图像。
显示单元100可包括扫描线S11至S1n、S21至S2n、S31至S3n、S41至S4n和S51至S5n(即,第一扫描线S11至S1n、第二扫描线S21至S2n、第三扫描线S31至S3n、第四扫描线S41至S4n和第五扫描线S51至S5n)、发射控制线E11至E1n和E21至E2n(即,第一发射控制线E11至E1n和第二发射控制线E21至E2n)以及数据线D1至Dm,并且可包括与扫描线S11至S1n、S21至S2n、S31至S3n、S41至S4n和S51至S5n、发射控制线E11至E1n和E21至E2n以及数据线D1至Dm连接的像素PX(m和n为大于1的整数)。像素PX中的每个可包括驱动晶体管(例如,第一晶体管M1,参见图4)和多个开关晶体管。
时序控制器500可通过预定接口从诸如应用处理器(“AP”)的主机***接收输入图像数据IRGB和控制信号。时序控制器500可控制扫描驱动器200、发射驱动器300和数据驱动器400的驱动时序。
时序控制器500可基于输入图像数据IRGB、控制信号和时钟信号生成第一控制信号SCS、第二控制信号ECS和第三控制信号DCS。第一控制信号SCS可供给到扫描驱动器200,第二控制信号ECS可供给到发射驱动器300,并且第三控制信号DCS可供给到数据驱动器400。时序控制器500可重新排列输入图像数据IRGB,并且将重新排列后的输入图像数据(即,数字的图像数据RGB)供给到数据驱动器400。
扫描驱动器200可从时序控制器500接收第一控制信号SCS,并且可基于第一控制信号SCS分别将第一扫描信号、第二扫描信号、第三扫描信号、第四扫描信号和第五扫描信号供给到第一扫描线S11至S1n、第二扫描线S21至S2n、第三扫描线S31至S3n、第四扫描线S41至S4n和第五扫描线S51至S5n。
第一扫描信号至第五扫描信号可设置为与扫描信号供给到的晶体管的类型对应的栅极导通电平。当供给扫描信号时,接收扫描信号的晶体管可设置为导通状态。例如,供给到P沟道金属氧化物半导体(“PMOS”)晶体管的扫描信号的栅极导通电平可为逻辑低电平,并且供给到N沟道金属氧化物半导体(“NMOS”)晶体管的扫描信号的栅极导通电平可为逻辑高电平。在下文中,短语“供给扫描信号”可理解为意味着扫描信号以使由其控制的晶体管导通的逻辑电平来供给。
在实施方式中,扫描驱动器200可在非发射时段中供给第一扫描信号至第五扫描信号中的一些多次。因此,可控制包括在像素PX中的驱动晶体管的偏置状态。
发射驱动器300可基于第二控制信号ECS分别将第一发射控制信号和第二发射控制信号供给到第一发射控制线E11至E1n和第二发射控制线E21至E2n。
第一发射控制信号和第二发射控制信号可设置为栅极关断电压(例如,高电压)(例如,第一发射控制信号和第二发射控制信号可设置为栅极关断电平(例如,高电平))。接收栅极关断电压的第一发射控制信号或第二发射控制信号的晶体管可在供给发射控制信号时关断,并且可在其它情况下设置为导通状态。在下文中,短语“供给发射控制信号”可理解为意味着发射控制信号以使由其控制的晶体管关断的逻辑电平(例如,高电平)来供给。
尽管为了解释的便利,图1示出了扫描驱动器200和发射驱动器300中的每个具有单个配置,但本发明不限于此。根据另一实施方式中的设计,扫描驱动器200可包括分别供给第一扫描信号至第五扫描信号中的至少一个的多个扫描驱动器。此外,扫描驱动器200和发射驱动器300中的至少一部分可集成到单个驱动电路、模块或类似物中。
数据驱动器400可从时序控制器500接收第三控制信号DCS和图像数据RGB。数据驱动器400可将数字的图像数据RGB转换为模拟的数据信号(数据电压)。数据驱动器400可响应于第三控制信号DCS将数据信号供给到数据线D1至Dm。在这种情况下,供给到数据线D1至Dm的数据信号可与供给到第四扫描线S41至S4n的第四扫描信号同步地供给。
在实施方式中,显示装置1000还可包括电源。电源可将用于驱动像素PX的第一电源电压VDD、第二电源电压VSS、第三电源电压Vint1(例如,第一初始化电压)、第四电源电压Vint2(例如,第二初始化电压)和第五电源电压Vbias(例如,偏置电压)供给到显示单元100。
另一方面,显示装置1000可以各种帧频操作。在低频驱动的情况下,由于像素内部的电流泄漏,可能识别到诸如闪烁的图像缺陷。此外,根据由于以各种帧频驱动而导致的驱动晶体管的偏置状态的变化或由于阈值电压移位(阈值电压移位由于滞后特性的变化而导致)而导致的响应时间的变化,可能识别到诸如图像拖曳的残像。
为了改善图像质量,像素PX的一个帧时段可根据帧频而包括非发射时段和发射时段。例如,一帧的第一非发射时段和第一发射时段可限定为第一驱动时段,并且随后的非发射时段和发射时段可限定为第二驱动时段。
例如,用于显示图像的数据信号可在第一驱动时段中基本上写入像素PX,并且导通偏置状态(能够导通的状态)可在第二驱动时段中应用于像素PX的驱动晶体管。
另一方面,在以120Hz或更高的帧频高速驱动的情况下,为了实现图像质量的最低限度标准,必须足够确保驱动晶体管的阈值电压补偿时间。根据本发明的实施方式的像素PX和显示装置1000可在确保足够的阈值电压补偿时间的情况下以各种帧频显示高质量图像。
图2是示出包括在图1的显示装置中的扫描驱动器和发射驱动器的实例的图。
参照图1和图2,扫描驱动器200可包括第一扫描驱动器210、第二扫描驱动器220、第三扫描驱动器230、第四扫描驱动器240和第五扫描驱动器250。
在实施方式中,第一扫描驱动器210、第二扫描驱动器220、第三扫描驱动器230、第四扫描驱动器240和第五扫描驱动器250中的每个可包括单独且独立地连接的级电路。
第一控制信号SCS可包括第一扫描起始信号FLM1至第五扫描起始信号FLM5。第一扫描起始信号FLM1至第五扫描起始信号FLM5可分别供给到第一扫描驱动器210、第二扫描驱动器220、第三扫描驱动器230、第四扫描驱动器240和第五扫描驱动器250。
第一扫描起始信号FLM1至第五扫描起始信号FLM5的脉冲宽度和供给时序可根据像素PX的帧频和驱动条件来确定。
可分别基于第一扫描起始信号FLM1至第五扫描起始信号FLM5输出第一扫描信号至第五扫描信号。例如,第一扫描信号至第五扫描信号中的至少一个的信号宽度(例如,脉冲宽度)可不同于第一扫描信号至第五扫描信号中的其余的信号宽度(例如,脉冲宽度)。此外,可在非发射时段期间输出第一扫描信号至第五扫描信号中的至少一个多次。
此外,可根据对应晶体管的类型来确定第一扫描信号至第五扫描信号的栅极导通电平。例如,第二扫描信号和第三扫描信号的栅极导通电平可不同于第四扫描信号的栅极导通电平。
第一扫描驱动器210可响应于第一扫描起始信号FLM1将第一扫描信号供给到第一扫描线S11至S1n。第二扫描驱动器220可响应于第二扫描起始信号FLM2将第二扫描信号供给到第二扫描线S21至S2n。第三扫描驱动器230可响应于第三扫描起始信号FLM3将第三扫描信号供给到第三扫描线S31至S3n。第四扫描驱动器240可响应于第四扫描起始信号FLM4将第四扫描信号供给到第四扫描线S41至S4n。第五扫描驱动器250可响应于第五扫描起始信号FLM5将第五扫描信号供给到第五扫描线S51至S5n。
在实施方式中,发射驱动器300可包括第一发射驱动器310和第二发射驱动器320。
第二控制信号ECS可包括第一发射控制起始信号EFLM1和第二发射控制起始信号EFLM2。第一发射控制起始信号EFLM1和第二发射控制起始信号EFLM2可分别供给到第一发射驱动器310和第二发射驱动器320。
在实施方式中,第一发射驱动器310和第二发射驱动器320中的每个可包括单独且独立地连接的级电路。此外,第一发射控制信号的脉冲宽度和供给时序可不同于第二发射控制信号的脉冲宽度和供给时序。
第一发射驱动器310可响应于第一发射控制起始信号EFLM1将第一发射控制信号供给到第一发射控制线E11至E1n。第二发射驱动器320可响应于第二发射控制起始信号EFLM2将第二发射控制信号供给到第二发射控制线E21至E2n。
图3是示出包括在图1的显示装置中的扫描驱动器和发射驱动器的另一实例的图。
由于除了扫描驱动器201之外,图3的显示装置基本上与参照图2描述的内容相同或相似,因此相同的附图标记用于指代相同或对应的部件并且省略其冗余描述。
参照图1和图3,扫描驱动器201可包括第一扫描驱动器211、第二扫描驱动器221和第三扫描驱动器231。
在实施方式中,第二扫描驱动器221可基于第二扫描起始信号FLM2将第二扫描信号供给到第二扫描线S21至S2n并且将第三扫描信号供给到第三扫描线S31至S3n。第三扫描信号的脉冲宽度可等于第二扫描信号的脉冲宽度。例如,供给到同一像素PX的第三扫描信号可为通过使第二扫描信号移位而获得的信号(例如,供给到一像素PX的第三扫描信号可为通过使供给到同一像素PX的第二扫描信号移位而获得的信号)。例如,连接到第i像素行(其中,i为大于0的自然数)的第三扫描线(例如,第三扫描线S3i)可与连接到第(i+k)像素行(其中,k为大于0的自然数)的第二扫描线(例如,第二扫描线S2i+k(图未示))连接。
在实施方式中,第三扫描驱动器231可基于第三扫描起始信号FLM3将第四扫描信号供给到第四扫描线S41至S4n并且将第五扫描信号供给到第五扫描线S51至S5n。第五扫描信号的脉冲宽度可等于第四扫描信号的脉冲宽度。例如,供给到同一像素PX的第五扫描信号可为通过使第四扫描信号移位而获得的信号(例如,供给到一像素PX的第五扫描信号可为通过使供给到同一像素PX的第四扫描信号移位而获得的信号)。例如,连接到第i像素行(其中,i为大于0的自然数)的第五扫描线(例如,第五扫描线S5i)可与连接到第(i+j)像素行(其中,j为大于0的自然数)的第四扫描线(例如,第四扫描线S4i+j(图未示))连接。
因此,可减小包括在显示装置1000中的扫描驱动器201的尺寸并降低显示装置1000的布线复杂性,并且可减少制造成本。
然而,这仅为实例,并且在另一实施方式中,可从不同的扫描驱动器输出第四扫描信号和第五扫描信号。例如,第三扫描驱动器231可将第四扫描信号供给到第四扫描线S41至S4n,并且附加的第四扫描驱动器可将第五扫描信号供给到第五扫描线S51至S5n。
图4是示出包括在图1的显示装置中的像素的实例的电路图。
为了解释的便利,图4示出了像素10位于第i水平线(或第i像素行)上并且连接到第j数据线Dj(其中i和j为大于0的自然数)。
参照图1和图4,像素10可包括发光元件LD、第一晶体管M1至第九晶体管M9、存储电容器Cst和第一电容器C1。
发光元件LD的第一电极(例如,阳极)可连接到第五节点N5,并且发光元件LD的第二电极(例如,阴极)可连接到第二电力线PL2,第二电源电压VSS通过第二电力线PL2传输。发光元件LD可根据从第一晶体管M1供给的电流量而发射具有预定亮度的光。
第二电力线PL2可具有线形状,但不限于此。例如,第二电力线PL2可为具有导电板形状的导电层。
在实施方式中,发光元件LD可为包括有机发射层的有机发光二极管。在另一实施方式中,发光元件LD可为包括无机材料的无机发光元件。在另一实施方式中,发光元件LD可为包括组合的无机材料和有机材料的发光元件。替代性地,发光元件LD可具有多个无机发光元件在第二电力线PL2与第五节点N5之间并联和/或串联连接的结构。
第一晶体管M1(或驱动晶体管)的第一电极可连接到第一节点N1,并且第一晶体管M1的第二电极可连接到第二节点N2。第一晶体管M1的栅电极可连接到第三节点N3。响应于第三节点N3的电压,第一晶体管M1可控制从供给有第一电源电压VDD的第一电力线PL1经由发光元件LD流到供给有第二电源电压VSS的第二电力线PL2的驱动电流。例如,第一电源电压VDD可设置为高于第二电源电压VSS。
第二晶体管M2可连接在第j数据线Dj(在下文中被称为“数据线Dj”)与第一节点N1之间。第二晶体管M2的栅电极可连接到第i第四扫描线S4i(在下文中被称为“第四扫描线S4i”)。当第四扫描信号供给到第四扫描线S4i时,第二晶体管M2可导通以将数据线Dj电连接到第一节点N1。
第三晶体管M3可连接在第一晶体管M1的第二电极(即,第二节点N2)与第三节点N3(即,第一晶体管M1的栅电极)之间。第三晶体管M3的栅电极可连接到第i第二扫描线S2i(在下文中被称为“第二扫描线S2i”)。
当第二扫描信号供给到第二扫描线S2i时,第三晶体管M3可导通以将第一晶体管M1的第二电极电连接到第三节点N3。也就是说,第一晶体管M1的第二电极(例如,漏电极)连接到第一晶体管M1的栅电极的时序可由第二扫描信号控制。当第三晶体管M3导通时,第一晶体管M1可为二极管连接。
第四晶体管M4可连接在第二节点N2与供给有第三电源电压Vint1(例如,第一初始化电压)的第三电力线PL3之间。第四晶体管M4的栅电极可连接到第i第一扫描线S1i(在下文中被称为“第一扫描线S1i”)。
当第一扫描信号供给到第一扫描线S1i时,第四晶体管M4可导通以将第三电源电压Vint1供给到第二节点N2。例如,第三电源电压Vint1可设置为比供给到数据线Dj的数据信号的最低电平低的电压。
第五晶体管M5可连接在第一节点N1与第四节点N4之间。第五晶体管M5的栅电极可连接到第i第三扫描线S3i(在下文中被称为“第三扫描线S3i”)。
当第三扫描信号供给到第三扫描线S3i时,第五晶体管M5导通以将第一电源电压VDD或数据信号的电压供给到第四节点N4。
在实施方式中,第三晶体管M3和第五晶体管M5可为氧化物半导体晶体管。第三晶体管M3和第五晶体管M5中的每个可包括氧化物半导体层作为有源层(半导体层)。例如,第三晶体管M3和第五晶体管M5可为n型氧化物半导体晶体管。
氧化物半导体晶体管可在低温下进行处理,并且具有比多晶硅半导体晶体管更低的电荷迁移率。也就是说,氧化物半导体晶体管具有优良的关断电流特性。因此,当第三晶体管M3和第五晶体管M5提供作为氧化物半导体晶体管时,能够根据低频驱动和变频驱动来最小化通过第三晶体管M3和第五晶体管M5的泄漏电流,从而改善显示质量。
第六晶体管M6可连接在第一电力线PL1与第一节点N1之间。第六晶体管M6的栅电极可连接到第i第一发射控制线E1i(在下文中被称为“第一发射控制线E1i”)。
第六晶体管M6可在第一发射控制信号供给到第一发射控制线E1i时关断,并且可在其它情况下导通。当第六晶体管M6导通时,第一节点N1可电连接到第一电力线PL1。
第七晶体管M7可连接在第二节点N2与第五节点N5(例如,发光元件LD的第一电极)之间。第七晶体管M7的栅电极可连接到第i第二发射控制线E2i(在下文中被称为“第二发射控制线E2i”)。
第七晶体管M7可在第二发射控制信号供给到第二发射控制线E2i时关断,并且可在其它情况下导通。当第七晶体管M7导通时,第二节点N2和第五节点N5可彼此电连接。
第八晶体管M8可连接在第五节点N5与供给有第四电源电压Vint2的第四电力线PL4之间。第八晶体管M8的栅电极可连接到第i第五扫描线S5i(在下文中被称为“第五扫描线S5i”)。
当第五扫描信号供给到第五扫描线S5i时,第八晶体管M8导通以将第四电源电压Vint2(例如,第二初始化电压)供给到第五节点N5。
当第四电源电压Vint2供给到发光元件LD的第一电极(即,第五节点N5)时,发光元件LD的寄生电容器可被放电。随着在寄生电容器中被充电的残余电压被放电(去除),可防止无意的精细光发射。因此,可改善像素10的黑色表现能力。
另一方面,第三电源电压Vint1和第四电源电压Vint2可彼此不同。也就是说,可不同地设置用于初始化第三节点N3的电压和用于初始化第五节点N5的电压。
当供给到第三节点N3的第三电源电压Vint1在一个帧时段的长度增加的低频驱动中过低时,强导通偏置状态应用于第一晶体管M1,并且因此在对应帧时段中第一晶体管M1的阈值电压移位。这种滞后特性可能引起低频驱动中的闪烁现象。因此,在低频驱动的显示装置中,比第二电源电压VSS高的第三电源电压Vint1可为可取的。
然而,当供给到第五节点N5的第四电源电压Vint2高于预定基准时,发光元件LD的寄生电容器的电压可被充电而不是被放电。因此,第四电源电压Vint2低于第二电源电压VSS为可取的。
然而,这仅为实例,并且在另一实施方式中,第三电源电压Vint1和第四电源电压Vint2可彼此基本上相等。
第九晶体管M9可连接在第一节点N1与供给有第五电源电压Vbias(例如,偏置电压)的第五电力线PL5之间。第九晶体管M9的栅电极可连接到第五扫描线S5i。
当第五扫描信号供给到第五扫描线S5i时,第九晶体管M9导通以将第五电源电压Vbias供给到第一节点N1。在实施方式中,第五电源电压Vbias可处于与黑色灰度的数据电压相似的电平。例如,第五电源电压Vbias可为约5伏(V)至约7V。
因此,当第九晶体管M9导通时,预定的高电压可施加到第一晶体管M1的源电极。此时,当第三晶体管M3处于关断状态时,第一晶体管M1可具有导通偏置状态(能够导通的状态)(即,导通偏置)。
随着第五电源电压Vbias时段性地供给到第一节点N1,第一晶体管M1的偏置状态可时段性地改变,并且第一晶体管M1的阈值电压特性可改变。因此,可防止第一晶体管M1出于第一晶体管M1的特性在低频驱动中固定为特定状态的原因而劣化。
存储电容器Cst可连接在第三节点N3与第四节点N4之间。存储电容器Cst可存储第三节点N3与第四节点N4之间的电压差。
第一电容器C1可连接在第一电力线PL1与第四节点N4之间。为恒定电压的第一电源电压VDD可连续地供给到第一电容器C1的一个电极。因此,第四节点N4的电压可不受其它寄生电容器影响,并且可保持直接供给到第四节点N4的电压电平。也就是说,第一电容器C1可用作保持电容器。
像素10的一些晶体管可为多晶硅半导体晶体管。例如,第一晶体管M1、第二晶体管M2、第四晶体管M4、第六晶体管M6、第七晶体管M7、第八晶体管M8和第九晶体管M9可包括通过低温多晶硅(“LTPS”)工艺形成的多晶硅半导体层作为有源层(沟道)。由于多晶硅半导体晶体管具有快速响应时间的优势,因此多晶硅半导体晶体管可应用于用于快速开关的开关装置。
然而,这为实例,并且根据本发明的晶体管的类型和种类不限于上述实例。
图5是示出在第一驱动时段中供给到图4的像素的信号的实例的时序图,并且图6是示出在第二驱动时段中供给到图4的像素的信号的实例的时序图。
参照图4、图5和图6,像素10可通过第一驱动时段DP1或第二驱动时段DP2进行操作。
在用于控制帧频的变频驱动中,一个帧时段可包括第一驱动时段DP1。此外,根据帧频,第二驱动时段DP2可省略,或者可进行至少一次。
第一驱动时段DP1可包括第一非发射时段NEP1和第一发射时段EP1。第二驱动时段DP2可包括第二非发射时段NEP2和第二发射时段EP2。
第一驱动时段DP1可包括写入实际上与输出图像对应的数据信号的时段(例如,第三时段P3)。在第二驱动时段DP2中不供给数据信号,并且可供给第五扫描信号,以便在第二驱动时段DP2的第五时段P5中将像素10的第一晶体管M1控制为导通偏置状态。
如图5中所示,第一非发射时段NEP1可包括第一时段P1至第四时段P4以及第一补偿时段CP1和第二补偿时段CP2。
在实施方式中,供给到第三扫描线S3i的第三扫描信号的脉冲宽度可等于供给到第二扫描线S2i的第二扫描信号的脉冲宽度。例如,供给到第三扫描线S3i的第三扫描信号可为通过使供给到第二扫描线S2i的第二扫描信号移位而获得的信号。因此,第三扫描线S3i可与第(i+k)像素行的第二扫描线S2i+k共享扫描信号,其中k为大于0的自然数。
在实施方式中,第二扫描信号的脉冲宽度和第三扫描信号的脉冲宽度中的每个可大于第一扫描信号的脉冲宽度、第四扫描信号的脉冲宽度和第五扫描信号的脉冲宽度中的每个。
供给到n型氧化物半导体晶体管的第二扫描信号和第三扫描信号可处于高电平,并且供给到p型多晶硅半导体晶体管的第一扫描信号、第四扫描信号和第五扫描信号可处于低电平。
在实施方式中,供给到第四扫描线S4i的第四扫描信号的脉冲宽度可等于供给到第五扫描线S5i的第五扫描信号的脉冲宽度。例如,供给到第四扫描线S4i的第四扫描信号可为通过使供给到第五扫描线S5i的第五扫描信号移位而获得的信号。因此,第四扫描线S4i可与第(i+j)像素行的第五扫描线S5i+j(图未示)共享扫描信号,其中j为大于0的自然数。
在实施方式中,在第一非发射时段NEP1中,第一发射控制信号的波形可不同于第二发射控制信号的波形。例如,可在第一非发射时段NEP1期间供给第一发射控制信号多次。在第一补偿时段CP1和第二补偿时段CP2中,可停止第一发射控制信号的供给(即,第一发射控制信号可具有低电平)。第二发射控制信号可在第一非发射时段NEP1期间供给,并且可保持高电平。
当第一发射控制信号和第二发射控制信号的供给开始(即,转变为高电平)时,第一非发射时段NEP1可开始。
此后,在第一时段P1中,第一扫描信号可供给到第一扫描线S1i,并且第二扫描信号可供给到第二扫描线S2i。第二扫描信号的供给可在第三时段P3之前保持。尽管图5示出了在供给第二扫描信号之后供给第一扫描信号,但本发明不限于此。例如,在另一实施方式中,在第一时段P1的开始处,第二扫描信号可与第一扫描信号一起同步地转变。
在第一时段P1中,第三晶体管M3和第四晶体管M4可导通,并且第三电源电压Vint1可供给到第三节点N3。因此,第三节点N3的电压(即,第一晶体管M1的栅极电压)可初始化为第三电源电压Vint1。在这种情况下,前一帧的数据信号的电压(在下文中被称为“前一数据电压”)可通过第一电容器C1的电压保持操作而在第四节点N4处基本上保持。第一时段P1为用于初始化第三节点N3的电压的时段,并且可理解为第一初始化时段。
在第一时段P1之后,第四晶体管M4可关断。
此后,第三扫描信号可供给到第三扫描线S3i,并且第五晶体管M5可导通。第三扫描信号的供给可在第四时段P4之前保持。
在可供给第三扫描信号之后,在第一补偿时段CP1中,第一发射控制信号的供给可停止,并且第六晶体管M6可导通。因此,可形成从第一电力线PL1经由第六晶体管M6和第五晶体管M5到第四节点N4的电流路径,并且第一电源电压VDD可供给到第四节点N4。
此外,由于第三晶体管M3在第一补偿时段CP1中处于导通状态,因此第一晶体管M1可为二极管连接,并且可执行第一晶体管M1的阈值电压补偿。也就是说,第一补偿时段CP1可通过不供给第一发射控制信号的时段的长度来确定。例如,第一补偿时段CP1可设置为三个或更多个水平时段。因此,可确保足够的阈值电压补偿时间。然而,这为实例,并且根据本发明的第一补偿时段CP1的长度不限于此,并且可根据驱动条件或类似因素来自由地改变设计。
另一方面,在第一补偿时段CP1中,第四节点N4的电压可从前一数据电压改变为第一电源电压VDD,并且第四节点N4的电压变化量可由于存储电容器Cst的耦接而反映在第三节点N3中。因此,第三节点N3的电压不会成为第一电源电压VDD与第一晶体管M1的阈值电压(在下文中被称为“Vth”)之间的差,并且可反映到由于耦接而导致的电压变化。
也就是说,在第一补偿时段CP1中,完全的阈值电压补偿由于前一数据电压的影响而不能被执行。
当再次供给第一发射控制信号时,第六晶体管M6可关断,并且第一补偿时段CP1可结束。
此后,在第二时段P2中,第一扫描信号可再次供给到第一扫描线S1i,并且第四晶体管M4可导通。因此,第三节点N3的电压可再次初始化为第三电源电压Vint1。在这种情况下,第一电源电压VDD可通过第一电容器C1的电压保持操作而在第四节点N4处保持。第二时段P2为用于再次初始化第三节点N3的电压的时段,并且可理解为第二初始化时段。
在第二时段P2之后,第四晶体管M4可再次关断。
此后,在第二补偿时段CP2中,第一发射控制信号的供给可停止,并且第六晶体管M6可再次导通。因此,可形成从第一电力线PL1经由第六晶体管M6和第五晶体管M5到第四节点N4的电流路径,并且第一电源电压VDD可供给到第四节点N4。
此外,由于第三晶体管M3处于导通状态,因此第一晶体管M1可为二极管连接,并且可再次执行第一晶体管M1的阈值电压补偿。第二补偿时段CP2可通过不供给第一发射控制信号的时段的长度来确定。例如,第二补偿时段CP2可设置为三个或更多个水平时段。
由于第一电源电压VDD在第二补偿时段CP2之前已供给到第四节点N4,因此可基本上去除了存储电容器Cst的耦接影响。也就是说,由于第四节点N4的电压几乎没有变化,因此第三节点N3的电压可改变为第一电源电压VDD与第一晶体管M1的阈值电压Vth之间的差(在下文中被称为“VDD-Vth”)。因此,第一晶体管M1的阈值电压Vth可存储在存储电容器Cst中。
当再次供给第一发射控制信号时,第六晶体管M6可关断,并且第二补偿时段CP2可结束。
由此,基于第一发射控制信号的供给控制,初始化时段(例如,第一时段P1和第二时段P2)和补偿时段(例如,第一补偿时段CP1和第二补偿时段CP2)交替地重复,以足够确保补偿时间,并且在阈值电压补偿中,可有效地去除了前一数据电压的影响。因此,可极大地改善在120Hz或更高的帧频的高速驱动中的阈值电压补偿的可靠性。
另一方面,尽管图5示出了初始化时段和补偿时段的序列重复了两次,但本发明不限于此。例如,在另一实施方式中,初始化时段和补偿时段的序列可交替地重复了三次或更多次。
此后,第二扫描信号的供给可停止,并且第三晶体管M3可关断。然而,这仅为实例,并且在另一实施方式中,第二扫描信号的供给可与第二补偿时段CP2的结束同步地停止。
在第三时段P3中,第四扫描信号可供给到第四扫描线S4i,并且第二晶体管M2可导通。此外,在第三时段P3中,第五晶体管M5可处于导通状态。当前帧的数据信号的电压(例如,被称为当前数据电压“Vdata”)可通过第二晶体管M2和第五晶体管M5供给到第四节点N4。
在第三时段P3中,第四节点N4的电压可从第一电源电压VDD改变为当前数据电压Vdata。由于存储电容器Cst的耦接,第三节点N3的电压可具有耦接反映到现有的第一电源电压VDD与第一晶体管M1的阈值电压Vth之间的差的值(例如,VDD-Vth+(Vdata-VDD))。也就是说,在第三节点N3的电压中,仅保留为Vdata-Vth的值,并且此后,驱动电流可具有与当前数据电压Vdata对应的值。
此后,第三扫描信号的供给可停止,并且第五晶体管M5可关断。因此,可分别保持第三节点N3的电压和第四节点N4的电压。然而,这仅为实例,并且在另一实施方式中,第三扫描信号的供给可与第三时段P3的结束同步地停止。
在第四时段P4中,第五扫描信号可供给到第五扫描线S5i,并且第八晶体管M8和第九晶体管M9可导通。当第八晶体管M8导通时,第四电源电压Vint2可供给到第五节点N5,并且发光元件LD的寄生电容器可被放电。当第九晶体管M9导通时,第五电源电压Vbias可供给到第一节点N1,并且第一晶体管M1可在发光元件LD的光发射之前控制为导通偏置状态。
此后,第一发射控制信号和第二发射控制信号的供给可停止,以使得第一非发射时段NEP1可结束,并且第一发射时段EP1可开始。在第一发射时段EP1中,第六晶体管M6和第七晶体管M7可导通。
在第一发射时段EP1中,与在第三时段P3中在第一晶体管M1中写入的当前数据电压Vdata对应的驱动电流可供给到发光元件LD,并且发光元件LD可基于驱动电流而发射光。
如图6中所示,第二驱动时段DP2可包括第二非发射时段NEP2和第二发射时段EP2。
在实施方式中,第一发射控制信号和第二发射控制信号可在第二非发射时段NEP2期间在不间断的情况下供给。也就是说,在第二非发射时段NEP2期间,第一发射控制信号和第二发射控制信号可具有高电平。
在实施方式中,在第二非发射时段NEP2中,可不供给第一扫描信号至第四扫描信号,并且第二晶体管M2至第七晶体管M7可处于关断状态。
在第二非发射时段NEP2中,第五扫描信号可供给到第五扫描线S5i,并且第八晶体管M8和第九晶体管M9可导通。因此,根据第二驱动时段DP2的***/进行,第一晶体管M1可时段性地控制为导通偏置状态。
如上所述,根据本发明的实施方式的像素10和包括像素10的显示装置1000可通过在如图4中所示的像素电路中的第一发射控制信号的控制,在去除前一数据电压的影响的同时延长并确保阈值电压补偿时间。因此,也可有效地改善以120Hz或更高的帧频高速驱动的图像质量。此外,由于使用第一驱动时段DP1和第二驱动时段DP2来驱动像素10,因此可改善对于各种帧频的图像质量。
图7A至图7C是用于描述根据帧频的图1的显示装置的驱动的实例的图。
参照图1和图5至图7C,显示装置1000可以各种帧频驱动。
第一驱动时段DP1的频率可对应于帧频。
在实施方式中,如图7A中所示,第一帧FRa可包括第一驱动时段DP1。例如,当第一驱动时段DP1的频率为240Hz时,可以240Hz驱动第一帧FRa。换句话说,第一驱动时段DP1和第一帧FRa的长度中的每个可为约4.17毫秒(ms)。
在实施方式中,如图7B中所示,第二帧FRb可包括第一驱动时段DP1和第二驱动时段DP2。例如,第一驱动时段DP1和第二驱动时段DP2可交替地重复。在这种情况下,可以120Hz驱动第二帧FRb。换句话说,第一驱动时段DP1和第二驱动时段DP2的长度中的每个可为约4.17ms,并且第二帧FRb的长度可为约8.33ms。
在实施方式中,如图7C中所示,第三帧FRc可包括一个第一驱动时段DP1和多个重复的第二驱动时段DP2。例如,当以1Hz驱动第三帧FRc时,第三帧FRc的长度为约1秒,并且第三帧FRc内的第二驱动时段DP2重复约239次。
由此,通过控制一帧内的第二驱动时段DP2的重复次数,可以各种帧频(例如,1Hz至480Hz)自由地驱动显示装置1000。
图8是示出包括在图1的显示装置中的像素的另一实例的电路图,并且图9是示出在第一驱动时段中供给到图8的像素的信号的实例的时序图。
由于除了第五晶体管M5和第二扫描信号之外,图8的像素11具有与参照图4描述的像素10的配置和操作相同的配置和操作,因此相同的附图标记用于指代相同或对应的部件,并且省略其冗余描述。
参照图1、图8和图9,像素11可包括发光元件LD、第一晶体管M1至第九晶体管M9、存储电容器Cst和第一电容器C1。
在实施方式中,第三晶体管M3的栅电极和第五晶体管M5的栅电极可公共地连接到第二扫描线S2i。因此,可公共地控制第三晶体管M3和第五晶体管M5。
在实施方式中,将第二扫描信号供给到第二扫描线S2i可在第一时段P1之前开始,并且可在第四时段P4之前停止。因此,第三晶体管M3和第五晶体管M5可在第一时段P1、第一补偿时段CP1、第二时段P2、第二补偿时段CP2和第三时段P3中处于导通状态。
例如,与图5的实施方式不同,即使当第五晶体管M5在第一时段P1中导通,第六晶体管M6也处于关断状态,并且因此第三节点N3的电压的初始化不受影响。此外,与图5的实施方式不同,即使当第三晶体管M3在第三时段P3中导通时,第四晶体管M4和第七晶体管M7也处于关断状态,并且因此数据写入不受影响。
因此,与像素10相比,像素11和驱动像素11的显示装置1000的结构可被简化,并且可减少制造成本。
图10是示出包括在图1的显示装置中的像素的又一实例的电路图。
由于除了第二电容器C2之外,图10的像素12具有与参照图4描述的像素10的配置和操作相同的配置和操作,因此相同的附图标记用于指代相同或对应的部件,并且省略其冗余描述。
参照图1和图10,像素12可包括发光元件LD、第一晶体管M1至第九晶体管M9、存储电容器Cst、第一电容器C1和第二电容器C2。
在实施方式中,第二电容器C2可连接在第四节点N4与第一扫描线S1i、第四扫描线S4i和第五扫描线S5i中的一个之间。第二电容器C2可用作升压电容器。
例如,控制为n型晶体管的第三晶体管M3和第五晶体管M5的第二扫描信号和第三扫描信号具有高电平。因此,当第三晶体管M3和/或第五晶体管M5关断时,第二扫描信号和/或第三扫描信号从高电平转变为低电平,并且第三节点N3的电压电平可由于通过对应扫描线(即,第一扫描线S1i、第四扫描线S4i和第五扫描线S5i中的一个)与第三节点N3和/或第四节点N4之间的寄生部件(诸如寄生电容器)的耦接而下降。
第二电容器C2可用于补偿第三节点N3处的无意的电压降。例如,第二电容器C2的一端可连接到控制p型晶体管的扫描线中的一个。例如,当第二电容器C2的一端连接到第四扫描线S4i时,可通过停止将第四扫描信号供给到第四扫描线S4i(即,第四扫描信号从低电平转变为高电平)来增加第四节点N4的电压。此外,随着第四节点N4的电压增加,第三节点N3的电压可增加。因此,可补偿在第三节点N3处的根据n型晶体管(例如,第三晶体管M3)的控制的电压降。
第三节点N3的电压由于通过第二电容器C2的耦接的升压而增加的时序可为在第一非发射时段(例如,图5中的第一非发射时段NEP1)期间的任何时序。
如上所述,通过将第二电容器C2添加到像素12,可补偿在第三节点N3处的根据n型晶体管的控制的电压降,并且可有效地改善图像质量。
图11是示出包括在图1的显示装置中的像素的再一实例的电路图。
由于除了第五晶体管M5和第二扫描信号之外,图11的像素13具有与参照图10描述的像素12的配置和操作相同的配置和操作,因此相同的附图标记用于指代相同或对应的部件,并且省略其冗余描述。
参照图1和图11,像素13可包括发光元件LD、第一晶体管M1至第九晶体管M9、存储电容器Cst、第一电容器C1和第二电容器C2。
在实施方式中,第三晶体管M3的栅电极和第五晶体管M5的栅电极可公共地连接到第二扫描线S2i。因此,可公共地控制第三晶体管M3和第五晶体管M5。
因此,像素13和驱动像素13的显示装置1000的结构可被简化,并且可减少制造成本。
图12是示出包括在图1的显示装置中的像素的另一实例的电路图。
由于除了第二电容器C2之外,图12的像素14具有与参照图10描述的像素12的配置和操作相同的配置和操作,因此相同的附图标记用于指代相同或对应的部件,并且省略其冗余描述。
参照图1和图12,像素14可包括发光元件LD、第一晶体管M1至第九晶体管M9、存储电容器Cst、第一电容器C1和第二电容器C2。
在实施方式中,第二电容器C2可连接在第三节点N3与第一扫描线S1i、第四扫描线S4i和第五扫描线S5i中的一个之间。第二电容器C2可用作升压电容器。
例如,当第二电容器C2的一端连接到第四扫描线S4i时,可通过停止将第四扫描信号供给到第四扫描线S4i(即,第四扫描信号从低电平转变为高电平)来增加第三节点N3的电压。因此,可补偿在第三节点N3处的根据n型晶体管(例如,第三晶体管M3)的控制的电压降。
如上所述,由于根据本发明的实施方式的像素和包括像素的显示装置包括n型氧化物半导体晶体管,因此能够防止在低频驱动期间由于像素中的电流泄漏而导致的图像质量劣化。此外,通过第一发射控制信号的控制,在去除前一数据电压(前一帧的数据信号的电压)的影响的同时延长并确保阈值电压补偿时间是可能的。因此,也可改善以120Hz或更高的帧频高速驱动的图像质量。
此外,由于使用第一驱动时段和第二驱动时段来驱动像素,因此可有效地改善对于各种帧频的图像质量。
然而,本发明的效果不限于上述效果,并且可在不背离本发明的精神和范围的情况下进行各种扩展。
尽管已参照实施方式描述了本发明,但本领域技术人员将理解的是,能够在不背离如在随附的权利要求书中记载的本发明的精神和范围的情况下对其进行各种修改和改变。

Claims (20)

1.一种显示装置,包括:
像素,所述像素连接到第一扫描线、第二扫描线、第三扫描线、第四扫描线、第五扫描线、第一发射控制线和第二发射控制线以及数据线;
扫描驱动器,所述扫描驱动器分别将第一扫描信号、第二扫描信号、第三扫描信号、第四扫描信号和第五扫描信号供给到所述第一扫描线、所述第二扫描线、所述第三扫描线、所述第四扫描线和所述第五扫描线;
发射驱动器,所述发射驱动器分别将第一发射控制信号和第二发射控制信号供给到所述第一发射控制线和所述第二发射控制线;以及
数据驱动器,所述数据驱动器将数据信号供给到所述数据线,
其中,所述像素包括:
发光元件;
第一晶体管,所述第一晶体管连接在第一节点与第二节点之间并且生成从第一电力线流到第二电力线并且流经所述发光元件的驱动电流,通过所述第一电力线供给第一电源电压,通过所述第二电力线供给第二电源电压;
第二晶体管,所述第二晶体管连接在所述数据线与所述第一节点之间并且响应于所述第四扫描信号而导通;
第三晶体管,所述第三晶体管连接在所述第二节点与第三节点之间并且响应于所述第二扫描信号而导通,所述第三节点连接到所述第一晶体管的栅电极;
第四晶体管,所述第四晶体管连接在所述第二节点与第三电力线之间并且响应于所述第一扫描信号而导通,通过所述第三电力线供给第三电源电压;
第五晶体管,所述第五晶体管连接在所述第一节点与第四节点之间并且响应于所述第三扫描信号而导通;
第六晶体管,所述第六晶体管连接在所述第一电力线与所述第一节点之间并且响应于供给到所述第一发射控制线的所述第一发射控制信号而关断;
存储电容器,所述存储电容器连接在所述第三节点与所述第四节点之间;以及
第一电容器,所述第一电容器连接在所述第一电力线与所述第四节点之间。
2.根据权利要求1所述的显示装置,其中,所述第三晶体管和所述第五晶体管为氧化物半导体晶体管。
3.根据权利要求2所述的显示装置,其中,所述第二扫描信号的栅极导通电平和所述第三扫描信号的栅极导通电平不同于所述第四扫描信号的栅极导通电平。
4.根据权利要求2所述的显示装置,其中,所述第三扫描信号的脉冲宽度等于所述第二扫描信号的脉冲宽度,并且大于所述第一扫描信号的脉冲宽度和所述第四扫描信号的脉冲宽度中的每个。
5.根据权利要求2所述的显示装置,其中,所述像素还包括:
第七晶体管,所述第七晶体管连接在所述第二节点与所述发光元件的第一电极之间并且响应于供给到所述第二发射控制线的所述第二发射控制信号而关断。
6.根据权利要求5所述的显示装置,其中,所述发射驱动器在一帧的第一非发射时段的多个补偿时段中的每个中停止所述第一发射控制信号的供给,并且在所述第一非发射时段期间在不间断的情况下供给所述第二发射控制信号。
7.根据权利要求6所述的显示装置,其中,所述发射驱动器在所述一帧的第二非发射时段期间在不间断的情况下供给所述第一发射控制信号和所述第二发射控制信号。
8.根据权利要求7所述的显示装置,其中,所述发射驱动器包括:
第一发射驱动器,所述第一发射驱动器将所述第一发射控制信号供给到所述第一发射控制线;以及
第二发射驱动器,所述第二发射驱动器将所述第二发射控制信号供给到所述第二发射控制线。
9.根据权利要求6所述的显示装置,其中,所述扫描驱动器在所述第一非发射时段中将所述第一扫描信号供给到所述第一扫描线多次,并且
在所述第一非发射时段中,供给有所述第一扫描信号的时段和所述补偿时段交替地重复。
10.根据权利要求9所述的显示装置,其中,所述扫描驱动器在所述补偿时段中供给所述第二扫描信号和所述第三扫描信号。
11.根据权利要求6所述的显示装置,其中,所述像素还包括:
第八晶体管,所述第八晶体管连接在所述发光元件的所述第一电极与第四电力线之间并且响应于所述第五扫描信号而导通,通过所述第四电力线供给第四电源电压。
12.根据权利要求11所述的显示装置,其中,所述像素还包括:
第九晶体管,所述第九晶体管连接在所述第一节点与第五电力线之间并且响应于所述第五扫描信号而导通,通过所述第五电力线供给第五电源电压。
13.根据权利要求6所述的显示装置,其中,所述像素还包括:
第二电容器,所述第二电容器连接在所述第四节点与所述第一扫描线、所述第四扫描线和所述第五扫描线中的一个之间。
14.一种像素,包括:
发光元件;
第一晶体管,所述第一晶体管连接在第一节点与第二节点之间并且生成从第一电力线流到第二电力线并且流经所述发光元件的驱动电流,其中所述第一电力线配置为供给第一电源电压,并且所述第二电力线配置为供给第二电源电压;
第二晶体管,所述第二晶体管连接在数据线与所述第一节点之间并且响应于供给到第四扫描线的第四扫描信号而导通;
第三晶体管,所述第三晶体管连接在所述第二节点与第三节点之间并且响应于供给到第二扫描线的第二扫描信号而导通,其中所述第三节点连接到所述第一晶体管的栅电极;
第四晶体管,所述第四晶体管连接在所述第二节点与第三电力线之间并且响应于供给到第一扫描线的第一扫描信号而导通,通过所述第三电力线供给第三电源电压;
第五晶体管,所述第五晶体管连接在所述第一节点与第四节点之间并且响应于供给到所述第二扫描线的所述第二扫描信号而导通;
第六晶体管,所述第六晶体管连接在所述第一电力线与所述第一节点之间并且响应于供给到第一发射控制线的第一发射控制信号而关断;
存储电容器,所述存储电容器连接在所述第三节点与所述第四节点之间;以及
第一电容器,所述第一电容器连接在所述第一电力线与所述第四节点之间。
15.根据权利要求14所述的像素,其中,所述第三晶体管和所述第五晶体管为n型氧化物半导体晶体管,并且
所述第一晶体管、所述第二晶体管和所述第四晶体管为p型多晶硅半导体晶体管。
16.根据权利要求15所述的像素,还包括:
第七晶体管,所述第七晶体管连接在所述第二节点与所述发光元件的第一电极之间并且响应于供给到第二发射控制线的第二发射控制信号而关断,
其中,所述第六晶体管在非发射时段期间重复地导通和关断,并且
所述第七晶体管在所述非发射时段期间保持关断状态。
17.根据权利要求16所述的像素,其中,所述第四晶体管和所述第六晶体管在所述非发射时段期间交替地重复处于导通状态。
18.根据权利要求16所述的像素,还包括:
第八晶体管,所述第八晶体管连接在所述发光元件的所述第一电极与第四电力线之间并且响应于供给到第五扫描线的第五扫描信号而导通,通过所述第四电力线供给第四电源电压;以及
第九晶体管,所述第九晶体管连接在所述第一节点与第五电力线之间并且响应于所述第五扫描信号而导通,通过所述第五电力线供给第五电源电压。
19.根据权利要求18所述的像素,还包括:
第二电容器,所述第二电容器连接在所述第四节点与所述第一扫描线、所述第四扫描线和所述第五扫描线中的一个之间。
20.根据权利要求18所述的像素,还包括:
第二电容器,所述第二电容器连接在所述第三节点与所述第一扫描线、所述第四扫描线和所述第五扫描线中的一个之间。
CN202211196805.9A 2021-09-30 2022-09-28 像素和包括像素的显示装置 Pending CN115909976A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210130175A KR20230047280A (ko) 2021-09-30 2021-09-30 화소 및 이를 포함하는 표시 장치
KR10-2021-0130175 2021-09-30

Publications (1)

Publication Number Publication Date
CN115909976A true CN115909976A (zh) 2023-04-04

Family

ID=83508485

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211196805.9A Pending CN115909976A (zh) 2021-09-30 2022-09-28 像素和包括像素的显示装置

Country Status (4)

Country Link
US (2) US11862101B2 (zh)
EP (1) EP4160587A3 (zh)
KR (1) KR20230047280A (zh)
CN (1) CN115909976A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115312004A (zh) * 2022-08-24 2022-11-08 厦门天马显示科技有限公司 一种显示面板及显示装置
CN115311982A (zh) * 2022-08-30 2022-11-08 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100072433A (ko) 2008-12-22 2010-07-01 박정일 자력차단판들을 연결하는 케이블 루프를 이용하여무한에너지를 얻는 방법
CN107358918B (zh) * 2017-08-25 2023-11-21 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN108492779A (zh) * 2018-03-15 2018-09-04 业成科技(成都)有限公司 整合外部处理器的有机发光二极体像素电路及其驱动方法
KR20210050050A (ko) 2019-10-25 2021-05-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR20210057629A (ko) * 2019-11-12 2021-05-21 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시패널
KR20210083827A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 전계 발광 표시장치
KR20210086801A (ko) 2019-12-30 2021-07-09 삼성디스플레이 주식회사 표시 장치
KR20210085514A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 전계 발광 표시장치
KR20210085050A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 전계 발광 표시장치
KR20210106052A (ko) 2020-02-19 2021-08-30 삼성디스플레이 주식회사 표시 장치
KR20220076872A (ko) * 2020-12-01 2022-06-08 엘지디스플레이 주식회사 유기 발광 표시 장치
KR20230010897A (ko) * 2021-07-12 2023-01-20 삼성디스플레이 주식회사 화소 및 표시 장치
CN115101011A (zh) * 2021-07-21 2022-09-23 武汉天马微电子有限公司 配置成控制发光元件的像素电路
KR20230030132A (ko) * 2021-08-24 2023-03-06 삼성디스플레이 주식회사 화소 회로

Also Published As

Publication number Publication date
US11862101B2 (en) 2024-01-02
EP4160587A2 (en) 2023-04-05
EP4160587A3 (en) 2023-05-10
KR20230047280A (ko) 2023-04-07
US20230343295A1 (en) 2023-10-26
US20230112488A1 (en) 2023-04-13

Similar Documents

Publication Publication Date Title
US11830438B2 (en) Display device
CN113053281B (zh) 像素驱动电路以及包括像素驱动电路的电致发光显示装置
CN112309316A (zh) 显示装置
TW202209281A (zh) 驅動電路及使用該驅動電路的顯示裝置
CN114120888A (zh) 显示装置
KR102591507B1 (ko) 화소 및 이를 포함하는 표시 장치
CN112397020A (zh) 显示装置及其驱动方法
US11205380B2 (en) Pixel that compensates for a threshold voltage of a driving transistor using a power source voltage and display device having the same
EP4160587A2 (en) Pixel and display device including the same
US11217179B2 (en) Scan driver and display device including the same
KR20210086801A (ko) 표시 장치
US20230335058A1 (en) Pixel and display device including the same
CN113140188A (zh) 显示装置
CN113971933A (zh) 像素和具有像素的显示装置
EP3968314A1 (en) Pixels, display device comprising pixels, and driving method therefor
CN115394256A (zh) 显示装置
CN219143765U (zh) 像素和显示装置
CN116453467A (zh) 显示装置
US11610541B1 (en) Pixel of display device
KR20230017970A (ko) 표시 장치 및 이의 구동 방법
US11790841B2 (en) Pixel and display device including the same
US20240257739A1 (en) Pixel Circuit and Display Apparatus Comprising the Same
KR20230148892A (ko) 화소 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication