CN113362762B - 一种显示面板及其控制方法、显示装置 - Google Patents

一种显示面板及其控制方法、显示装置 Download PDF

Info

Publication number
CN113362762B
CN113362762B CN202110738713.8A CN202110738713A CN113362762B CN 113362762 B CN113362762 B CN 113362762B CN 202110738713 A CN202110738713 A CN 202110738713A CN 113362762 B CN113362762 B CN 113362762B
Authority
CN
China
Prior art keywords
sub
row
pixel
level
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110738713.8A
Other languages
English (en)
Other versions
CN113362762A (zh
Inventor
袁粲
李永谦
袁志东
张大成
吴刘
王帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Zhuoyin Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110738713.8A priority Critical patent/CN113362762B/zh
Publication of CN113362762A publication Critical patent/CN113362762A/zh
Application granted granted Critical
Publication of CN113362762B publication Critical patent/CN113362762B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示面板及其控制方法、显示装置,其中,显示面板包括:衬底,衬底包括:显示区域和非显示区域,显示面板还包括:设置在衬底上的M条沿第一方向延伸的扫描线、N条沿第二方向延伸的数据线以及位于显示区域的M行N列子像素,第i行第j列子像素分别与第i条扫描线和第j条数据线电连接,每个子像素包括:像素电路,像素电路包括:开关晶体管;数据信号包括:第一变化沿;当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间,第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,第三电平为使得开关晶体管处于截止状态的电平。

Description

一种显示面板及其控制方法、显示装置
技术领域
本公开实施例涉及但不限于显示技术领域,具体涉及一种显示面板及其控制方法、显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,简称OLED)和量子点发光二极管(Quantum-dot Light Emitting Diodes,简称QLED)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。随着显示技术的不断发展,以OLED或QLED为发光器件、由薄膜晶体管(Thin Film Transistor,简称TFT)进行信号控制的柔性显示装置(Flexible Display)已成为目前显示领域的主流产品。
为了追求更好的显示效果,高分辨率的OLED显示面板应运而生,如8K显示面板等,在制作得到高分辨率的OLED显示面板后,还需要采用COF(Chip On Film,覆晶薄膜)将源极驱动芯片与显示面板中的数据线连接。
发明内容
以下是对本公开详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开提供了一种显示面板,包括:衬底,所述衬底包括:显示区域和非显示区域,所述显示面板还包括:设置在所述衬底上的M条沿第一方向延伸的扫描线、N条沿第二方向延伸的数据线以及位于显示区域的M行N列子像素,第i行第j列子像素分别与第i条扫描线和第j条数据线电连接,每个子像素包括:像素电路,所述像素电路包括:开关晶体管,1≤i≤M,1≤j≤N;
扫描线设置为向子像素中的像素电路提供扫描信号,数据线设置为向子像素中的像素电路提供数据信号,所述数据信号包括:第一变化沿,所述数据信号在第一变化沿内从第一电平变为第二电平,所述第一电平为子像素显示所需的电平,所述第二电平为阈值电平;
当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间,所述第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,所述第三电平为使得开关晶体管处于截止状态的电平。
在一些可能的实现方式中,还包括:位于所述非显示区域的第一栅极驱动芯片、第二栅极驱动芯片和源极驱动芯片;所述显示区域包括:第一侧、第二侧和第三侧,所述第一侧和所述第二侧相对设置,所述第三侧不同于第一侧和第二侧;第一栅极驱动芯片包括:M个级联的第一移位寄存器,第二栅极驱动芯片包括:M个级联的第二移位寄存器;
所述第一栅极驱动芯片位于所述显示区域的第一侧;
所述第二栅极驱动芯片位于所述显示区域的第二侧;
所述源极驱动芯片位于所述显示区域的第三侧;
第i条扫描线分别与第i个第一移位寄存器和第i个第二移位寄存器电连接。
在一些可能的实现方式中,还包括:时序控制芯片和覆晶薄膜;
所述源极驱动芯片位于所述覆晶薄膜上;
所述时序控制芯片分别与第一栅极驱动芯片、第二栅极驱动芯片和源极驱动芯片电连接,且设置为向第一栅极驱动芯片和第二栅极驱动信号输出第一信号,向源极驱动芯片输出第二信号;
第一栅极驱动芯片设置为根据第一信号生成扫描信号;
第二栅极驱动芯片设置为根据第一信号生成扫描信号;
源极驱动芯片设置为根据第二信号生成数据信号。
在一些可能的实现方式中,第一子像素为位于第M行第一列的子像素或者为位于第M行第N列的子像素,第二子像素为位于第M行第K列的子像素,第三子像素为位于第一行第一列的子像素或者第一行第N列的子像素,第四子像素为位于第一行第K列的子像素;
第一下降沿持续时间小于第三下降沿持续时间;
第三下降沿持续时间小于第二下降沿持续时间;
第三下降沿持续时间小于第四下降沿持续时间;
其中,第一下降沿持续时间为当第一子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第二下降沿持续时间为当第二子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第三下降沿持续时间为当第三子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;第四下降沿持续时间为当第四子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;当N为偶数时,K=N/2,当N为奇数时,K=(N-1)/2。
在一些可能的实现方式中,所述数据信号还包括:第二变化沿,所述数据信号在第二变化沿内从第二电平变为第一电平;
当第i行第j列子像素显示时,第j条数据线提供的数据信号的第二变化沿的开始时间早于第i行扫描线的扫描信号的下降沿的开始时间。
在一些可能的实现方式中,当第i行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔等于当第i+1行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔。
在一些可能的实现方式中,当第i行第j列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间大于当第i+1行第j列子像素显示时,第i+1行扫描线提供的扫描信号的下降沿的持续时间。
在一些可能的实现方式中,当第i行第k列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间小于第i行第k+1列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间,1≤k≤N/2。
在一些可能的实现方式中,还包括:第一电源线、第二电源线、补偿控制线和补偿信号线,所述子像素还包括:发光元件,像素电路设置为驱动发光元件发光,所述像素电路还包括:驱动晶体管、补偿晶体管和存储电容;
开关晶体管的控制极与扫描线电连接,开关晶体管的第一极与数据线电连接,开关晶体管的第二极与驱动晶体管的控制极电连接;
驱动晶体管的第一极与第一电源线电连接,驱动晶体管的第二极分别与补偿晶体管的第一极和发光元件电连接;
补偿晶体管的控制极与补偿控制线电连接,补偿晶体管的第二极与补偿信号线电连接;
存储电容的第一端与驱动晶体管的栅电极电连接,存储电容的第二端与驱动晶体管的第二极电连接;
所述发光元件和第二电源线电连接;
所述开关晶体管、所述补偿晶体管和所述驱动晶体管为氧化物晶体管。
在一些可能的实现方式中,还包括:沿第二方向延伸,且位于显示区域的第一侧和第二侧的时钟信号线;
时钟信号线分别与时序控制芯片、第一栅极驱动芯片和第二栅极驱动芯片电连接。
在一些可能的实现方式中,所述覆晶薄膜包括:2Q个间隔设置的覆晶子薄膜;
第i个覆晶子薄膜上的源极驱动芯片与P条数据线电连接;当第i行子像素显示时,第i个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T_IC与第i-1个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T COF满足如下公式:
T_IC*Q+T_COF*(Q-1)=T2-T1
其中,T1为当第三子像素显示时,向第三子像素提供的数据信号的第一变化沿的开始时间与向第三子像素提供的扫描信号的下降沿的开始时间的差值,T2为当第四子像素显示时,向第四子像素提供的数据信号的下降沿的开始时间与向第四子像素提供的扫描信号的下降沿的开始时间的差值。
在一些可能的实现方式中,T_COF大于等于0,且小于等于0.5纳秒。
第二方面,本公开还提供了一种显示装置,包括:上述显示面板。
第三方面,本公开还提供了一种显示面板的控制方法,设置为控制上述显示面板,所述方法包括:
向显示面板提供控制信号,使得当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间;
所述第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,所述第三电平为使得开关晶体管处于截止状态的电平;
所述数据信号包括:第一变化沿,所述数据信号在第一变化沿内从第一电平变为第二电平,所述第一电平为子像素显示所需的电平,所述第二电平为阈值电平。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。
图1为本公开实施例提供的显示面板的结构示意图;
图2为本公开实施例提供的位于第一行第一列子像素显示时的信号时序图;
图3为第四子像素显示时的信号时序图;
图4为第一子像素显示时的信号时序图;
图5为第二子像素显示时的信号时序图;
图6为一种像素电路的等效电路图;
图7为一种显示面板的剖面结构示意图;
图8为一种示例性实施例提供的T_IC和T_COF的示意图;
图9为一种示例性实施例提供的显示面板四个像素点的数据电压与显示均一性的对应关系;
图10为另一示例性实施例提供的显示面板四个像素点的数据电压与显示均一性的对应关系;
图11为一种示例性实施例提供的显示面板四个像素点的数据电压与显示均一性的对应关系。
具体实施方式
本公开描述了多个实施例,但是该描述是示例性的,而不是限制性的,并且对于本领域的普通技术人员来说,在本公开所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在具体实施方式中进行了讨论,但是所公开的特征的许多其它组合方式也是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
本公开包括并设想了与本领域普通技术人员已知的特征和元件的组合。本公开已经公开的实施例、特征和元件也可以与任何常规特征或元件组合,以形成由权利要求限定的技术方案。任何实施例的任何特征或元件也可以与来自其它技术方案的特征或元件组合,以形成另一个由权利要求限定的技术方案。因此,应当理解,在本公开中示出和/或讨论的任何特征可以单独地或以任何适当的组合来实现。因此,除了根据所附权利要求及其等同替换所做的限制以外,实施例不受其它限制。此外,可以在所附权利要求的保护范围内进行各种修改和改变。
除非另外定义,本公开公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述的对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
为使本公开的目的、技术方案和优点更加清楚明白,下文中将结合附图对本公开的实施例进行详细说明。注意,实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。为了保持本公开实施例的以下说明清楚且简明,本公开省略了部分已知功能和已知部件的详细说明。本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计
在附图中,有时为了明确起见,夸大表示了各构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中各部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
一种显示面板包括:时序控制芯片、栅极驱动芯片和源极驱动芯片。时序控制芯片产生初始数据信号和时钟信号,栅极驱动芯片根据时钟信号来执行逻辑运算,产生驱动显示面板显示所需的扫描信号,源极驱动芯片根据初始数据信号来执行逻辑运算,产生驱动显示面板显示所需的数据信号。然而,由于显示面板的尺寸增大以及电路布局的因素,栅极驱动芯片接收的时钟信号和源极驱动芯片接收的初始数据信号会出现不同程度的信号延迟,进而使得显示面板显示时所需的扫描信号和所需的数据信号之间不能相互匹配,从而影响了显示面板的显示质量。
图1为本公开实施例提供的显示面板的结构示意图,图2为本公开实施例提供的位于第一行第一列子像素显示时的信号时序图。如图1所示,本公开实施例提供的显示面板可以包括:衬底,衬底包括:显示区域AA和非显示区域AA’,显示面板还包括:设置在衬底上的M条沿第一方向延伸的扫描线G1至GM、N条沿第二方向延伸的数据线D1至DN以及位于显示区域的M行N列子像素,第i行第j列子像素分别与第i条扫描线和第j条数据线电连接,每个子像素包括:像素电路,像素电路包括:开关晶体管,1≤i≤M,1≤j≤N。
在一种示例性实施例中,如图2所示,扫描线设置为向子像素中的像素电路提供扫描信号G,数据线设置为向子像素中的像素电路提供数据信号D,数据信号D包括:第一变化沿,数据信号在第一变化沿内从第一电平变为第二电平。
在一种示例性实施例中,第一电平为子像素显示所需的电平,第二电平为阈值电平。图2是以阈值电平等于0为例进行说明的,本公开对此不作任何限定。
在一种示例性实施例中,如图2所示,当第一行第j列子像素显示时,第j条数据线提供的数据信号D的第一变化沿的开始时间等于第一时间T,第一时间T处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,第三电平为使得开关晶体管处于截止状态的电平。
在一种示例性实施例中,衬底可以为刚性衬底或柔性衬底,其中,刚性衬底可以为但不限于玻璃、金属萡片中的一种或多种;柔性衬底可以为但不限于聚对苯二甲酸乙二醇酯、对苯二甲酸乙二醇酯、聚醚醚酮、聚苯乙烯、聚碳酸酯、聚芳基酸酯、聚芳酯、聚酰亚胺、聚氯乙烯、聚乙烯、纺织纤维中的一种或多种。
在一种示例性实施例中,显示面板为高分辨率显示面板,显示面板的刷新频率较高。
在一种示例性实施例中,数据信号可以为数据电压。
在一种示例性实施例中,第三电平可以为负压,图2是以第三电平为-3V为例进行说明的。
在一种示例性实施例中,第一变化沿可以是上升沿或者可以是下降沿,取决于第一电平和第二电平。图2是以第一变化沿为上升沿为例进行说明的。
在一种示例性实施例中,显示面板可以包括以矩阵方式排布的多个像素单元P,多个像素单元P的至少一个包括出射第一颜色光线的子像素、出射第二颜色光线的子像素和出射第三颜色光线的子像素。
在一种示例性实施例中,像素单元P中可以包括红色(R)子像素、绿色(G)子像素和蓝色(B)子像素,或者可以包括红色子像素、绿色子像素、蓝色子像素和白色子像素,本公开在此不做限定。
在一种示例性实施例中,像素单元中子像素的形状可以是矩形状、菱形、五边形或六边形。像素单元包括三个子像素时,三个子像素可以采用水平并列、竖直并列或品字方式排列,像素单元包括四个子像素时,四个子像素可以采用水平并列、竖直并列或正方形(Square)方式排列,本公开在此不做限定。
本公开实施例提供的显示面板,包括:衬底,衬底包括:显示区域和非显示区域,显示面板还包括:设置在衬底上的M条沿第一方向延伸的扫描线、N条沿第二方向延伸的数据线以及位于显示区域的M行N列子像素,第i行第j列子像素分别与第i条扫描线和第j条数据线电连接,每个子像素包括:像素电路,像素电路包括:开关晶体管,1≤i≤M,1≤j≤N;扫描线设置为向子像素中的像素电路提供扫描信号,数据线设置为向子像素中的像素电路提供数据信号,数据信号包括:第一变化沿,数据信号在第一变化沿内从第一电平变为第二电平,第一电平为子像素显示所需的电平,第二电平为阈值电平;当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间,第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,第三电平为使得开关晶体管处于截止状态的电平。本公开通过由于向第一行子像素的扫描信号的延迟时间最夯,因此,当本公开设置当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间可以使得子像素中的开关晶体管截止后,数据信号才开始发生变化,保证了每个子像素在显示时扫描信号和数据信号匹配,可以提升子像素的充电率和显示均一性,提升了显示面板的显示效果。
在一种示例性实施例中,如图1所示,显示面板还可以包括:位于非显示区域的第一栅极驱动芯片GOA1、第二栅极驱动芯片GOA2和源极驱动芯片;显示区域包括:第一侧、第二侧和第三侧,第一侧和第二侧相对设置,第三侧不同于第一侧和第二侧。
在一种示例性实施例中,第一栅极驱动芯片GOA1包括:M个级联的第一移位寄存器。第i个第一移位寄存器的输出端与第i+1个第一移位寄存器的输入端电连接。
在一种示例性实施例中,每个第一移位寄存器包括多个晶体管,晶体管可以为氧化物晶体管。
在一种示例性实施例中,第二栅极驱动芯片GOA2包括:M个级联的第二移位寄存器。第i个第二移位寄存器的输出端与第i+1个第二移位寄存器的输入端电连接。
在一种示例性实施例中,每个第二移位寄存器包括多个晶体管,晶体管可以为氧化物晶体管。
在一种示例性实施例中,第一栅极驱动芯片GOA1可以位于显示区域的第一侧;第二栅极驱动芯片GOA2可以位于显示区域的第二侧;源极驱动芯片可以位于显示区域的第三侧。
第i条扫描线分别与第i个第一移位寄存器和第i个第二移位寄存器电连接。
在一种示例性实施例中,显示面板还可以包括:时序控制芯片和覆晶薄膜。其中,源极驱动芯片可以位于覆晶薄膜上。
在一种示例性实施例中,时序控制芯片分别与第一栅极驱动芯片、第二栅极驱动芯片和源极驱动芯片电连接,且设置为向第一栅极驱动芯片和第二栅极驱动信号输出第一信号,向源极驱动芯片输出第二信号。其中,第一栅极驱动芯片设置为根据第一信号生成扫描信号;第二栅极驱动芯片设置为根据第一信号生成扫描信号;源极驱动芯片设置为根据第二信号生成数据信号。
在一种示例性实施例中,第一信号可以为适合于第一栅极驱动芯片和第二栅极驱动芯片的规格的时钟信号和扫描起始信号。
在一种示例性实施例中,第二信号可以为适合于数据信号驱动器的规格的灰度值和控制信号。
在一种示例性实施例中,源极驱动芯片可以利用从时序控制芯片接收的第二信号来产生将提供到数据线D1至DN的数据电压。例如,源极驱动芯片可以利用时钟信号对灰度值进行采样,并且以子像素行为单位将与灰度值对应的数据电压施加到数据线D1至DN。
在一种示例性实施例中,第一栅极驱动芯片和第二栅极驱动芯片可以通过从时序控制芯片接收第一信号等来产生将提供到扫描线G1至GM的扫描信号。例如,第一栅极驱动芯片和第二栅极驱动芯片可以将具有导通电平脉冲的扫描信号顺序地提供到扫描线G1至GM。例如,第一栅极驱动芯片和第二栅极驱动芯片可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号。
在一种示例性实施例中,图3为第四子像素显示时的信号时序图,图4
为第一子像素显示时的信号时序图,图5为第二子像素显示时的信号时序图。如图1至图5所示,第一子像素P2为位于第M行第一列的子像素或者为位于第M行第N列的子像素,第二子像素P2为位于第M行第K列的子像素,第三子像素P3为位于第一行第一列的子像素或者第一行第N列的子像素,第四子像素P4为位于第一行第K列的子像素。其中,第一下降沿持续时间为当第一子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第二下降沿持续时间为当第二子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第三下降沿持续时间为当第三子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;第四下降沿持续时间为当第四子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;当N为偶数时,K=N/2,当N为奇数时,K=(N-1)/2。图2表示的是第三子像素显示时的信号时序图。
在一种示例性实施例中,第一下降沿持续时间小于第三下降沿持续时间。
在一种示例性实施例中,第三下降沿持续时间小于第二下降沿持续时间。
在一种示例性实施例中,第三下降沿持续时间小于第四下降沿持续时间。
在一种示例性实施例中,如图2至图5所示,数据信号还包括:第二变化沿,数据信号在第二变化沿内从第二电平变为第一电平。当第i行第j列子像素显示时,第j条数据线提供的数据信号D的第二变化沿的开始时间早于第i行扫描线的扫描信号G的下降沿的开始时间。
本公开当第i行第j列子像素显示时,第j条数据线提供的数据信号的第二变化沿的开始时间早于第i行扫描线的扫描信号的下降沿的开始时间可以保证数据信号的写入时间,提升了子像素的充电率,提升显示面板的显示效果。
在一种示例性实施例中,当第i行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔等于当第i+1行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔,即位于同一列的子像素显示时,数据信号的相位相同。
在一种示例性实施例中,当第i行第j列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间大于当第i+1行第j列子像素显示时,第i+1行扫描线提供的扫描信号的下降沿的持续时间。
在一种示例性实施例中,当第i行第k列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间小于第i行第k+1列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间,1≤k≤N/2。
如图2和图4所示,由于当第i行第j列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间大于当第i+1行第j列子像素显示时,第i+1行扫描线提供的扫描信号的下降沿的持续时间。因此,当第一子像素显示时在数据信号的第一变化沿的开始时间扫描信号的电平值小于-3V。图4是以-4.638V为例进行说明的。
如图3和图5所示,当第二子像素显示时在数据信号的第一变化沿的开始时间扫描信号的电平值小于-3V。图5是以-4.551V为例进行说明的。
如图4和图5所示,由于当第i行第k列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间小于第i行第k+1列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间,因此,当第一子像素显示时在数据信号的第一变化沿的开始时间扫描信号的电平值小于当第二子像素显示时在数据信号的第一变化沿的开始时间扫描信号的电平值。
在一种示例性实施例中,显示面板还可以包括:第一电源线VDD、第二电源线VSS、补偿控制线Sn和补偿信号线Se。
在一种示例性实施例中,第一电源线VDD可以持续提供高电平信号。第二电源线VDD可以持续提供低电平信号。
在一种示例性实施例中,显示面板还可以包括:子像素还包括:发光元件,像素电路设置为驱动发光元件发光。
图6为一种像素电路的等效电路图。如图6所示,像素电路还可以包括:驱动晶体管T2、补偿晶体管T3和存储电容CST
在一种示例性实施例中,开关晶体管T1的控制极与扫描线Gn电连接,开关晶体管T1的第一极与数据线Dn电连接,开关晶体管T1的第二极与驱动晶体管T2的控制极电连接。驱动晶体管T2的第一极与第一电源线VDD电连接,驱动晶体管T2的第二极分别与补偿晶体管T3的第一极和发光元件电连接。补偿晶体管T3的控制极与补偿控制线Sn电连接,补偿晶体管的第二极与补偿信号线Se电连接。存储电容CST的第一端与驱动晶体管T2的栅电极电连接,存储电容CST的第二端与驱动晶体管T2的第二极电连接。
在一种示例性实施例中,开关晶体管T1用于在扫描线Gn控制下,接收数据线Dn传输的数据信号,使驱动晶体管T2的栅电极接收数据信号。第驱动晶体管T2用于在其栅电极所接收的数据信号控制下,在第二极产生相应的驱动电流。补偿晶体管T3用于响应补偿时序提取驱动晶体管T2的阈值电压Vth以及迁移率,以对阈值电压Vth进行补偿。存储电容CST用于存储驱动晶体管T2的栅电极的电位。
在一种示例性实施例中,发光元件和第二电源线VSS电连接。
在一种示例性实施例中,发光元件可以为OLED或QLED。
在一种示例性实施例中,当发光元件为OLED时,发光元件可以包括叠设的第一极(阳极)、有机发光层和第二极(阴极)。
图7为一种显示面板的剖面结构示意图,示意了显示面板三个子像素的结构。如图7所示,在垂直于显示面板的平面上,显示面板可以包括设置在衬底101上的驱动电路层102、设置在驱动电路层102远离基底101一侧的发光结构层103以及设置在发光结构层103远离基底101一侧的封装层104。
在在一种示例性实施例中,显示面板可以包括其它膜层,如隔垫柱等,本公开在此不做限定。
在示例性实施方式中,每个子像素的驱动电路层102可以包括构成像素驱动电路的多个晶体管和存储电容,图3中仅以一个晶体管101和一个存储电容101A作为示例。发光结构层103可以包括阳极301、像素定义层302、有机发光层303和阴极304,阳极301通过过孔与驱动晶体管210的漏电极连接,有机发光层303与阳极301连接,阴极304与有机发光层303连接,有机发光层303在阳极301和阴极304驱动下出射相应颜色的光线。封装层104可以包括叠设的第一封装层401、第二封装层402和第三封装层403,第一封装层401和第三封装层403可以采用无机材料,第二封装层402可以采用有机材料,第二封装层402设置在第一封装层401和第三封装层403之间,可以保证外界水汽无法进入发光结构层103。
在示例性实施方式中,有机发光层303可以包括叠设的空穴注入层(HoleInjection Layer,简称HIL)、空穴传输层(Hole Transport Layer,简称HTL)、电子阻挡层(Electron Block Layer,简称EBL)、发光层(Emitting Layer,简称EML)、空穴阻挡层(HoleBlock Layer,简称HBL)、电子传输层(Electron Transport Layer,简称ETL)和电子注入层(Electron Injection Layer,简称EIL)。在示例性实施方式中,所有子像素的空穴注入层可以是连接在一起的共通层,所有子像素的电子注入层可以是连接在一起的共通层,所有子像素的空穴传输层可以是连接在一起的共通层,所有子像素的电子传输层可以是连接在一起的共通层,所有子像素的空穴阻挡层可以是连接在一起的共通层,相邻子像素的发光层可以有少量的交叠,或者可以是隔离的,相邻子像素的电子阻挡层可以有少量的交叠,或者可以是隔离的。
在一种示例性实施例中,开关晶体管、补偿晶体管和驱动晶体管可以为氧化物晶体管。氧化物晶体管的有源层采用氧化物(Oxide)。氧化物薄膜晶体管具有漏电流低等优点。可以实现高分辨率(Pixel Per Inch,简称PPI),低频驱动,可以降低功耗,可以提高显示品质。
在一种示例性实施例中,如图1所示,显示面板还可以包括:沿第二方向延伸,且位于显示区域的第一侧和第二侧的时钟信号线CLK。其中,时钟信号线分别与时序控制芯片、第一栅极驱动芯片和第二栅极驱动芯片电连接。
在一种示例性实施例中,覆晶薄膜可以包括:2Q个间隔设置的覆晶子薄膜10。其中,第i个覆晶子薄膜上的源极驱动芯片与P条数据线电连接。
在一种示例性实施例中,图8为一种示例性实施例提供的T_IC和T_COF的示意图,如图8所示,当第i行子像素显示时,第i个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T_IC与第i-1个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T_COF满足如下公式:
T_IC*Q+T_COF*(Q-1)=T2-T1
其中,如图2至图5所示,T1为当第三子像素显示时,向第三子像素提供的数据信号的第一变化沿的开始时间与向第三子像素提供的扫描信号的下降沿的开始时间的差值,T2为当第四子像素显示时,向第四子像素提供的数据信号的下降沿的开始时间与向第四子像素提供的扫描信号的下降沿的开始时间的差值。
本公开T_COF中的引入可以兼容显示面板不同负载(膜厚)的显示。
如图2所示,第三子像素显示时扫描信号的下降沿开始时间经过T1后,扫描信号的电平变为-3V。
如图3所示,第四子像素显示时扫描信号的下降沿开始时间经过T2后,扫描信号的电平变为-3V。
如图4所示,第一子像素显示时扫描信号的下降沿开始时间经过T1后,扫描信号的电平变为-4.638V。
如图5所示,第二子像素显示时扫描信号的下降沿开始时间经过T2后,扫描信号的电平变为-4.551V。
在一种示例性实施例中,T_COF大于等于0,且小于等于0.5纳秒,T_COF的取值取决显示面板的负载。
在一种示例性实施例中,当显示面板的负载使得T2-T1为T_IC的整数倍时,T_COF等于0。当显示面板的负载使得T2-T1大于T_IC的整数倍时,T_COF不等于0。
在一种示例性实施例中,覆晶子薄膜的数量Q可以根据显示面板的负载以及每个覆晶子薄膜的T_IC确定。
在一种示例性实施例中,T_COF可以根据显示面板的负载以及每个覆晶子薄膜的T_IC确定。
表1为在不同的T_COF纳秒时,不同子像素在数据电压D(V)下的亮度差异比。其中,亮度差异比越小,显示效果越好。如表1所示,第一子像素的延迟差异比较小,第二子像素当数据电压小于4V时,差异比较小,第三子像素和第四子像素的延迟差异比差异比较大,且在相同数据电压下,第四子像素的差异比大于第三子像素的差异比。当数据电压大于4V时,第二子像素的差异比高于第三子像素的差异比,且小于第四子像素的差异比。
表1
D(V) P1 P2 P3 P4
1 0.00% 0.19% 0.92% 1.18%
1.5 0.00% 0.05% 0.28% 0.39%
2 0.00% 0.26% 0.62% 1.29%
2.5 0.06% 0.00% 0.65% 0.84%
3 0.07% 0.24% 0.18% 0.78%
3.5 0.04% 0.04% 0.40% 0.54%
4 0.03% 0.61% 0.47% 0.83%
4.5 0.02% 0.44% 0.39% 0.91%
在一种示例性实施例中,显示面板的膜厚不同,则显示面板的负载不同。其中,显示面板的膜厚指的是显示面板的金属膜的厚度。
图9为一种示例性实施例提供的显示面板四个像素点的数据电压与均一性的对应关系,图10为另一示例性实施例提供的显示面板四个像素点的数据电压与均一性的对应关系,图11为一种示例性实施例提供的显示面板四个像素点的数据电压与均一性的对应关系。图9提供的显示面板的膜厚为第一膜厚,图10提供的显示面板的膜厚为第二膜厚,图11提供的显示面板的膜厚为第三膜厚。第一膜厚大于第二膜厚,且第一膜厚为第二膜厚的1.1倍。第二膜厚大于第三膜厚,且第三膜厚为第二膜厚的90%。由于第一膜厚大于第二膜厚,因此,图9提供的显示面板中的信号线的电阻小于图10提供的显示面板中的信号线的电阻,图9提供的显示面板的负载小于图10提供的显示面板的负载,图9提供的显示面板中扫描信号和数据信号的延迟比图10提供的显示面板中扫描信号和数据信号的延迟较小,四个像素点在显示时的均一性较高。由于第二膜厚大于第三膜厚,因此,图10提供的显示面板中的信号线的电阻小于图11提供的显示面板中的信号线的电阻,图10提供的显示面板的负载小于图11提供的显示面板的负载,图10提供的显示面板中扫描信号和数据信号的延迟比图11提供的显示面板中扫描信号和数据信号的延迟较小,四个像素点在显示时的显示均一性较高。
在一种示例性实施例中,如图9所示,图9提供的显示面板中的第二子像素的显示均一性高于第一子像素的显示均一性,当四个子像素的数据信号的电压值大于2V时,第一子像素的显示均一性高于第三子像素的显示均一性,第三子像素的显示均一性高于第四子像素的显示均一性。
在一种示例性实施例中,如图10所示,图10提供的显示面板中的第二子像素的显示均一性高于第一子像素的显示均一性,当四个子像素的数据信号的电压值大于1.5V时,第一子像素的显示均一性高于第三子像素的显示均一性,第三子像素的显示均一性高于第四子像素的显示均一性。
在一种示例性实施例中,如图11所示,图11提供的显示面板中的第二子像素的显示均一性高于第一子像素的显示均一性,第一子像素的显示均一性高于第四子像素的显示均一性,第四子像素的显示均一性高于第三子像素的显示均一性。
本公开实施例还提供了一种显示装置,包括:显示面板。
在实际应用中,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、导航仪等任何具有显示功能的产品或部件。
显示面板为前述任一个实施例提供的显示面板,实现原理和实现效果类似在此不再赘述。
本公开实施例还提供了一种显示面板的控制方法,设置为控制显示面板,本公开实施例提供的显示面板的控制方法可以包括:
向显示面板提供控制信号,使得当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间;其中,第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,第三电平为使得开关晶体管处于截止状态的电平。数据信号包括:第一变化沿,数据信号在第一变化沿内从第一电平变为第二电平,第一电平为子像素显示所需的电平,第二电平为阈值电平。
显示面板为前述任一个实施例提供的显示面板,实现原理和实现效果类似在此不再赘述。
本公开中的附图只涉及本公开实施例涉及到的结构,其他结构可参考通常设计。
为了清晰起见,在用于描述本公开的实施例的附图中,层或微结构的厚度和尺寸被放大。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
虽然本公开所揭露的实施方式如上,但所述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (13)

1.一种显示面板,其特征在于,包括:衬底,所述衬底包括:显示区域和非显示区域,所述显示面板还包括:设置在所述衬底上的M条沿第一方向延伸的扫描线、N条沿第二方向延伸的数据线以及位于显示区域的M行N列子像素,第i行第j列子像素分别与第i条扫描线和第j条数据线电连接,每个子像素包括:像素电路,所述像素电路包括:开关晶体管,1≤i≤M,1≤j≤N;
扫描线设置为向子像素中的像素电路提供扫描信号,数据线设置为向子像素中的像素电路提供数据信号,所述数据信号包括:第一变化沿,所述数据信号在第一变化沿内从第一电平变为第二电平,所述第一电平为子像素显示所需的电平,所述第二电平为阈值电平;
当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间,所述第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,所述第三电平为使得开关晶体管处于截止状态的电平;
第一子像素为位于第M行第一列的子像素或者为位于第M行第N列的子像素,第二子像素为位于第M行第K列的子像素,第三子像素为位于第一行第一列的子像素或者第一行第N列的子像素,第四子像素为位于第一行第K列的子像素;
第一下降沿持续时间小于第三下降沿持续时间;
第三下降沿持续时间小于第二下降沿持续时间;
第三下降沿持续时间小于第四下降沿持续时间;
其中,第一下降沿持续时间为当第一子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第二下降沿持续时间为当第二子像素显示时第M行扫描线提供的扫描信号的下降沿的持续时间;第三下降沿持续时间为当第三子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;第四下降沿持续时间为当第四子像素显示时第一行扫描线提供的扫描信号的下降沿的持续时间;当N为偶数时,K=N/2,当N为奇数时,K=(N-1)/2。
2.根据权利要求1所述的显示面板,其特征在于,还包括:位于所述非显示区域的第一栅极驱动芯片、第二栅极驱动芯片和源极驱动芯片;所述显示区域包括:第一侧、第二侧和第三侧,所述第一侧和所述第二侧相对设置,所述第三侧不同于第一侧和第二侧;第一栅极驱动芯片包括:M个级联的第一移位寄存器,第二栅极驱动芯片包括:M个级联的第二移位寄存器;
所述第一栅极驱动芯片位于所述显示区域的第一侧;
所述第二栅极驱动芯片位于所述显示区域的第二侧;
所述源极驱动芯片位于所述显示区域的第三侧;
第i条扫描线分别与第i个第一移位寄存器和第i个第二移位寄存器电连接。
3.根据权利要求2所述的显示面板,其特征在于,还包括:时序控制芯片和覆晶薄膜;
所述源极驱动芯片位于所述覆晶薄膜上;
所述时序控制芯片分别与第一栅极驱动芯片、第二栅极驱动芯片和源极驱动芯片电连接,且设置为向第一栅极驱动芯片和第二栅极驱动信号输出第一信号,向源极驱动芯片输出第二信号;
第一栅极驱动芯片设置为根据第一信号生成扫描信号;
第二栅极驱动芯片设置为根据第一信号生成扫描信号;
源极驱动芯片设置为根据第二信号生成数据信号。
4.根据权利要求1所述的显示面板,其特征在于,所述数据信号还包括:第二变化沿,所述数据信号在第二变化沿内从第二电平变为第一电平;
当第i行第j列子像素显示时,第j条数据线提供的数据信号的第二变化沿的开始时间早于第i行扫描线的扫描信号的下降沿的开始时间。
5.根据权利要求4所述的显示面板,其特征在于,当第i行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔等于当第i+1行第j列子像素在显示时,第j条数据线提供的数据信号的第二变化沿的开始时间与第一变化沿的开始时间之间的时间间隔。
6.根据权利要求5所述的显示面板,其特征在于,当第i行第j列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间大于当第i+1行第j列子像素显示时,第i+1行扫描线提供的扫描信号的下降沿的持续时间。
7.根据权利要求6所述的显示面板,其特征在于,当第i行第k列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间小于第i行第k+1列子像素显示时,第i行扫描线提供的扫描信号的下降沿的持续时间,1≤k≤N/2。
8.根据权利要求1至7任一项所述的显示面板,其特征在于,还包括:第一电源线、第二电源线、补偿控制线和补偿信号线,所述子像素还包括:发光元件,像素电路设置为驱动发光元件发光,所述像素电路还包括:驱动晶体管、补偿晶体管和存储电容;
开关晶体管的控制极与扫描线电连接,开关晶体管的第一极与数据线电连接,开关晶体管的第二极与驱动晶体管的控制极电连接;
驱动晶体管的第一极与第一电源线电连接,驱动晶体管的第二极分别与补偿晶体管的第一极和发光元件电连接;
补偿晶体管的控制极与补偿控制线电连接,补偿晶体管的第二极与补偿信号线电连接;
存储电容的第一端与驱动晶体管的栅电极电连接,存储电容的第二端与驱动晶体管的第二极电连接;
所述发光元件和第二电源线电连接;
所述开关晶体管、所述补偿晶体管和所述驱动晶体管为氧化物晶体管。
9.根据权利要求3所述的显示面板,其特征在于,还包括:沿第二方向延伸,且位于显示区域的第一侧和第二侧的时钟信号线;
时钟信号线分别与时序控制芯片、第一栅极驱动芯片和第二栅极驱动芯片电连接。
10.根据权利要求9所述的显示面板,其特征在于,所述覆晶薄膜包括:2Q个间隔设置的覆晶子薄膜;
第i个覆晶子薄膜上的源极驱动芯片与P条数据线电连接;当第i行子像素显示时,第i个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T_IC与第i-1个覆晶子薄膜上的源极驱动芯片所连接的第P条数据线提供的数据信号的第一变化沿的持续时间与第i个覆晶子薄膜上的源极驱动芯片所连接的第一条数据线提供的数据信号的第一变化沿的持续时间之间的差值T_COF满足如下公式:
T_IC*Q+T_COF*(Q-1)=T2-T1
其中,T1为当第三子像素显示时,向第三子像素提供的数据信号的第一变化沿的开始时间与向第三子像素提供的扫描信号的下降沿的开始时间的差值,T2为当第四子像素显示时,向第四子像素提供的数据信号的下降沿的开始时间与向第四子像素提供的扫描信号的下降沿的开始时间的差值。
11.根据权利要求10所述的显示面板,其特征在于,T_COF大于等于0,且小于等于0.5纳秒。
12.一种显示装置,其特征在于,包括:如权利要求1至11任一项所述显示面板。
13.一种显示面板的控制方法,其特征在于,设置为控制如权利要求1至11任一项所述的显示面板,所述方法包括:
向显示面板提供控制信号,使得当第一行第j列子像素显示时,第j条数据线提供的数据信号的第一变化沿的开始时间等于第一时间;
所述第一时间处于第一行扫描线的下降沿内,且为第一行扫描线提供的扫描信号的电平等于第三电平的时间,所述第三电平为使得开关晶体管处于截止状态的电平;
所述数据信号包括:第一变化沿,所述数据信号在第一变化沿内从第一电平变为第二电平,所述第一电平为子像素显示所需的电平,所述第二电平为阈值电平。
CN202110738713.8A 2021-06-30 2021-06-30 一种显示面板及其控制方法、显示装置 Active CN113362762B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110738713.8A CN113362762B (zh) 2021-06-30 2021-06-30 一种显示面板及其控制方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110738713.8A CN113362762B (zh) 2021-06-30 2021-06-30 一种显示面板及其控制方法、显示装置

Publications (2)

Publication Number Publication Date
CN113362762A CN113362762A (zh) 2021-09-07
CN113362762B true CN113362762B (zh) 2022-12-09

Family

ID=77537468

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110738713.8A Active CN113362762B (zh) 2021-06-30 2021-06-30 一种显示面板及其控制方法、显示装置

Country Status (1)

Country Link
CN (1) CN113362762B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114170986B (zh) 2021-12-09 2023-01-24 Tcl华星光电技术有限公司 液晶显示面板及显示装置
WO2023159557A1 (zh) * 2022-02-28 2023-08-31 京东方科技集团股份有限公司 显示面板的驱动方法、驱动电路、显示装置
CN114399981B (zh) * 2022-03-01 2023-07-04 Tcl华星光电技术有限公司 显示模组及显示装置
CN115223505A (zh) * 2022-07-20 2022-10-21 厦门天马微电子有限公司 显示装置及显示面板的驱动方法
WO2024045017A1 (zh) * 2022-08-31 2024-03-07 京东方科技集团股份有限公司 驱动方法和显示装置

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101046937A (zh) * 2006-03-28 2007-10-03 精工爱普生株式会社 电光装置及其驱动方法、电子设备
CN105469765A (zh) * 2016-01-04 2016-04-06 武汉华星光电技术有限公司 多路复用型显示驱动电路
CN107492353A (zh) * 2017-07-21 2017-12-19 惠科股份有限公司 显示面板的驱动方法及驱动装置
KR20180078800A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판과 이를 포함한 표시장치
CN108877703A (zh) * 2017-05-09 2018-11-23 拉碧斯半导体株式会社 显示装置以及显示控制器
CN109192168A (zh) * 2018-10-17 2019-01-11 维沃移动通信有限公司 一种像素充电方法及电子设备
CN209765229U (zh) * 2019-04-17 2019-12-10 成都中电熊猫显示科技有限公司 一种显示面板及电子装置
CN111149150A (zh) * 2018-09-06 2020-05-12 京东方科技集团股份有限公司 补偿的三栅驱动电路、方法及显示设备
CN111462705A (zh) * 2020-04-14 2020-07-28 Tcl华星光电技术有限公司 一种显示面板的驱动方法、显示装置
CN112216249A (zh) * 2020-10-20 2021-01-12 京东方科技集团股份有限公司 栅极驱动电路及显示装置
CN112435622A (zh) * 2020-11-25 2021-03-02 合肥京东方卓印科技有限公司 显示基板及其驱动方法、显示装置
CN112599098A (zh) * 2021-01-07 2021-04-02 深圳市华星光电半导体显示技术有限公司 改善oled显示装置亮度均一性的***
CN112596314A (zh) * 2020-12-10 2021-04-02 Tcl华星光电技术有限公司 显示面板

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935208B (zh) * 2018-02-14 2021-03-02 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US11170720B2 (en) * 2018-07-06 2021-11-09 Novatek Microelectronics Corp. Display panel driving apparatus and driving method thereof

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101046937A (zh) * 2006-03-28 2007-10-03 精工爱普生株式会社 电光装置及其驱动方法、电子设备
CN105469765A (zh) * 2016-01-04 2016-04-06 武汉华星光电技术有限公司 多路复用型显示驱动电路
KR20180078800A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판과 이를 포함한 표시장치
CN108877703A (zh) * 2017-05-09 2018-11-23 拉碧斯半导体株式会社 显示装置以及显示控制器
CN107492353A (zh) * 2017-07-21 2017-12-19 惠科股份有限公司 显示面板的驱动方法及驱动装置
CN111149150A (zh) * 2018-09-06 2020-05-12 京东方科技集团股份有限公司 补偿的三栅驱动电路、方法及显示设备
CN109192168A (zh) * 2018-10-17 2019-01-11 维沃移动通信有限公司 一种像素充电方法及电子设备
CN209765229U (zh) * 2019-04-17 2019-12-10 成都中电熊猫显示科技有限公司 一种显示面板及电子装置
CN111462705A (zh) * 2020-04-14 2020-07-28 Tcl华星光电技术有限公司 一种显示面板的驱动方法、显示装置
CN112216249A (zh) * 2020-10-20 2021-01-12 京东方科技集团股份有限公司 栅极驱动电路及显示装置
CN112435622A (zh) * 2020-11-25 2021-03-02 合肥京东方卓印科技有限公司 显示基板及其驱动方法、显示装置
CN112596314A (zh) * 2020-12-10 2021-04-02 Tcl华星光电技术有限公司 显示面板
CN112599098A (zh) * 2021-01-07 2021-04-02 深圳市华星光电半导体显示技术有限公司 改善oled显示装置亮度均一性的***

Also Published As

Publication number Publication date
CN113362762A (zh) 2021-09-07

Similar Documents

Publication Publication Date Title
CN113362762B (zh) 一种显示面板及其控制方法、显示装置
CN110690265B (zh) 一种显示基板及其制作方法、显示装置
CN108399895B (zh) 显示面板及其驱动方法、显示装置
US11205385B2 (en) Display panel and method of controlling the same, and display apparatus
CN110796981B (zh) 栅极驱动器和使用栅极驱动器的电致发光显示装置
CN109872697B (zh) 一种阵列基板、显示面板、显示装置
US20140035965A1 (en) Display panel, display apparatus, and electronic system
US11450270B2 (en) Pixel circuit and method of driving the same, display device
CN110335567B (zh) 阵列基板、显示面板及显示装置
US11600689B2 (en) Display substrate having a varying width power supply wire, display panel and display device having the same
US20200152126A1 (en) Organic light emitting diode display device and method of driving the same
US11538417B2 (en) Light emission control shift register and method thereof, gate driving circuit, and display device
US20240177678A1 (en) Display panel, driving method, and display device
US11657756B2 (en) Display panel and display apparatus
WO2022104615A1 (zh) 显示面板、驱动方法及显示装置
CN115769296A (zh) 显示基板及其制备方法、显示装置
CN115000092A (zh) 显示基板及其制备方法、显示装置
CN115662331A (zh) 显示基板及其驱动方法、显示装置
CN114730541A (zh) 显示基板及其制作方法、显示装置
US12027086B2 (en) Driving circuit and driving method of display panel, display panel, and display apparatus
US20220270530A1 (en) Driving Circuit and Driving Method of Display Panel, Display Panel, and Display Apparatus
US12033573B2 (en) Display substrate and display device
WO2023216175A1 (zh) 显示基板及其驱动方法、显示装置
US20240046859A1 (en) Display substrate and display device
WO2023142110A1 (zh) 显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant