CN109192168A - 一种像素充电方法及电子设备 - Google Patents

一种像素充电方法及电子设备 Download PDF

Info

Publication number
CN109192168A
CN109192168A CN201811208525.9A CN201811208525A CN109192168A CN 109192168 A CN109192168 A CN 109192168A CN 201811208525 A CN201811208525 A CN 201811208525A CN 109192168 A CN109192168 A CN 109192168A
Authority
CN
China
Prior art keywords
voltage signal
pixel
charging
polarity
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811208525.9A
Other languages
English (en)
Other versions
CN109192168B (zh
Inventor
文亮
李冠恒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vivo Mobile Communication Co Ltd
Original Assignee
Vivo Mobile Communication Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vivo Mobile Communication Co Ltd filed Critical Vivo Mobile Communication Co Ltd
Priority to CN201811208525.9A priority Critical patent/CN109192168B/zh
Publication of CN109192168A publication Critical patent/CN109192168A/zh
Application granted granted Critical
Publication of CN109192168B publication Critical patent/CN109192168B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种像素充电方法及电子设备,该方法包括:确定多路控制电路向M条数据线中目标数据线提供的电压信号的极性;若极性为第一极性,则控制向目标数据线提供电压信号的持续时长等于第一充电持续时长;若极性为第二极性,则控制向目标数据线提供电压信号的持续时长等于第二充电持续时长;其中,第一充电持续时长大于子像素通过第一极性的电压信号进行充电时,所需的第一最小充电时长;第二充电持续时长大于子像素通过第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;预定充电持续时长大于第二最小充电时长,小于第一最小充电时长。本发明可以保证子像素充电时间充足。

Description

一种像素充电方法及电子设备
技术领域
本发明实施例涉及通信技术领域,尤其涉及一种像素充电方法及电子设备。
背景技术
显示模组在进行显示时,显示模组中的驱动IC(Integrated Circuit,集成电路)会向每个子像素写入电压信号,对子像素进行充电,进而控制子像素进行显示。
然而,在现有技术中,存在子像素充电时间不足的问题。
发明内容
本发明实施例提供一种像素充电方法及电子设备,以解决子像素充电时间不足的问题。
为解决上述问题,本发明是这样实现的:
第一方面,本发明实施例提供了一种像素充电方法,应用于电子设备,所述电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目;
所述方法包括:
确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
第二方面,本发明实施例还提供一种电子设备,该电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目;
还包括:
第一确定模块,用于确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
第一控制模块,用于若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
第二控制模块,用于若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
第三方面,本发明实施例还提供一种电子设备,该电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如上所述的像素充电方法的步骤。
第四方面,本发明实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的像素充电方法的步骤。
在本发明实施例中,多路控制电路向目标数据线提供第一极性的电压信号的第一充电持续时长,大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;多路控制电路向目标数据线提供第二极性的电压信号的第二充电持续时长,大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,从而可以保证子像素充电时间充足。
另外,第一最小充电时长大于预定充电持续时长,说明第一充电持续时长大于预定充电持续时长,而第二充电持续时长小于预定充电持续时长,可见,本发明采用不同极性充电时间非均分的方式对子像素进行充电,通过缩短第二极性充电时间,延长第一极性充电时间,保证子像素充电时间充足,进而保证显示模组可以正常工作。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1a是本发明实施例提供的显示模组的结构图之一;
图1b是本发明实施例提供的显示模组的结构图之二;
图2a是本发明实施例提供的显示模组的结构图之三;
图2b是本发明实施例提供的充电示意图之一;
图3a是本发明实施例提供的显示模组的结构图之四;
图3b是本发明实施例提供的充电示意图之二;
图4a是本发明实施例提供的充电结构图;
图4b是本发明实施例提供的充电示意图之三;
图4c是本发明实施例提供的充电示意图之四;
图5是本发明实施例提供的像素充电方法的流程图;
图6a是本发明实施例提供的显示模组的结构图之五;
图6b是本发明实施例提供的充电示意图之五;
图7a是本发明实施例提供的显示模组的结构图之六;
图7b是本发明实施例提供的充电示意图之六;
图8是本发明实施例提供的显示模组的结构图之七;
图9是本发明实施例提供的电子设备的结构图之一;
图10是本发明实施例提供的电子设备的结构图之二。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本申请中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、***、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,本申请中使用“和/或”表示所连接对象的至少其中之一,例如A和/或B和/或C,表示包含单独A,单独B,单独C,以及A和B都存在,B和C都存在,A和C都存在,以及A、B和C都存在的7种情况。
为了便于描述,以下对本发明实施例涉及的一些内容进行说明:
目前,液晶显示模组主要包括TFT(Thin Film Transistor,薄膜晶体管)玻璃基板与彩色滤光膜(color filter)玻璃组成的液晶盒、驱动IC(Integrated Circuit,集成电路)、FPC(Flexible Printed Circuit,柔性电路板)和背光等部件。
其中,TFT玻璃基板包括COG(Chip On Glass,玻璃衬底芯片)和COF(Chip OnFilm,薄膜衬底芯片)两种基本架构,具体说明如下:
COG架构
如图1a所示为COG架构的显示模组,即驱动IC是绑定(bonding)在TFT玻璃基板上的。
液晶显示模组包括FPC、驱动IC和FPC与驱动IC之间的走线。驱动IC输出的数据(Data)电压通过扇出(Fanout)走线连接到多路控制电路,通过多路控制电路控制将电压信号输入到数据线。驱动IC通过控制时钟信号的输出,进而控制GOA(Gate Driver On Array,阵列基板行驱动)电路及栅极的输出。其中,一个多路控制电路可以包括多个多路控制开关晶体管,每个多路控制开关晶体管通过一控制信号CHK控制,如,一个多路控制电路可以包括六个分别被CKH1、CKH2、CKH3、CKH4、CKH5、CKH6控制的多路控制开关晶体管。
液晶显示模组还包括像素区,像素区的像素电路原理如图1所示,像素电路可以包括像素晶体管和存储电容。具体实现时,所述像素晶体管可以为TFT(薄膜晶体管),TFT可以为P型TFT,或者N型TFT,具体可根据实际需要决定,本发明实施例对此不作限定。
示例性的,当第一行栅极输出的10V高电压信号导通与该行栅极连接的整行的子像素包括的像素晶体管(或称为栅极像素晶体管)时,多路控制电路包括的各多路控制开关晶体管分时打开,以将相应的电压信号传送至相应列数据线。
例如驱动IC的电压信号输出端S1输出5V电压信号,多路控制电路导通驱动IC的电压信号输出端S1与第一列数据线Data1之间的连接,从而将驱动IC的电压信号输出端S1输出的5V电压信号输入到第一列数据线Data1。由于与第一行栅极连接的整行的子像素包括的像素晶体管处于导通状态,因此,第一列数据线Data1上的5V电压充入到第四行第一列子像素中的存储电容,对该第四行第一列子像素充电,控制该第四行第一列子像素进行显示。
长宽比为19:9的FHD(Full High Definition,全高清)+分辨率屏的显示模组,包括栅极有2280行,数据线有1080×3列。
COF架构
如图1b所示为COF结构的显示模组,即将驱动IC绑定在FPC上。
Fanout走线连接FPC管脚(Pin脚)与多路控制电路。主机的控制信号通过FPC输入到驱动IC,驱动IC的输出信号通过FPC走线输出到Fanout走线上。电压信号通过Fanout走线在多路控制电路的控制下输入到数据线,之后在相应行栅极的控制下充入到子像素的存储电容中。驱动IC输出的电源电压及控制时钟信号输入到GOA(Gate On Array,设置在阵列基板上的栅极驱动电路)电路,控制栅极的打开与关闭。
多路控制电路设计包括1:3多路控制电路和1:6多路控制电路两种设计,具体说明如下:
1:3多路控制电路
目前,液晶显示模组的多路控制电路常用的设计为1:3设计,即通常为驱动IC的一个电压信号输出端(也可以称为电压信号输出管脚)连接3个多路控制开关晶体管,3个多路控制开关晶体管分别接RGB三列子像素的数据线,驱动IC的一个电压信号输出端输出的电压信号在多路控制电路的控制下依次充入位于不同列的子像素的存储电容。其中,所述开关晶体管可以为TFT(薄膜晶体管)或MOS管(金属-氧化物-场效应晶体管)。
如图2a所示为1比3的多路控制电路,在图2a中仅绘制出驱动IC具有的2个电压信号输出端:第一电压信号输出端Source1与第二电压信号输出端Source2。但应理解的是,本发明并不因此限制驱动IC的电压信号输出端的数量。
在实际操作时,FHD+分辨率的显示屏中的驱动IC可以有1080个电压信号输出端。其中,Source1通过3个开关晶体管分别连接到RBG三列子像素,Source2同样通过3个开关晶体管连接到RBG三列子像素(FHD+的其他1078个都是这样连接)。具体地,RBG三列子像素依次为红色子像素列、绿色子像素列和蓝色子像素列。
当第一行栅极打开,同时驱动IC输出的红色电压信号控制信号CKHR打开连接红色子像素的多路控制开关晶体管,Source1输出的电压信号(例如图中的+5V电压)充入到位于第一行第一列红色子像素中的存储电容中;Source2输出的电压信号(例如图中的-3V电压)充入到位于第一行第四列的红色子像素中的存储电容中。然后CKHR关闭相应的多路控制开关晶体管之后,驱动IC输出绿色电压信号控制信号CKHG,打开连接绿色子像素的多路控制开关晶体管,将Source1输出的电压信号(例如图中的-2V电压)充入到第一行第2列的绿色子像素的存储电容,Source2输出的电压信号(例如图中的+1V电压)充入到第一行第5列的绿色子像素的存储电容中。然后CKHG关闭相应的多路控制开关晶体管之后,驱动IC输出蓝色电压信号控制信号CKHB,打开连接蓝色子像素的多路控制晶体管,Source1输出的电压信号(例如图中的+4V电压)充入到第一行第3列的蓝色子像素的存储电容中,Source2输出的电压信号(例如图中的-5V电压)充入到第一行第6列的蓝色子像素的存储电容中。
至此,第一行子像素充电完成,GOA电路在驱动IC控制下,关闭第一行栅极。然后,打开第二行栅极,通过控制多路控制电路依次对第二行子像素充电。最终整个显示面板(Panel)上的子像素充电完成,即完成了一帧画面的显示。
其中,红色电压信号控制信号CKHR用于控制连接红色子像素的多路控制开关晶体管打开,以使得驱动IC输出的电压信号可以充入至红色子像素中;相应地,绿色电压信号控制信号CKHG用于控制连接绿色子像素的多路控制开关晶体管打开,以使得驱动IC输出的电压信号可以充入至绿色子像素中;蓝色电压信号控制信号CKHB用于控制连接蓝色子像素的多路控制开关晶体管打开,以使得驱动IC输出的电压信号可以充入至蓝色子像素中。
在图2a中,相邻列电位相反,如第一列全为正电位,第二列全为负电位,第三列全为正电位,即为目前通常用的列反转驱动。
现有的1:3多路控制电路设计,在一行栅极的打开时间内,驱动IC输出的电压信号分别给红色子像素、绿色子像素和蓝色子像素充电。因此,一行栅极打开时间分成3份,红色子像素、绿色子像素、蓝色子像素各用一份。
以Panel尺寸19:9FHD+屏,60帧/秒的刷新频率进行举例说明。如图2b所示,首先参考像素正帧充电,显示面板包括的多行栅极依次打开,一帧显示时间内分配给每一行栅极打开的时间约6μs(微秒),同时驱动IC的电压信号输出端输出脉宽为2μs的5V电压信号,考虑到信号之间不能叠加而留有时间余量,驱动IC输出1.6μs的方波多路控制的控制信号,以打开开关晶体管,从而驱动IC的电压信号输出端输出的5V电压通过Fanout走线、多路控制开关晶体管、数据线、像素晶体管充入到子像素的存储电容中,一定时间后子像素的存储电容的两端电压达到一定电压值,如图3中的4.98V,驱动液晶转动而显示。对于像素负帧充电,其与像素正帧充电的区别主要在于驱动IC的电压信号输出端输出负极性的电压信号,其充电原理与像素正帧充电相同,此处不再赘述。
以包括2280行栅极,1080×3列数据线的显示模组为例,1:3多路控制电路设计需要的电压信号输出端为1080个,连接的Fanout走线要1080根。对于COG方案,由于走线多,Fanout区域占空间大。对于COF方案,驱动IC在FPC上的输出线有1080根,占空间大,FPC很宽,要求的TFT玻璃空间也很宽,同时连接用的Fanout走线占空间也很大。
随着全面屏的发展,像素区占整个屏面积的比例要求越来越高。在屏面积一定的情况下,要求其他功能模块占空间越来越小。从而1比6Demux电路设计为未来的一个发展趋势。
1:6D多路控制电路
如图3a所示为1:6多路控制电路,即通常为驱动IC的一个电压信号输出端连接6个多路控制开关晶体管,从而相比于1:3D多路控制电路,驱动IC的Source输出线、Fanout走线都可以在原来1比3基础上减少一半,走线占空间大为减少。
如图3b所示,同样以Panel尺寸19:9FHD+屏,60帧/秒的刷新频率为例进行说明。一帧显示时间内分配给一行栅极打开的时间约6μm不变。1比6多路控制电路设计,分配给每个子像素充电时间减少到1μs(一个Gate打开时间分为6份),考虑到电压信号、多路控制的控制信号间不能交叠互不干扰而留的时间余量优化后,驱动IC可以输出持续时长为0.8μs(接近最大输出时间的极限了)的方波多路控制的控制信号。
如图4a所示,在像素晶体管为NTFT的情况下,对充电原理图进行正负电充电仿真。
如图4b所示,栅极打开像素晶体管(仿真信号图省略画出),电压信号输出端输出+6V电压,像素电极电压从0V充向6V,以目标+6V电压的5%至95%为上升沿,正电充电耗时至少0.8μs。考虑到数据线、Fanout走线等的一些损耗,以及充电时间留一些余量,给正电充电时间需要大于0.8μs。
如图4c所示,对像素从0V开始充-6V,以目标-6V电压的5%至95%为下降沿,负电充电耗时0.1μs。
可见,像素晶体管为NTFT情况下,控制像素晶体管开启的电压为正电压,对像素电容充正电耗费的时间会比充负电大很多。正电充电时间需要大于0.8μs,大于1:6多路控制电路中驱动IC向一根数据线提供电压信号的持续时长,因此,对于1:6多路控制电路,存在像素充电时间不足的问题,进而导致显示模组的显示效果较差。
在本发明实施例中,可以利用正负充电时间非均分的方法,将充电时间充足的第一极性电压的充电时间节省出来,给充电时间不足的第二极性电压的充电用,从而可以保证像素充电时间充足。
本发明实施例的像素充电方法,可以应用于包括显示模组的电子设备。具体实现时,电子设备可以是手机、平板电脑(Tablet Personal Computer)、膝上型电脑(LaptopComputer)、个人数字助理(Personal Digital Assistant,PDA)、移动上网装置(MobileInternet Device,MID)、可穿戴式设备(Wearable Device)或车载设备等。
其中,电子设备的显示模组可以如图1a、图1b、图2a和图3a所示,可以包括显示基板和设置于显示基板上的多行栅极、多列数据线、多行多列子像素以及像素充电模组。应理解的是,每一子像素分别与一行栅极和一列数据线电连接,从而当某行栅极打开,某列数据线写入电压信号时,电压信号可以充入与该行栅极和该列数据线连接的子像素中。
进一步地,像素充电模组可以包括驱动IC,以及与驱动IC电连接的至少一个多路控制电路。
针对每个多路控制电路,多路控制电路的第一端与驱动IC的一个电压信号输出端连接,第二端与M条数据线连接,用于分时将与其连接的电压信号输出端分时输出的数据限压写入至与其连接的M条数据线中,即用于分时为M条数据线提供相应的电压信号。
其中,M为Z的整数倍,Z为一个像素包括的子像素数目。具体地,M与1个电压信号输出端控制的像素列数L,以及一个像素包括的子像素个数Z相关联,M与L和Z的关系可以表现为:M=L×Z。示例性的,如图2a所示,若1个电压信号输出端控制1列像素,且一个像素包括RGB三个字像素,则M=1×3=3;如图3a所示,若1个电压信号输出端控制2列像素,且一个像素包括RGB三个字像素(即一个像素包括红色子像素、绿色子像素和蓝色子像素3个子像素)),则M=2×3=6。另外,可以理解的,若1个电压信号输出端控制1列像素,且一个像素包括RGBW四个子像素(即一个像素包括红色子像素、绿色子像素、蓝色子像素和白色子像素4个子像素),则M=1×4=4。
可选的,如图2a和图3a所示,多路控制电路可以包括M个开关晶体管。其中,针对每个开关晶体管,开关晶体管的控制端接入驱动IC输出的多路控制信号,开关晶体管的第一端连接一数据线,开关晶体管的第二端连接电压信号输出端Source。具体实现时,若开关晶体管的控制端接收到CHK,则可以将电压信号输出端Source输出的电压信号写入与其连接的数据线,进而充入到相应的子像素中。
以下对本发明实施例的像素充电方法进行说明。
参见图5,图5是本发明实施例提供的像素充电方法的流程图之一。如图5所示,本实施例的像素充电方法包括以下步骤:
步骤501、确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性。
需要说明的是,电子设备确定多路控制电路向目标数据线提供的电压信号的极性,旨在根据该电压信号的极性,控制向目标数据线提供该电压信号的持续时长,从而提高提供电压信号的持续时长的控制灵活度。
应理解的是,电子设备在控制第i画面帧显示之前,电子设备可以基于以下至少一项:第i画面帧、显示模组中子像素的布局,第i-1画面帧各子像素的像素扭转方向,预先确定充入每一子像素的电压信号的大小,即目标电压,以及电压信号的极性。由于子像素的电压信号借助数据线传输,因此,电子设备在确定充入每一子像素的电压信号的极性后,可以确定多路控制电路向目标数据线提供的电压信号的极性。
在本步骤中,目标数据线可以为M条数据线中的任一条数据线。
步骤502、若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长。
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长。由此可见,若所述极性为第一极性,控制向所述目标数据线提供电压信号的持续时长大于第一最小充电时长。
第一最小充电时长可以理解为:通过第一极性的电压信号对子像素进行充电时,子像素中的存储电容到达饱和电压时所需的最小充电时长。其中,若子像素中的存储电容达到饱和电压,则可以视为该子像素充电充足,因此,在某些实施方式中,饱和电压可以等于C与目标电压的乘积,C可以大于0.9,且小于1,但不仅限于此。
这样,若多路控制电路向目标数据线提供的电压信号的极性为第一极性时,通过控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长,从而可以保证相应的子像素充电时间充足。
步骤503、若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长。
其中,所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。由此可见,若所述极性为第二极性,控制向所述目标数据线提供电压信号的持续时长大于第二最小充电时长。
第二最小充电时长可以理解为:通过第二极性的电压信号对子像素进行充电时,子像素中的存储电容到达饱和电压时所需的最小充电时长。
这样,若多路控制电路向目标数据线提供的电压信号的极性为第二极性时,通过控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长,从而可以保证相应的子像素充电时间充足。
应理解的是,第一极性和第二极性相反。如,第一极性可以为正极性,相应地,第二极性为负极性;第一极性也可以为负极性,相应地,第二极性为正极性。
现有的像素充电方法,电子设备预先确定每一行栅极打开的时间T,假设驱动IC的一个电压信号输出端对应M条数据线,再将Gate打开时间均分为M份,即向M条数据线中每一数据线提供电压信号的持续时长均相等,约等于T/M,与写入数据线的电压信号的极性的表现形式无关。由于现有的像素充电方法,向数据线提供电压信号的持续时长根据Gate打开时间预先确定,因此,在本发明实施例中,可以将通过现有的像素充电方法确定的向数据线提供电压信号的持续时长成为预定充电持续时长。在实际应用中,所述预定充电持续时长可以预先获取,本发明并不限制获取的具体方式。
进一步地,在本发明实施例中,所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。这样,本发明实施例在保证子像素充电时间充足的同时,保证第一充电持续时长大于预定充电持续时长,第二充电持续时长小于预定充电时长,从而可以实现不同极性充电时间的非均分。
可见,本实施例的像素充电方法,相比于现有技术,可以通过缩短第二极性的电压信号为子像素充电的充电时间,延长通过第一极性的电压信号为子像素充电的充电时间,从而可以保证子像素的充电时间充足。
其中,第一极性和第二极性的具体表现形式可以根据显示模组中子像素包括的像素晶体管的具体表现形式确定。
进一步地,若子像素包括的像素晶体管为N型晶体管,则所述第一极性为正极性,所述第二极性为负极性;或者,
若子像素包括的像素晶体管为P型晶体管,则所述第一极性为负极性,所述第二极性为正极性。
也就是说,当像素晶体管为N型晶体管,如NTFT(N型薄膜晶体管)时,可以节省充负电的时间,给充正电用;当薄膜晶体管为P型晶体管,如PMOS管(P型场效应晶体管)时,可以节省充正电的时间,给充负电用。
在本发明实施例中,第一充电持续时长和第二充电持续时长可以预先设置,也可以由电子设备预先获取,具体可根据实际需要决定,本发明实施例对此不作限定。
可选的,所述确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性之前,还包括:
获取所述第一最小充电时长和所述第二最小充电时长;
根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
在本实施方式中,应理解的是,第一充电持续时长大于第一最小充电时长,第二充电持续时长大于第二最小时长。
具体实现时,电子设备在获取第一最小充电时长和第二最小充电时长后,可以将第一充电时长加上一个预定值的和值,确定为第一充电持续时长,将第二充电时长加上上述预定值的和值,确定为第二充电持续时长。
其中,预定值可以预先设定,且向目标数据线提供通过上述方式确定的第一充电持续时长的第一极性的电压信号时,可以确保子像素充电时间充足,向目标数据线提供通过上述方式确定的第二充电持续时长的第二极性的电压信号时,可以确保子像素充电时间充足。
这样,可以保证子像素充电时间充足。
进一步地,确定所述第一充电持续时长和所述第二充电持续时长之前,还包括:
获取充电预留时长;
所述根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长,包括:
根据所述第一最小充电时长和所述充电预留时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
所述根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长,包括:
根据所述第二最小充电时长和所述充电预留时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
在本实施方式中,第一充电持续时长可以大于所述第一最小充电时长和所述充电预留时长之和;第二充电持续时长可以大于所述第二最小充电时长和所述充电预留时长之和。
其中,充电预留时长可以为走线损耗、充电时间余量等的预留时长。从而向目标数据线提供通过上述方式确定的第一充电持续时长的第一极性的电压信号时,可以确保子像素充电时间充足,向目标数据线提供通过上述方式确定的第二充电持续时长的第二极性的电压信号时,可以确保子像素充电时间充足。
但需要说明的是,在本发明实施例中,第一充电持续时长和第二充电持续时长均小于切换时间。其中,切换时间可以用于监控充电对象,示例性的,假设当前充电对象为第一子对象,则当第一子像素的充电持续时长到达切换时间时,将充电对象切换为第二子像素,对第二子像素进行充电。
在本发明实施例中,由于第一充电持续时长和第二充电持续时长均小于切换时间,因此,当第一子像素的充电持续时长到达第一充电持续时长或第二充电持续时长时,说明第一子像素已完成充电,因此,可以直接将充电对象切换为第二子像素,对第二子像素进行充电,无需等到第一子像素的充电持续时长达到切换时间,才切换充电对象,从而相比于现有技术,本发明可以进一步缩短充电时间。
在本发明实施例中,电子设备可以通过多种方式驱动显示模组的显示,如对于第i画面帧的显示,可以通过列反转、行反转、像素反转或半帧反转等方式控制;对于第i画面帧和第i+1画面帧的显示,可以通过帧反转等方式控制,但应理解的是,在控制第i画面帧的显示过程中,电子设备可以通过确定多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定提供该电压信号的持续时长,从而可以保证子像素充电充足。
以下对各种实施方式进行说明。
实施方式一、电子设备通过列反转驱动的方式控制第i画面帧的显示。即相邻列的电位极性相反。
在该实施方式中,可选的,所述方法还包括:
在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。第一预设极性和第二预设极性可以由电子设备预先确定,如若第一预设极性为正极性,则第二预设极性为负极性;若第一预设极性为负极性,则第二预设极性为正极性。
在本实施方式中,同列的子像素充入的电压信号的极性相同,相邻列的子像素充入的电压信号的极性相反。
在本发明实施例中,第n行栅极打开,即第n行Gate输出第n行栅极驱动信号,使得与第n行Gate连接的子像素中的薄膜晶体管导通,n为正整数。
具体实现时,在显示模组包括的第n行栅极打开的情况下,所述多路控制电路可以优先依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,并在连接上述奇数列数据线和第n行栅极的子像素的充电完成后,依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号。
当然,所述多路控制电路可以优先依序向所述M条数据线中的偶数列数据线提供第一预设极性的电压信号,并在连接上述偶数列数据线和第n行栅极的子像素的充电完成后,依序向所述M条数据线中的奇数列数据线提供第二预设极性的电压信号。
需要说明的是,在控制第i画面帧的显示过程中,电子设备可以通过多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定提供该电压信号的持续时长,从而可以保证子像素充电充足。
为方便理解,请一并参阅图6a和6b。在图6a中,M等于6,子像素中的像素晶体管为NTFT。
如图6a所示,驱动IC的第一电压信号输出端Source1分时向第一列数据线Data1、第二列数据线Data2、第三列数据线Data3、第四列数据线Data4、第五列数据线Data5、第六列数据线Data6提供相应的电压信号。Source1输出的电压信号通过多路控制电路传送至以上各数据线。
所述多路控制电路包括第一多路控制开关晶体管T1、第二多路控制开关晶体管T2、第三多路控制开关晶体管T3、第四多路控制开关晶体管T4、第五多路控制开关晶体管T5和第六多路控制开关晶体管T6;T1的栅极接入第一多路控制信号CKH1,T2的栅极接入第二多路控制信号CKH2,T3的栅极接入第一多路控制信号CKH3,T4的栅极接入第一多路控制信号CKH4,T5的栅极接入第一多路控制信号CKH5,T6的栅极接入第一多路控制信号CKH6。
另外,在图6a中,显示模组中包括的栅极从上至下依次称为第一行栅极Gate1,第二行栅极Gate2。需要说明的是,在后续实施方式的描述中,显示模组的数据线、栅极、多路控制开关晶体管的称号与图6a中相同,不再赘述。
例如第一行gate打开,打开时间为6μs,驱动IC包括的第一电压信号输出端Source1和第二电压信号输出端source2输出5V电压信号,CKH1控制打开相应的多路控制开关晶体管,Source1输出的5V电压信号和Source输出的5V电压信号通过Fanout(扇出)走线、多路控制电路、数据线和像素晶体管后写入到相应的子像素中。
1个电压信号输出端驱动6列子像素,采用列反转方式,则有3列要充正电位、3列要充负电位。其中充正电荷的充电时间要比充负电荷的时间长,因而可以通过控制CKH信号的输出,先将3列的正电位充电完成,然后再将剩余3列的负电位充电完成。避免传统一列一列按照顺序充电导致数据线正负输出而正负电位频繁切换,浪费充电时间。
如图6b所示,当Gate信号打开时,多路控制电路依次打开奇数列,驱动IC的电压信号输出端先通过多路控制电路依次向奇数列数据线提供相应的电压信号,以依次为相应行奇数列子像素充电,然后驱动IC的电压信号输出端再通过多路控制电路依次向偶数列数据线提供相应的电压信号,以依次为相应行偶数列子像素充电。
例如,第一行栅极Gate1打开,Source1输出5V电压信号,CKH1打开T1,Source1输出的5V电压信号写入到第一列第一行的红色子像素;然后Source1输出4V电压信号,CKH3打开,Source1输出的4V电压信号写入位于第一行第三列的蓝色子像素;然后以类似方式为位于第一行第五列的绿色子像素充电。对奇数列充电完成后再依次对偶数列充电。在此过程中,在Gate1打开时间内,压缩负电压的充电时间,节省出来给正电压充电。当然,在另一实施方式中,也可以先对偶数列充电完成后再对奇数列充电。
在图6b中,向数据线提供正极性电压信号的充电持续时长为1.3us,向数据线提供负极性电压信号的充电持续时长为0.7us,可见,相比于现有技术中,向数据线提供正极性和负极性电压信号的充电持续时长均为1us,图6b将从负极性电压信号的充电持续时长节省出来的时间,延长正极性电压信号的充电持续时长,从而保证正极性电压充电的充电时长。
需要说明的是,由前述内容可知,对于正极性充电,子像素的最小充电时长为0.8us,对于负极性充电,子像素的最小充电时长为0.1us,假设预留充电时长为0.2us,则只要控制正极性充电的持续时长大于1us,控制负极性充电的持续时长大于0.3us,即可保证子像素充电时间充足。其中,正极性充电的持续时长和负极性充电的持续时长均小于切换时间。
相比于从负极性电压信号的充电持续时长节省出来的时间,完全补偿给正极性电压信号的充电持续时长,只将从负极性电压信号的充电持续时长节省出来的部分时间,补偿给正极性电压信号的充电持续时长,可以在保证子像素充电时长充足的同时,缩短整个画面帧的充电时间,从而可以进一步提高画面帧的刷新率。
实施方式二、电子设备通过行反转驱动的方式控制第i画面帧的显示。即相邻行的电位极性相反。
在该实施方式中,可选的,所述方法还包括:
在第i画面帧的显示过程中,在显示模组包括的奇数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;在所述显示模组包括的偶数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。具体可参考实施方式一中的描述,此处不再赘述。
在本实施方式中,同一行栅极连接的子像素充入的电压信号的极性相同,相邻行栅极连接的子像素充入的电压信号的极性相反。
需要说明的是,在控制第i画面帧的显示过程中,电子设备可以通过多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定,提供该电压信号的持续时长,从而可以保证子像素充电充足。
为方便理解,请一并参阅图7a和7b。在图7a中,M等于6,子像素中的像素晶体管为NTFT。
如图7a所示,第一行栅极Gate1打开,在多路控制电路包括的各个多路控制开关晶体管的栅极接入的多路控制信号控制下,Source1、Source2依次给位于第一行的各个子像素充上正电。然后第二行栅极Gate2打开,第二行子像素依次充上负电。然后第三行栅极、第四行栅极等依次打开,相邻行子像素接入的电压信号极性反转。由于一行子像素充正电,一行子像素充负电,从而节省充负电行的时间,配置给充正电行用。
如图7b所示,以Panel尺寸19:9FHD+屏,60帧/秒的刷新频率进行举例说明。将通过负极性电压信号为每个子像素充电的时间由原来的约1μs压缩到0.7μs,而相应行栅极打开时间为4.2μs,相比原来该行栅极打开时间可以节省1.8μs。然后将节省的1.8μs配置给正电压充电,从而正电压行Gate打开时间扩展到7.8μs,通过正极性电压信号为每个子像素充电的时间延长到1.3μs,CKH信号可以有1.1μs的充电时间,按照行业经验来讲,这个时间是足够的。
当然,也可以只将从负极性电压信号的充电持续时长节省出来的部分时间,补偿给正极性电压信号的充电持续时长,可以在保证子像素充电时长充足的同时,缩短整个画面帧的充电时间,从而可以进一步提高画面帧的刷新率。
进一步地,在完成第i画面帧的显示之后,在开始第i+1画面帧的显示之前,还包括:
控制所述显示模组包括的栅极打开至少一次。
在采用行反转驱动的方式控制第i画面帧的显示时,控制第i画面帧的显示之后,在开始第i+1画面帧的显示之前,所有Gate打开一次,由于相邻列电位相反,同一列上的像素电容内正负电荷导通中和,然后进入i+1画面帧充电,由于原来充电的像素电荷中和了一些,第i+1画面帧充相反电荷会加快充电速度。
示例性的,在控制第i画面帧显示时,第j子像素的存储电容充入+5V电压,在控制第i+1画面帧显示时,第j子像素的存储电容充入为-5V的电压,则可以在完成第i画面帧的显示之后,在开始第i+1画面帧的显示之前,控制显示模组包括的栅极打开至少一次,从而将第i子像素的存储电容中的电荷先被中和到没有电荷,然后开始进行负电荷的充入。
如果在第i+1画面帧充电前全部像素电容进行中和,则原来5V电压会降低很多,在进行第i+1画面帧充负电时,即可节省一些中和正电的时间,进而可以缩短第i+1画面帧的充电时间。
实施方式三、电子设备通过帧反转驱动的方式控制第i画面帧和第i+1画面帧的显示。即相邻画面帧的电位极性相反。
在该实施方式中,可选的,所述方法还包括:
在第i画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第i+1画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。也即当第一预设极性为正极性时,所述第二预设极性为负极性;当第一预设极性为负极性时,所述第二预设极性为正极性,具体可参考实施方式一中的描述,此处不再赘述。
在本实施方式中,在相同画面帧的显示过程中,为显示面板包括的所有子像素充入的电压信号的极性相同;在相邻画面帧的显示过程中,为显示面板包括的子像素充入的电压信号的极性相反。
需要说明的是,在控制第i画面帧的显示过程中,电子设备可以通过确定多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定,提供该电压信号的持续时长,从而可以保证子像素充电充足。
其实现原理与实施方式一和实施方式二类似,具体可参考实施方式一和实施方式二中的描述,此处不再赘述。
这样,可以通过缩短第i画面帧的充电时间,延长第i+1画面帧的充电时间,或者,可以通过缩短第i+1画面帧的充电时间,延长第i画面帧的充电时间,灵活调整相邻画面帧的充电时间,可以保证子像素充电时间充足。
另外,采用帧反转驱动的方式控制画面帧的显示,可以避免液晶极化,延长液晶显示模组的使用寿命。
实施方式四、电子设备通过半帧反转驱动的方式控制第i画面帧的显示。即相邻半帧的电位极性相反。
在该实施方式中,显示模组包括2K行栅极,K为正整数;
可选的,所述方法还包括:
在第一目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第二目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一目标行为所述显示模组中第1行至第K行栅极中的任一栅极,所述第二目标行为所述显示模组中第k+1行至第2K行栅极中的任一栅极;
所述第一预设极性与所述第二预设极性相反。具体可参考实施方式一中的描述,此处不再赘述。
在本实施方式中,同帧中上半帧或下半帧的子像素充入的电压信号的极性相同,同帧中上半帧和下半帧的子像素充入的电压信号的极性相反。如,为显示面板包括的第一行子像素至第K行子像素充正电,为显示面板包括的第K+1行子像素至第2K行子像素分充负电。假设显示面板包括的2L列子像素中,则可以为显示面板包括的第一列子像素至第L列子像素充正电,为显示面板包括的第L+1列子像素至第2L列子像素分充负电,但不仅限于此。
若子像素中的像素薄膜管为NTFT,则下半部分充负电节省出一些时间给上半屏充正电用。在实际应用中,充负电每个像素充电时间可以设置在0.1-1.0μs,充正电每个像素充电时间可以设置在0.5-1.5μs。
需要说明的是,在控制第i画面帧的显示过程中,电子设备可以通过确定多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定,提供该电压信号的持续时长,从而可以保证子像素充电充足。
其实现原理与实施方式一和实施方式二类似,具体可参考实施方式一和实施方式二中的描述,此处不再赘述。
这样,可以通过缩短上半帧的充电时间,延长下半帧的充电时间,或者,可以通过缩短下半帧的充电时间,延长上半帧的充电时间,可以保证子像素充电时间充足。
实施方式五、电子设备通过像素反转驱动的方式控制第i画面帧的显示。即相邻像素的电位极性相反。
在该实施方式中,M等于2Z;
可选的,所述方法还包括:
在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中第1条至第Z条数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中第Z+1条至第2Z条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,具体可参考实施方式一中的描述,此处不再赘述。
Z为一个像素包括的子像素数目。需要说明的是,本实施方式以一个电压信号输出端连接2个像素为例进行说明,但本发明不因此限制一个电压信号输出端连接的像素个数,在其他实施方式中,若一个电压信号输出端的像素个数大于2,则可以采用像素反转轮询驱动的方式驱动一个电压信号输出端连接的所有像素。
在本实施方式中,属于同一像素的子像素充入的电压信号的极性相同,相像素的子像素充入的电压信号的极性相反。如图8所示,一个电压信号输出端控制的6个子像素,以3个子像素的像素为单位列反转。前三列子像素为正电压驱动,后三列子像素为负电压驱动。
需要说明的是,在控制第i画面帧的显示过程中,电子设备可以通过确定多路控制电路向目标数据线提供的电压信号的极性,基于极性的具体表现形式,确定,提供该电压信号的持续时长,从而可以保证子像素充电充足。
其实现原理与实施方式一和实施方式二类似,具体可参考实施方式一和实施方式二中的描述,此处不再赘述。
这样,可以通过缩短前一像素的充电时间,延长后一像素的充电时间,或者,可以通过后一像素的充电时间,延长前一像素的充电时间,可以保证子像素充电时间充足。
需要说明的是,对于不同极性充电时间不对称的场景,采用本发明实施例的像素充电方法进行充电,均属于本发明实施例的保护范围。
本发明实施例中介绍的多种可选的实施方式,彼此可以相互结合实现,也可以单独实现,对此本发明实施例不作限定。
参见图9,图9是本发明实施例提供的电子设备的结构图之一。本实施例的电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目。如图9所示,电子设备900包括:
第一确定模块901,用于确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
第一控制模块902,用于若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
第二控制模块903,用于若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
可选的,若子像素包括的像素晶体管为N型晶体管,则所述第一极性为正极性,所述第二极性为负极性;或者,
若子像素包括的像素晶体管为P型晶体管,则所述第一极性为负极性,所述第二极性为正极性。
可选的,电子设备900还包括:
第一获取模块,用于在确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性之前,获取所述第一最小充电时长和所述第二最小充电时长;
第二确定模块,用于根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
第三确定模块,用于根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
可选的,电子设备900还包括:
第二获取模块,用于确定所述第一充电持续时长和所述第二充电持续时长之前,获取充电预留时长;
所述第二确定模块,具体用于:
根据所述第一最小充电时长和所述充电预留时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
所述第三确定模块,具体用于:
根据所述第二最小充电时长和所述充电预留时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
可选的,电子设备900还包括:
第一充电模块,用于在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
可选的,电子设备900还包括:
第二充电模块,用于在第i画面帧的显示过程中,在显示模组包括的奇数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;在所述显示模组包括的偶数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
可选的,电子设备900还包括:
第三控制模块,用于在完成第i画面帧的显示之后,在开始第i+1画面帧的显示之前,控制所述显示模组包括的栅极打开至少一次。
可选的,电子设备900还包括:
第三充电模块,用于:
在第i画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第i+1画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
可选的,显示模组包括2K行栅极,K为正整数;
所述电子设备900还包括:
第四充电模块,用于:
在第一目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第二目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一目标行为所述显示模组中第1行至第K行栅极中的任一栅极,所述第二目标行为所述显示模组中第k+1行至第2K行栅极中的任一栅极;
所述第一预设极性与所述第二预设极性相反。
可选的,M等于2Z;
所述电子设备900还包括:
第五充电模块,用于在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中第1条至第Z条数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中第Z+1条至第2Z条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
电子设备900能够实现本发明方法实施例中的各个过程,以及达到相同的有益效果,为避免重复,这里不再赘述。
请参考图10,图10是本发明实施例提供的电子设备的结构图之二,该电子设备可以为实现本发明各个实施例的一种电子设备的硬件结构示意图。本实施例的电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目。如图10所示,电子设备1000包括但不限于:射频单元1001、网络模块1002、音频输出单元1003、输入单元1004、传感器1005、显示单元1006、用户输入单元1007、接口单元1008、存储器1009、处理器1010、以及电源1011等部件。本领域技术人员可以理解,图10中示出的电子设备结构并不构成对电子设备的限定,电子设备可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。在本发明实施例中,电子设备包括但不限于手机、平板电脑、笔记本电脑、掌上电脑、车载电子设备、可穿戴设备、以及计步器等。
其中,处理器1010,用于:
确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
可选的,若子像素包括的像素晶体管为N型晶体管,则所述第一极性为正极性,所述第二极性为负极性;或者,
若子像素包括的像素晶体管为P型晶体管,则所述第一极性为负极性,所述第二极性为正极性。
可选的,处理器1010,还用于:
获取所述第一最小充电时长和所述第二最小充电时长;
根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
可选的,处理器1010,还用于:
获取充电预留时长;
根据所述第一最小充电时长和所述充电预留时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
根据所述第二最小充电时长和所述充电预留时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
可选的,处理器1010,还用于:
在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
可选的,处理器1010,还用于:
在第i画面帧的显示过程中,在显示模组包括的奇数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;在所述显示模组包括的偶数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
可选的,处理器1010,还用于:
控制所述显示模组包括的栅极打开至少一次。
可选的,处理器1010,还用于:
在第i画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第i+1画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
可选的,显示模组包括2K行栅极,K为正整数;
处理器1010,还用于:
在第一目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第二目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一目标行为所述显示模组中第1行至第K行栅极中的任一栅极,所述第二目标行为所述显示模组中第k+1行至第2K行栅极中的任一栅极;
所述第一预设极性与所述第二预设极性相反。
可选的,M等于2Z;处理器1010,还用于:
在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中第1条至第Z条数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中第Z+1条至第2Z条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
需要说明的是,本实施例中上述电子设备1000可以实现本发明实施例中方法实施例中的各个过程,以及达到相同的有益效果,为避免重复,此处不再赘述。
应理解的是,本发明实施例中,射频单元1001可用于收发信息或通话过程中,信号的接收和发送,具体的,将来自基站的下行数据接收后,给处理器1010处理;另外,将上行的数据发送给基站。通常,射频单元1001包括但不限于天线、至少一个放大器、收发信机、耦合器、低噪声放大器、双工器等。此外,射频单元1001还可以通过无线通信***与网络和其他设备通信。
电子设备通过网络模块1002为用户提供了无线的宽带互联网访问,如帮助用户收发电子邮件、浏览网页和访问流式媒体等。
音频输出单元1003可以将射频单元1001或网络模块1002接收的或者在存储器1009中存储的音频数据转换成音频信号并且输出为声音。而且,音频输出单元1003还可以提供与电子设备1000执行的特定功能相关的音频输出(例如,呼叫信号接收声音、消息接收声音等等)。音频输出单元1003包括扬声器、蜂鸣器以及受话器等。
输入单元1004用于接收音频或视频信号。输入单元1004可以包括图形处理器(Graphics Processing Unit,GPU)10041和麦克风10042,图形处理器10041对在视频捕获模式或图像捕获模式中由图像捕获装置(如摄像头)获得的静态图片或视频的图像数据进行处理。处理后的图像帧可以显示在显示单元1006上。经图形处理器10041处理后的图像帧可以存储在存储器1009(或其它存储介质)中或者经由射频单元1001或网络模块1002进行发送。麦克风10042可以接收声音,并且能够将这样的声音处理为音频数据。处理后的音频数据可以在电话通话模式的情况下转换为可经由射频单元1001发送到移动通信基站的格式输出。
电子设备1000还包括至少一种传感器1005,比如光传感器、运动传感器以及其他传感器。具体地,光传感器包括环境光传感器及接近传感器,其中,环境光传感器可根据环境光线的明暗来调节显示模组10061的亮度,接近传感器可在电子设备1000移动到耳边时,关闭显示模组10061和/或背光。作为运动传感器的一种,加速计传感器可检测各个方向上(一般为三轴)加速度的大小,静止时可检测出重力的大小及方向,可用于识别电子设备姿态(比如横竖屏切换、相关游戏、磁力计姿态校准)、振动识别相关功能(比如计步器、敲击)等;传感器1005还可以包括指纹传感器、压力传感器、虹膜传感器、分子传感器、陀螺仪、气压计、湿度计、温度计、红外线传感器等,在此不再赘述。
显示单元1006用于显示由用户输入的信息或提供给用户的信息。显示单元1006可包括显示模组10061,可以采用液晶显示器(Liquid Crystal Display,LCD)、有机发光二极管(Organic Light-Emitting Diode,OLED)等形式来配置显示模组10061。
用户输入单元1007可用于接收输入的数字或字符信息,以及产生与电子设备的用户设置以及功能控制有关的键信号输入。具体地,用户输入单元1007包括触控面板10071以及其他输入设备10072。触控面板10071,也称为触摸屏,可收集用户在其上或附近的触摸操作(比如用户使用手指、触笔等任何适合的物体或附件在触控面板10071上或在触控面板10071附近的操作)。触控面板10071可包括触摸检测装置和触摸控制器两个部分。其中,触摸检测装置检测用户的触摸方位,并检测触摸操作带来的信号,将信号传送给触摸控制器;触摸控制器从触摸检测装置上接收触摸信息,并将它转换成触点坐标,再送给处理器1010,接收处理器1010发来的命令并加以执行。此外,可以采用电阻式、电容式、红外线以及表面声波等多种类型实现触控面板10071。除了触控面板10071,用户输入单元1007还可以包括其他输入设备10072。具体地,其他输入设备10072可以包括但不限于物理键盘、功能键(比如音量控制按键、开关按键等)、轨迹球、鼠标、操作杆,在此不再赘述。
进一步的,触控面板10071可覆盖在显示模组10061上,当触控面板10071检测到在其上或附近的触摸操作后,传送给处理器1010以确定触摸事件的类型,随后处理器1010根据触摸事件的类型在显示模组10061上提供相应的视觉输出。虽然在图10中,触控面板10071与显示模组10061是作为两个独立的部件来实现电子设备的输入和输出功能,但是在某些实施例中,可以将触控面板10071与显示模组10061集成而实现电子设备的输入和输出功能,具体此处不做限定。
接口单元1008为外部装置与电子设备1000连接的接口。例如,外部装置可以包括有线或无线头戴式耳机端口、外部电源(或电池充电器)端口、有线或无线数据端口、存储卡端口、用于连接具有识别模块的装置的端口、音频输入/输出(I/O)端口、视频I/O端口、耳机端口等等。接口单元1008可以用于接收来自外部装置的输入(例如,数据信息、电力等等)并且将接收到的输入传输到电子设备1000内的一个或多个元件或者可以用于在电子设备1000和外部装置之间传输数据。
存储器1009可用于存储软件程序以及各种数据。存储器1009可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作***、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器1009可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
处理器1010是电子设备的控制中心,利用各种接口和线路连接整个电子设备的各个部分,通过运行或执行存储在存储器1009内的软件程序和/或模块,以及调用存储在存储器1009内的数据,执行电子设备的各种功能和处理数据,从而对电子设备进行整体监控。处理器1010可包括一个或多个处理单元;优选的,处理器1010可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作***、用户界面和应用程序等,调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以不集成到处理器1010中。
电子设备1000还可以包括给各个部件供电的电源1011(比如电池),优选的,电源1011可以通过电源管理***与处理器1010逻辑相连,从而通过电源管理***实现管理充电、放电、以及功耗管理等功能。
另外,电子设备1000包括一些未示出的功能模块,在此不再赘述。
优选的,本发明实施例还提供一种电子设备,包括处理器1010,存储器1009,存储在存储器1009上并可在所述处理器1010上运行的计算机程序,该计算机程序被处理器1010执行时实现上述像素充电方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本发明实施例还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,该计算机程序被处理器执行时实现上述像素充电方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,所述的计算机可读存储介质,如只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台电子设备(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本发明各个实施例所述的方法。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本发明的保护之内。

Claims (22)

1.一种像素充电方法,应用于电子设备,其特征在于,所述电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目;
所述方法包括:
确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
2.根据权利要求1所述的方法,其特征在于,若子像素包括的像素晶体管为N型晶体管,则所述第一极性为正极性,所述第二极性为负极性;或者,
若子像素包括的像素晶体管为P型晶体管,则所述第一极性为负极性,所述第二极性为正极性。
3.根据权利要求1所述的方法,其特征在于,所述确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性之前,还包括:
获取所述第一最小充电时长和所述第二最小充电时长;
根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
4.根据权利要求3所述的方法,其特征在于,确定所述第一充电持续时长和所述第二充电持续时长之前,还包括:
获取充电预留时长;
所述根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长,包括:
根据所述第一最小充电时长和所述充电预留时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
所述根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长,包括:
根据所述第二最小充电时长和所述充电预留时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
5.根据权利要求1至4中任一项所述的方法,其特征在于,还包括:
在显示模组包括的栅极像素晶体管的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
6.根据权利要求1至4中任一项所述的方法,其特征在于,还包括:
在第i画面帧的显示过程中,在显示模组包括的奇数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;在所述显示模组包括的偶数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
7.根据权利要求6所述的方法,其特征在于,在完成第i画面帧的显示之后,在开始第i+1画面帧的显示之前,还包括:
控制所述显示模组包括的栅极打开至少一次。
8.根据权利要求1至4中任一项所述的方法,其特征在于,还包括:
在第i画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第i+1画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
9.根据权利要求1至4中任一项所述的方法,其特征在于,显示模组包括2K行栅极,K为正整数;
所述方法还包括:
在第一目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第二目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一目标行为所述显示模组中第1行至第K行栅极中的任一栅极,所述第二目标行为所述显示模组中第K+1行至第2K行栅极中的任一行栅极;
所述第一预设极性与所述第二预设极性相反。
10.根据权利要求1至4中任一项所述的方法,其特征在于,M等于2Z;
所述方法还包括:
在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中第1条至第Z条数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中第Z+1条至第2Z条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
11.一种电子设备,其特征在于,所述电子设备包括像素充电模组,所述像素充电模组包括至少一个多路控制电路,所述多路控制电路与M条数据线连接,用于分时为M条数据线提供相应的电压信号;M为Z的整数倍,Z为一个像素包括的子像素数目;
所述电子设备包括:
第一确定模块,用于确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性;
第一控制模块,用于若所述极性为第一极性,则控制向所述目标数据线提供电压信号的持续时长等于第一充电持续时长;
第二控制模块,用于若所述极性为第二极性,则控制向所述目标数据线提供电压信号的持续时长等于第二充电持续时长;
其中,所述第一充电持续时长大于子像素通过所述第一极性的电压信号进行充电时,所需的第一最小充电时长;所述第二充电持续时长大于子像素通过所述第二极性的电压信号进行充电时,所需的第二最小充电时长,小于预定充电持续时长;所述预定充电持续时长大于所述第二最小充电时长,小于所述第一最小充电时长。
12.根据权利要求11所述的电子设备,其特征在于,若子像素包括的像素晶体管为N型晶体管,则所述第一极性为正极性,所述第二极性为负极性;或者,
若子像素包括的像素晶体管为P型晶体管,则所述第一极性为负极性,所述第二极性为正极性。
13.根据权利要求11所述的电子设备,其特征在于,还包括:
第一获取模块,用于在确定所述多路控制电路向所述M条数据线中目标数据线提供的电压信号的极性之前,获取所述第一最小充电时长和所述第二最小充电时长;
第二确定模块,用于根据所述第一最小充电时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
第三确定模块,用于根据所述第二最小充电时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
14.根据权利要求13所述的电子设备,其特征在于,还包括:
第二获取模块,用于确定所述第一充电持续时长和所述第二充电持续时长之前,获取充电预留时长;
所述第二确定模块,具体用于:
根据所述第一最小充电时长和所述充电预留时长,确定第一极性的电压信号为子像素充电时的第一充电持续时长;
所述第三确定模块,具体用于:
根据所述第二最小充电时长和所述充电预留时长,确定第二极性的电压信号为子像素充电时的第二充电持续时长。
15.根据权利要求11至14中任一项所述的电子设备,其特征在于,还包括:
第一充电模块,用于在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中的奇数列数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中的偶数列数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
16.根据权利要求11至14中任一项所述的电子设备,其特征在于,还包括:
第二充电模块,用于在第i画面帧的显示过程中,在显示模组包括的奇数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;在所述显示模组包括的偶数行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
17.根据权利要求16所述的电子设备,其特征在于,还包括:
第三控制模块,用于在完成第i画面帧的显示之后,在开始第i+1画面帧的显示之前,控制所述显示模组包括的栅极打开至少一次。
18.根据权利要求11至14中任一项所述的电子设备,其特征在于,还包括:
第三充电模块,用于:
在第i画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第i+1画面帧的显示过程中,在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反,i为正整数。
19.根据权利要求11至14中任一项所述的电子设备,其特征在于,显示模组包括2K行栅极,K为正整数;
所述电子设备还包括:
第四充电模块,用于:
在第一目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第一预设极性的电压信号;
在第二目标行栅极打开的情况下,所述多路控制电路依序向所述M条数据线提供第二预设极性的电压信号;
其中,所述第一目标行为所述显示模组中第1行至第K行栅极中的任一栅极,所述第二目标行为所述显示模组中第k+1行至第2K行栅极中的任一栅极;
所述第一预设极性与所述第二预设极性相反。
20.根据权利要求11至14中任一项所述的电子设备,其特征在于,M等于2Z;
所述电子设备还包括:
第五充电模块,用于在显示模组包括的栅极打开的情况下,所述多路控制电路依序向所述M条数据线中第1条至第Z条数据线提供第一预设极性的电压信号,所述多路控制电路依序向所述M条数据线中第Z+1条至第2Z条数据线提供第二预设极性的电压信号;
其中,所述第一预设极性与所述第二预设极性相反。
21.一种电子设备,其特征在于,包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如权利要求1至10中任一项所述的像素充电方法的步骤。
22.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至10中任一项所述的像素充电方法的步骤。
CN201811208525.9A 2018-10-17 2018-10-17 一种像素充电方法及电子设备 Active CN109192168B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811208525.9A CN109192168B (zh) 2018-10-17 2018-10-17 一种像素充电方法及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811208525.9A CN109192168B (zh) 2018-10-17 2018-10-17 一种像素充电方法及电子设备

Publications (2)

Publication Number Publication Date
CN109192168A true CN109192168A (zh) 2019-01-11
CN109192168B CN109192168B (zh) 2021-08-20

Family

ID=64945639

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811208525.9A Active CN109192168B (zh) 2018-10-17 2018-10-17 一种像素充电方法及电子设备

Country Status (1)

Country Link
CN (1) CN109192168B (zh)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109584839A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
CN109584838A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109584837A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109616072A (zh) * 2019-01-30 2019-04-12 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109671408A (zh) * 2019-01-30 2019-04-23 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
CN109671410A (zh) * 2019-01-30 2019-04-23 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
CN109697959A (zh) * 2019-02-28 2019-04-30 昆山国显光电有限公司 数据写入单元和数据写入方法、驱动芯片以及显示装置
CN110136627A (zh) * 2019-05-29 2019-08-16 京东方科技集团股份有限公司 一种像素的充电方法及装置、显示装置
CN111276109A (zh) * 2020-03-27 2020-06-12 Tcl华星光电技术有限公司 像素充电方法及显示面板
CN111883061A (zh) * 2020-07-31 2020-11-03 维沃移动通信有限公司 像素电路、显示装置、电子设备及像素电路的驱动方法
WO2021057837A1 (zh) * 2019-09-27 2021-04-01 京东方科技集团股份有限公司 一种时序控制器、驱动***、显示装置以及显示装置的驱动方法
CN113362762A (zh) * 2021-06-30 2021-09-07 合肥京东方卓印科技有限公司 一种显示面板及其控制方法、显示装置
CN113570995A (zh) * 2021-07-30 2021-10-29 北京京东方显示技术有限公司 信号时序控制方法、栅极驱动电路以及显示面板
US11189241B2 (en) 2020-03-27 2021-11-30 Tcl China Star Optoelectronics Technology Co., Ltd Method for charging pixels and display panel
CN113990237A (zh) * 2021-11-02 2022-01-28 Tcl华星光电技术有限公司 像素充电方法及显示面板

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050243043A1 (en) * 2004-04-30 2005-11-03 Lg.Philips Lcd Co., Ltd. Liquid crystal display and pre-charging method thereof
KR20080000361A (ko) * 2006-06-27 2008-01-02 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
CN101162567A (zh) * 2006-10-10 2008-04-16 奇景光电股份有限公司 平面显示器及其时序控制器
CN104575417A (zh) * 2013-10-18 2015-04-29 精工爱普生株式会社 电光装置、其驱动方法以及电子设备
CN104882106A (zh) * 2015-06-02 2015-09-02 武汉华星光电技术有限公司 列翻转模式的液晶显示面板及其驱动方法
CN104952407A (zh) * 2015-06-25 2015-09-30 南京中电熊猫液晶显示科技有限公司 一种液晶面板的源极驱动器及其驱动方法
CN105679275A (zh) * 2016-04-25 2016-06-15 厦门天马微电子有限公司 一种显示面板的驱动电路、显示面板及其驱动方法
CN105741735A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 数据控制电路和包含该数据控制电路的平板显示装置
CN106297689A (zh) * 2015-06-29 2017-01-04 三星显示有限公司 驱动显示面板的方法、执行该方法的显示设备及驱动设备
CN106297723A (zh) * 2016-11-09 2017-01-04 厦门天马微电子有限公司 一种像素驱动电路、显示面板以及像素驱动方法
CN108133693A (zh) * 2018-01-03 2018-06-08 厦门天马微电子有限公司 显示面板、驱动方法及显示装置
CN108182915A (zh) * 2017-12-28 2018-06-19 深圳市华星光电技术有限公司 多路复用型显示驱动电路

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050243043A1 (en) * 2004-04-30 2005-11-03 Lg.Philips Lcd Co., Ltd. Liquid crystal display and pre-charging method thereof
KR20080000361A (ko) * 2006-06-27 2008-01-02 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
CN101162567A (zh) * 2006-10-10 2008-04-16 奇景光电股份有限公司 平面显示器及其时序控制器
CN104575417A (zh) * 2013-10-18 2015-04-29 精工爱普生株式会社 电光装置、其驱动方法以及电子设备
CN105741735A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 数据控制电路和包含该数据控制电路的平板显示装置
CN104882106A (zh) * 2015-06-02 2015-09-02 武汉华星光电技术有限公司 列翻转模式的液晶显示面板及其驱动方法
CN104952407A (zh) * 2015-06-25 2015-09-30 南京中电熊猫液晶显示科技有限公司 一种液晶面板的源极驱动器及其驱动方法
CN106297689A (zh) * 2015-06-29 2017-01-04 三星显示有限公司 驱动显示面板的方法、执行该方法的显示设备及驱动设备
CN105679275A (zh) * 2016-04-25 2016-06-15 厦门天马微电子有限公司 一种显示面板的驱动电路、显示面板及其驱动方法
CN106297723A (zh) * 2016-11-09 2017-01-04 厦门天马微电子有限公司 一种像素驱动电路、显示面板以及像素驱动方法
CN108182915A (zh) * 2017-12-28 2018-06-19 深圳市华星光电技术有限公司 多路复用型显示驱动电路
CN108133693A (zh) * 2018-01-03 2018-06-08 厦门天马微电子有限公司 显示面板、驱动方法及显示装置

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020155990A1 (zh) * 2019-01-30 2020-08-06 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109584838A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109584837A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109616072A (zh) * 2019-01-30 2019-04-12 惠科股份有限公司 显示面板的驱动方法及显示设备
CN109671408A (zh) * 2019-01-30 2019-04-23 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
CN109671410A (zh) * 2019-01-30 2019-04-23 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
US11120755B2 (en) 2019-01-30 2021-09-14 HKC Corporation Limited Driving method and driving device for display panel to improve color shift without affecting display panel transmittance and display apparatus
CN109584839A (zh) * 2019-01-30 2019-04-05 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
CN109697959A (zh) * 2019-02-28 2019-04-30 昆山国显光电有限公司 数据写入单元和数据写入方法、驱动芯片以及显示装置
CN110136627A (zh) * 2019-05-29 2019-08-16 京东方科技集团股份有限公司 一种像素的充电方法及装置、显示装置
CN110136627B (zh) * 2019-05-29 2022-09-02 京东方科技集团股份有限公司 一种像素的充电方法及装置、显示装置
US11538434B2 (en) 2019-09-27 2022-12-27 Chongqing Boe Optoelectronics Technology Co., Ltd. Timing controller for adjusting refresh rates based on image signals and method for driving display device
WO2021057837A1 (zh) * 2019-09-27 2021-04-01 京东方科技集团股份有限公司 一种时序控制器、驱动***、显示装置以及显示装置的驱动方法
US11189241B2 (en) 2020-03-27 2021-11-30 Tcl China Star Optoelectronics Technology Co., Ltd Method for charging pixels and display panel
CN111276109A (zh) * 2020-03-27 2020-06-12 Tcl华星光电技术有限公司 像素充电方法及显示面板
CN111883061A (zh) * 2020-07-31 2020-11-03 维沃移动通信有限公司 像素电路、显示装置、电子设备及像素电路的驱动方法
CN113362762A (zh) * 2021-06-30 2021-09-07 合肥京东方卓印科技有限公司 一种显示面板及其控制方法、显示装置
CN113362762B (zh) * 2021-06-30 2022-12-09 合肥京东方卓印科技有限公司 一种显示面板及其控制方法、显示装置
CN113570995A (zh) * 2021-07-30 2021-10-29 北京京东方显示技术有限公司 信号时序控制方法、栅极驱动电路以及显示面板
CN113570995B (zh) * 2021-07-30 2023-11-24 北京京东方显示技术有限公司 信号时序控制方法、栅极驱动电路以及显示面板
CN113990237A (zh) * 2021-11-02 2022-01-28 Tcl华星光电技术有限公司 像素充电方法及显示面板
WO2023077535A1 (zh) * 2021-11-02 2023-05-11 Tcl华星光电技术有限公司 像素充电方法及显示面板

Also Published As

Publication number Publication date
CN109192168B (zh) 2021-08-20

Similar Documents

Publication Publication Date Title
CN109192168A (zh) 一种像素充电方法及电子设备
CN103543869B (zh) 具有集成触摸屏的显示装置及其驱动方法
CN106325609B (zh) 触控显示装置
KR20190119960A (ko) 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치
CN106293195B (zh) 具有触摸传感器的显示装置
US20160253010A1 (en) Liquid Crystal Display Touch Screen Array Substrate and the Corresponding Liquid Crystal Display Touch Screen
CN107111981A (zh) 具有板内栅极电路的柔性显示装置
JP7489482B2 (ja) 画素駆動回路、表示パネル及び電子機器
CN106557194A (zh) 驱动器集成电路及包括该驱动器集成电路的显示设备
WO2017041341A1 (zh) 阵列基板及触控显示装置
CN205334422U (zh) 触摸显示装置和电子设备
CN205334407U (zh) 触摸显示装置和电子设备
CN105448249A (zh) 显示装置及其驱动电路和驱动方法、电子设备
CN205334408U (zh) 触摸显示装置和电子设备
CN204348297U (zh) 一种显示面板及显示装置
CN205334415U (zh) 触摸显示装置和电子设备
CN205334406U (zh) 触摸显示装置和电子设备
CN205334417U (zh) 触摸显示装置和电子设备
CN205334435U (zh) 触摸显示装置和电子设备
CN205375419U (zh) 触摸显示装置和电子设备
CN205334410U (zh) 触摸显示装置和电子设备
CN105739779A (zh) 触控显示装置
CN205334420U (zh) 触摸显示装置的驱动电路
CN205353977U (zh) 触摸显示装置和电子设备
CN205334409U (zh) 触摸显示装置和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant