CN113066763B - 半导体结构及其制作方法 - Google Patents

半导体结构及其制作方法 Download PDF

Info

Publication number
CN113066763B
CN113066763B CN202110315842.6A CN202110315842A CN113066763B CN 113066763 B CN113066763 B CN 113066763B CN 202110315842 A CN202110315842 A CN 202110315842A CN 113066763 B CN113066763 B CN 113066763B
Authority
CN
China
Prior art keywords
opening
sub
layer
width
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110315842.6A
Other languages
English (en)
Other versions
CN113066763A (zh
Inventor
杨年旺
王蒙蒙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202110315842.6A priority Critical patent/CN113066763B/zh
Publication of CN113066763A publication Critical patent/CN113066763A/zh
Priority to EP21932490.2A priority patent/EP4203002A4/en
Priority to PCT/CN2021/111069 priority patent/WO2022198878A1/zh
Priority to US17/480,136 priority patent/US20220310484A1/en
Application granted granted Critical
Publication of CN113066763B publication Critical patent/CN113066763B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明涉及一种半导体结构及其制作方法,包括:衬底,所述衬底包括***区和芯片区;第一介质层,位于所述衬底的所述***区和所述芯片区上;保护结构和功能结构,分别位于所述***区和所述芯片区的所述第一介质层中;其中,所述保护结构包括依次堆叠的第一子部分、第二子部分和第三子部分,所述功能结构包括依次堆叠的第四子部分和第五子部分,所述第一子部分、所述第二子部分和所述第三子部分的总高度与所述第四子部分和所述第五子部分的总高度相同。该半导体结构更加稳固,拦截面积更大,对芯片的保护作用更强。

Description

半导体结构及其制作方法
技术领域
本申请涉及半导体制造技术领域,特别是涉及一种半导体结构及其制作方法。
背景技术
在对晶圆进行切割时,切割道的切割方式会对晶圆的正面和背面产生一定的机械应力,这样可能会在芯片(chip)的边缘产生崩角。崩角问题会降低芯片的机械强度,一开始的芯片边缘裂隙在后面的封装工艺中或在芯片产品的使用中会进一步扩散,从而很可能造成芯片断裂,从而导致芯片的电学性能失效。为了保护芯片内部电路、防止划片损伤、提高芯片可靠性,通常会在芯片***设计密封环(Seal Ring)这样的半导体结构。并且,密封环结构还具有抵抗气液侵蚀的能力,可以阻挡水汽或其他化学污染源向芯片渗透以避免损伤芯片。
目前,随着半导体器件尺寸的不断减小,芯片***的密封环的作用越来越重要。然而,现有的密封环由于稳固性差及拦截面积小,无法对芯片提供更强的保护作用,已无法满足芯片的保护需求。
发明内容
基于此,有必要针对上述现有技术中的缺点,提供一种半导体结构及其制作方法,使得芯片密封环的结构更加稳固,拦截面积更大,对芯片的保护作用更强。
为了实现上述目的,一方面,本发明提供了一种半导体结构,包括:
衬底,所述衬底包括***区和芯片区;
第一介质层,位于所述衬底的所述***区和所述芯片区上;
保护结构和功能结构,分别位于所述***区和所述芯片区的所述第一介质层中;
其中,所述保护结构包括依次堆叠的第一子部分、第二子部分和第三子部分,所述功能结构包括依次堆叠的第四子部分和第五子部分,所述第一子部分、所述第二子部分和所述第三子部分的总高度与所述第四子部分和所述第五子部分的总高度相同。
在其中一个实施例中,所述第二子部分的宽度大于所述第一子部分的宽度;
所述第三子部分的宽度大于所述第二子部分的宽度。
在其中一个实施例中,所述第一子部分的宽度与所述第四子部分的宽度相同;
所述第二子部分的宽度与所述第五子部分的宽度相同。
在其中一个实施例中,所述第一子部分、所述第二子部分和所述第三子部分为一体成型;
所述第四子部分和所述第五子部分为一体成型。
在其中一个实施例中,所述第一介质层为单层结构。
在其中一个实施例中,所述保护结构包括依次堆叠的N个子部分,所述N为大于3的整数。
在其中一个实施例中,所述依次堆叠的N个子部分的宽度依次增大。
在其中一个实施例中,所述第一子部分、所述第二子部分和所述第三字部份均为环状壁结构;
所述第四子部分为导电插塞结构;
所述第五子部分为导电线结构。
在其中一个实施例中,还包括:
分别位于所述保护结构下方的底部金属层和上方的顶层互连结构;
所述保护结构的材质包括铜;所述底部金属层的材质包括钨;所述顶层互连结构的材质包括钨或铝。
本发明还提供了一种半导体结构的制作方法,包括如下步骤:
提供衬底,所述衬底包括***区和芯片区;
在所述衬底的所述***区和所述芯片区上形成第一介质层;
在所述***区和所述芯片区的所述第一介质层中分别形成保护结构和功能结构;
其中,所述保护结构包括依次堆叠的第一子部分、第二子部分和第三子部分,所述功能结构包括依次堆叠的第四子部分和第五子部分,所述第一子部分、所述第二子部分和所述第三子部分的总高度与所述第四子部分和所述第五子部分的总高度相同。
在其中一个实施例中,所述在所述***区和所述芯片区的所述第一介质层中分别形成保护结构和功能结构,包括:
在所述第一介质层上形成具有第一开口图案和第四开口图案的第一掩膜层,所述第一开口图案和所述第四开口图案分别位于所述***区和所述芯片区;
利用所述第一开口图案和所述第四开口图案刻蚀所述第一介质层,于所述第一介质层中分别形成第一开口和第四开口;
去除所述第一掩膜层并在所述第一开口和所述第四开口中形成第一填充层;
在所述第一介质层上形成具有第二开口图案和第五开口图案的第二掩膜层,所述第二开口图案和所述第五开口图案分别暴露所述第一开口和所述第四开口中的所述第一填充层,且所述第二开口图案的宽度大于所述第一开口的宽度,所述第五图案的宽度大于所述第四开口的宽度;
利用所述第二开口图案和所述第五开口图案刻蚀所述第一介质层,于所述第一介质层中分别形成第二开口和第五开口;
去除所述第二掩膜层并在所述第二开口和所述第五开口中形成第二填充层;
在所述第一介质层形成具有第三开口图案的第三掩膜层,所述第三开口图案暴露所述第二开口中所述第二填充层,且所述第三开口图案的宽度大于所述第二开口的宽度;
利用所述第三开口图案刻蚀所述第一介质层,于所述第一介质层中形成第三开口;
同时在所述第一开口、所述第二开口、所述第三开口、所述第四开口和所述第五开口中填充导电材料分别形成所述保护结构和所述功能结构。
在其中一个实施例中,所述第一开口的宽度与所述第四开口的宽度相同;
所述第二开口的宽度与所述第五开口的宽度相同。
在其中一个实施例中,所述第一开口的开口深度大于所述第二开口的开口深度;
所述第二开口的开口深度大于所述第三开口的开口深度。
在其中一个实施例中,所述第一开口的开口深度与所述第四开口的开口深度相同;
所述第二开口的开口深度与所述第五开口的开口深度相同。
在其中一个实施例中,形成的所述第一介质层为单层结构;
形成的所述保护结构包括依次堆叠的N个子部分,所述N为大于3的整数。
在其中一个实施例中,所述依次堆叠的N个子部分的宽度依次增大。
本发明的半导体结构及其制作方法具有如下有益效果:
本发明提供的半导体结构更加稳固,拦截面积更大,对芯片的保护作用更强。
本发明提供的半导体结构的制作方法形成的半导体结构更加稳固,拦截面积更大,对芯片的保护作用更强,并且工艺流程简单。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一个实施例中提供的半导体结构的制作方法的流程图;
图2为本申请一个实施例中提供的底层介质层的截面示意图;
图3为本申请一个实施例中提供的半导体结构的制作方法中步骤S2所得结构的截面示意图;
图4为本申请一个实施例中提供的半导体结构的制作方法中步骤S3的流程图;
图5为本申请一个实施例中提供的半导体结构的制作方法中步骤S32所得结构的截面示意图;
图6为本申请一个实施例中提供的半导体结构的制作方法中步骤S35所得结构的截面示意图;
图7为本申请一个实施例中提供的半导体结构的制作方法中步骤S38所得结构的截面示意图。
图8为本申请一个实施例中提供的半导体结构的制作方法中步骤S3所得结构的截面示意图,同时也是本申请一个实施例中提供的半导体结构的示意图;
图9为本申请一个实施例中提供的半导体结构的制作方法中,步骤S4所得结构的截面示意图;
图10为本申请一个实施例中提供的半导体结构的制作方法中步骤S6所得结构的截面示意图;
图11为本申请一个实施例中提供的半导体结构的制作方法中步骤S7所得结构的截面示意图;
图12为本申请一个实施例中提供的半导体结构的制作方法中步骤S8所得结构的截面示意图;
图13为本申请一个实施例中提供的半导体结构的制作方法中步骤S9所得结构的截面示意图;
图14为本申请一个实施例中提供的半导体结构的制作方法中步骤S10所得结构的截面示意图,同时也是本申请一个实施例中提供的半导体结构的示意图。
附图标记说明:
1-底层介质层,11-底层金属层,12-互连结构,2-第一介质层,201-第一开口,202-第二开口,203-第三开口,204-第四开口,205-第五开口,21-保护结构,211-第一子部分,212-第二子部分,213-第三子部分,22-功能结构,224-第四子部分,225-第五子部分,3-第二介质层,31-顶层互连结构,4-顶层金属材料层,41-顶层金属层,5-顶层介质层。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的首选实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层、掺杂类型和/或部分,这些元件、部件、区、层、掺杂类型和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层、掺杂类型或部分与另一个元件、部件、区、层、掺杂类型或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层、掺杂类型或部分可表示为第二元件、部件、区、层或部分;举例来说,可以将第一掺杂类型成为第二掺杂类型,且类似地,可以将第二掺杂类型成为第一掺杂类型;第一掺杂类型与第二掺杂类型为不同的掺杂类型,譬如,第一掺杂类型可以为P型且第二掺杂类型可以为N型,或第一掺杂类型可以为N型且第二掺杂类型可以为P型。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可以用于描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。此外,器件也可以包括另外地取向(譬如,旋转90度或其它取向),并且在此使用的空间描述语相应地被解释。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应明白,当术语“组成”和/或“包括”在该说明书中使用时,可以确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。同时,在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
这里参考作为本发明的理想实施例(和中间结构)的示意图的横截面图来描述发明的实施例,这样可以预期由于例如制造技术和/或容差导致的所示形状的变化。因此,本发明的实施例不应当局限于在此所示的区的特定形状,而是包括由于例如制造技术导致的形状偏差。因此,图中显示的区实质上是示意性的,它们的形状并不表示器件的区的实际形状,且并不限定本发明的范围。
请参考图1,本发明提供一种半导体结构的制作方法,包括如下步骤:
S1:提供衬底(图中未示出),衬底包括***区和芯片区;
S2:在衬底的***区和芯片区上形成第一介质层2;
S3:在***区和芯片区的第一介质层2中分别形成保护结构21和功能结构22;
其中,保护结构21包括依次堆叠的第一子部分211、第二子部分212和第三子部分213,功能结构22包括依次堆叠的第四子部分224和第五子部分225,第一子部分211、第二子部分212和第三子部分213的总高度与第四子部分224和第五子部分225的总高度相同。
上述实施例中的半导体结构的制作方法,其形成的半导体结构更加稳固,拦截面积更大,对芯片的保护作用更强,并且工艺流程简单。
在其中一个实施例中,衬底可以包括但不仅限于硅衬底;在其他实施例中,衬底还可以为氮化镓衬底、磷化铟衬底或蓝宝石衬底等等。
在其中一个实施例中,步骤S2之前可以包括如下步骤:
在衬底的***区和芯片区上形成底层介质层1,如图2所示。
需要说明的是,衬底上可以形成有底层介质层1,如图2所示,所述底层介质层1内形成有底层金属层11及互连结构12。具体的,在其中一个实施例中,底层介质层1的***区和芯片区内分别形成有通孔,通孔内为由下至上依次叠置的互连结构12及底层金属层11。
在其中一个实施例中,互连结构12可以为单层结构、叠层结构或其他结构,本实施例对于互连结构12的结构并不做限定。在其中一个实施例中,互连结构12可以包括钛、氮化钛或钨等等中的一种或几种,本实施例对于互连结构12的材料并不做限定。在其中一个实施例中,互连结构12包括导电金属和阻挡层,导电金属可以包括但不仅限于钨、钌等,阻挡层可以包括但不仅限于氮化钛,钛等。
上述实施例中,步骤S2可以包括如下步骤:
如图3所示,在底层介质层1的***区和芯片区上形成第一介质层2。
对于步骤S3,如图4所示,在其中一个实施例中,步骤S3可以包括如下步骤:
S31:在第一介质层2上形成具有第一开口图案和第四开口图案的第一掩膜层,第一开口图案和第四开口图案分别位于***区和芯片区;
S32:利用第一开口图案和第四开口图案刻蚀第一介质层2,于第一介质层2中分别形成第一开口201和第四开口204,如图5所示;
S33:去除第一掩膜层并在第一开口201和第四开口204中形成第一填充层;
S34:在第一介质层2上形成具有第二开口图案和第五开口图案的第二掩膜层,第二开口图案和第五开口图案分别暴露第一开口201和第四开口204中的第一填充层,且第二开口图案的宽度大于第一开口201的宽度,第五图案的宽度大于第四开口204的宽度;
S35:利用第二开口图案和第五开口图案刻蚀第一介质层2,于第一介质层2中分别形成第二开口202和第五开口205,如图6所示;
S36:去除第二掩膜层,并在第二开口202和第五开口205中形成第二填充层;
S37:在第一介质层2形成具有第三开口图案的第三掩膜层,第三开口图案暴露第二开口202中的第二填充层,且第三开口图案的宽度大于第二开口202的宽度;
S38:利用第三开口图案刻蚀第一介质层2,于第一介质层2中形成第三开口203,如图7所示;
S39:同时在第一开口201、第二开口202、第三开口203、第四开口204和第五开口205中填充导电材料分别形成保护结构21和功能结构22,如图8所示。
在其中一个实施例中,第一开口201的宽度与第四开口204的宽度相同;第二开口202的宽度与第五开口205的宽度相同。
进一步的,在其中一个实施例中,第一开口201的开口深度与第四开口204的开口深度相同;第二开口202的开口深度与第五开口205的开口深度相同。
在其中一个实施例中,第一开口201的开口深度大于第二开口202的开口深度;第二开口202的开口深度大于第三开口203的开口深度。
在其中一个实施例中,所述第一开口201的宽度小于所述第二开口202的宽度,所述第二开口202的宽度小于所述第三开口203的宽度;所述第四开口204的宽度小于所述第五开口205的宽度。
在其中一个实施例中,所述第一开口201、第二开口202及所述第三开口203的总深度与所述第四开口204及所述第五开口205的总深度相同。
其中,第一开口201中的导电材料即为第一子部分211,第二开口202中的导电材料即为第二子部分212,第三开口203中的导电材料即为第三子部分213,第四开口204中的导电材料即为第四子部分224,第五开口205中的导电材料即为第五子部分225。
具体的,在其中一个实施例中,保护结构21的材质可以包括但不仅限于铜。
具体的,所述导电材料可以为铜,通过电镀的方式同时在第一开口201、第二开口202、第三开口203、第四开口204、第五开口205内以及第一介质层2上方形成初始铜层,然后通过化学机械研磨的方式去除第一介质层2上方的初始铜层,以分别形成保护结构21和功能结构22,如图8所示。保护结构21可以单独形成在铜金属互连层中,以增强铜金属保护环的保护效果,同时节约生产成本。
在其中一个实施例中,形成的第一介质层2为单层结构;形成的保护结构21包括依次堆叠的N个子部分,其中N为大于3的整数。
在其中一个实施例中,形成的第一介质层2可以为单层结构或叠层结构,本实施例对于第一介质层2的结构并不做限定。具体的,在其中一个实施例中,第一介质层2可以为由下至上依次叠置的氮化硅层及氧化硅层;形成的保护结构21位于氧化硅层中。
上述实施例中提供的半导体结构的制作方法,其形成的半导体结构具有更多的子部分,使其拦截面积增大,使得该结构对芯片的保护作用进一步地增强。
在其中一个实施例中,依次堆叠的N个子部分的宽度依次增大。
上述实施例中提供的半导体结构的制作方法,其形成的半导体结构具有依次堆叠的N个子部分,且宽度依次增大,使得该结构更加稳固。
在其中一个实施例中,步骤S3之后,还可以包括:
S4:在第一介质层2上形成第二介质层3,如图9所示。
在其中一个实施例中,第二介质层3为单层结构;在其他实施例中,第二介质层3还可以是叠层结构,本实施例对于第二介质层3的结构和排布并不做限定。在其中一个实施例中,第二介质层3可以包括氮化硅层、氧化硅层等等中的一种或几种,本实施例对于第二介质层3的材质并不做限定。具体的,在其中一个实施例中,第二介质层3可以为由下至上依次叠置的氮化硅层及氧化硅层。
在其中一个实施例中,步骤S4之后,还可以包括:
S5:在第二介质层3上形成具有第六开口图案和第七开口图案的第四掩膜层,第六开口图案和第七开口图案分别位于***区和芯片区;
S6:利用第六开口图案和第七开口图案刻蚀第二介质层3,于第二介质层3中分别形成第六开口306和第七开口307,如图10所示,第六开口306和第七开口307分别位于***区和芯片区。
在其中一个实施例中,步骤S6之后,还可以包括:
S7:在第六开口306及第七开口307内形成顶层互连结构31,如图11所示。
在其中一个实施例中,顶层互连结构31可以为单层结构、叠层结构或其他结构,本实施例对于顶层互连结构31的结构和排布并不做限定。在其中一个实施例中,顶层互连结构31可以包括铝、钛、氮化钛或钨等等中的一种或几种,本实施例对于顶层互连结构31的材料并不做限定。在其中一个实施例中,顶层互连结构31包括由下至上依次叠置的钛金属层及钨金属层。
在其中一个实施例中,步骤S7之后,还可以包括:
S8:在第二介质层3上形成顶层金属材料层4,如图12所示。
在其中一个实施例中,形成的顶层金属材料层4为单层结构或叠层结构,本实施例对于顶层金属材料层4的结构和排布并不做限定。在其中一个实施例中,顶层金属材料层4可以包括钛层与铝层依次交替叠置的叠层结构或氮化钛层与铝层依次交替叠置的叠层结构,所述顶层金属材料层的底层和顶层均为钛层或氮化钛层。
在其中一个实施例中,步骤S8之后,还可以包括:
S9:刻蚀顶层金属材料层4以形成顶层金属层41,并暴露出部分第二介质层3,如图13所示。
在其中一个实施例中,步骤S9之后,还可以包括:
S10:在第二介质层3及顶层金属层41上形成顶层介质层5,如图14所示。
在其中一个实施例中,形成的顶层介质层5可以为单层结构或叠层结构,本实施例对于顶层介质层5的结构并不做限定。具体的,在其中一个实施例中,顶层介质层5可以为由下至上依次叠置的氧化硅层及氮化硅层。
应该理解的是,虽然图1及图4的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图1及图4中的至少一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
请继续参阅图8,本发明提供一种半导体结构,包括:
衬底,衬底包括***区和芯片区;
第一介质层2,位于衬底的***区和芯片区上;
保护结构21和功能结构22,分别位于***区和芯片区的第一介质层2中;
其中,保护结构21包括依次堆叠的第一子部分211、第二子部分212和第三子部分213,功能结构包括依次堆叠的第四子部分224和第五子部分225,第一子部分211、第二子部分212和第三子部分213的总高度与第四子部分224和第五子部分225的总高度相同。
上述实施例中提供的半导体结构,其结构更加稳固,拦截面积更大,对芯片的保护作用更强。
在其中一个实施例中,衬底可以包括但不仅限于硅衬底;在其他实施例中,衬底还可以为氮化镓衬底、磷化铟衬底或蓝宝石衬底等等。
在其中一个实施例中,衬底上形成有底层介质层1,在底层介质层1的***区和芯片区上形成第一介质层2,所述底层介质层1内形成有底层金属层11及互连结构12。具体的,在其中一个实施例中,底层介质层1的***区和芯片区内分别形成有通孔,通孔内为由下至上依次叠置的互连结构12及底层金属层11。
在其中一个实施例中,互连结构12可以为单层结构或叠层结构,本实施例对于互连结构12的结构并不做限定。在其中一个实施例中,互连结构12的材料可以包括钛、氮化钛或钨等等中的一种或几种,本实施例对于互连结构12的材料并不做限定。在其中一个实施例中,互连结构12包括导电金属和阻挡层,导电金属包括钨、钌等,阻挡层包括氮化钛,钛等。
在其中一个实施例中,第一介质层2为单层结构;在其他实施例中,第一介质层2还可以是叠层结构,本实施例对于第一介质层2的结构和排布并不做限定。在其中一个实施例中,第一介质层2可以包括氮化硅层、氧化硅层等等中的一种或几种,本实施例对于第一介质层2的材质并不做限定。具体的,在其中一个实施例中,第一介质层2可以为由下至上依次叠置的氮化硅层及氧化硅层;形成的保护结构21位于氧化硅层中。
在其中一个实施例中,第二子部分212的宽度大于第一子部分211的宽度;第三子部分213的宽度大于第二子部分的宽度212。
在其中一个实施例中,第一子部分211的宽度与第四子部分224的宽度相同;第二子部分212的宽度与第五子部分225的宽度相同。
在其中一个实施例中,第一子部分211、第二子部分212和第三子部分213为一体成型;第四子部分224和第五子部分225为一体成型。
在其中一个实施例中,保护结构21包括依次堆叠的N个子部分,N大于3的整数。
上述实施例中提供的半导体结构,通过更多的子部分,继续扩大拦截面积,使得该结构对芯片的保护作用进一步地增强。
在其中一个实施例中,依次堆叠的N个子部分的宽度依次增大。
上述实施例中提供的半导体结构,依次堆叠的N个子部分的宽度依次增大,使得该结构更加稳固。
具体的,在其中一个实施例中,第一子部分211、第二子部分212和第三子部分213均为环状壁结构;第四子部分224为导电插塞结构;第五子部分225为导电线结构。
在其中一个实施例中,半导体结构还包括位于保护结构21下方的底部金属层。具体的,底层金属层的材质可以包括但不仅限于钨。
请继续参阅图9,在其中一个实施例中,半导体结构还包括:
第二介质层3,位于第一介质层2上。
在其中一个实施例中,第二介质层3为单层结构;在其他实施例中,第一介质层2还可以是叠层结构,本实施例对于第二介质层3的结构和排布并不做限定。在其中一个实施例中,第二介质层3可以包括氮化硅层、氧化硅层等等中的一种或几种,本实施例对于第二介质层3的材质并不做限定。具体的,在其中一个实施例中,第二介质层3可以为由下至上依次叠置的氮化硅层及氧化硅层。
请参阅图11,在其中一个实施例中,半导体结构还包括:
第六开口306;
第七开口307,第六开口306和第七开口307均位于所述第二介质层3内,且分别位于***区和芯片区;
顶层互连结构31,位于第六开口306和第七开口307内。
在其中一个实施例中,顶层互连结构31可以为单层结构、叠层结构或其他结构,本实施例对于顶层互连结构31的结构和排布并不做限定。在其中一个实施例中,顶层互连结构31可以包括钛、氮化钛或钨等等中的一种或几种,本实施例对于顶层互连结构31的材料并不做限定。在其中一个实施例中,顶层互连结构31包括由下至上依次叠置的钛金属层及钨金属层。
请继续参阅图12,在其中一个实施例中,半导体结构还包括:
顶层金属层41,位于第二介质层3的上表面。
在其中一个实施例中,顶层金属层41为单层结构或叠层结构,本实施例对于顶层金属层41的结构和排布并不做限定。在其中一个实施例中,顶层金属层41可以包括钛层与铝层依次交替叠置的叠层结构或氮化钛层与铝层依次交替叠置的叠层结构,所述顶层金属材料层的底层和顶层均为钛层或氮化钛层。
请继续参阅图14,在其中一个实施例中,半导体结构还包括:
顶层介质层5,位于第二介质层3及顶层金属层41的上表面。
在其中一个实施例中,形成的顶层介质层5可以为单层结构或叠层结构,本实施例对于顶层介质层5的结构并不做限定。具体的,在其中一个实施例中,顶层介质层5可以为由下至上依次叠置的氧化硅层及氮化硅层。
上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (11)

1.一种半导体结构,其特征在于,包括:
衬底,所述衬底包括***区和芯片区;
第一介质层,位于所述衬底的所述***区和所述芯片区上;所述第一介质层为单层结构;
保护结构和功能结构,分别位于所述***区和所述芯片区的所述第一介质层中;
其中,所述保护结构包括依次堆叠的第一子部分、第二子部分和第三子部分,所述功能结构包括依次堆叠的第四子部分和第五子部分,所述第一子部分、所述第二子部分和所述第三子部分的总高度与所述第四子部分和所述第五子部分的总高度相同;
所述第二子部分的宽度大于所述第一子部分的宽度;所述第三子部分的宽度大于所述第二子部分的宽度;所述第四子部分的宽度与所述第一子部分的宽度相同;所述第五子部分的宽度与所述第二子部分的宽度相同;
所述第一子部分、所述第二子部分和所述第三子部分为一体成型;所述第四子部分和所述第五子部分为一体成型。
2.根据权利要求1所述的半导体结构,其特征在于,
所述保护结构包括依次堆叠的N个子部分,所述N为大于3的整数。
3.根据权利要求2所述的半导体结构,其特征在于,
所述依次堆叠的N个子部分的宽度依次增大。
4.根据权利要求1所述的半导体结构,其特征在于,
所述第一子部分、所述第二子部分和所述第三子部分均为环状壁结构;
所述第四子部分为导电插塞结构;
所述第五子部分为导电线结构。
5.根据权利要求1所述的半导体结构,其特征在于,还包括:
分别位于所述保护结构下方的底部金属层和上方的顶层互连结构;
所述保护结构的材质包括铜;所述底部金属层的材质包括钨;所述顶层互连结构的材质包括钨或铝。
6.一种半导体结构的制作方法,其特征在于,包括:
提供衬底,所述衬底包括***区和芯片区;
在所述衬底的所述***区和所述芯片区上形成第一介质层;
在所述***区和所述芯片区的所述第一介质层中分别形成保护结构和功能结构;
其中,所述保护结构包括依次堆叠的第一子部分、第二子部分和第三子部分,所述功能结构包括依次堆叠的第四子部分和第五子部分,所述第一子部分、所述第二子部分和所述第三子部分的总高度与所述第四子部分和所述第五子部分的总高度相同;所述第二子部分的宽度大于所述第一子部分的宽度;所述第三子部分的宽度大于所述第二子部分的宽度;所述第一子部分的宽度与所述第四子部分的宽度相同;所述第二子部分的宽度与所述第五子部分的宽度相同;所述第一子部分、所述第二子部分和所述第三子部分为一体成型;所述第四子部分和所述第五子部分为一体成型;所述第一介质层为单层结构。
7.根据权利要求6所述的半导体结构的制作方法,其特征在于,所述在所述***区和所述芯片区的所述第一介质层中分别形成保护结构和功能结构,包括:
在所述第一介质层上形成具有第一开口图案和第四开口图案的第一掩膜层,所述第一开口图案和所述第四开口图案分别位于所述***区和所述芯片区;
利用所述第一开口图案和所述第四开口图案刻蚀所述第一介质层,于所述第一介质层中分别形成第一开口和第四开口;
去除所述第一掩膜层并在所述第一开口和所述第四开口中形成第一填充层;
在所述第一介质层上形成具有第二开口图案和第五开口图案的第二掩膜层,所述第二开口图案和所述第五开口图案分别暴露所述第一开口和所述第四开口中的所述第一填充层,且所述第二开口图案的宽度大于所述第一开口的宽度,所述第五图案的宽度大于所述第四开口的宽度;
利用所述第二开口图案和所述第五开口图案刻蚀所述第一介质层,于所述第一介质层中分别形成第二开口和第五开口;
去除所述第二掩膜层并在所述第二开口和所述第五开口中形成第二填充层;
在所述第一介质层形成具有第三开口图案的第三掩膜层,所述第三开口图案暴露所述第二开口中所述第二填充层,且所述第三开口图案的宽度大于所述第二开口的宽度;
利用所述第三开口图案刻蚀所述第一介质层,于所述第一介质层中形成第三开口;
同时在所述第一开口、所述第二开口、所述第三开口、所述第四开口和所述第五开口中填充导电材料分别形成所述保护结构和所述功能结构。
8.根据权利要求7述的半导体结构的制作方法,其特征在于,
所述第一开口的宽度与所述第四开口的宽度相同;
所述第二开口的宽度与所述第五开口的宽度相同。
9.根据权利要求8所述的半导体结构的制作方法,其特征在于,
所述第一开口的开口深度与所述第四开口的开口深度相同;
所述第二开口的开口深度与所述第五开口的开口深度相同。
10.根据权利要求6所述的半导体结构的制作方法,其特征在于,
形成的所述第一介质层为单层结构;
形成的所述保护结构包括依次堆叠的N个子部分,所述N为大于3的整数。
11.根据权利要求10所述的半导体结构的制作方法,其特征在于,
所述依次堆叠的N个子部分的宽度依次增大。
CN202110315842.6A 2021-03-24 2021-03-24 半导体结构及其制作方法 Active CN113066763B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202110315842.6A CN113066763B (zh) 2021-03-24 2021-03-24 半导体结构及其制作方法
EP21932490.2A EP4203002A4 (en) 2021-03-24 2021-08-06 SEMICONDUCTOR STRUCTURE AND MANUFACTURING METHODS THEREFOR
PCT/CN2021/111069 WO2022198878A1 (zh) 2021-03-24 2021-08-06 半导体结构及其制作方法
US17/480,136 US20220310484A1 (en) 2021-03-24 2021-09-20 Semiconductor structure and fabrication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110315842.6A CN113066763B (zh) 2021-03-24 2021-03-24 半导体结构及其制作方法

Publications (2)

Publication Number Publication Date
CN113066763A CN113066763A (zh) 2021-07-02
CN113066763B true CN113066763B (zh) 2022-04-26

Family

ID=76561985

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110315842.6A Active CN113066763B (zh) 2021-03-24 2021-03-24 半导体结构及其制作方法

Country Status (2)

Country Link
CN (1) CN113066763B (zh)
WO (1) WO2022198878A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113066763B (zh) * 2021-03-24 2022-04-26 长鑫存储技术有限公司 半导体结构及其制作方法
CN114121893A (zh) * 2021-10-25 2022-03-01 长鑫存储技术有限公司 半导体结构及其形成方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013229426A (ja) * 2012-04-25 2013-11-07 Renesas Electronics Corp 半導体集積回路装置および半導体集積回路装置の製造方法
KR20140083744A (ko) * 2012-12-26 2014-07-04 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7190018B2 (en) * 2003-04-07 2007-03-13 Silicon Storage Technology, Inc. Bi-directional read/program non-volatile floating gate memory cell with independent controllable control gates, and array thereof, and method of formation
JP4699172B2 (ja) * 2005-10-25 2011-06-08 ルネサスエレクトロニクス株式会社 半導体装置
JP5448304B2 (ja) * 2007-04-19 2014-03-19 パナソニック株式会社 半導体装置
CN105448866B (zh) * 2014-08-20 2019-08-30 中芯国际集成电路制造(上海)有限公司 半导体器件结构及其制作方法
CN105870069B (zh) * 2015-01-22 2018-07-24 中芯国际集成电路制造(上海)有限公司 用于芯片切割过程的保护结构
CN113066763B (zh) * 2021-03-24 2022-04-26 长鑫存储技术有限公司 半导体结构及其制作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013229426A (ja) * 2012-04-25 2013-11-07 Renesas Electronics Corp 半導体集積回路装置および半導体集積回路装置の製造方法
KR20140083744A (ko) * 2012-12-26 2014-07-04 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법

Also Published As

Publication number Publication date
CN113066763A (zh) 2021-07-02
WO2022198878A1 (zh) 2022-09-29

Similar Documents

Publication Publication Date Title
US7741715B2 (en) Crack stop and moisture barrier
CN113066763B (zh) 半导体结构及其制作方法
US10438903B2 (en) Crack stop barrier and method of manufacturing thereof
CN102820280B (zh) 用于集成电路的非分层式金属层
US10236273B2 (en) Packaging structure including interconnecs and packaging method thereof
US11081462B2 (en) Method for manufacturing a bonding structure
CN111480226B (zh) 在半导体芯片中的保护结构及用于形成其的方法
CN104952822A (zh) 一种焊盘结构
US20220310484A1 (en) Semiconductor structure and fabrication method thereof
US20200388586A1 (en) Wafer Structure And Method For Manufacturing The Same, And Chip Structure
US20220319923A1 (en) Semiconductor structure and method for forming same
WO2022156155A1 (zh) 半导体结构及其制造方法
CN105789063A (zh) 一种半导体器件及其制作方法
CN209216946U (zh) 半导体元件晶圆
CN111384001B (zh) 一种半导体器件
WO2022188320A1 (zh) 保护环结构、半导体结构及其制造方法
CN104269445B (zh) 快恢复二极管及快恢复二极管的制作方法
TWI695479B (zh) 具有高靜電防護能力之二極體及其形成方法
US20220230916A1 (en) Semiconductor structure and manufacturing method thereof
US20210343594A1 (en) Moat coverage with dielectric film for device passivation and singulation
CN112530982B (zh) Cmos图像传感器、封边圈结构及其形成方法
TW201725729A (zh) 鰭式場效應電晶體元件
CN116469831A (zh) 半导体结构及其制备方法
US20110037130A1 (en) Method and structure for self aligned contact for integrated circuits
CN116130439A (zh) 半导体结构和半导体结构的制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant