CN111106826A - 时脉产生电路及其时脉调整方法 - Google Patents

时脉产生电路及其时脉调整方法 Download PDF

Info

Publication number
CN111106826A
CN111106826A CN201811620269.4A CN201811620269A CN111106826A CN 111106826 A CN111106826 A CN 111106826A CN 201811620269 A CN201811620269 A CN 201811620269A CN 111106826 A CN111106826 A CN 111106826A
Authority
CN
China
Prior art keywords
frequency
clock signal
variable
signal
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811620269.4A
Other languages
English (en)
Other versions
CN111106826B (zh
Inventor
邱达进
涂结盛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Publication of CN111106826A publication Critical patent/CN111106826A/zh
Application granted granted Critical
Publication of CN111106826B publication Critical patent/CN111106826B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B19/00Generation of oscillations by non-regenerative frequency multiplication or division of a signal from a separate source
    • H03B19/06Generation of oscillations by non-regenerative frequency multiplication or division of a signal from a separate source by means of discharge device or semiconductor device with more than two electrodes
    • H03B19/14Generation of oscillations by non-regenerative frequency multiplication or division of a signal from a separate source by means of discharge device or semiconductor device with more than two electrodes by means of a semiconductor device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供了一种时脉产生电路及其时脉调整方法。时脉产生电路包括固定时脉源、可变时脉源、计时调整电路及脉宽信号产生器。固定时脉源产生具有固定频率的参考时脉信号。可变时脉源接收频率设定信号,以对应地产生具有可变频率的操作时脉信号。计时调整电路依据参考时脉信号判断操作时脉信号的频率是否为目标频率的N倍,以设定操作时脉信号的频率。脉宽信号产生器对操作时脉信号进行除频,以产生具有目标频率的脉宽调变信号。

Description

时脉产生电路及其时脉调整方法
技术领域
本发明涉及一种时脉产生电路,尤其涉及一种时脉产生电路及其时脉调整方法。
背景技术
在电子装置中,任何的无线接口都需要准确的操作时脉信号,但是稳定的时脉源(例如石英振荡器)通常具有较高的频率,并且频率的可调性较低。或者,通过更动时脉源的振荡电路可以调整时脉信号的振荡频率,但是电路的重新设计同样会增加整体的成本。因此,如何在低成本的条件下提供准确的操作时脉信号成为设计无线接口的一个课题。
发明内容
本发明提供一种时脉产生电路及其时脉调整方法,可在低成本的条件下提供准确的操作时脉信号。
本发明的时脉产生电路,包括固定时脉源、可变时脉源、计时调整电路及脉宽信号产生器。固定时脉源产生具有固定频率的参考时脉信号。可变时脉源接收频率设定信号,以对应地产生具有可变频率的操作时脉信号。计时调整电路耦接固定时脉源及可变时脉源,以接收参考时脉信号及操作时脉信号,并且依据参考时脉信号判断操作时脉信号的频率是否为目标频率的N倍。当操作时脉信号的频率不为目标频率的N倍,提供改变的频率设定信号至可变时脉源,以改变操作时脉信号的频率。当操作时脉信号的频率为目标频率的N倍,维持当下的操作时脉信号的频率,其中N为大于1的整数。脉宽信号产生器耦接可变时脉源,以接收操作时脉信号,并且对操作时脉信号进行除频,以产生具有目标频率的脉宽调变信号。
本发明的时脉产生电路的时脉调整方法,包括一列步骤。通过计时调整电路接收具有固定频率的参考时脉信号。通过计时调整电路接收依据频率设定信号产生的具有可变频率的操作时脉信号。通过计时调整电路依据参考时脉信号判断操作时脉信号的频率是否为目标频率的N倍,其中N为大于1的整数。当操作时脉信号的频率不为目标频率的N倍时,通过计时调整电路提供改变的频率设定信号至可变时脉源,以改变操作时脉信号的频率。当操作时脉信号的频率为目标频率的N倍,通过计时调整电路持续提供当下的频率设定信号至可变时脉源,以维持操作时脉信号的频率。通过脉宽信号产生器对操作时脉信号进行除频,以产生具有目标频率的脉宽调变信号。
基于上述,本发明实施例的时脉产生电路及其时脉调整方法,依据具有固定频率的参考时脉信号判断具有可变频率的操作时脉信号的频率是否为目标频率的N倍,并且当操作时脉信号的频率为目标频率的N倍,维持当下的操作时脉信号的频率,以经由除频动作产生具有目标频率的脉宽调变信号。藉此,通过低成本的可变时脉产生具有目标频率的脉宽调变信号,可在低成本的条件下提供准确的操作时脉信号。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1为依据本发明一实施例的时脉产生电路的***示意图;
图2为依据本发明一实施例的时脉产生电路的时脉调整方法的流程图。
附图符号:
100:时脉产生电路;
110:固定时脉源;
120:可变时脉源;
130:计时调整电路;
140:脉宽信号产生器;
FRC:参考时脉信号;
RCADJ:频率设定信号;
HIRC:操作时脉信号;
PWM:脉宽调变信号;
S110、S120、S130、S140、S150:步骤。
具体实施方式
在本发明的实施例中,时脉产生电路可通过计时器(Timer)将较高频及高稳定度的时脉信号的频率作为参考频率,并且与可变的振荡电路的频率进行比较,将可变的振荡电路输出的频率调整为符合目标频率(例如无线充电频率)的整数倍,再经由除频来达到最终输出符合的目标频率的脉宽调变信号。
图1为依据本发明一实施例的时脉产生电路的***示意图。请参照图1,在本实施例中,时脉产生电路100包括固定时脉源110、可变时脉源120、计时调整电路130及脉宽信号产生器140。计时调整电路130耦接于固定时脉源110、可变时脉源120及脉宽信号产生器140之间,并且可变时脉源120耦接至脉宽信号产生器140。
固定时脉源110例如包括石英振荡器,并且用以产生具有固定频率的参考时脉信号FRC。可变时脉源120例如包括RC振荡器及环振荡器的至少其一,并且接收频率设定信号RCADJ,用以对应地产生具有可变频率的操作时脉信号HIRC。计时调整电路130接收参考时脉信号FRC及操作时脉信号HIRC,并且依据参考时脉信号FRC判断操作时脉信号HIRC的频率是否为目标频率的N倍。
换言之,计时调整电路130可依据参考时脉信号FRC计数操作时脉信号HIRC的周期,以确认操作时脉信号HIRC的频率。当操作时脉信号HIRC的频率不为目标频率的N倍时,亦即操作时脉信号HIRC的可变频率与目标频率的N倍的误差大于等于对应容许值,计时调整电路130提供改变的频率设定信号RCADJ至可变时脉源120,以改变操作时脉信号HIRC的频率,其中N为大于1的整数。并且,当操作时脉信号HIRC的频率一直不为目标频率的N倍时,计时调整电路130可持续改变频率设定信号RCADJ,以持续改变操作时脉信号HIRC的频率。其中,当N越大该对应容许值越大。
当操作时脉信号HIRC的频率为目标频率的N倍时,亦即操作时脉信号HIRC的可变频率与目标频率的N倍的误差小于对应容许值时,计时调整电路130停止调整操作时脉信号HIRC的可变频率。此时,脉宽信号产生器140在接收为N倍目标频率的操作时脉信号HIRC,会对操作时脉信号HIRC进行除频,以产生具有目标频率的脉宽调变信号PWM。
在本实施例中,参考时脉信号FRC的固定频率会高于目标频率及操作时脉信号HIRC的可变频率,并且操作时脉信号HIRC的可变频率是位于参考时脉信号FRC的固定频率及目标频率之间。操作时脉信号HIRC的可变频率可分为多阶来调整,并且操作时脉信号HIRC的可变频率的调整可以是线性或非线性,此依据可变时脉源120的电路设计而定。
换言之,在本发明的实施例中,操作时脉信号HIRC的可变频率的初始值可设定为可变频率的变动范围的最小值,并且接着逐步调高;或者,操作时脉信号HIRC的可变频率的初始值可设定为可变频率的变动范围的最大值,并且接着逐步调低;或者,操作时脉信号HIRC的可变频率的初始值可设定为可变频率的变动范围中任意一阶对应的频率,并且接着可选择性的调高或调低,使得操作时脉信号HIRC的可变频率依序设定为多阶中的每一阶且不重复。
举例来说,在设定完成初始值后,因为工艺的变数,操作时脉信号HIRC的每一阶可能与预期的会有差距,因此在调整频率的时候,每一阶的调整不是线性的。接着,可利用每一阶不是线性调整的特性,逐阶的调整操作时脉信号HIRC的频率。在调整的过程中,可先行计算调整之后下一阶操作时脉信号HIRC的频率,例如在设定为第2阶操作时脉信号HIRC的频率的时候,可使用参考时脉信号FRC(可具有高准确度但不一定具有目标频率的倍数)来推算操作时脉信号HIRC的频率(即速度)。
接着,可使用判断式((FHIRC%FPWM)/FPWM)<±error ratio,推算出操作时脉信号HIRC与目标频率的N倍之间的差距是否小于对应容许值,其中FHIRC是操作时脉信号HIRC的频率,%是余数符号,FPWM是目标频率,error ratio是对应容许值(在此以百分比为例,但也可以是数值)。例如,FHIRC=420kHz,FPWM=100kHz,(FHIRC%FPWM)=20kHz,((FHIRC%FPWM)/FPWM)=(20kHz/100kHz)。
如果20kHz/100kHz的百分比没有小于error ratio的话,代表操作时脉信号HIRC的频率不为目标频率的N倍的,就再调整(升或降)一阶,使操作时脉信号HIRC的频率更动,再重新用更动后的频率来计算,再看看是不是符合目标频率的倍数。反之,如果20kHz/100kHz的百分比小于error ratio的话,就用脉宽信号产生器140内部设计的时脉除频器(divider)或比较器(comparator)来结合以计算出一个经除法运算的数值(即频率),以产生具有目标频率的脉宽调变信号PWM。
依据上述,固定时脉源110可包括高频及高稳定度的振荡电路(例如石英振荡器),而可变时脉源120通常包括较简易的频率可变振荡电路(例如RC振荡器或环振荡器),而计时调整电路130通过固定时脉源110的频率来校正可变时脉源120的频率,以产生所期望的具有目标频率的脉宽调变信号PWM。藉此,在低成本的条件下提供具有目标频率的脉宽调变信号。
图2为依据本发明一实施例的时脉产生电路的时脉调整方法的流程图。请参照图2,在本实施例中,时脉产生电路的时脉调整方法包括下列步骤。在步骤S110中,通过计时调整电路接收具有固定频率的参考时脉信号,并且通过计时调整电路接收依据频率设定信号产生的具有可变频率的操作时脉信号。在步骤S120中,通过计时调整电路依据参考时脉信号判断操作时脉信号的频率。
在步骤S130中,判断操作时脉信号的频率是否为目标频率的N倍,其中N为大于1的整数。当操作时脉信号的频率不为目标频率的N倍时(亦即步骤的S130的判断结果为“否”),通过计时调整电路提供改变的频率设定信号至可变时脉源,以改变操作时脉信号的频率(步骤S140);当操作时脉信号的频率为目标频率的N倍时(亦即步骤的S130的判断结果为“是”),通过计时调整电路持续提供当下的频率设定信号至可变时脉源,以维持操作时脉信号的频率,并且通过脉宽信号产生器对操作时脉信号进行除频,以产生具有目标频率的脉宽调变信号(步骤S150)。其中,步骤S110、S120、S130、S140及S150的顺序为用以说明,本发明实施例不此以为限。并且,步骤S110、S120、S130、S140及S150的细节可参照图1实施例所示,在此则不再赘述。
综上所述,本发明实施例的时脉产生电路及其时脉调整方法,依据具有固定频率的参考时脉信号判断具有可变频率的操作时脉信号的频率是否为目标频率的N倍,并且当操作时脉信号的频率为目标频率的N倍,维持当下的操作时脉信号的频率,以经由除频动作产生具有目标频率的脉宽调变信号。藉此,通过低成本的可变时脉产生具有期望频率的脉宽调变信号,可在低成本的条件下提供准确的操作时脉信号。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视前附的权利要求书范围所界定者为准。

Claims (10)

1.一种时脉产生电路,其特征在于,包括:
一固定时脉源,产生具有一固定频率的一参考时脉信号;
一可变时脉源,接收一频率设定信号,以对应地产生具有一可变频率的一操作时脉信号;
一计时调整电路,耦接该固定时脉源及该可变时脉源,以接收该参考时脉信号及该操作时脉信号,并且依据该参考时脉信号判断该操作时脉信号的频率是否为一目标频率的N倍,当该操作时脉信号的频率不为该目标频率的N倍,提供改变的该频率设定信号至该可变时脉源,以改变该操作时脉信号的频率,当该操作时脉信号的频率为该目标频率的N倍,维持当下的该操作时脉信号的频率,其中N为大于1的整数;以及
一脉宽信号产生器,耦接该可变时脉源,以接收该操作时脉信号,并且对该操作时脉信号进行除频,以产生具有该目标频率的一脉宽调变信号。
2.如权利要求1所述的时脉产生电路,其特征在于,该固定频率高于该目标频率及该可变频率。
3.如权利要求2所述的时脉产生电路,其特征在于,该可变频率位于该固定频率及该目标频率之间。
4.如权利要求1所述的时脉产生电路,其特征在于,当该可变频率与该目标频率的N倍的误差大于等于一对应容许值时,该计时调整电路持续改变该可变频率,当该可变频率与该目标频率的N倍的误差小于一对应容许值时,该计时调整电路停止调整该可变频率。
5.如权利要求1所述的时脉产生电路,其特征在于,该可变频率的一初始值设定为该可变频率的一变动范围的一最小值。
6.如权利要求1所述的时脉产生电路,其特征在于,该可变频率的一初始值设定为该可变频率的一变动范围的一最大值。
7.如权利要求1所述的时脉产生电路,其特征在于,该可变频率的一初始值设定为该可变频率的一变动范围中任意一阶对应的频率。
8.一种时脉产生电路的时脉调整方法,其特征在于,包括:
通过一计时调整电路接收具有一固定频率的一参考时脉信号;
通过该计时调整电路接收依据一频率设定信号产生的具有一可变频率的一操作时脉信号;
通过该计时调整电路依据该参考时脉信号判断该操作时脉信号的频率是否为一目标频率的N倍,其中N为大于1的整数;
当该操作时脉信号的频率不为该目标频率的N倍,通过该计时调整电路提供改变的该频率设定信号至该可变时脉源,以改变该操作时脉信号的频率;
当该操作时脉信号的频率为该目标频率的N倍,通过该计时调整电路持续提供当下的该频率设定信号至该可变时脉源,以维持该操作时脉信号的频率;以及
通过一脉宽信号产生器对该操作时脉信号进行除频,以产生具有该目标频率的一脉宽调变信号。
9.如权利要求8所述的时脉产生电路的时脉调整方法,其特征在于,更包括:
当该可变频率与该目标频率的N倍的误差大于等于一对应容许值时,该计时调整电路持续改变该可变频率;以及
当该可变频率与该目标频率的N倍的误差小于一对应容许值时,该计时调整电路停止调整该可变频率。
10.如权利要求9所述的时脉产生电路的时脉调整方法,其特征在于,当N越大,该对应容许值越大。
CN201811620269.4A 2018-10-25 2018-12-28 时脉产生电路及其时脉调整方法 Active CN111106826B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107137809 2018-10-25
TW107137809A TWI675280B (zh) 2018-10-25 2018-10-25 時脈產生電路及其時脈調整方法

Publications (2)

Publication Number Publication Date
CN111106826A true CN111106826A (zh) 2020-05-05
CN111106826B CN111106826B (zh) 2023-03-31

Family

ID=69023980

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811620269.4A Active CN111106826B (zh) 2018-10-25 2018-12-28 时脉产生电路及其时脉调整方法

Country Status (3)

Country Link
US (1) US10826474B2 (zh)
CN (1) CN111106826B (zh)
TW (1) TWI675280B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112367099B (zh) * 2020-11-03 2022-09-16 维沃移动通信有限公司 时钟信号的处理方法、装置及电子设备
TWI769046B (zh) * 2021-08-10 2022-06-21 瑞昱半導體股份有限公司 具有頻率校正機制的訊號中繼裝置及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101217277A (zh) * 2008-01-15 2008-07-09 凌阳科技股份有限公司 非整数除频器以及可产生非整数时脉信号的锁相回路
CN101277110A (zh) * 2007-03-27 2008-10-01 晨星半导体股份有限公司 时钟产生器、时钟信号产生方法及其小数锁相环
CN102089981A (zh) * 2008-06-19 2011-06-08 密克罗奇普技术公司 内部振荡器到外部频率参考的自动同步
CN104168015A (zh) * 2013-05-20 2014-11-26 扬智科技股份有限公司 振荡装置与时脉信号的产生方法
WO2015172531A1 (zh) * 2014-05-14 2015-11-19 王辉 蓝牙无线电波校零、授时***及方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW406219B (en) * 1998-08-26 2000-09-21 Via Tech Inc PLL clock generation circuit that is capable of programming frequency and skew
US6798299B1 (en) * 2000-10-26 2004-09-28 Cypress Semiconductor Corporation Crystal-less oscillator circuit with trimmable analog current control for increased stability
DE10308643A1 (de) * 2003-02-27 2004-09-16 Infineon Technologies Ag Phasenregelanordnung
US7746181B1 (en) * 2005-01-28 2010-06-29 Cypress Semiconductor Corporation Circuit and method for extending the usable frequency range of a phase locked loop (PLL)
US20090153252A1 (en) * 2007-12-13 2009-06-18 Mei-Show Chen Multi-band voltage controlled oscillator controlling module, phase locked loop utilizing which and related method thereof
US7994866B2 (en) 2008-10-03 2011-08-09 Atmel Corporation Auto trimming oscillator
US8058942B2 (en) * 2009-10-08 2011-11-15 Dialog Semiconductor Gmbh Dual reference oscillator phase-lock loop
TWM385858U (en) 2010-02-12 2010-08-01 Fu Da Tong Technology Co Ltd Frequency conversion type wireless power supply and charging device
US8085099B2 (en) 2010-04-06 2011-12-27 Sandisk Technologies Inc. Self-calibrating relaxation oscillator based clock source
US8755479B2 (en) * 2011-11-04 2014-06-17 Broadcom Corporation Minimization of spurs generated from a free running oscillator
TWI522772B (zh) 2012-10-17 2016-02-21 Automatic transmission interface device and method for correcting transmission frequency
US8884673B1 (en) * 2013-10-04 2014-11-11 Ememory Technology Inc. Clock trimming apparatus and associated clock trimming method
US9325276B2 (en) * 2014-03-03 2016-04-26 Sandisk Technologies Inc. Methods and apparatus for clock oscillator temperature coefficient trimming
CN104052474B (zh) * 2014-06-03 2017-03-15 华为技术有限公司 一种锁相环频率校正方法及***
TWI548220B (zh) * 2015-11-05 2016-09-01 凌陽科技股份有限公司 工作時脈信號調整裝置
US9755575B1 (en) * 2016-03-02 2017-09-05 Qualcomm Incorporated Variable frequency RC oscillator
TWI610533B (zh) * 2016-09-01 2018-01-01 晨星半導體股份有限公司 頻率調整裝置以及調整頻率的方法
US9966963B2 (en) * 2016-09-23 2018-05-08 Taiwan Semiconductor Manufacturing Company Limited Frequency synthesizer

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101277110A (zh) * 2007-03-27 2008-10-01 晨星半导体股份有限公司 时钟产生器、时钟信号产生方法及其小数锁相环
CN101217277A (zh) * 2008-01-15 2008-07-09 凌阳科技股份有限公司 非整数除频器以及可产生非整数时脉信号的锁相回路
CN102089981A (zh) * 2008-06-19 2011-06-08 密克罗奇普技术公司 内部振荡器到外部频率参考的自动同步
CN104168015A (zh) * 2013-05-20 2014-11-26 扬智科技股份有限公司 振荡装置与时脉信号的产生方法
WO2015172531A1 (zh) * 2014-05-14 2015-11-19 王辉 蓝牙无线电波校零、授时***及方法

Also Published As

Publication number Publication date
US20200136597A1 (en) 2020-04-30
TW202016673A (zh) 2020-05-01
TWI675280B (zh) 2019-10-21
CN111106826B (zh) 2023-03-31
US10826474B2 (en) 2020-11-03

Similar Documents

Publication Publication Date Title
US8384451B2 (en) PLL circuit, method for operating PLL circuit and system
CN111106826B (zh) 时脉产生电路及其时脉调整方法
JP6268020B2 (ja) クロック生成方法および半導体装置
US11387813B2 (en) Frequency multiplier and delay-reused duty cycle calibration method thereof
US8698568B2 (en) Automatic self-calibrated oscillation method and apparatus using the same
JP2010056594A (ja) パルス生成装置
CN106656109B (zh) 数字时钟占空比校正
CN107370476B (zh) 用于数字llc转换器的相移时钟
JP6872852B2 (ja) Pll回路および電子回路
US9621040B2 (en) PWM signal generator and switching power supply device having same
KR100417752B1 (ko) 고주파신호의주파수변조방법및장치
JP2007194711A (ja) マイクロコンピュータ
JP6312197B2 (ja) クロック生成回路
CN108092625B (zh) 一种信号幅度的校准方法及装置
JP2022052823A (ja) Dll回路及び測距センサ
JP6683515B2 (ja) 信号生成装置及びレギュレータの出力電圧の変動抑制方法
JP5527397B1 (ja) パルス生成器
CN111490777B (zh) 一种晶振频率检测处理方法及装置、逻辑器件、存储介质
KR101697309B1 (ko) 광대역 하모닉 락 발생을 방지하는 지연 고정 루프 회로 그 지연 고정 방법
JP5802507B2 (ja) Pll回路
JP6912912B2 (ja) 出力信号状態変更装置
JP2007151155A (ja) クロックのデューティ検出及び補正回路
JP7077534B2 (ja) パルス発生装置
JP2015154249A (ja) 位相同期回路および同期方法
TWI502897B (zh) 壓控振盪器及鎖相迴路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant