CN110050338B - 电子部件及其制造方法 - Google Patents

电子部件及其制造方法 Download PDF

Info

Publication number
CN110050338B
CN110050338B CN201780075385.XA CN201780075385A CN110050338B CN 110050338 B CN110050338 B CN 110050338B CN 201780075385 A CN201780075385 A CN 201780075385A CN 110050338 B CN110050338 B CN 110050338B
Authority
CN
China
Prior art keywords
electronic component
electrode
component element
resin structure
side surfaces
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780075385.XA
Other languages
English (en)
Other versions
CN110050338A (zh
Inventor
杣田博史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN110050338A publication Critical patent/CN110050338A/zh
Application granted granted Critical
Publication of CN110050338B publication Critical patent/CN110050338B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/0538Constructional combinations of supports or holders with electromechanical or other electronic elements
    • H03H9/0547Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a vertical arrangement

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

提供一种不易产生内置于树脂构造体的电子部件元件的位置偏离的电子部件。电子部件(16)具备:树脂构造体(11),具有相互对置的第1、第2面(11a、11b);电子部件元件(6),内置于树脂构造体(11),具有一个主面、与一个主面对置的另一个主面、和将一个主面与另一方主面连结的多个侧面,并在树脂构造体(11)中的第1面(11a)露出;和贯通电极(9、10),贯通了树脂构造体(11)以使得将树脂构造体(11)中的第1面(11a)和第2面(11b)连结,贯通电极(9、10)与电子部件元件(6)中的多个侧面之中至少一个侧面接触。

Description

电子部件及其制造方法
技术领域
本发明涉及在树脂构造体内内置有电子部件元件的电子部件及其制造方法。
背景技术
以往,已知在树脂构造体中埋入有电子部件元件的部件内置型的电子部件。在下述的专利文献1记载的制造方法中,在基材上搭载半导体芯片。然后,赋予树脂材料以使得将半导体芯片埋入。使该树脂材料固化,形成树脂构造体。然后,将基材隔离。由此,获得在树脂构造体中内置有半导体芯片的电子部件。在该电子部件中,半导体芯片的与基材接触的部分露出。
在先技术文献
专利文献
专利文献1:JP特开2005-310954号公报
发明内容
发明要解决的课题
在获得如专利文献1记载的部件内置型的电子部件时,在形成树脂构造体之际,将电子部件元件配置于支承板,将该配置的支承板配置在模具内。然后,将热固化性树脂填充到模具内并进行压制。然后,通过加热使热固化性树脂固化,在剥离了支承板之后,获得包含电子部件元件和固化了的树脂的树脂构造体。但是,由于在模具内填充热固化性树脂时、在模具内压制热固化性树脂时的压力、或者对热固化性树脂进行加热固化时的固化收缩,有时产生内置于树脂构造体的电子部件元件的位置偏离。
本发明的目的在于,提供一种不易产生内置于树脂构造体的电子部件元件的位置偏离的电子部件的制造方法以及提高了电子部件元件的位置精度的电子部件。
用于解决课题的手段
本发明涉及的电子部件具备:树脂构造体,具有相互对置的第1面和第2面;电子部件元件,内置于所述树脂构造体,具有一个主面、对置的另一个主面、和将所述一个主面与所述另一个主面连结的多个侧面,并在所述树脂构造体中的所述第1面露出;和贯通电极,贯通了树脂构造体以使得将所述树脂构造体中的所述第1面和所述第2面连结,所述贯通电极与所述电子部件元件中的所述多个侧面之中至少一个所述侧面接触。
在本发明涉及的电子部件的某特定的方式中,设置有多个所述贯通电极,多个所述贯通电极与所述电子部件元件中的所述多个侧面之中的任一个所述侧面接触。在此情况下,能够更加提高电子部件元件的位置精度。
在本发明涉及的电子部件的其他特定的方式中,多个所述贯通电极之中至少一个贯通电极和其余的至少一个贯通电极与所述电子部件元件中的不同的所述侧面接触。在此情况下,能够更加提高电子部件元件的位置精度。
在本发明涉及的电子部件的另一特定的方式中,在所述电子部件元件中,所述多个侧面具有相互对置的一对所述侧面,所述至少一个贯通电极与一对所述侧面之中的一个所述侧面接触,所述其余的至少一个贯通电极与一对所述侧面之中的另一个所述侧面接触。在此情况下,能够进一步有效地提高电子部件元件的位置精度。
在本发明涉及的电子部件的其他特定的方式中,还具备:布线,设置在所述树脂构造体中的所述第1面或所述第2面,与所述贯通电极电连接。
在本发明涉及的电子部件的又一其他特定的方式中,还具有设置在所述电子部件元件的至少所述多个侧面的扩散防止膜,所述贯通电极与所述扩散防止膜接触。在此情况下,能够有效地抑制贯通电极的材料向电子部件元件的扩散。
在本发明涉及的电子部件的另一特定的方式中,所述电子部件元件是Si半导体芯片,所述贯通电极与所述Si半导体芯片中的多个侧面之中的任一个侧面上的所述扩散防止膜接触。在此情况下,能够有效地抑制贯通电极的材料向Si半导体芯片的扩散。
在本发明涉及的电子部件的又一其他特定的方式中,还具备:其他电子部件元件,安装在所述树脂构造体的所述第1面或所述第2面。
在本发明涉及的电子部件的又一另外特定的方式中,在所述树脂构造体的所述第1面或第2面安装有其他电子部件。这样,在本发明中,也可以层叠多个本发明的电子部件。
本发明涉及的电子部件的制造方法,具备:使用粘着剂在金属片上临时固定电子部件元件的工序;形成抗蚀剂图案的工序,该抗蚀剂图案在与所述电子部件元件中的多个侧面之中的任一个所述侧面相接的部分具有开口,在该开口露出所述金属片;在所述抗蚀剂图案中的所述开口内通过镀覆形成金属膜,形成与所述电子部件元件的所述侧面接触的贯通电极的工序;将所述抗蚀剂图案剥离的工序;将树脂材料赋予到所述金属片上以使得将所述电子部件元件以及所述贯通电极密封的工序;使所述树脂材料固化,形成树脂构造体的工序;和除去所述金属片的工序。
在本发明涉及的电子部件的制造方法的某一特定的方式中,还具备在赋予了所述树脂材料之后进行压制的工序。
在本发明涉及的电子部件的制造方法的另一特定的方式中,在除去了所述金属片之后,使所述树脂构造体变薄,使所述贯通电极在所述树脂构造体的相互对置的第1面和第2面露出。
在本发明涉及的电子部件的制造方法的又一其他特定的方式中,还具备在所述树脂构造体的所述第1面或所述第2面设置布线以使得与所述贯通电极电连接的工序。
发明效果
根据本发明涉及的电子部件以及电子部件的制造方法,由于不易产生内置于树脂构造体的电子部件元件的位置偏离,因此能够有效地提高该电子部件元件的位置精度。
附图说明
图1的(a)以及图1的(b)是用于说明本发明的第1实施方式涉及的电子部件的制造方法的主视剖视图,图1的(c)是将电子部件元件放大示出的主视剖视图。
图2的(a)以及图2的(b)是用于说明本发明的第1实施方式涉及的电子部件的制造方法的主视剖视图。
图3的(a)以及图3的(b)是用于说明本发明的第1实施方式涉及的电子部件的制造方法的主视剖视图。
图4的(a)以及图4的(b)是用于说明本发明的第1实施方式涉及的电子部件的制造方法的主视剖视图。
图5是用于说明第1实施方式涉及的电子部件的制造方法的主视剖视图。
图6是用于说明在本发明的第1实施方式中获得的电子部件的主视剖视图。
图7的(a)以及图7的(b)是用于说明本发明的第2实施方式涉及的电子部件的制造方法的主视剖视图。
图8的(a)以及图8的(b)是用于说明本发明的第2实施方式涉及的电子部件的制造方法的主视剖视图。
图9的(a)以及图9的(b)是用于说明本发明的第2实施方式涉及的电子部件的制造方法的主视剖视图。
图10是用于说明本发明的变形例涉及的电子部件的部分切除放大主视剖视图。
图11是用于说明本发明的其他变形例涉及的电子部件的示意性俯视剖视图。
图12是本发明的第3实施方式涉及的电子部件的主视剖视图。
图13是本发明的第4实施方式涉及的电子部件的主视剖视图。
图14是本发明的第5实施方式涉及的电子部件的主视剖视图。
具体实施方式
以下,通过参照附图对本发明的具体的实施方式进行说明,从而明确本发明。
另外,预先指出的是,本说明书记载的各实施方式是例示性的,在不同的实施方式间能够进行结构的部分置换或组合。
(第1实施方式的电子部件的制造方法以及电子部件)
参照图1的(a)~图1的(c)~图6,对第1实施方式的电子部件的制造方法以及第1实施方式涉及的电子部件进行说明。
首先,准备图1的(a)所示的层叠体4。在层叠体4中,在由陶瓷、金属等构成的支承板1上,粘合了粘接材料2。粘接材料2是双面粘着型的粘接剂。在该粘接材料2上,粘附了金属片3。
金属片3由金属箔、金属膜构成。金属片3比有机材料硬。作为金属片3的材料,能够使用Cu、Al等适当的金属或者合金。
接着,如图1的(b)所示,使用临时固定用粘着剂5,将电子部件元件6临时固定到金属片3上。在本实施方式中,电子部件元件6是声表面波元件。图1的(c)是将上述电子部件元件6放大示出的主视剖视图。在电子部件元件6中,在作为电子部件元件主体的压电体6a的一个面设置有包含IDT电极6d的功能电极部。在该功能电极部设置有端子7a、7b。在电子部件元件6中,设置有树脂层6b以使得具有中空部A。端子7a、7b贯通了树脂层6b。
另外,上述电子部件元件6的压电体6a的与设置有IDT电极6d的一侧相反的面是电子部件元件6的一个主面6g,树脂层6b的外侧面是电子部件元件6的另一个主面6j。电子部件元件6具有矩形的平面形状。设置有多个侧面6e、6f、6h、6i,以使得将一个主面6g和另一个主面6j连结。另外,在图1的(c)中,仅图示了侧面6e、6f。
不过,作为电子部件元件6,声表面波元件的构造并不限定于图1的(c)所示的构造。
此外,电子部件元件6不限于弹性波元件,也可以是电容器、电感器等,如后述的变形例那样,也可以是半导体元件。
如图2的(a)所示,通过光致抗蚀剂的涂敷、曝光以及显影来设置抗蚀剂图案8。在抗蚀剂图案8中,设置有开口8a、8b。该开口8a、8b设置为与电子部件元件6的侧面6e、6f相接。此外,开口8a、8b在比电子部件元件6更靠上方处向内侧扩展。即,电子部件元件6的侧面6e、6f和一个主面6g所形成的角部以及一个主面6g的一部分在开口8a、8b露出。
接着,通过电解镀覆,使金属沉积在金属片3上。由此,图2的(b)所示的贯通电极9、10与金属片3设置为一体。贯通电极9、10通过在上述开口8a、8b内沉积金属而设置。因此,贯通电极9、10与电子部件元件6的侧面6e、6f相接。此外,贯通电极9、10设置为还到达一个主面6g的一部分。
上述贯通电极9、10能够由Cu、Ni等适当的金属或者合金形成。接着,通过溶剂除去抗蚀剂图案8。像这样,如图3的(a)所示,成为电子部件元件6被贯通电极9、10和金属片3夹着的状态。然后,将图3的(a)所示的构造配置到模具内,赋予树脂构造体用的树脂材料。作为树脂材料,优选使用热固化性树脂。将处于流动状态的树脂材料填充到模具内并进行压制,通过加热而固化。像这样,设置了图3的(b)所示的树脂构造体11。
在上述模具内,在填充树脂材料之际、填充树脂材料后进行压制之际、以及树脂材料的加热固化时,应力施加于电子部件元件6。因此,如前所述,在现有技术中,容易产生树脂构造体内的电子部件元件的位置偏离。
相对于此,在本实施方式中,由于电子部件元件6的侧面6e、6f与贯通电极9、10相接,因此上述应力所引起的电子部件元件6的位置偏离得到抑制。因此,能够有效地提高电子部件元件6在树脂构造体11内的位置精度。
特别是,在本实施方式中,贯通电极9与相互对置的侧面6e、6f的一个侧面6e相接,贯通电极10与另一个侧面6f相接。因此,电子部件元件6被贯通电极9和贯通电极10夹着,因此能够更加有效地抑制电子部件元件6的位置偏离。
而且,贯通电极9、10还到达电子部件元件6的一个主面6g的一部分,因此,由此也有效地抑制了电子部件元件6在树脂构造体11内的位置偏离。
不过,在本发明中,贯通电极也可以不到达电子部件元件6的一个主面6g。此外,优选设置多个贯通电极,但也可以设置为仅一个贯通电极与电子部件元件6的侧面接触。
此外,在本实施方式中,贯通电极9、10设置为与相互对置的侧面6e、6f分别接触,但也可以将贯通电极设置为与相互对置的侧面以外的不同的多个侧面接触。例如,如图11中示意性俯视剖视图所示,也可以设置与电子部件元件6的侧面6e相接的贯通电极9、和与将侧面6e、6f连结的侧面6h、6i接触的贯通电极10A、10B。
另外,在图11中,贯通电极10A、10B的横截面设为矩形的形状,但也可以使用横截面为圆形的贯通电极。
接着,将支承板1剥离。如图4的(a)所示,获得在树脂构造体11的单面侧残留了金属片3以及粘接材料2的构造。
接着,通过蚀刻等除去金属片3以及粘接材料2。
另外,在图4的(a)中,获得了在树脂构造体11的单面侧残留了金属片3以及粘接材料2的构造,但也可以在将支承板1剥离时,同时将支承板1和粘接材料2剥离。在该情况下,在图4的(a)的构造中,将不包含粘接材料2。
进而,对上述树脂构造体11的下表面以及上表面进行研磨。由此,如图4的(b)所示,电子部件元件6在树脂构造体11的第1面11a露出。而且,端子7a、7b也在第1面11a侧露出。另一方面,贯通电极9、10成为贯通了树脂构造体11以使得将树脂构造体11的第1面11a和第2面11b连结的状态。
接着,如图5所示,使树脂构造体11翻转。在该状态下,在第1面11a上设置布线12、13。布线12、13从树脂构造体11的第1面11a上到达电子部件元件6的树脂层6b的外侧面上。布线12与端子7a电连接。此外,布线12与贯通电极9电连接。布线13与端子7b连接。此外,布线13与贯通电极10电连接。
接着,如图6所示,在布线12、13上安装其他电子部件元件15。其他电子部件元件15具有电子部件元件主体15a、设置在电子部件元件主体15a的下表面的电极连接盘15b、15c、和金属凸块15d、15e。该金属凸块15d、15e与布线12、13接合。
电子部件元件15的构造没有特别限定,不仅能够用于声表面波元件,还能够用于利用声边界波等弹性波的弹性波元件等。此外,也可以是电容器、电感器等。进而,电子部件元件15也可以是半导体元件。
如上述那样,能够获得图6所示的第1实施方式的电子部件16。在第1实施方式的电子部件16中,如上所述,有效地提高了电子部件元件6在树脂构造体11内的位置精度。
(第2实施方式的电子部件的制造方法以及电子部件)
参照图7的(a)以及图7的(b)~图9的(a)以及图9的(b),对第2实施方式涉及的电子部件的制造方法进行说明。
首先,获得第1实施方式的图1的(b)所示的构造。到此为止,第2实施方式与第1实施方式的制造方法相同。
接着,在图1的(b)所示的构造中,在金属片3上设置图7的(a)所示的抗蚀剂图案21。抗蚀剂图案21通过涂敷光致抗蚀剂并进行曝光以及显影而获得。在该抗蚀剂图案21中,在之后设置贯通电极的部分设置有开口21a、21b。此外,在该抗蚀剂图案21中,在电子部件元件6的上表面未残留抗蚀剂。
另外,在进行了俯视的情况下,开口21a、21b是圆形的开口部。在抗蚀剂图案21中,抗蚀剂材料除了设置有开口21a、21b的部分以外与电子部件元件6的4个侧面接触。
接着,通过电解镀覆,使金属沉积到开口21a、21b内。即,利用金属片3,通过电解镀覆,使金属沉积到开口21a、21b内。
像这样,如图7的(b)所示,设置了贯通电极22、23。开口21a、21b的上端未到达侧面6e、6f的上端。因此,贯通电极22、23未接触侧面6e、6f的长度方向的整个区域。即,贯通电极22、23在从侧面6e、6f的中间高度位置起到侧面6e、6f的下端的区域中与电子部件元件6接触。像这样,在本发明中,贯通电极无需与电子部件元件的侧面的高度方向的整个区域接触。
在本实施方式中,贯通电极22、23也分别与电子部件元件6的侧面6e、6f接触。
此外,金属片3经由临时固定用粘着剂5而与电子部件元件6的下表面接触。
接着,使用溶剂除去抗蚀剂图案21。像这样,获得图8的(a)所示的构造。与第1实施方式的情况同样地,将该构造配置在模具内,并填充由热固化性树脂构成的树脂材料。然后,进行压制,并通过加热使其固化。像这样,获得图8的(b)所示的树脂构造体24。
在上述树脂材料的赋予、压制以及利用热进行固化之际,应力施加于电子部件元件6,但在本实施方式中,由于贯通电极22、23也与电子部件元件6接触,因此不易产生电子部件元件6的位置偏离。
接着,对树脂构造体24进行研磨,使贯通电极22、23露出,并且使作为电子部件元件主体的压电体6a的厚度变薄。像这样,如图9的(a)所示,树脂构造体24的厚度变薄,并且压电体6a的厚度也变薄。
以下,与第1实施方式同样地,除去支承板1、粘接材料2、金属片3、临时固定用粘着剂5。像这样,能够获得图9的(b)所示的电子部件25。在第2实施方式涉及的电子部件25中,有效地提高了树脂构造体24内的电子部件元件6的位置精度。
(变形例)
图10是用于说明本发明涉及的电子部件的变形例的部分切除放大主视剖视图。
在该变形例涉及的电子部件31中,在树脂构造体11内埋设有具有Si半导体芯片32a的电子部件元件32。在Si半导体芯片32a上,设置有构成了FET的栅极电极33等功能电极。栅极电极33通过布线34而与贯通电极35连接。贯通电极35贯通了树脂构造体11以使得将树脂构造体11的第1面11a和第2面11b连结。
在本实施方式中,电子部件31具有扩散防止膜32b。扩散防止膜32b设置为从电子部件元件32的侧面到达上表面以及下表面。该扩散防止膜32b设置为位于贯通电极35与Si半导体芯片32a之间。扩散防止膜32b为了防止构成了贯通电极35的金属向Si半导体芯片32a侧的扩散而设置。因此,扩散防止膜32b由相对于Si的扩散系数比构成了贯通电极35的金属小的材料构成。只要为这样的材料,则扩散防止膜32b可以为绝缘性材料,也可以为导电性材料。
像本实施方式这样,电子部件元件32也可以在侧面具有扩散防止膜32b。在该情况下,贯通电极35与Si半导体芯片32a的侧面不直接接触,而是经由扩散防止膜32b接触。即使在该情况下,由于贯通电极35的存在,也不易产生设置树脂构造体11之际的应力所引起的电子部件元件32的位置偏离。
另外,上述电子部件元件32具有Si半导体芯片32a,但也可以使用GaAs半导体芯片那样的其他半导体芯片。进而,电子部件元件32也可以不是半导体芯片而是压电元件。
(第3~第5实施方式)
图12是本发明的第3实施方式涉及的电子部件的主视剖视图。
在电子部件41中,在树脂构造体11的第2面11b上设置有端子电极42a~42c。在端子电极42a~42c上分别设置有金属凸块43a~43c。端子电极42a、42c分别与贯通电极9、10连接。端子电极42b在未图示的部分,与电子部件元件6或电子部件元件15电连接。
关于其他构造,电子部件41与电子部件16相同。因此,在电子部件41中,也不易产生树脂构造体11中的电子部件元件6的位置偏离。
在电子部件41中,能够使用金属凸块43a~43c容易地安装到印刷电路基板等。
图13是本发明的第4实施方式涉及的电子部件的主视剖视图。
在电子部件51中,在树脂构造体11的第1面11a设置有布线12、13。除了该布线12、13之外,还设置有布线52。布线52在未图示的部分与电子部件元件6电连接。电子部件元件6的端子7a、7b也在未图示的部分与布线52、布线12或布线13电连接。
在第1面11a上,层叠有多个绝缘层53a~53d。
在第2面11b上,也与电子部件41同样地设置有端子电极42a~42c。而且,在第2面11b上,也层叠有绝缘层54a~54d。另外,在端子电极42a、42c层叠有布线55a、55b。在该布线55a、55b上分别接合有金属凸块43a、43c。
电子部件51的其他构造与电子部件41相同。
像这样,在第1面11a上以及第2面11b上,也可以与布线12、13、端子电极42a、42b、42c或布线55a、55b等一起,设置多个绝缘层53a~53d、多个绝缘层54a~54d。
图14是本发明的第5实施方式涉及的电子部件的主视剖视图。
在电子部件61中,在电子部件51中的树脂构造体11的下方进一步层叠有另一个电子部件62。关于电子部件62的构造,与在电子部件51中位于电子部件元件15的下方的电子部件同样。因此,通过对同一部分标注同一参照编号从而省略其说明。
这样,在具有树脂构造体11的电子部件中,也可以在第1面11a以及第2面11b的至少一方进一步层叠按照本发明而构成的电子部件。
符号说明
1…支承板;
2…粘接材料;
3…金属片;
4…层叠体;
5…临时固定用粘着剂;
6…电子部件元件;
6a…压电体;
6b…树脂层;
6d…IDT电极;
6e、6f…侧面;
6g…一个主面;
6h、6i…侧面;
6j…另一个主面;
7a、7b…端子;
8…抗蚀剂图案;
8a、8b…开口;
9、10、10A、10B…贯通电极;
11…树脂构造体;
11a…第1面;
11b…第2面;
12、13…布线;
15…电子部件元件;
15a…电子部件元件主体;
15b、15c…电极连接盘;
15d、15e…金属凸块;
16…电子部件;
21…抗蚀剂图案;
21a、21b…开口;
22、23…贯通电极;
24…树脂构造体;
25…电子部件;
31…电子部件;
32…电子部件元件;
32a…Si半导体芯片;
32b…扩散防止膜;
33…栅极电极;
34…布线;
35…贯通电极;
41、51、61、62…电子部件;
42a~42c…端子电极;
43a~43c…金属凸块;
52、55a、55b…布线;
53a~53d…绝缘层;
54a~54d…绝缘层。

Claims (13)

1.一种电子部件,具备:
树脂构造体,具有相互对置的第1面和第2面;
电子部件元件,内置于所述树脂构造体,具有一个主面、对置的另一个主面、和将所述一个主面与所述另一个主面连结的多个侧面,并在所述树脂构造体中的所述第1面露出;和
贯通电极,贯通了树脂构造体以使得将所述树脂构造体中的所述第1面和所述第2面连结,
所述贯通电极与所述电子部件元件中的所述多个侧面之中至少一个所述侧面接触。
2.根据权利要求1所述的电子部件,其中,
设置有多个所述贯通电极,
多个所述贯通电极与所述电子部件元件中的所述多个侧面之中的任一个所述侧面接触。
3.根据权利要求2所述的电子部件,其中,
多个所述贯通电极之中至少一个贯通电极和其余的至少一个贯通电极与所述电子部件元件中的不同的所述侧面接触。
4.根据权利要求3所述的电子部件,其中,
在所述电子部件元件中,所述多个侧面具有相互对置的一对所述侧面,
所述至少一个贯通电极与一对所述侧面之中的一个所述侧面接触,
所述其余的至少一个贯通电极与一对所述侧面之中的另一个所述侧面接触。
5.根据权利要求1~4中任一项所述的电子部件,其中,
还具备:布线,设置在所述树脂构造体中的所述第1面或所述第2面,与所述贯通电极电连接。
6.根据权利要求1~4中任一项所述的电子部件,其中,
还具有设置在所述电子部件元件的至少所述多个侧面的扩散防止膜,所述贯通电极与所述扩散防止膜接触。
7.根据权利要求6所述的电子部件,其中,
所述电子部件元件是Si半导体芯片,
所述贯通电极与所述Si半导体芯片中的多个侧面之中的任一个侧面上的所述扩散防止膜接触。
8.根据权利要求1~4中任一项所述的电子部件,其中,
还具备:其他电子部件元件,安装在所述树脂构造体的所述第1面或所述第2面。
9.根据权利要求1~4中任一项所述的电子部件,其中,
在所述树脂构造体的所述第1面或第2面安装有其他电子部件。
10.一种电子部件的制造方法,具备:
使用粘着剂在金属片上临时固定电子部件元件的工序;
形成抗蚀剂图案的工序,该抗蚀剂图案在与所述电子部件元件中的多个侧面之中的任一个所述侧面相接的部分具有开口,在该开口露出所述金属片;
在所述抗蚀剂图案中的所述开口内通过镀覆形成金属膜,形成与所述电子部件元件的所述侧面接触的贯通电极的工序;
将所述抗蚀剂图案剥离的工序;
将树脂材料赋予到所述金属片上以使得将所述电子部件元件以及所述贯通电极密封的工序;
使所述树脂材料固化,形成树脂构造体的工序;和
除去所述金属片的工序。
11.根据权利要求10所述的电子部件的制造方法,其中,
还具备在赋予了所述树脂材料之后进行压制的工序。
12.根据权利要求10或11所述的电子部件的制造方法,其中,
在除去了所述金属片之后,使所述树脂构造体变薄,使所述贯通电极在所述树脂构造体的相互对置的第1面和第2面露出。
13.根据权利要求12所述的电子部件的制造方法,其中,
还具备在所述树脂构造体的所述第1面或所述第2面设置布线以使得与所述贯通电极电连接的工序。
CN201780075385.XA 2016-12-07 2017-10-12 电子部件及其制造方法 Active CN110050338B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2016-237299 2016-12-07
JP2016237299 2016-12-07
PCT/JP2017/037020 WO2018105233A1 (ja) 2016-12-07 2017-10-12 電子部品及びその製造方法

Publications (2)

Publication Number Publication Date
CN110050338A CN110050338A (zh) 2019-07-23
CN110050338B true CN110050338B (zh) 2023-02-28

Family

ID=62491793

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780075385.XA Active CN110050338B (zh) 2016-12-07 2017-10-12 电子部件及其制造方法

Country Status (4)

Country Link
US (1) US11004759B2 (zh)
JP (1) JP6540912B2 (zh)
CN (1) CN110050338B (zh)
WO (1) WO2018105233A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1842913A (zh) * 2004-06-25 2006-10-04 松下电工株式会社 电子元件及其制造方法
JP2009110983A (ja) * 2007-10-26 2009-05-21 Shinko Electric Ind Co Ltd シリコンインターポーザとこれを用いた半導体装置用パッケージおよび半導体装置
TW201304091A (zh) * 2011-07-06 2013-01-16 Unimicron Technology Corp 嵌埋有電子元件之封裝結構及其製法
JP2013258238A (ja) * 2012-06-12 2013-12-26 Fujitsu Ltd 電子装置及びその製造方法
CN105379116A (zh) * 2013-07-17 2016-03-02 株式会社村田制作所 电子部件及其制造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005310954A (ja) 2004-04-20 2005-11-04 Nec Corp 半導体パッケージとその製造方法
FI20060256L (fi) 2006-03-17 2006-03-20 Imbera Electronics Oy Piirilevyn valmistaminen ja komponentin sisältävä piirilevy
JP4752825B2 (ja) 2007-08-24 2011-08-17 カシオ計算機株式会社 半導体装置の製造方法
US7834464B2 (en) * 2007-10-09 2010-11-16 Infineon Technologies Ag Semiconductor chip package, semiconductor chip assembly, and method for fabricating a device
US7968378B2 (en) * 2008-02-06 2011-06-28 Infineon Technologies Ag Electronic device
US7659145B2 (en) * 2008-07-14 2010-02-09 Stats Chippac, Ltd. Semiconductor device and method of forming stepped-down RDL and recessed THV in peripheral region of the device
JP5471268B2 (ja) * 2008-12-26 2014-04-16 大日本印刷株式会社 貫通電極基板及びその製造方法
JP5535494B2 (ja) 2009-02-23 2014-07-02 新光電気工業株式会社 半導体装置
US8169065B2 (en) * 2009-12-22 2012-05-01 Epic Technologies, Inc. Stackable circuit structures and methods of fabrication thereof
US8922013B2 (en) * 2011-11-08 2014-12-30 Stmicroelectronics Pte Ltd. Through via package
JP6468017B2 (ja) * 2015-03-18 2019-02-13 日立化成株式会社 半導体装置の製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1842913A (zh) * 2004-06-25 2006-10-04 松下电工株式会社 电子元件及其制造方法
JP2009110983A (ja) * 2007-10-26 2009-05-21 Shinko Electric Ind Co Ltd シリコンインターポーザとこれを用いた半導体装置用パッケージおよび半導体装置
TW201304091A (zh) * 2011-07-06 2013-01-16 Unimicron Technology Corp 嵌埋有電子元件之封裝結構及其製法
JP2013258238A (ja) * 2012-06-12 2013-12-26 Fujitsu Ltd 電子装置及びその製造方法
CN105379116A (zh) * 2013-07-17 2016-03-02 株式会社村田制作所 电子部件及其制造方法

Also Published As

Publication number Publication date
WO2018105233A1 (ja) 2018-06-14
CN110050338A (zh) 2019-07-23
JP6540912B2 (ja) 2019-07-10
US11004759B2 (en) 2021-05-11
US20190267303A1 (en) 2019-08-29
JPWO2018105233A1 (ja) 2019-07-11

Similar Documents

Publication Publication Date Title
JP5188256B2 (ja) キャパシタ部品の製造方法
KR101258713B1 (ko) 배선기판의 제조방법
JP5395360B2 (ja) 電子部品内蔵基板の製造方法
WO2011102561A1 (ja) 多層プリント配線基板およびその製造方法
CN101199246A (zh) 电路板结构的制造方法和电路板结构
CN109788666B (zh) 线路基板及其制作方法
US8841763B2 (en) Three-dimensional system-in-a-package
KR101438915B1 (ko) 인쇄회로기판 및 그의 제조 방법
JP2008159973A (ja) 電子部品モジュールおよびこれを内蔵した部品内蔵回路基板
WO2004105454A1 (ja) 配線基板の製造方法
US20160007450A1 (en) Method for Producing a Printed Circuit Board with MultiLayer Sub-Areas in Sections
KR101417264B1 (ko) 인쇄회로기판 및 그의 제조 방법
JP2016025281A (ja) 半導体装置及びその製造方法
CN110050338B (zh) 电子部件及其制造方法
JP6387226B2 (ja) 複合基板
WO2018096830A1 (ja) 電子部品及びその製造方法
JP5761404B2 (ja) 電子部品内蔵配線基板の製造方法
KR101147343B1 (ko) 복수의 소자가 내장된 집적 인쇄회로기판 및 그 제조 방법
WO2019198241A1 (ja) 部品内蔵基板の製造方法及び部品内蔵基板
KR20150136653A (ko) 회로기판 및 제조방법
JP7438656B2 (ja) 集合基板
JP4978709B2 (ja) 電子部品内蔵配線基板
JP2012023100A (ja) 埋め込み部品具有配線板、埋め込み部品具有配線板の製造方法
JP6735793B2 (ja) 複合基板及びリジッド基板
JP2006344631A (ja) 部品内蔵基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant