CN109121293B - 印刷电路板组件及电子设备 - Google Patents

印刷电路板组件及电子设备 Download PDF

Info

Publication number
CN109121293B
CN109121293B CN201811154121.6A CN201811154121A CN109121293B CN 109121293 B CN109121293 B CN 109121293B CN 201811154121 A CN201811154121 A CN 201811154121A CN 109121293 B CN109121293 B CN 109121293B
Authority
CN
China
Prior art keywords
circuit board
shielding
printed circuit
assembly
areas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811154121.6A
Other languages
English (en)
Other versions
CN109121293A (zh
Inventor
王利军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Yep Telecommunication Technology Co Ltd
Original Assignee
Xian Yep Telecommunication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Yep Telecommunication Technology Co Ltd filed Critical Xian Yep Telecommunication Technology Co Ltd
Priority to CN201811154121.6A priority Critical patent/CN109121293B/zh
Publication of CN109121293A publication Critical patent/CN109121293A/zh
Application granted granted Critical
Publication of CN109121293B publication Critical patent/CN109121293B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/145Arrangements wherein electric components are disposed between and simultaneously connected to two planar printed circuit boards, e.g. Cordwood modules
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0007Casings
    • H05K9/002Casings with localised screening
    • H05K9/0022Casings with localised screening of components mounted on printed circuit boards [PCB]
    • H05K9/0024Shield cases mounted on a PCB, e.g. cans or caps or conformal shields
    • H05K9/0026Shield cases mounted on a PCB, e.g. cans or caps or conformal shields integrally formed from metal sheet

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

本发明实施例涉及电路技术领域,公开了一种印刷电路板组件及电子设备。印刷电路板组件,包括:第一电路板与第二电路板;第一电路板与第二电路板电气连接;第一电路板上具有N个器件区域,N为大于或等于1的整数;N个器件区域内焊接有多个元器件;第二电路板上具有N个镂空区域,第二电路板罩设于第一电路板,且镂空区域与器件区域一一对应;其中,至少存在一个元器件通过第一电路板上的走线连接至第二电路板,再通过第二电路板上的走线连接至第一电路板,并通过第一电路板的走线连接至另一个元器件。本发明中,在保证了第一电路板的布线空间充足的条件下,减小了印刷电路板组件的厚度;同时,相对于现有技术,减少了制作成本。

Description

印刷电路板组件及电子设备
技术领域
本发明实施例涉及电路技术领域,特别涉及一种印刷电路板组件及电子设备。
背景技术
目前,单板印刷电路板(Printed Circuit Board,PCB)设计方法是在一块PCB上摆放各种电子元器件,然后在PCB的表面及内部各个平面层之间连线,将不同元器件的引脚连接起来,以实现元器件之间的信号传输,PCB例如为电脑主板,电脑主板可以将显卡、声卡、内存条等连接在一起。
在高度集成的单板PCB设计中,尤其是手机主板PCB设计时,由于PCB尺寸小,元器件布局摆放密集,再加上PCB内部过孔数量太多,导致PCB布线时空间不够用,此时可以通过在PCB内部增加层数形成双层或者多层结构的PCB,以增加布线空间。
发明人发现现有技术中至少存在如下问题:现有技术中,通过在PCB内部增加层数形成双层或者多层结构来增加PCB的布线空间时,增加了PCB的厚度,同时会明显增加整个PCB的制作成本。
发明内容
本发明实施方式的目的在于提供一种印刷电路板组件及电子设备,在保证了第一电路板的布线空间充足的条件下,减小了印刷电路板组件的厚度;同时,基本不增加制作成本。
为解决上述技术问题,本发明的实施方式提供了一种印刷电路板组件,包括:第一电路板与第二电路板;第一电路板与第二电路板电气连接;第一电路板上具有N个器件区域,N为大于或等于1的整数;N个器件区域内焊接有多个元器件;第二电路板上具有N个镂空区域,第二电路板罩设于第一电路板,且镂空区域与器件区域一一对应;其中,至少存在一个元器件通过第一电路板上的走线连接至第二电路板,再通过第二电路板上的走线连接至第一电路板,并通过第一电路板的走线连接至另一个元器件。
本发明的实施方式还提供了一种电子设备,包括:至少一上述的印刷电路板组件。
本发明实施方式相对于现有技术而言,第一电路上的N个器件区域内焊接有多个元器件,第二电路板上的N个镂空区域,将第二电路板罩设在第一电路板上,第二电路板上的N个镂空区域与第一电路板上的N个器件区域分别一一对应,从而第二电路板可以贴合在第一电路板上,至少存在一个元器件通过第一电路板上的走线连接至第二电路板,再通过第二电路板上的走线连接至第一电路板,并通过第一电路板的走线连接至另一个元器件,通过第二电路板增加了第一电路板的布线空间,在保证了第一电路板的布线空间充足的条件下,减小了印刷电路板组件的厚度;同时,相对于现有技术(通过在PCB内部增加层数形成双层或者多层结构),减少了制作成本。
另外,N个器件区域中存在至少一个屏蔽区域;印刷电路板组件还包括:至少一屏蔽件;屏蔽件与屏蔽区域一一对应;每个屏蔽件固定于第二电路板,且覆盖屏蔽件对应的屏蔽区域。本实施方式中,当N个器件区域中存在至少一个屏蔽区域,可以通过屏蔽件覆盖对应的屏蔽区域,从而能够屏蔽干扰。
另外,第二电路板为双面电路板或多层电路板。本实施方式中,罩设于第一电路板上的第二电路板为双面电路板或多层电路板,从而进一步增加了第一电路板的布线空间。
另外,第二电路板的厚度大于多个元器件的最大高度。本实施例中,第二电路板的厚度大于多个元器件的最大高度,从而在N个器件区域中存在至少一个屏蔽区域时,便于设置屏蔽件。
另外,屏蔽件为屏蔽片。本实施例中,利用屏蔽片作为屏蔽件,制作简单且成本较低。
另外,第一电路板与第二电路板通过至少一焊盘电气连接;至少一焊盘设置于第一电路板与第二电路板的信号连接处。本实施方式提供了第一电路板与第二电路板电气连接的一种具体实现方式。
另外,第一电路板与第二电路板通过至少一连接器电气连接;至少一连接器设置于第一电路板与第二电路板的信号连接处。本实施方式提供了第一电路板与第二电路板电气连接的另一种具体实现方式。
另外,屏蔽片为钢片。
另外,屏蔽片的厚度的大于或等于0.1毫米,且小于或等于0.2毫米。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是根据本发明第一实施方式中的第一电路板的俯视图;
图2是根据本发明第一实施方式中的第二电路板的俯视图;
图3是根据本发明第一实施方式中的印刷电路板组件的俯视图;
图4是根据本发明第二实施方式中的印刷电路板组件的剖视图,其中第二电路板的厚度大于或等于第一电路板上的多个元器件的最大高度;
图5是根据本发明第二实施方式中的印刷电路板组件的剖视图,其中第二电路板的厚度小于第一电路板上的多个元器件的最大高度;
图6是根据本发明第三实施方式中的印刷电路板组件的俯视图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请所要求保护的技术方案。
本发明的第一实施方式涉及一种印刷电路板组件,应用于电子设备,电子设备例如为手机、平板电脑等。请参考图1至图3,印刷电路板组件包括:第一电路板1与第二电路板2;第一电路板1与第二电路板2电气连接。
请参考图1,第一电路板1上具有N个器件区域11,N个器件区域11内焊接有多个元器件3,其中,N为大于或等于1的整数,其中,各器件区域11的形状与大小需要根据设置在其中的元器件3的大小来设定。需要说明的是,本实施例以及之后的实施例中均以N等于2,即第一电路板1上具有2个器件区域11为例进行说明,然而对N的大小不作限制,第一电路板1上个器件区域11的数量可以按需设置。
请参考图2与图3,第二电路板2上具有N个镂空区域21,即第二电路板2上镂空区域21的数量与第一电路板1上器件区域的数量相等,第二电路板2的制作方法具体为:在一块完整的电路板上按照第一电路板1上N个器件区域11的形状大小,在该电路板上挖出与各器件区域11一一对应的镂空区域21,形成了具有N个镂空区域21的第二电路板2。因此,当第二电路板2罩设于第一电路板1时,第二电路板2可以贴合在第一电路板1上。
在一个例子中,第二电路板2为双面电路板或多层电路板,从而第二电路板2上也可以进行多层布线,进一步增加了第一电路板1的布线空间。
需要说明的是,本实施例中,第二电路板2上也可以设置器件区域用于焊接元器件,然本实施例对此不做任何限制。
本实施例中,第一电路板1上的至少存在一个元器件3通过第一电路板1上的走线连接至第二电路板2,再通过第二电路板2上的走线连接至第一电路板1,并通过第一电路板1的走线连接至另一个元器件3,即可以通过第二电路板2上的走线实现第一电路板1上的元器件3与第一电路板1上的另一个元器件3电气连接,利用第二电路板2增加了第一电路板1的布线空间。
本实施方式相对于现有技术而言,第一电路上的N个器件区域内焊接有多个元器件,第二电路板上的N个镂空区域,将第二电路板罩设在第一电路板上,第二电路板上的N个镂空区域与第一电路板上的N个器件区域分别一一对应,从而第二电路板可以贴合在第一电路板上,至少存在一个元器件通过第一电路板上的走线连接至第二电路板,再通过第二电路板上的走线连接至第一电路板,并通过第一电路板的走线连接至另一个元器件,通过第二电路板增加了第一电路板的布线空间,在保证了第一电路板的布线空间充足的条件下,减小了印刷电路板组件的厚度;同时,相对于现有技术(通过在PCB内部增加层数形成双层或者多层结构),减少了制作成本。
本发明的第二实施方式涉及一种印刷电路板组件。第二实施方式是在第一实施方式大致相同,主要区别之处在于:本实施方式中,请参考图4与图5印刷电路板组件还包括至少一屏蔽件4。
本实施例中,第一电路板1上的N个器件区域11中存在至少一个屏蔽区域,即屏蔽区域中的元器件3需要屏蔽其他元器件3或者外界的电磁干扰,屏蔽件4与屏蔽区域一一对应,屏蔽件4的大小与形状与屏蔽区域对应,通过屏蔽件4焊接在第二电路板2上,且覆盖屏蔽件4对应屏蔽区域实现对屏蔽区域的屏蔽。其中,屏蔽件4的制作材料可以为钢、洋白铜、马口铁皮等。
请参考图4,当第二电路板2的厚度大于或等于第一电路板1上的多个元器件3的最大高度时,屏蔽件4可以为屏蔽片,例如为钢片,屏蔽片4的厚度的大于或等于0.1毫米,且小于或等于0.2毫米。屏蔽片4焊接在第二电路板2上时,屏蔽片覆盖屏蔽片对应屏蔽区域,第二电路板2的镂空区域将屏蔽区域中的元器件3包围起来,通过屏蔽片4与第二电路板2的组合实现对屏蔽区域的屏蔽,避免屏蔽区域中的元器件3受到干扰,相对于现有的屏蔽罩来说制作简单且成本较低;另外,由于屏蔽片4的形状与屏蔽区域形状对应,从而可以最大限度减小对第二电路板2上的布线空间的占用。需要说明的是,本实施例中只要保证第二电路板2的厚度大于多有屏蔽区域中元器件3的最大高度即可。
请参考图5,当第二电路板2的厚度小于第一电路板1上的多个元器件3的最大高度时,屏蔽件4为屏蔽罩,屏蔽罩焊接在第二电路板2上时,屏蔽罩覆盖屏蔽件4对应屏蔽区域实现对屏蔽区域的屏蔽。
需要说明的是,本实施例仅示意性给出了第一电路板1上的元器件3的排布与数量,并且没有详细画出元器件3在第一电路板1与第二电路板2上的走线,具体的走线需要根据实际的元器件3连接情况来排布。
本实施例中,以第一电路板1上的N个器件区域11中存在一个屏蔽区域为例进行说明,然本实施对第一电路板1的N个器件区域11中存在的屏蔽区域的数量不作任何限制。
本实施方式相对于第一实施方式而言,当N个器件区域中存在至少一个屏蔽区域,可以通过屏蔽件覆盖对应的屏蔽区域,从而能够屏蔽干扰。
本发明第三实施方式涉及一种涉及一种印刷电路板组件。第二实施方式是在第一实施方式大致相同,主要区别之处在于:提供了第一电路板1与第二电路板2电气连接的具体实现方式。
本实施例中,请参考图6,第一电路板1与第二电路板2通过至少一焊盘5电气连接,至少一焊盘5设置于第一电路板1与第二电路板2的信号连接处,具体的,在第一电路板1与第二电路板2上需要信号连接的位置分别设计焊盘5,然后将第一电路板1与第二电路板2设计有焊盘5的位置焊接在一起,实现第一电路板1与第二电路板2可以电气连接。
需要说明的是,图6中以第一电路板1与第二电路板2通过至少一焊盘5电气连接为例进行说明,然不限于此,第一电路板1与第二电路板2还通过至少一连接器电气连接,此时至少一连接器设置于第一电路板1与第二电路板2的信号连接处,具体的,第一电路板1上设置有连接器的公头、第二电路板2上设置有连接器的母头,公头与母头连接之后,第一电路板1与第二电路板2可以电气连接。
本实施例方式相对于第一实施方式而言,提供了第一电路1与第二电路板电气连接的具体实现方式。需要说明的是,本实施方式还可以作为在第二实施方式基础上的改进,可以达到同样的技术效果。
本发明第四实施方式涉及一种电子设备,例如手机、平板电脑等。电子设备包括第一至第三实施方式任一项中的印刷电路板组件,印刷电路板组件可以为电子设备的主板,印刷电路板组件上的元器件可以为电子设备内部的处理器、存储器等。
本实施方式相对于现有技术而言,第一电路上的N个器件区域内焊接有多个元器件,第二电路板上的N个镂空区域,将第二电路板罩设在第一电路板上,第二电路板上的N个镂空区域与第一电路板上的N个器件区域分别一一对应,从而第二电路板可以贴合在第一电路板上,至少存在一个元器件通过第一电路板上的走线连接至第二电路板,再通过第二电路板上的走线连接至第一电路板,并通过第一电路板的走线连接至另一个元器件,通过第二电路板增加了第一电路板的布线空间,在保证了第一电路板的布线空间充足的条件下,减小了印刷电路板组件的厚度;同时,相对于现有技术(通过在PCB内部增加层数形成双层或者多层结构),减少了制作成本。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。

Claims (9)

1.一种印刷电路板组件,其特征在于,包括:第一电路板与第二电路板;第一电路板与所述第二电路板电气连接;
所述第一电路板上具有N个器件区域,N为大于或等于1的整数;所述N个器件区域内焊接有多个元器件;
所述第二电路板上具有N个镂空区域,所述第二电路板罩设于所述第一电路板,且所述镂空区域与所述器件区域一一对应;
其中,至少存在一个所述元器件通过所述第一电路板上的走线连接至所述第二电路板,再通过所述第二电路板上的走线连接至所述第一电路板,并通过所述第一电路板的走线连接至另一个所述元器件;
所述N个器件区域中存在至少一个屏蔽区域;所述印刷电路板组件还包括:至少一屏蔽件;所述屏蔽件与所述屏蔽区域一一对应;每个所述屏蔽件固定于所述第二电路板,且覆盖所述屏蔽件对应的屏蔽区域。
2.根据权利要求1所述的印刷电路板组件,其特征在于,所述第二电路板为双面电路板或多层电路板。
3.根据权利要求1所述的印刷电路板组件,其特征在于,所述第二电路板的厚度大于多个所述元器件的最大高度。
4.根据权利要求3所述的印刷电路板组件,其特征在于,所述屏蔽件为屏蔽片。
5.根据权利要求1所述的印刷电路板组件,其特征在于,所述第一电路板与所述第二电路板通过至少一焊盘电气连接;
所述至少一焊盘设置于所述第一电路板与所述第二电路板的信号连接处。
6.根据权利要求1所述的印刷电路板组件,所述第一电路板与所述第二电路板通过至少一连接器电气连接;
所述至少一连接器设置于所述第一电路板与所述第二电路板的信号连接处。
7.根据权利要求4所述的印刷电路板组件,所述屏蔽片为钢片。
8.根据权利要求4所述的印刷电路板组件,所述屏蔽片的厚度大于或等于0.1毫米,且小于或等于0.2毫米。
9.一种电子设备,其特征在于,包括:权利要求1至权利要求8中任一项所述的印刷电路板组件。
CN201811154121.6A 2018-09-30 2018-09-30 印刷电路板组件及电子设备 Active CN109121293B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811154121.6A CN109121293B (zh) 2018-09-30 2018-09-30 印刷电路板组件及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811154121.6A CN109121293B (zh) 2018-09-30 2018-09-30 印刷电路板组件及电子设备

Publications (2)

Publication Number Publication Date
CN109121293A CN109121293A (zh) 2019-01-01
CN109121293B true CN109121293B (zh) 2020-05-15

Family

ID=64857560

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811154121.6A Active CN109121293B (zh) 2018-09-30 2018-09-30 印刷电路板组件及电子设备

Country Status (1)

Country Link
CN (1) CN109121293B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0677623A (ja) * 1992-08-25 1994-03-18 Sony Corp 電子回路装置とその製造方法
EP0712266A2 (en) * 1994-11-10 1996-05-15 Vlt Corporation Packaging electrical components
CN1133498A (zh) * 1994-11-16 1996-10-16 日本电气株式会社 电路元件安装
WO1999025163A1 (en) * 1997-11-10 1999-05-20 Caterpillar Inc. Modular circuit board construction and method of producing the same
JP2000196213A (ja) * 1998-12-25 2000-07-14 Olympus Optical Co Ltd 電子機器
JP2001267710A (ja) * 2000-03-15 2001-09-28 Sony Corp 電子回路装置および多層プリント配線板
CN1094717C (zh) * 1995-11-16 2002-11-20 松下电器产业株式会社 印刷电路板的安装体
CN1550123A (zh) * 2001-08-31 2004-11-24 埃普科斯股份有限公司 元件排列组件
CN102845140A (zh) * 2010-04-13 2012-12-26 At&S奥地利科技及***技术股份公司 用于将电子部件集成到印刷电路板中的方法以及具有在其中集成的电子部件的印刷电路板
JP2012256804A (ja) * 2011-06-10 2012-12-27 Dainippon Printing Co Ltd 部品内蔵配線板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7015571B2 (en) * 2003-11-12 2006-03-21 Advanced Semiconductor Engineering, Inc. Multi-chips module assembly package

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0677623A (ja) * 1992-08-25 1994-03-18 Sony Corp 電子回路装置とその製造方法
EP0712266A2 (en) * 1994-11-10 1996-05-15 Vlt Corporation Packaging electrical components
CN1133498A (zh) * 1994-11-16 1996-10-16 日本电气株式会社 电路元件安装
CN1094717C (zh) * 1995-11-16 2002-11-20 松下电器产业株式会社 印刷电路板的安装体
WO1999025163A1 (en) * 1997-11-10 1999-05-20 Caterpillar Inc. Modular circuit board construction and method of producing the same
JP2000196213A (ja) * 1998-12-25 2000-07-14 Olympus Optical Co Ltd 電子機器
JP2001267710A (ja) * 2000-03-15 2001-09-28 Sony Corp 電子回路装置および多層プリント配線板
CN1550123A (zh) * 2001-08-31 2004-11-24 埃普科斯股份有限公司 元件排列组件
CN102845140A (zh) * 2010-04-13 2012-12-26 At&S奥地利科技及***技术股份公司 用于将电子部件集成到印刷电路板中的方法以及具有在其中集成的电子部件的印刷电路板
JP2012256804A (ja) * 2011-06-10 2012-12-27 Dainippon Printing Co Ltd 部品内蔵配線板

Also Published As

Publication number Publication date
CN109121293A (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
US4954929A (en) Multi-layer circuit board that suppresses radio frequency interference from high frequency signals
US7601919B2 (en) Printed circuit boards for high-speed communication
KR20170048575A (ko) 프린트 배선판
CN106450661B (zh) 天线装置、电子设备以及天线装置的安装方法
US9313890B2 (en) Attenuation reduction structure for high frequency signal contact pads of circuit board
US9905918B2 (en) Electronic apparatus and land grid array module
CN109041418B (zh) 一种电路板结构及电子设备
US11032904B2 (en) Interposer substrate and circuit module
CN105578749A (zh) 电路板连接组件及移动终端
KR100822109B1 (ko) 회로기판 어셈블리 및 그를 이용하는 전자장치
US9510462B2 (en) Method for fabricating circuit board structure
CN109121293B (zh) 印刷电路板组件及电子设备
EP4007457B1 (en) Circuit board assembly and electronic apparatus
US20180168045A1 (en) Electronic Module
CN110611990A (zh) 印刷电路板组合及应用所述印刷电路板组合的电子装置
US20070119620A1 (en) Flexible circuit shields
CN209747758U (zh) 一种pcb板连接器、pcb板、电子设备及移动终端
US6646888B2 (en) Low inductance multiple resistor EC capacitor pad
JP2012129495A (ja) 通信機器のプリント回路基板の接地構造
JP6336714B2 (ja) 電子装置
EP1416778A2 (en) Small and securely-soldered electronic unit
CN101730384A (zh) 软硬线路板
CN217389105U (zh) 转接板、电路板和电子设备
CN112867226B (zh) 高频传输电路板及其制作方法
US20220256708A1 (en) Electronic apparatus and substrate

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant