CN108470749A - 显示面板及其制造方法 - Google Patents

显示面板及其制造方法 Download PDF

Info

Publication number
CN108470749A
CN108470749A CN201810185596.5A CN201810185596A CN108470749A CN 108470749 A CN108470749 A CN 108470749A CN 201810185596 A CN201810185596 A CN 201810185596A CN 108470749 A CN108470749 A CN 108470749A
Authority
CN
China
Prior art keywords
cathode
layer
recessed portion
display panel
auxiliary power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810185596.5A
Other languages
English (en)
Inventor
刘兆松
任章淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201810185596.5A priority Critical patent/CN108470749A/zh
Priority to US16/074,649 priority patent/US11139364B2/en
Priority to PCT/CN2018/084054 priority patent/WO2019169705A1/zh
Publication of CN108470749A publication Critical patent/CN108470749A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/82Cathodes
    • H10K50/824Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/127Active-matrix OLED [AMOLED] displays comprising two substrates, e.g. display comprising OLED array and TFT driving circuitry on different substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80522Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L2021/775Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate comprising a plurality of TFTs on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种显示面板及其制造方法。显示面板的显示区划分有至少两个子显示区,显示面板与子显示区对应的部分设置有像素单元和辅助供电单元,像素单元用于显示图像,辅助供电单元用于向显示面板的阴极层供电,以使阴极层在每一子显示区中所施加的电压相等或大致相等;其中,阴极层包括位于与辅助供电单元对应的位置的第一阴极和位于与像素单元对应的位置的第二阴极,第一阴极与第二阴极连接;辅助供电单元包括输电线和辅助供电电极,辅助供电电极连接输电线和第一阴极;像素单元包括薄膜晶体管、阳极、有机发光器件和第二阴极,有机发光器件设置于阳极和第二阴极之间,阳极与薄膜晶体管的漏极连接。本发明能提高显示面板的显示质量。

Description

显示面板及其制造方法
【技术领域】
本发明涉及显示技术领域,特别涉及一种显示面板及其制造方法。
【背景技术】
传统的采用顶发光模式的大尺寸显示面板(例如,OLED显示面板)中的透明阴极具有较大的阻抗,这导致了该传统的显示面板具有较严重的IR Drop现象,从而导致了该传统的显示面板发光不均。
即,上述传统的大尺寸显示面板的显示效果因透明阴极具有较大阻抗而不够理想。
故,有必要提出一种新的技术方案,以解决上述技术问题。
【发明内容】
本发明的目的在于提供一种显示面板及其制造方法,其能提高显示面板的显示质量。
为解决上述问题,本发明的技术方案如下:
一种显示面板,所述显示面板的显示区划分有至少两个子显示区,所述显示面板与所述子显示区对应的部分设置有至少一像素单元和至少一辅助供电单元,所述像素单元用于显示图像,所述辅助供电单元用于向所述显示面板的阴极层供电,以使所述阴极层在每一所述子显示区中所施加的电压相等或大致相等;其中,所述阴极层包括位于与所述辅助供电单元对应的位置的第一阴极和位于与所述像素单元对应的位置的第二阴极,所述第一阴极与所述第二阴极连接;所述辅助供电单元包括输电线和辅助供电电极,所述辅助供电电极连接所述输电线和所述第一阴极;所述像素单元包括薄膜晶体管、阳极、有机发光器件和所述第二阴极,所述有机发光器件设置于所述阳极和所述第二阴极之间,所述阳极与所述薄膜晶体管的漏极连接。
在上述显示面板中,所述显示面板还包括像素定义层;所述像素定义层上设置有第一凹陷部和第二凹陷部,所述第一凹陷部和所述第二凹陷部均贯穿所述像素定义层,所述第一凹陷部所在的位置与所述辅助供电电极所在的位置对应,所述第二凹陷部所在的位置与所述阳极所在的位置对应;所述有机发光器件的至少一部分设置于所述第二凹陷部上,所述有机发光器件位于所述第二凹陷部上的部分与所述阳极接触;所述第一阴极的至少一部分设置于所述第一凹陷部上,所述第一阴极位于所述第一凹陷部上的部分与所述辅助供电电极相连接,所述第二阴极的至少一部分设置于所述第二凹陷部上,所述第二阴极位于所述第二凹陷部上的部分设置于所述有机发光器件上。
在上述显示面板中,所述显示面板还包括平坦化层;所述平坦化层上设置有第一通孔和第二通孔;所述辅助供电电极的至少一部分设置于所述平坦化层上,所述辅助供电电极的另一部分通过所述第一通孔与所述输电线连接;所述阳极的至少一部分设置于所述平坦化层上,所述阳极的另一部分通过所述第二通孔与所述漏极连接。
在上述显示面板中,所述显示面板包括薄膜晶体管阵列器件板和显示器件板,所述显示器件板与所述薄膜晶体管阵列器件板叠加组合为一体;所述输电线设置于所述薄膜晶体管阵列器件板上;所述平坦化层设置于所述薄膜晶体管阵列器件板上,并且所述平坦化层覆盖所述输电线;所述像素定义层设置于所述平坦化层上。
在上述显示面板中,所述薄膜晶体管阵列器件板还包括基板、遮光构件、缓冲层、所述薄膜晶体管、第一绝缘层、第二绝缘层、扫描线和数据线,所述薄膜晶体管包括栅极、半导体构件、源极和所述漏极,其中,所述第一绝缘层设置于所述栅极和所述半导体构件之间,所述数据线、所述源极的至少一部分和所述漏极的至少一部分设置于所述第二绝缘层上。
一种显示面板的制造方法,所述方法包括以下步骤:步骤A、制备薄膜晶体管阵列器件板;步骤B、在所述薄膜晶体管阵列器件板上制备显示器件板,其中,所述显示器件板与所述薄膜晶体管阵列器件板叠加组合为一体,所述显示器件板包括至少一所述像素单元和至少一所述辅助供电单元。
在上述显示面板的制造方法中,所述步骤B包括:步骤b1、形成辅助供电电极和所述阳极;步骤b2、形成具有第一凹陷部和第二凹陷部的像素定义层,其中,所述第一凹陷部和所述第二凹陷部均贯穿所述像素定义层,所述第一凹陷部所在的位置与所述辅助供电电极所在的位置对应,所述第二凹陷部所在的位置与所述阳极所在的位置对应;步骤b3、在所述像素定义层上设置所述有机发光器件,其中,所述有机发光器件的至少一部分设置于所述第二凹陷部上,所述有机发光器件位于所述第二凹陷部上的部分与所述阳极接触;步骤b4、在所述第一凹陷部处和所述有机发光器件上设置所述阴极层,其中,所述阴极层包括所述第一阴极和所述第二阴极,所述第一阴极设置于所述第一凹陷部处,并且所述第一阴极与所述辅助供电电极连接,所述第二阴极设置于第二凹陷部处,并且所述第二阴极与所述阳极连接。
在上述显示面板的制造方法中,在所述步骤b1之前,所述步骤B还包括:步骤b5、形成平坦化层;步骤b6、在所述平坦化层上设置有第一通孔和第二通孔;所述步骤b1包括:步骤b11、在所述平坦化层上和所述第一通孔中形成所述辅助供电电极,其中,所述辅助供电电极的至少一部分设置于所述平坦化层上,所述辅助供电电极的另一部分通过所述第一通孔与所述输电线连接;步骤b12、在所述平坦化层上和所述第二通孔中形成所述阳极,其中,所述阳极的至少一部分设置于所述平坦化层上,所述阳极的另一部分通过所述第二通孔与所述漏极连接;所述步骤b2为:在所述平坦化层上形成所述像素定义层。
在上述显示面板的制造方法中,在步骤b3之后,以及在步骤b4之前,所述步骤B还包括:b7、利用激光束去除所述有机发光器件与所述第一凹陷部对应的部分,以在所述有机发光器件与所述第一凹陷部对应的位置处形成第三通孔,其中,所述辅助供电电极露出于所述第一凹陷部和所述第三通孔。
在上述显示面板的制造方法中,所述步骤A包括:步骤a1、在基板上依次设置遮光构件和缓冲层;步骤a2、在所述缓冲层上设置半导体构件;步骤a3、在所述半导体构件上设置第一绝缘层;步骤a4、在所述第一绝缘层上设置栅极;步骤a5、在所述缓冲层上设置第二绝缘层,其中,所述第二绝缘层覆盖所述半导体构件、所述第一绝缘层和所述栅极;步骤a6、在所述第二绝缘层上形成第四通孔和第五通孔;步骤a7、在所述第二绝缘层上设置源极、所述漏极。
相对现有技术,由于本发明在显示面板的每一个子显示区中均设置辅助供电电极,因此,辅助供电电极分布均匀,并且,多个辅助供电电极共同向包括多个子显示区的显示面板中的阴极层供电,因此可以有效降低大尺寸的显示面板中的IR Drop现象,从而有利于提高显示面板的显示质量。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下。
【附图说明】
图1为本发明的显示面板在俯视角度下的示意图。
图2为图1所示的显示面板中的区域B的剖视图。
图3为图1所示的显示面板中的区域C的剖视图。
图4至图15为本发明的显示面板的制造方法的示意图。
图16为本发明的显示面板的制造方法的流程图。
图17为图16中在所述薄膜晶体管阵列器件板上制备显示器件板的步骤的流程图。
图18为图16中制备薄膜晶体管阵列器件板的步骤的流程图。
【具体实施方式】
本说明书所使用的词语“实施例”意指实例、示例或例证。此外,本说明书和所附权利要求中所使用的冠词“一”一般地可以被解释为“一个或多个”,除非另外指定或从上下文可以清楚确定单数形式。
本发明的显示面板10为OLED(Organic Light Emitting Diode,有机发光二极管显示面板)等。
参考图1、图2和图3,图1为本发明的显示面板10在俯视角度下的示意图,图2为图1所示的显示面板10中的区域B的剖视图,图3为图1所示的显示面板10中的区域C的剖视图。
所述显示面板10包括薄膜晶体管阵列器件板101和显示器件板102,所述显示器件板102与所述薄膜晶体管阵列器件板101叠加组合为一体。
本发明的显示面板10的显示区划分有至少两个子显示区A,所述显示面板10与所述子显示区A对应的部分设置有至少一像素单元和至少一辅助供电单元,所述像素单元用于显示图像,所述辅助供电单元用于向所述显示面板10的阴极层1027供电,以使所述阴极层1027在每一所述子显示区A中所施加的电压相等或大致相等。
所述辅助供电单元均匀分布于所述显示面板10的所述显示区中,具体地,任意两个在第一方向上或第二方向上相邻的所述辅助供电单元之间的距离相等或大致相等。其中,所述第一方向为所述显示面板10的长边所对应的方向,所述第二方向为所述显示面板10的短边所对应的方向。
至少两所述辅助供电单元用于共同向所述显示面板10的阴极层1027供电,因此可以缩短向所述阴极层1027供电的距离,从而使所述阴极层1027所获得电荷在所述阴极层1027的表面上的分布均匀或大致均匀,因此能够有效避免所述显示面板10在所述阴极层1027远离电压接收端的部分出现显示效果下降的现象。
其中,所述阴极层1027包括位于与所述辅助供电单元对应的位置的第一阴极10271和位于与所述像素单元对应的位置的第二阴极10272,所述第一阴极10271与所述第二阴极10272连接。
所述辅助供电单元包括输电线1021和辅助供电电极1023,所述辅助供电电极1023连接所述输电线1021和所述第一阴极10271。
所述输电线1021设置于所述薄膜晶体管阵列器件板101上。
所述像素单元包括薄膜晶体管、阳极1024、有机发光器件1026和所述第二阴极10272,所述有机发光器件1026设置于所述阳极1024和所述第二阴极10272之间,所述阳极1024与所述薄膜晶体管的漏极1019连接。
所述第二阴极10272用于通过所述第一阴极10271从所述辅助供电单元接收电源(电压/电流),并与所述阳极1024共同向所述有机发光器件1026施加电压,从而使得所述有机发光器件1026发光。
所述显示面板10还包括像素定义层1025。所述像素定义层1025设置于所述平坦化层1022上。
所述像素定义层1025上设置有第一凹陷部10251和第二凹陷部10252,所述第一凹陷部10251和所述第二凹陷部10252均贯穿所述像素定义层1025,所述第一凹陷部10251所在的位置与所述辅助供电电极1023所在的位置对应,所述第二凹陷部10252所在的位置与所述阳极1024所在的位置对应。
所述第一凹陷部10251和所述第二凹陷部10252是通过对所述像素定义层1025所对应的材料层实施第三光罩制程和第三蚀刻制程来形成的。
所述有机发光器件1026的至少一部分设置于所述第二凹陷部10252上,所述有机发光器件1026位于所述第二凹陷部10252上的部分与所述阳极1024接触。
所述第一阴极10271的至少一部分设置于所述第一凹陷部10251上,所述第一阴极10271位于所述第一凹陷部10251上的部分与所述辅助供电电极1023相连接(接触),所述第二阴极10272的至少一部分设置于所述第二凹陷部10252上,所述第二阴极10272位于所述第二凹陷部10252上的部分设置于所述有机发光器件1026上。
与所述辅助供电电极1023相连接(接触)的所述第一阴极10271位于所述第一凹陷部10251上的部分是在将所述有机发光器件1026设置于所述像素定义层1025(包括所述第一凹陷部10251和所述第二凹陷部10252)上后,将所述有机发光器件1026位于所述第一凹陷部10251上的部分用激光去除,以在所述有机发光器件1026与所述第一凹陷部10251对应的位置处形成第三通孔,从而使所述辅助供电电极1023在所述第一凹陷部10251和所述第三通孔中露出,然后将所述阴极层1027设置于所述有机发光器件1026上以及露出于所述第一凹陷部10251和所述第三通孔的所述辅助供电电极1023上来形成的。
所述显示面板10还包括平坦化层1022。所述平坦化层1022设置于所述薄膜晶体管阵列器件板101上,并且所述平坦化层1022覆盖所述输电线1021。
所述平坦化层1022上设置有第一通孔1001和第二通孔1002。所述第一通孔1001和所述第二通孔1002均贯穿所述平坦化层1022。所述第一通孔1001和所述第二通孔1002是通过对所述平坦化层1022实施第二光罩制程和第三蚀刻制程来形成的。
所述辅助供电电极1023的至少一部分设置于所述平坦化层1022上,所述辅助供电电极1023的另一部分通过所述第一通孔1001与所述输电线1021连接。
所述阳极1024的至少一部分设置于所述平坦化层1022上,所述阳极1024的另一部分通过所述第二通孔1002与所述漏极1019连接。
所述薄膜晶体管阵列器件板101还包括基板1011、遮光构件1012、缓冲层1013、所述薄膜晶体管、第一绝缘层1015、第二绝缘层1017、扫描线和数据线,所述薄膜晶体管包括栅极1016、半导体构件1014、源极1018和所述漏极1019,其中,所述第一绝缘层1015设置于所述栅极1016和所述半导体构件1014之间,所述数据线、所述源极1018的至少一部分和所述漏极1019的至少一部分设置于所述第二绝缘层1017上。
所述薄膜晶体管阵列器件板101中的所述薄膜晶体管的结构为顶栅结构、底栅结构、平栅结构中的任意一种。
由于本发明的显示面板10中设置有辅助供电电极1023,因此可以通过辅助供电电极1023在多个区域给阴极施加电压,有效减小IR drop,避免阴极层1027因具有较大的阻抗而导致显示面板10的显示质量下降。
参考图4至图18,图4至图15为本发明的显示面板的制造方法的示意图,图16为本发明的显示面板的制造方法的流程图,图17为图16中在所述薄膜晶体管阵列器件板101上制备显示器件板102的步骤的流程图,图18为图16中制备薄膜晶体管阵列器件板101的步骤的流程图。
本发明的显示面板的制造方法用于制造本发明的显示面板10,所述方法包括以下步骤:
步骤A(步骤1601)、制备薄膜晶体管阵列器件板101。
步骤B(步骤1602)、在所述薄膜晶体管阵列器件板101上制备显示器件板102,其中,所述显示器件板102与所述薄膜晶体管阵列器件板101叠加组合为一体,所述显示器件板102包括至少一所述像素单元和至少一所述辅助供电单元。
所述步骤A(步骤1601)包括:
步骤a1(步骤16011)、在基板1011上依次设置遮光构件1012和缓冲层1013。具体地,在基板1011上沉积遮光金属层,并通过第一光罩制程和第一蚀刻制程使得所述遮光金属层图案化,从而形成所述遮光构件1012,然后在所述基板1011和所述遮光构件1012上沉积所述缓冲层1013。
步骤a2(步骤16012)、在所述缓冲层1013上设置半导体构件1014。具体地,在所述缓冲层1013上沉积半导体层,并通过第二光罩制程和第二蚀刻制程对所述半导体层图案化,从而形成所述半导体构件1014。
步骤a3(步骤16013)、在所述半导体构件1014上设置第一绝缘层1015。
步骤a4(步骤16014)、在所述第一绝缘层1015上设置栅极1016。
步骤a5(步骤16015)、在所述缓冲层1013上设置第二绝缘层1017,其中,所述第二绝缘层1017覆盖所述半导体构件1014、所述第一绝缘层1015和所述栅极1016。
步骤a6(步骤16016)、在所述第二绝缘层1017上形成第四通孔801和第五通孔802。具体地,对所述第二绝缘层1017实施第四光罩制程,以形成所述第四通孔801和所述第五通孔802。
步骤a7(步骤16017)、在所述第二绝缘层1017上设置源极1018、所述漏极1019。具体地,在所述第二绝缘层1017上设置第二金属层,对所述第二金属层实施第五光罩制程和第五蚀刻制程,以形成所述源极1018和所述漏极1019。
进一步地,通过所述第五光罩制程和所述第五蚀刻制程在所述第二金属层中同时形成所述源极1018、所述漏极1019和所述输电线1021。
上述步骤a3(步骤16013)和a4(步骤16014)具体包括:在所述半导体构件1014上依次沉积第一绝缘材料层和第一金属层,并在所述第一金属层上设置光阻(PR,PhotoResist)块601,对所述第一绝缘材料层和所述第一金属层实施第三光罩制程,以使所述第一绝缘材料层和所述第一金属层图案化,对图案化后的所述第一金属层实施第三蚀刻制程,以形成所述栅极1016,然后利用栅极1016自对准,蚀刻所述第一绝缘材料层,使得所述半导体构件1014的两端边缘部裸露。
进一步地,在所述步骤a4(步骤16014)之后,以及在所述步骤a5(步骤16015)之前,所述步骤A(步骤1601)还包括:
步骤a8、在所述半导体构件1014的两端边缘部中植入N+离子。
所述步骤B(步骤1602)包括:
步骤b1(步骤16024)、形成所述辅助供电电极1023和所述阳极1024。具体地,在所述平坦化层1022上与所述第一通孔1001和所述第二通孔1002对应的位置处设置第三金属层,并对所述第三金属层进行第七光罩制程和第七蚀刻制程,以形成所述辅助供电电极1023和所述阳极1024。
步骤b2(步骤16025)、形成具有第一凹陷部10251和第二凹陷部10252的像素定义层1025,其中,所述第一凹陷部10251和所述第二凹陷部10252均贯穿所述像素定义层1025,所述第一凹陷部10251所在的位置与所述辅助供电电极1023所在的位置对应,所述第二凹陷部10252所在的位置与所述阳极1024所在的位置对应。具体地,在所述平坦化层1022上设置所述像素定义层1025所对应的材料层,并对所述材料层实施第八光罩制程和第八蚀刻制程,以形成贯穿所述材料层的所述第一凹陷部10251和所述第二凹陷部10252。
步骤b3(步骤16026)、在所述像素定义层1025上设置所述有机发光器件1026,其中,所述有机发光器件1026的至少一部分设置于所述第二凹陷部10252上,所述有机发光器件1026位于所述第二凹陷部10252上的部分与所述阳极1024接触。具体地,在所述像素定义层1025上整面蒸镀OLED材料,以形成所述有机发光器件1026。
步骤b4(步骤16027)、在所述第一凹陷部10251处和所述有机发光器件1026上设置所述阴极层1027,其中,所述阴极层1027包括所述第一阴极10271和所述第二阴极10272,所述第一阴极10271设置于所述第一凹陷部10251处,并且所述第一阴极10271与所述辅助供电电极1023连接,所述第二阴极10272设置于第二凹陷部10252处,并且所述第二阴极10272与所述阳极1024连接。
进一步地,在步骤b3(步骤16026)之后,以及在步骤b4(步骤16027)之前,所述步骤B(步骤1602)还包括:
b7、利用激光束去除所述有机发光器件1026与所述第一凹陷部10251对应的部分,以在所述有机发光器件1026与所述第一凹陷部10251对应的位置处形成第三通孔,其中,所述辅助供电电极1023露出于所述第一凹陷部10251和所述第三通孔。其中,所述激光束的横截面的直径小于所述第三通孔的直径。具体地,在氮气环境或真空环境中利用激光束去除所述有机发光器件1026与所述第一凹陷部10251对应的部分。
所述步骤b4(步骤16027)为:
在露出于所述第一凹陷部10251和所述第三通孔的所述辅助供电电极1023上以及所述有机发光器件1026上设置所述阴极层1027。
在所述步骤b1(步骤16024)之前,所述步骤B(步骤1602)还包括:
步骤b5(步骤16022)、形成平坦化层1022。
步骤b6(步骤16023)、在所述平坦化层1022上设置第一通孔1001和第二通孔1002。具体地,对所述平坦化层1022实施第六光罩制程和第七蚀刻制程,以形成所述第一通孔1001和所述第二通孔1002。
所述步骤b1(步骤16024)包括:
步骤b11、在所述平坦化层1022上和所述第一通孔1001中形成所述辅助供电电极1023,其中,所述辅助供电电极1023的至少一部分设置于所述平坦化层1022上,所述辅助供电电极1023的另一部分通过所述第一通孔1001与所述输电线1021连接。
步骤b12、在所述平坦化层1022上和所述第二通孔1002中形成所述阳极1024,其中,所述阳极1024的至少一部分设置于所述平坦化层1022上,所述阳极1024的另一部分通过所述第二通孔1002与所述漏极1019连接。
所述步骤b2(步骤16025)为:
在所述平坦化层1022上形成所述像素定义层1025。
在所述步骤b5(步骤16022)之前,所述步骤B(步骤1602)还包括:
步骤b8(步骤16021)、形成所述输电线1021。
本发明的显示面板的制造方法的技术方案为:
(1)清洗基板(玻璃基板)1011,并在基板1011上沉积一层厚度处于500埃至2000埃的范围内的金属作为TFT遮光层(遮光金属层),所述金属可以是Mo、Al、Cu、Ti等,或者是合金,并利用黄光针对该金属做出图形,以形成所述遮光构件1012。
(2)在所述基板1011和所述遮光构件1012上沉积一层氧化硅(SiOx)薄膜,作为缓冲层(Buffer)1013,该缓冲层1013的厚度处于1000埃至5000埃的范围内。
(3)在所述缓冲层1013上沉积一层金属氧化物半导体材料(Oxide)作为半导体层,该金属氧化物半导体材料可以是IGZO、IZTO、IGZTO等,该半导体层的厚度处于100埃至1000埃的范围内,并利用黄光针对该半导体层做出图形,以形成所述半导体构件1014。
(4)在所述缓冲层1013和所述半导体构件1014上沉积一层氧化硅(SiOx)薄膜,作为栅极绝缘层(第一绝缘层1015),所述栅极绝缘层的厚度处于1000埃至3000埃的范围内。
(5)在所述栅极绝缘层上沉积一层金属作为栅极金属层(第一金属层),所述栅极金属层可以是Mo、Al、Cu、Cu,或者是合金,所述栅极金属层的厚度处于2000埃至8000埃的范围内。
(6)利用一道黄光对所述栅极金属层进行图案化,先针对图案化后的所述栅极金属层蚀刻出栅极金属的图形,再利用栅极金属图形为自对准,蚀刻所述栅极绝缘层,使得栅极绝缘层仅存在于栅极金属图形的膜层下方,其余地方的栅极绝缘层均被蚀刻掉。
(7)对所述半导体构件1014进行的离子(Plasma)植入处理,使上方没有所述栅极绝缘层(所述第一绝缘层1015)和所述栅极金属(所述栅极)保护的金属氧化物半导体材料(Oxide)的电阻明显降低,形成N+导体层,用于与薄膜晶体管的源极1018和漏极1019接触,所述栅极绝缘层下方的金属氧化物半导体材料没有被处理到,保持半导体特性,作为薄膜晶体管(TFT)的电子迁移沟道(Channel)。
(8)在所述缓冲层1013、所述半导体构件1014、所述栅极1016上沉积层间绝缘层(ILD),即,第二绝缘层1017,所述第二绝缘层1017的材料可以是氧化硅(SiOx)、氮化硅(SiNx)或夹层结构,所述第二绝缘层1017的厚度处于3000埃至10000埃的范围内,在所述第二绝缘层1017上做出所述源极1018、所述漏极1019的接触区开孔(所述第四通孔801和所述第五通孔802)。
(9)在所述第二绝缘层1017上沉积一层金属作为源极1018/漏极1019金属层(第二金属层),源极1018/漏极1019金属层的材料可以是Mo、Al、Cu、Cu,或者是合金,源极1018/漏极1019金属层的厚度处于2000埃至8000埃的范围内,然后针对源极1018/漏极1019金属层定义出图形,以形成所述源极1018、所述漏极1019,并同时形成所述输电线1021。
(10)在所述第二绝缘层1017以及所述源极1018、所述漏极1019和所述输电线1021上上沉积作为第一平坦化层(钝化层)的SiOx薄膜,该钝化层的厚度处于1000埃至5000埃的范围内,并针对该钝化层蚀刻出过孔(所述第一通孔1001和所述第二通孔1002)。
(11)在所述钝化层上制作第二平坦化层,第二平坦化层可以是不同成分的光阻层,第二平坦化层的厚度处于10000埃至20000埃的范围内,通过黄光针对第二平坦化层做出过孔(所述第一通孔1001和所述第二通孔1002)。
(12)在包括第一平坦化层和第二平坦化层的所述平坦化层1022上沉积ITO等透明氧化物或ITO/Ag/ITO的夹层结构,ITO等透明氧化物或ITO/Ag/ITO的夹层结构的厚度处于500埃至2000埃的范围内,并利用黄光做出图形,以形成阳极1024和所述辅助供电电极1023。
(13)在所述平坦化层1022和所述阳极1024、所述辅助供电电极1023上制作像素定义层1025(PDL层),所述像素定义层1025可以包括不同成分的光阻层,所述像素定义层1025的厚度在10000埃至20000埃的范围内,通过黄光针对该像素定义层1025定义发光区,完成背板制作。
(14)通过蒸镀的方式在像素定义层1025的整面上制作发光层,并在氮气(N2)环境或真空环境下利用激光束(Laser)照射的方式把所述发光层位于所述辅助供电电极1023处的部分去除,以确保阴极可以和辅助电极搭接。激光束的横截面(激光照射点)的直径需要小于所述像素电极层在所述辅助供电电极1023处的开孔,以确保不会损伤和污染到正常发光区的发光层材料。
(15)在所述辅助供电电极1023和所述发光层上再制作阴极金属,阴极在制定设计位置与辅助电极搭接,即完成OLED面板的制作。
上述技术方案能有效改善大尺寸的显示面板10所存在的IRdrop问题。即,由于本发明在显示面板10的每一个子显示区A中均设置辅助供电电极1023,因此,辅助供电电极1023分布均匀,并且,多个辅助供电电极1023共同向包括多个子显示区A的显示面板中的阴极层1027供电,因此可以有效降低大尺寸的显示面板10中的IR Drop现象,从而有利于提高显示面板10的显示质量。
此外,在本发明的显示面板的制造方法中,由于采用激光束照射的方式处理位于辅助供电电极1023处OLED材料,以使阴极与辅助供电电极1023的搭接,避免引入Pillar等黄光制程,制程简洁。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板的显示区划分有至少两个子显示区,所述显示面板与所述子显示区对应的部分设置有至少一像素单元和至少一辅助供电单元,所述像素单元用于显示图像,所述辅助供电单元用于向所述显示面板的阴极层供电,以使所述阴极层在每一所述子显示区中所施加的电压相等或大致相等;
其中,所述阴极层包括位于与所述辅助供电单元对应的位置的第一阴极和位于与所述像素单元对应的位置的第二阴极,所述第一阴极与所述第二阴极连接;
所述辅助供电单元包括输电线和辅助供电电极,所述辅助供电电极连接所述输电线和所述第一阴极;
所述像素单元包括薄膜晶体管、阳极、有机发光器件和所述第二阴极,所述有机发光器件设置于所述阳极和所述第二阴极之间,所述阳极与所述薄膜晶体管的漏极连接。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括像素定义层;
所述像素定义层上设置有第一凹陷部和第二凹陷部,所述第一凹陷部和所述第二凹陷部均贯穿所述像素定义层,所述第一凹陷部所在的位置与所述辅助供电电极所在的位置对应,所述第二凹陷部所在的位置与所述阳极所在的位置对应;
所述有机发光器件的至少一部分设置于所述第二凹陷部上,所述有机发光器件位于所述第二凹陷部上的部分与所述阳极接触;
所述第一阴极的至少一部分设置于所述第一凹陷部上,所述第一阴极位于所述第一凹陷部上的部分与所述辅助供电电极相连接,所述第二阴极的至少一部分设置于所述第二凹陷部上,所述第二阴极位于所述第二凹陷部上的部分设置于所述有机发光器件上。
3.根据权利要求1或2所述的显示面板,其特征在于,所述显示面板还包括平坦化层;
所述平坦化层上设置有第一通孔和第二通孔;
所述辅助供电电极的至少一部分设置于所述平坦化层上,所述辅助供电电极的另一部分通过所述第一通孔与所述输电线连接;
所述阳极的至少一部分设置于所述平坦化层上,所述阳极的另一部分通过所述第二通孔与所述漏极连接。
4.根据权利要求3所述的显示面板,其特征在于,所述显示面板包括薄膜晶体管阵列器件板和显示器件板,所述显示器件板与所述薄膜晶体管阵列器件板叠加组合为一体;
所述输电线设置于所述薄膜晶体管阵列器件板上;
所述平坦化层设置于所述薄膜晶体管阵列器件板上,并且所述平坦化层覆盖所述输电线;
所述像素定义层设置于所述平坦化层上。
5.根据权利要求4所述的显示面板,其特征在于,所述薄膜晶体管阵列器件板还包括基板、遮光构件、缓冲层、所述薄膜晶体管、第一绝缘层、第二绝缘层、扫描线和数据线,所述薄膜晶体管包括栅极、半导体构件、源极和所述漏极,其中,所述第一绝缘层设置于所述栅极和所述半导体构件之间,所述数据线、所述源极的至少一部分和所述漏极的至少一部分设置于所述第二绝缘层上。
6.一种如权利要求1所述的显示面板的制造方法,其特征在于,所述方法包括以下步骤:
步骤A、制备薄膜晶体管阵列器件板;
步骤B、在所述薄膜晶体管阵列器件板上制备显示器件板,其中,所述显示器件板与所述薄膜晶体管阵列器件板叠加组合为一体,所述显示器件板包括至少一所述像素单元和至少一所述辅助供电单元。
7.根据权利要求6所述的显示面板的制造方法,其特征在于,所述步骤B包括:
步骤b1、形成辅助供电电极和所述阳极;
步骤b2、形成具有第一凹陷部和第二凹陷部的像素定义层,其中,所述第一凹陷部和所述第二凹陷部均贯穿所述像素定义层,所述第一凹陷部所在的位置与所述辅助供电电极所在的位置对应,所述第二凹陷部所在的位置与所述阳极所在的位置对应;
步骤b3、在所述像素定义层上设置所述有机发光器件,其中,所述有机发光器件的至少一部分设置于所述第二凹陷部上,所述有机发光器件位于所述第二凹陷部上的部分与所述阳极接触;
步骤b4、在所述第一凹陷部处和所述有机发光器件上设置所述阴极层,其中,所述阴极层包括所述第一阴极和所述第二阴极,所述第一阴极设置于所述第一凹陷部处,并且所述第一阴极与所述辅助供电电极连接,所述第二阴极设置于第二凹陷部处,并且所述第二阴极与所述阳极连接。
8.根据权利要求7所述的显示面板的制造方法,其特征在于,在所述步骤b1之前,所述步骤B还包括:
步骤b5、形成平坦化层;
步骤b6、在所述平坦化层上设置有第一通孔和第二通孔;
所述步骤b1包括:
步骤b11、在所述平坦化层上和所述第一通孔中形成所述辅助供电电极,其中,所述辅助供电电极的至少一部分设置于所述平坦化层上,所述辅助供电电极的另一部分通过所述第一通孔与所述输电线连接;
步骤b12、在所述平坦化层上和所述第二通孔中形成所述阳极,其中,所述阳极的至少一部分设置于所述平坦化层上,所述阳极的另一部分通过所述第二通孔与所述漏极连接;
所述步骤b2为:
在所述平坦化层上形成所述像素定义层。
9.根据权利要求8所述的显示面板的制造方法,其特征在于,在步骤b3之后,以及在步骤b4之前,所述步骤B还包括:
b7、利用激光束去除所述有机发光器件与所述第一凹陷部对应的部分,以在所述有机发光器件与所述第一凹陷部对应的位置处形成第三通孔,其中,所述辅助供电电极露出于所述第一凹陷部和所述第三通孔。
10.根据权利要求8所述的显示面板的制造方法,其特征在于,所述步骤A包括:
步骤a1、在基板上依次设置遮光构件和缓冲层;
步骤a2、在所述缓冲层上设置半导体构件;
步骤a3、在所述半导体构件上设置第一绝缘层;
步骤a4、在所述第一绝缘层上设置栅极;
步骤a5、在所述缓冲层上设置第二绝缘层,其中,所述第二绝缘层覆盖所述半导体构件、所述第一绝缘层和所述栅极;
步骤a6、在所述第二绝缘层上形成第四通孔和第五通孔;
步骤a7、在所述第二绝缘层上设置源极、所述漏极。
CN201810185596.5A 2018-03-07 2018-03-07 显示面板及其制造方法 Pending CN108470749A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201810185596.5A CN108470749A (zh) 2018-03-07 2018-03-07 显示面板及其制造方法
US16/074,649 US11139364B2 (en) 2018-03-07 2018-04-23 Display panel and method of producing same
PCT/CN2018/084054 WO2019169705A1 (zh) 2018-03-07 2018-04-23 显示面板及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810185596.5A CN108470749A (zh) 2018-03-07 2018-03-07 显示面板及其制造方法

Publications (1)

Publication Number Publication Date
CN108470749A true CN108470749A (zh) 2018-08-31

Family

ID=63265030

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810185596.5A Pending CN108470749A (zh) 2018-03-07 2018-03-07 显示面板及其制造方法

Country Status (3)

Country Link
US (1) US11139364B2 (zh)
CN (1) CN108470749A (zh)
WO (1) WO2019169705A1 (zh)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109244269A (zh) * 2018-09-19 2019-01-18 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN110024157A (zh) * 2019-03-01 2019-07-16 京东方科技集团股份有限公司 阵列基板、显示面板、以及阵列基板的制造方法
CN110176481A (zh) * 2019-06-14 2019-08-27 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
CN110911580A (zh) * 2019-11-13 2020-03-24 深圳市华星光电半导体显示技术有限公司 有机发光二极管显示面板及其制备方法
WO2020118935A1 (zh) * 2018-12-10 2020-06-18 武汉华星光电半导体显示技术有限公司 显示面板及其制作方法
CN112018130A (zh) * 2019-05-29 2020-12-01 群创光电股份有限公司 电子装置
CN112635693A (zh) * 2021-01-05 2021-04-09 Tcl华星光电技术有限公司 一种阵列基板及其制备方法
CN112750400A (zh) * 2020-12-31 2021-05-04 长沙惠科光电有限公司 显示基板电压补偿结构
WO2021104428A1 (zh) * 2019-11-29 2021-06-03 京东方科技集团股份有限公司 显示基板以及显示装置
CN113130821A (zh) * 2021-04-19 2021-07-16 合肥鑫晟光电科技有限公司 显示面板及其制造方法、显示装置
WO2022262367A1 (zh) * 2021-06-18 2022-12-22 合肥维信诺科技有限公司 显示面板及其制作方法
WO2023193311A1 (zh) * 2022-04-07 2023-10-12 武汉华星光电半导体显示技术有限公司 显示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112750884B (zh) * 2020-12-30 2022-06-17 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4367346B2 (ja) * 2005-01-20 2009-11-18 セイコーエプソン株式会社 電気光学装置及びその製造方法、並びに電子機器
KR101386055B1 (ko) 2006-06-19 2014-04-16 소니 주식회사 발광 표시 장치 및 그 제조 방법
KR100875103B1 (ko) 2007-11-16 2008-12-19 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치
TWI405498B (zh) 2009-03-27 2013-08-11 Ritdisplay Corp 有機發光顯示面板
CN103311265B (zh) * 2012-03-08 2016-05-18 群康科技(深圳)有限公司 有机发光二极管显示面板及其制造方法
CN104716156A (zh) 2013-12-13 2015-06-17 昆山国显光电有限公司 一种有机发光显示装置及其制备方法
CN105390504B (zh) * 2014-08-29 2019-02-01 乐金显示有限公司 薄膜晶体管基板及使用它的显示装置
CN105590954A (zh) * 2015-12-22 2016-05-18 昆山国显光电有限公司 Oled显示面板及其制作方法
KR102457997B1 (ko) * 2017-12-29 2022-10-21 엘지디스플레이 주식회사 전계 발광 표시장치

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109244269A (zh) * 2018-09-19 2019-01-18 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
WO2020118935A1 (zh) * 2018-12-10 2020-06-18 武汉华星光电半导体显示技术有限公司 显示面板及其制作方法
US11227999B2 (en) 2019-03-01 2022-01-18 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Array substrate having a layer of magnetic material, display panel having the same and manufacturing method the same thereof
WO2020177028A1 (en) * 2019-03-01 2020-09-10 Boe Technology Group Co., Ltd. Array substrate, display panel, and manufacturing method thereof
CN110024157A (zh) * 2019-03-01 2019-07-16 京东方科技集团股份有限公司 阵列基板、显示面板、以及阵列基板的制造方法
CN112018130A (zh) * 2019-05-29 2020-12-01 群创光电股份有限公司 电子装置
CN110176481A (zh) * 2019-06-14 2019-08-27 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
CN110911580A (zh) * 2019-11-13 2020-03-24 深圳市华星光电半导体显示技术有限公司 有机发光二极管显示面板及其制备方法
CN110911580B (zh) * 2019-11-13 2022-06-07 深圳市华星光电半导体显示技术有限公司 有机发光二极管显示面板及其制备方法
WO2021104428A1 (zh) * 2019-11-29 2021-06-03 京东方科技集团股份有限公司 显示基板以及显示装置
CN113196498A (zh) * 2019-11-29 2021-07-30 京东方科技集团股份有限公司 显示基板以及显示装置
US11974465B2 (en) 2019-11-29 2024-04-30 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN112750400A (zh) * 2020-12-31 2021-05-04 长沙惠科光电有限公司 显示基板电压补偿结构
CN112635693A (zh) * 2021-01-05 2021-04-09 Tcl华星光电技术有限公司 一种阵列基板及其制备方法
CN113130821A (zh) * 2021-04-19 2021-07-16 合肥鑫晟光电科技有限公司 显示面板及其制造方法、显示装置
WO2022262367A1 (zh) * 2021-06-18 2022-12-22 合肥维信诺科技有限公司 显示面板及其制作方法
WO2023193311A1 (zh) * 2022-04-07 2023-10-12 武汉华星光电半导体显示技术有限公司 显示面板

Also Published As

Publication number Publication date
US20210210588A1 (en) 2021-07-08
US11139364B2 (en) 2021-10-05
WO2019169705A1 (zh) 2019-09-12

Similar Documents

Publication Publication Date Title
CN108470749A (zh) 显示面板及其制造方法
US10811434B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN106653768B (zh) Tft背板及其制作方法
US9761616B2 (en) Manufacturing method of array substrate with reduced number of patterning processes array substrate and display device
CN101431093B (zh) 有机发光器件及其制造方法
CN107204309B (zh) 双栅极金属氧化物半导体tft基板的制作方法及其结构
CN104867870B (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
WO2017219438A1 (zh) Tft基板的制造方法
CN104253159A (zh) 薄膜晶体管及制备方法、阵列基板及制备方法和显示装置
CN108198825B (zh) 一种阵列基板及其制备方法、显示面板
CN105810719A (zh) 一种像素单元及其制备方法、阵列基板和显示装置
CN104752343A (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
CN104867959A (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
CN109326609A (zh) 一种阵列基板及其制作方法
CN104900654A (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
CN105097552A (zh) 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置
US11711948B2 (en) Display panel, preparation method thereof, and display apparatus
CN107195634A (zh) 一种tft阵列基板及其制作方法
CN107799466A (zh) Tft基板及其制作方法
CN104157609B (zh) Tft基板的制作方法及其结构
CN110071148A (zh) 有机发光二极管显示装置及其制造方法
TW548862B (en) Method of preventing anode of active matrix organic light emitting diode from breaking
CN104637956A (zh) 阵列基板及其制作方法和显示装置
CN105633100B (zh) 薄膜晶体管阵列面板及其制作方法
CN107910301A (zh) 显示基板的制作方法、显示基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180831