CN108257578A - 移位寄存器单元及其控制方法、栅极驱动装置、显示装置 - Google Patents

移位寄存器单元及其控制方法、栅极驱动装置、显示装置 Download PDF

Info

Publication number
CN108257578A
CN108257578A CN201810340015.0A CN201810340015A CN108257578A CN 108257578 A CN108257578 A CN 108257578A CN 201810340015 A CN201810340015 A CN 201810340015A CN 108257578 A CN108257578 A CN 108257578A
Authority
CN
China
Prior art keywords
transistor
pull
signal
pole
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810340015.0A
Other languages
English (en)
Inventor
熊雄
张晓哲
刘玉东
***
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810340015.0A priority Critical patent/CN108257578A/zh
Publication of CN108257578A publication Critical patent/CN108257578A/zh
Priority to US16/244,499 priority patent/US10950323B2/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明公开了一种移位寄存器单元,包括:输入电路,第一输出电路;削角电路,其第一端与第二时钟信号端连接,其第二端与所述第一输出端连接,其第三端与复位电压信号端连接,用于从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。本发明还公开了一种移位寄存器单元的控制方法、栅极驱动装置、阵列基板、显示装置。本发明提出的移位寄存器单元及其控制方法、栅极驱动装置、阵列基板、显示装置,能够一定程度上改善显示画面品质。

Description

移位寄存器单元及其控制方法、栅极驱动装置、显示装置
技术领域
本发明涉及显示技术领域,特别是指一种移位寄存器单元及其控制方法、栅极驱动装置、阵列基板、显示装置。
背景技术
为了追求显示设备更高的低成本和窄边框化,现有显示面板(Panel)产品越来越多的采用GOA(Gate driver On Array,阵列基板上栅极驱动)技术,即直接将薄膜晶体管(Thin Film Transistor,TFT)栅极驱动电路制作在阵列基板上,从而省去IC绑定(Bonding)及扇出(Fan-Out)区域的空间占用,实现在材料及制备工艺等方面的成本降低与显示面板的栅线两侧边框变窄。
GOA技术和COG(chip on glass,玻璃上芯片封装)及COF(chip on film,膜上芯片封装)技术相比,在窄边框适用以及成本上具有无可比拟的优势,目前已经在Mobile(移动电话),TPC(Touch PC,触控个人电脑)以及NB(Notebook,笔记本)类产品上广泛使用。
但是,本发明的发明人在实现本发明的过程中,发现现有技术至少存在以下问题:
目前的GOA驱动技术不能完成输出信号(OUTPUT)的削角功能,这样就造成GOA液晶显示器的跳变电压△Vp数值较大,液晶显示器容易出现闪烁、残像等现象出现,严重影响液晶显示器的画面品质。
发明内容
有鉴于此,本发明实施例的目的之一在于,提出一种移位寄存器单元及其控制方法、栅极驱动装置、阵列基板、显示装置,能够一定程度上改善显示画面品质。
基于上述目的,本发明实施例的第一个方面,提供了一种移位寄存器单元,包括:
输入电路,其第一端与所述移位寄存器单元的输入端连接,其第二端与上拉节点连接,用于从所述输入端接收输入信号并输出预输出信号到所述上拉节点;
第一输出电路,其第一端与所述上拉节点连接,其第二端与第一时钟信号端连接,其第三端与第一输出端连接,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第一输出信号到所述第一输出端;
削角电路,其第一端与第二时钟信号端连接,其第二端与所述第一输出端连接,其第三端与复位电压信号端连接,用于从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
可选的,所述第二时钟信号的幅值为所述第一时钟信号的幅值的1/6-2/3,所述第二时钟信号的占空比为所述第一时钟信号的占空比的0.1%-10%。
可选的,所述削角电路包括第一晶体管;所述第一晶体管的控制极连接所述第二时钟信号端,所述第一晶体管的第一极连接所述第一输出端,所述第一晶体管的第二极连接所述复位电压信号端。
可选的,所述的移位寄存器单元还包括第二输出电路,其第一端连接所述第一时钟信号端,其第二端连接所述上拉节点,其第三端连接第二输出端,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第二输出信号到所述第二输出端。
可选的,所述第二输出电路包括第二晶体管;所述第二晶体管的控制极连接所述上拉节点,所述第二晶体管的第一极连接所述第一时钟信号端,所述第二晶体管的第二极连接所述第二输出端。
可选的,所述的移位寄存器单元,还包括第一复位电路,其第一端连接所述第二输出端,其第二端连接下拉节点,其第三端连接复位信号端,其第四端连接复位电压信号端,用于从所述下拉节点接收下拉节点的电位信号、从所述复位信号端接收复位信号、从所述复位电压信号端接收复位电压信号,并完成所述第二输出端的信号复位。
可选的,所述第一复位电路包括第三晶体管和第四晶体管;所述第三晶体管的控制极连接所述复位信号端,所述第三晶体管的第一极连接所述第二输出端,所述第三晶体管的第二极连接所述复位电压信号端,所述第四晶体管的控制极连接所述下拉节点,所述第四晶体管的第一极连接所述第二输出端,所述第四晶体管的第二极连接所述复位电压信号端。
可选的,所述输入电路包括第五晶体管;所述第五晶体管的控制极和第一极均连接所述输入端,所述第五晶体管的第二极连接所述上拉节点。
可选的,所述第一输出电路包括第六晶体管和电容;所述第六晶体管的控制极连接所述上拉节点,所述第六晶体管的第一极连接所述第一时钟信号端,所述第六晶体管的第二极连接所述第一输出端,所述电容的第一端连接所述上拉节点,所述电容的第二端连接所述第一输出端。
可选的,所述的移位寄存器单元,还包括下拉控制电路,其第一端连接下拉节点,其第二端连接第三时钟信号端,其第三端连接所述复位电压信号端,其第四端连接所述上拉节点,用于从所述第三时钟信号端接收第三时钟信号、从所述复位电压信号端接收所述复位电压信号、从所述上拉节点接收上拉节点的电位信号,并控制所述下拉节点的电位。
可选的,所述下拉控制电路包括第七晶体管、第八晶体管、第九晶体管和第十晶体管;所述第七晶体管的控制极连接所述第九晶体管的第二极,所述第七晶体管的第一极连接所述第三时钟信号端,所述第七晶体管的第二极连接所述下拉节点,所述第八晶体管的控制极连接所述上拉节点,所述第八晶体管的第一极连接所述下拉节点,所述第八晶体管的第二极连接所述复位电压信号端,所述第九晶体管的控制极和第一极连接所述第三时钟信号端,所述第九晶体管的第二极连接所述第十晶体管的第一极,所述第十晶体管的控制极连接所述上拉节点,所述第十晶体管的第一极连接所述第九晶体管的第二极,所述第十晶体管的第二极连接所述复位电压信号端。
可选的,所述的移位寄存器单元还包括第二复位电路,其第一端连接复位信号端,其第二端连接所述上拉节点,其第三端连接下拉节点,其第四端连接复位电压信号端,用于从所述复位信号端接收复位信号、从所述复位电压信号端接收所述复位电压信号、从所述下拉节点接收下拉节点的电位信号,并完成所述上拉节点的信号复位。
可选的,所述第二复位电路包括第十一晶体管和第十二晶体管;所述第十一晶体管的控制极连接所述复位信号端,所述第十一晶体管的第一极连接所述上拉节点,所述第十一晶体管的第二极连接所述复位电压信号端,所述第十二晶体管的控制极连接所述下拉节点,所述第十二晶体管的第一极连接所述上拉节点,所述第十二晶体管的第二极连接所述复位电压信号端。
可选的,所述的移位寄存器单元,还包括第三复位电路,其第一端连接下拉节点,其第二端连接所述第一输出端,其第三端连接复位信号端,其第四端连接复位电压信号端,用于从所述复位信号端接收复位信号、从所述复位电压信号端接收所述复位电压信号、从所述下拉节点接收下拉节点的电位信号,并完成所述第一输出端的信号复位。
可选的,所述第三复位电路包括第十三晶体管和第十四晶体管;所述第十三晶体管的控制极连接所述下拉节点,所述第十三晶体管的第一极连接所述第一输出端,所述第十三晶体管的第二极连接所述复位电压信号端,所述第十四晶体管的控制极连接所述复位信号端,所述第十四晶体管的第一极连接所述第一输出端,所述第十四晶体管的第二极连接所述复位电压信号端。
本发明实施例的第二个方面,提供了一种移位寄存器单元的控制方法,其特征在于,用于驱动如前任一项所述的移位寄存器单元,包括:
所述输入电路从所述输入端接收输入信号并输出预输出信号到所述上拉节点;
所述第一输出电路从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第一输出信号到所述第一输出端;
所述削角电路从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
本发明实施例的第三个方面,提供了一种栅极驱动装置,包括级联的如前任一项所述的移位寄存器单元。
可选的,当所述移位寄存器单元包括第二输出电路时;所述第二输出电路,其第一端连接所述第一时钟信号端,其第二端连接所述上拉节点,其第三端连接第二输出端,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第二输出信号到所述第二输出端;
第N级移位寄存器单元的所述第二输出端连接第N+1级移位寄存器单元的输入端。
本发明实施例的第四个方面,提供了一种阵列基板,包括如前所述的栅极驱动装置。
本发明实施例的第五个方面,提供了一种显示装置,包括如前所述的阵列基板。
从上面所述可以看出,本发明实施例提供的移位寄存器单元及其控制方法、栅极驱动电路、阵列基板、显示装置,通过设置削角电路,用于对输出信号进行削角处理,能够较为有效地减小GOA显示装置的跳变电压△Vp,减弱了显示装置在显示画面时闪烁、残像等现象,提高了显示装置的显示品质。
附图说明
图1为本发明提供的移位寄存器单元的一个实施例的结构示意图;
图2为本发明提供的移位寄存器单元的一个实施例的示例电路结构图;
图3为本发明提供的移位寄存器单元的一个实施例的驱动时序示意图;
图4为本发明提供的移位寄存器单元的控制方法的一个实施例的流程示意图;
图5为本发明提供的栅极驱动电路的一个实施例的结构示意图;
图6示出的是一种薄膜晶体管的I/V特性曲线示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
在制备TFT-LCD中的薄膜晶体管(Thin Film Transistor,TFT)时,通常会在该薄膜效应管的栅极和源极之间形成一层栅极绝缘层,该栅极绝缘层在栅极金属和源极金属之前起到绝缘作用的同时,也在栅极和源极之间形成了栅源电容Cgs。该栅源电容Cgs为寄生电容,即虽然无用却客观存在的电容。当扫描线上的电压为开启电压VGH时,即栅极电压Vgate为开启电压VGH时,像素充电,同时栅源电容也会充电。当扫描线上的电压由开启电压VGH切换至关闭电压VGL时,即栅极电压Vgate由开启电压VGH切换至关闭电压VGL时,TFT关断,像素停止充电,液晶电容Clc、存储电容Cst、栅源电容Cgs等各电容重新分配电荷。其中,栅极电压信号可以为方波信号,开启电压VGH是指方波信号中的高电平,关闭电压VGL是指方波信号中的低电平。由于Cgs的影响,显示电极的电压会被拉低,产生跳变电压△Vp,跳变电压△Vp的数值可以通过下列公式计算出来。
△Vp=Cgs*(VGH-VGL)/(Cgs+Cst+Clc)
本发明实施例的第一个方面,提出了一种移位寄存器单元的一个实施例,能够一定程度上改善显示画面品质。如图1所示,为本发明提供的移位寄存器单元的一个实施例的结构示意图。
所述移位寄存器单元,包括:
输入电路101,其第一端与所述移位寄存器单元的输入端INPUT连接,其第二端与上拉节点PU连接,用于从所述输入端INPUT接收输入信号并输出预输出信号到所述上拉节点PU;
第一输出电路102,其第一端与所述上拉节点PU连接,其第二端与第一时钟信号端CLKA连接,其第三端与第一输出端OUTPUT连接,用于从所述上拉节点PU接收所述预输出信号、从所述第一时钟信号端CLKA接收第一时钟信号,并输出第一输出信号到所述第一输出端OUTPUT;
削角电路103,其第一端与第二时钟信号端H_CLK连接,其第二端与所述第一输出端OUTPUT连接,其第三端与复位电压信号端VSS连接,用于从所述第二时钟信号端H_CLK接收第二时钟信号、从所述复位电压信号端VSS接收复位电压信号,并输出削角信号到所述第一输出端OUTPUT;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
从上述实施例可以看出,本发明实施例提供的移位寄存器单元,通过设置削角电路,用于对输出信号进行削角处理,能够较为有效地减小GOA显示装置的跳变电压△Vp,减弱了显示装置在显示画面时闪烁、残像等现象,提高了显示装置的显示品质。
可选的,所述第二时钟信号的占空比为所述第一时钟信号的占空比的0.1%-10%。进一步的,对于FHD(全高清显示屏),一般情况下,其所述第一时钟信号的周期约为90μs,而通常COF(Chip On Film,覆晶薄膜)或COG(Chip On Glass,芯片直接固定在玻璃上)产品的削角时间一般设定在1-5μs,因此,可设定占空比为所述第二时钟信号的占空比为所述第一时钟信号的占空比的(1-5μs)/90μs,即1.11%-5.56%。
可选的,所述第二时钟信号的幅值为所述第一时钟信号的幅值的1/6-2/3。较佳的,根据图6所示的TFT的I/V曲线,可见电压幅值为VGH/2时,相对于电压幅值为VGH,电流减少一半;这样,为了通过TFT的较小电流的漏电流达到对所述第一输出信号进行削角,使所述第二时钟信号的幅值为所述第一时钟信号的幅值的一半。
较佳的,所述第二时钟信号的幅值为所述第一时钟信号的幅值的一半,所述第二时钟信号的占空比为所述第一时钟信号的占空比的1%,从而能够较好地对输出信号完成削角处理,使得显示品质更佳。当然,在一些情况下,也可以根据实际需要对第二时钟信号的幅值和占空比进行调整,并不局限于本发明实施例中给出的取值。
在一个或一些可选实施方式中,所述移位寄存器单元,还包括第二输出电路104,其第一端连接所述第一时钟信号端CLKA,其第二端连接所述上拉节点PU,其第三端连接第二输出端OC,用于从所述上拉节点PU接收所述预输出信号、从所述第一时钟信号端CLKA接收第一时钟信号,并输出第二输出信号到所述第二输出端OC。所述第二输出电路104用于输出没有削角的第二输出信号到下一级移位寄存器单元,所述第二输出信号用于替代所述第一输入信号作为下一级移位寄存器单元的输入信号,从而保证下一级移位寄存器单元的输入信号不受削角影响。
在一个或一些可选实施方式中,所述移位寄存器单元,还包括第一复位电路105,其第一端连接所述第二输出端OC,其第二端连接下拉节点PD,其第三端连接复位信号端RESET,其第四端连接复位电压信号端VSS,用于从所述下拉节点PD接收下拉节点PD的电位信号、从所述复位信号端RESET接收复位信号、从所述复位电压信号VSS端接收复位电压信号,并完成所述第二输出端OC的信号复位,通过设置所述第一复位电路105,对第二输出端放电和降噪。
在一个或一些可选实施方式中,所述移位寄存器单元,还包括下拉控制电路106,其第一端连接下拉节点PD,其第二端连接第三时钟信号端CLKB,其第三端连接所述复位电压信号端VSS,其第四端连接所述上拉节点PU,用于从所述第三时钟信号端CLKB接收第三时钟信号、从所述复位电压信号端VSS接收所述复位电压信号、从所述上拉节点PU接收上拉节点PU的电位信号,并控制所述下拉节点PD的电位;通过设置所述下拉控制电路,对下拉节点的电位进行控制,从而在一定程度上完成噪声控制。
在一个或一些可选实施方式中,所述移位寄存器单元,还包括第二复位电路107,其第一端连接复位信号端RESET,其第二端连接所述上拉节点PU,其第三端连接下拉节点PD,其第四端连接复位电压信号端VSS,用于从所述复位信号端RESET接收复位信号、从所述复位电压信号端VSS接收所述复位电压信号、从所述下拉节点PD接收下拉节点的电位信号,并完成所述上拉节点PU的信号复位;通过设置所述第二复位电路107,完成所述上拉节点PU的信号复位。
在一个或一些可选实施方式中,所述移位寄存器单元,还包括第三复位电路108,其第一端连接下拉节点PD,其第二端连接所述第一输出端OUTPUT,其第三端连接复位信号端RESET,其第四端连接复位电压信号端VSS,用于从所述复位信号端RESET接收复位信号、从所述复位电压信号端VSS接收所述复位电压信号、从所述下拉节点PD接收下拉节点PD的电位信号,并完成所述第一输出端OUTPUT的信号复位;通过设置第三复位电路108,对完成所述第一输出端的信号复位。
图2示出了本发明提供的移位寄存器单元的一个实施例的示例电路结构图。下面以图2中的晶体管为N型晶体管为例进行说明。如本领域技术人员所熟知的,N型晶体管在栅极输入高电平时导通。
如图2所示,在一个或一些可选实施方式中,例如,所述输入电路101包括第五晶体管M5;所述第五晶体管M5的控制极和第一极均连接所述输入端INPUT,所述第五晶体管M5的第二极连接所述上拉节点PU。在输入端INPUT的输入信号为高电平时,第五晶体管M5导通,将输入端INPUT的输入信号传递到上拉节点PU。
在一个或一些可选实施方式中,例如,所述第一输出电路102包括第六晶体管M6和电容C;所述第六晶体管M6的控制极连接所述上拉节点PU,所述第六晶体管M6的第一极连接所述第一时钟信号端CLKA,所述第六晶体管M6的第二极连接所述第一输出端OUTPUT,所述电容C的第一端连接所述上拉节点PU,所述电容C的第二端连接所述第一输出端OUTPUT。在上拉节点PU处的上拉信号处于高电平时,第六晶体管M6导通,将第一时钟信号端CLKA的第一时钟信号输出到第一输出端OUTPUT。
在一个或一些可选实施方式中,例如,所述削角电路103包括第一晶体管M1;所述第一晶体管M1的控制极连接所述第二时钟信号端H_CLK,所述第一晶体管M1的第一极连接所述第一输出端OUTPUT,所述第一晶体管M1的第二极连接所述复位电压信号端VSS。在第二时钟信号端H_CLK的第二时钟信号为第一时钟信号幅值的1/2时,第一晶体管M1仅处于半打开状态,因此第一输出端OUTPUT的第一输出信号在此时将由于第一晶体管M1的拉动形成一个削角。
在一个或一些可选实施方式中,例如,所述第二输出电路104包括第二晶体管M2;所述第二晶体管M2的控制极连接所述上拉节点PU,所述第二晶体管M2的第一极连接所述第一时钟信号端CLKA,所述第二晶体管M2的第二极连接所述第二输出端OC。当上拉节点PU为高电平时,第二晶体管M2打开,输出的第二输出信号与不进行削角处理的输出信号一致。
在一个或一些可选实施方式中,例如,所述第一复位电路105包括第三晶体管M3和第四晶体管M4;所述第三晶体管M3的控制极连接所述复位信号端RESET,所述第三晶体管M3的第一极连接所述第二输出端OC,所述第三晶体管M3的第二极连接所述复位电压信号端VSS,所述第四晶体管M4的控制极连接所述下拉节点PD,所述第四晶体管M4的第一极连接所述第二输出端OC,所述第四晶体管M4的第二极连接所述复位电压信号端VSS。
在一个或一些可选实施方式中,例如,所述下拉控制电路106包括第七晶体管M7、第八晶体管M8、第九晶体管M9和第十晶体管M10;所述第七晶体管M7的控制极连接所述第九晶体管M9的第二极,所述第七晶体管M7的第一极连接所述第三时钟信号端CLKB,所述第七晶体管M7的第二极连接所述下拉节点PD,所述第八晶体管M8的控制极连接所述上拉节点PU,所述第八晶体管M8的第一极连接所述下拉节点PD,所述第八晶体管的第二极连接所述复位电压信号端VSS,所述第九晶体管M9的控制极和第一极连接所述第三时钟信号端CLKB,所述第九晶体管M9的第二极连接所述第十晶体管M10的第一极,所述第十晶体管M10的控制极连接所述上拉节点PU,所述第十晶体管M10的第一极连接所述第九晶体管M9的第二极,所述第十晶体管M10的第二极连接所述复位电压信号端VSS。
在一个或一些可选实施方式中,例如,所述第二复位电路107包括第十一晶体管M11和第十二晶体管M12;所述第十一晶体管M11的控制极连接所述复位信号端RESET,所述第十一晶体管M11的第一极连接所述上拉节点PU,所述第十一晶体管M11的第二极连接所述复位电压信号端VSS,所述第十二晶体管M12的控制极连接所述下拉节点PD,所述第十二晶体管M12的第一极连接所述上拉节点PU,所述第十二晶体管M12的第二极连接所述复位电压信号端VSS。
在一个或一些可选实施方式中,例如,所述第三复位电路108包括第十三晶体管M13和第十四晶体管M14;所述第十三晶体管M13的控制极连接所述下拉节点PD,所述第十三晶体管M13的第一极连接所述第一输出端OUTPUT,所述第十三晶体管M13的第二极连接所述复位电压信号端VSS,所述第十四晶体管M14的控制极连接所述复位信号端RESET,所述第十四晶体管M14的第一极连接所述第一输出端OUTPUT,所述第十四晶体管M14的第二极连接所述复位电压信号端VSS。
图3示出了本发明提供的移位寄存器单元的一个实施例的驱动时序示意图。下面结合图2和图3对图2中的移位寄存器单元的驱动方法进行说明。
在第一阶段(输入阶段),当输入端INPUT的输入信号为高电平时,第五晶体管M5开启,上拉节点PU电位升到高电平;当输入信号变为低电平时,第五晶体管M5关闭。
在第二阶段(输出阶段),上拉节点PU电位由于电容C的存在会持续保持,此时第六晶体管M6打开,第一时钟信号端CLKA输入第一时钟信号,生成第一输出信号到第一输出端OUTPUT,此时由于电容C的自举作用,上拉节点PU的点位持续升高;
其中,第一输出信号输出一段时间后,第二时钟信号端H_CLK输入的第二时钟信号幅值为第一时钟信号幅值的1/2,第一晶体管M1打开,但根据TFT特性,第一晶体管M1仅处于半打开状态,因此第一输出端OUTPUT的第一输出信号在此时将由于第一晶体管M1的拉动形成一个削角,如图3所示。
在第三阶段(复位阶段),复位信号端RESET输入的复位信号处于高电平时,对上拉节点PU和第一输出端OUTPUT进行放电至复位电压信号端VSS的复位电压(低电平),完成复位。
在第四阶段(降噪阶段):假设一帧画面的显示周期为16.67ms,前三个阶段的所占时间仅约为135μs,剩余的时间均为所述下拉控制电路106(降噪单元)的工作时间;当所述第三时钟信号CLKB为高电平时,下拉节点PD的电压升高,然后对上拉节点PU和第一输出端OUTPUT进行降噪,保持低电平的状态。这里的降噪阶段与复位信号端RESET的复位阶段相区别,复位信号端RESET的复位信号是将上拉节点PU和第一输出端OUTPUT的信号由高电平主动拉到低电平,而降噪为将二者保持在低电平状态。
较佳的,由于对第一输出信号做了削角处理,为保证第一输出信号的削角不影响下一行的上拉节点PU充电,增加设置第二输出电路104用于生成第二输出信号作为下一行的输入信号。当上拉节点PU为高电平时,第二晶体管M2打开,输出的第二输出信号与不进行削角处理的输出信号一致。此外,还可以通过增加设置第一复位电路105,用于对第二输出端OC进行放电和降噪。
本发明实施例的第二个方面,提出了一种移位寄存器单元的控制方法的一个实施例,能够一定程度上改善显示画面品质。图4示出了本发明提供的移位寄存器单元的控制方法的一个实施例的流程示意图。
结合附图1,所述移位寄存器单元的控制方法,用于驱动如前所述移位寄存器单元的任一实施例,包括以下步骤:
步骤201:所述输入电路101从所述输入端接收输入信号并输出预输出信号到所述上拉节点;
步骤202:所述第一输出电路102从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第一输出信号到所述第一输出端;
步骤203:所述削角电路103从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
从上述实施例可以看出,本发明实施例提供的移位寄存器单元的控制方法,利用削角电路对输出信号进行削角处理,能够较为有效地减小GOA显示装置的跳变电压△Vp,减弱了显示装置在显示画面时闪烁、残像等现象,提高了显示装置的显示品质。
本发明实施例的第三个方面,提出了一种栅极驱动装置的一个实施例,能够一定程度上改善显示画面品质。图5示出了本发明提供的栅极驱动电路的一个实施例的结构示意图。
所述栅极驱动装置,包括级联的如前所述的移位寄存器单元的任一实施例。
较佳的,当所述移位寄存器单元包括第二输出电路104时;所述第二输出电路104,其第一端连接所述第一时钟信号端CLKA,其第二端连接所述上拉节点PU,其第三端连接第二输出端OC,用于从所述上拉节点PU接收所述预输出信号、从所述第一时钟信号端CLKA接收第一时钟信号,并输出第二输出信号到所述第二输出端OC;
如图5所示,第N级移位寄存器单元GOA(N)的所述第二输出端OC连接第N+1级移位寄存器单元GOA(N+1)的输入端INPUT。这样,所述第二输出电路104用于输出没有削角的第二输出信号到下一级移位寄存器单元,从而保证下一级移位寄存器单元的输入信号不受削角影响。
本发明实施例的第四个方面,提出了一种阵列基板的一个实施例,能够一定程度上改善显示画面品质。
所述阵列基板,包括如前所述的栅极驱动装置的任意实施例。
本发明实施例的第五个方面,提出了一种显示装置的一个实施例,能够一定程度上改善显示画面品质。
所述显示装置,包括如前所述的阵列基板。
本实施例中的显示装置可以为:电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
需要说明的是,上述实施例仅为本发明的一些具体的实施方式,可以知道,本发明的GOA单元不局限于AC GOA模型,还可以是其他的模型。
还需要说明的是,上述各实施例中的晶体管独立选自多晶硅薄膜晶体管、非晶硅薄膜晶体管、氧化物薄膜晶体管以及有机薄膜晶体管中的一种。在本实施例中涉及到的“控制极”具体可以是指晶体管的栅极或基极,“第一极”具体可以是指晶体管的源极或发射极,相应的“第二极”具体可以是指晶体管的漏极或集电极。当然,本领域的技术人员应该知晓的是,该“第一极”与“第二极”可进行互换。
此外,上述实施例中晶体管均以N型晶体管为例,为本实施例中便于实施的一种优选方案,其不会对本发明的技术方案产生限制。本领域技术人员应该知晓的是,简单的对各晶体管的类型(N型或P型)进行改变,以及对各电源端和控制信号线输出电压的正负极性进行改变,以实现与本实施例中对各晶体管执行相同的导通或截止操作的技术方案,其均属于本申请保护范围。具体情况,此处不再一一举例说明。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。此外,按照晶体管的特性区分可以将晶体管分为N型晶体管或P型晶体管。在本发明实施例提供的驱动电路中,所有晶体管均是以N型晶体管为例进行说明,可以想到的是在采用P型晶体管实现时是本领域技术人员可在没有作出创造性劳动前提下轻易想到的,因此也是在本发明的实施例保护范围内的。
在本发明实施例中,对于N型晶体管,第一极为源极,第二极为漏极,对于P型晶体管,第一极为漏极,第二极为源极。
所属领域的普通技术人员应当理解:以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (20)

1.一种移位寄存器单元,其特征在于,包括:
输入电路,其第一端与所述移位寄存器单元的输入端连接,其第二端与上拉节点连接,用于从所述输入端接收输入信号并输出预输出信号到所述上拉节点;
第一输出电路,其第一端与所述上拉节点连接,其第二端与第一时钟信号端连接,其第三端与第一输出端连接,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第一输出信号到所述第一输出端;
削角电路,其第一端与第二时钟信号端连接,其第二端与所述第一输出端连接,其第三端与复位电压信号端连接,用于从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述第二时钟信号的幅值为所述第一时钟信号的幅值的1/6-2/3,所述第二时钟信号的占空比为所述第一时钟信号的占空比的0.1%-10%。
3.根据权利要求1所述的移位寄存器单元,其特征在于,所述削角电路包括第一晶体管;所述第一晶体管的控制极连接所述第二时钟信号端,所述第一晶体管的第一极连接所述第一输出端,所述第一晶体管的第二极连接所述复位电压信号端。
4.根据权利要求1所述的移位寄存器单元,其特征在于,还包括第二输出电路,其第一端连接所述第一时钟信号端,其第二端连接所述上拉节点,其第三端连接第二输出端,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第二输出信号到所述第二输出端。
5.根据权利要求4所述的移位寄存器单元,其特征在于,所述第二输出电路包括第二晶体管;所述第二晶体管的控制极连接所述上拉节点,所述第二晶体管的第一极连接所述第一时钟信号端,所述第二晶体管的第二极连接所述第二输出端。
6.根据权利要求4所述的移位寄存器单元,其特征在于,还包括第一复位电路,其第一端连接所述第二输出端,其第二端连接下拉节点,其第三端连接复位信号端,其第四端连接复位电压信号端,用于从所述下拉节点接收下拉节点的电位信号、从所述复位信号端接收复位信号、从所述复位电压信号端接收复位电压信号,并完成所述第二输出端的信号复位。
7.根据权利要求6所述的移位寄存器单元,其特征在于,所述第一复位电路包括第三晶体管和第四晶体管;所述第三晶体管的控制极连接所述复位信号端,所述第三晶体管的第一极连接所述第二输出端,所述第三晶体管的第二极连接所述复位电压信号端,所述第四晶体管的控制极连接所述下拉节点,所述第四晶体管的第一极连接所述第二输出端,所述第四晶体管的第二极连接所述复位电压信号端。
8.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入电路包括第五晶体管;所述第五晶体管的控制极和第一极均连接所述输入端,所述第五晶体管的第二极连接所述上拉节点。
9.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一输出电路包括第六晶体管和电容;所述第六晶体管的控制极连接所述上拉节点,所述第六晶体管的第一极连接所述第一时钟信号端,所述第六晶体管的第二极连接所述第一输出端,所述电容的第一端连接所述上拉节点,所述电容的第二端连接所述第一输出端。
10.根据权利要求1所述的移位寄存器单元,其特征在于,还包括下拉控制电路,其第一端连接下拉节点,其第二端连接第三时钟信号端,其第三端连接所述复位电压信号端,其第四端连接所述上拉节点,用于从所述第三时钟信号端接收第三时钟信号、从所述复位电压信号端接收所述复位电压信号、从所述上拉节点接收上拉节点的电位信号,并控制所述下拉节点的电位。
11.根据权利要求10所述的移位寄存器单元,其特征在于,所述下拉控制电路包括第七晶体管、第八晶体管、第九晶体管和第十晶体管;所述第七晶体管的控制极连接所述第九晶体管的第二极,所述第七晶体管的第一极连接所述第三时钟信号端,所述第七晶体管的第二极连接所述下拉节点,所述第八晶体管的控制极连接所述上拉节点,所述第八晶体管的第一极连接所述下拉节点,所述第八晶体管的第二极连接所述复位电压信号端,所述第九晶体管的控制极和第一极连接所述第三时钟信号端,所述第九晶体管的第二极连接所述第十晶体管的第一极,所述第十晶体管的控制极连接所述上拉节点,所述第十晶体管的第一极连接所述第九晶体管的第二极,所述第十晶体管的第二极连接所述复位电压信号端。
12.根据权利要求1所述的移位寄存器单元,其特征在于,还包括第二复位电路,其第一端连接复位信号端,其第二端连接所述上拉节点,其第三端连接下拉节点,其第四端连接复位电压信号端,用于从所述复位信号端接收复位信号、从所述复位电压信号端接收所述复位电压信号、从所述下拉节点接收下拉节点的电位信号,并完成所述上拉节点的信号复位。
13.根据权利要求12所述的移位寄存器单元,其特征在于,所述第二复位电路包括第十一晶体管和第十二晶体管;所述第十一晶体管的控制极连接所述复位信号端,所述第十一晶体管的第一极连接所述上拉节点,所述第十一晶体管的第二极连接所述复位电压信号端,所述第十二晶体管的控制极连接所述下拉节点,所述第十二晶体管的第一极连接所述上拉节点,所述第十二晶体管的第二极连接所述复位电压信号端。
14.根据权利要求1所述的移位寄存器单元,其特征在于,还包括第三复位电路,其第一端连接下拉节点,其第二端连接所述第一输出端,其第三端连接复位信号端,其第四端连接复位电压信号端,用于从所述复位信号端接收复位信号、从所述复位电压信号端接收所述复位电压信号、从所述下拉节点接收下拉节点的电位信号,并完成所述第一输出端的信号复位。
15.根据权利要求14所述的移位寄存器单元,其特征在于,所述第三复位电路包括第十三晶体管和第十四晶体管;所述第十三晶体管的控制极连接所述下拉节点,所述第十三晶体管的第一极连接所述第一输出端,所述第十三晶体管的第二极连接所述复位电压信号端,所述第十四晶体管的控制极连接所述复位信号端,所述第十四晶体管的第一极连接所述第一输出端,所述第十四晶体管的第二极连接所述复位电压信号端。
16.一种移位寄存器单元的控制方法,其特征在于,用于驱动如权利要求1-15任一项所述的移位寄存器单元,包括:
所述输入电路从所述输入端接收输入信号并输出预输出信号到所述上拉节点;
所述第一输出电路从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第一输出信号到所述第一输出端;
所述削角电路从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;
其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。
17.一种栅极驱动装置,其特征在于,包括级联的如权利要求1-15任一项所述的移位寄存器单元。
18.根据权利要求17所述的栅极驱动装置,其特征在于,当所述移位寄存器单元包括第二输出电路时;所述第二输出电路,其第一端连接所述第一时钟信号端,其第二端连接所述上拉节点,其第三端连接第二输出端,用于从所述上拉节点接收所述预输出信号、从所述第一时钟信号端接收第一时钟信号,并输出第二输出信号到所述第二输出端;
第N级移位寄存器单元的所述第二输出端连接第N+1级移位寄存器单元的输入端。
19.一种阵列基板,其特征在于,包括如权利要求17或18所述的栅极驱动装置。
20.一种显示装置,其特征在于,包括如权利要求19所述的阵列基板。
CN201810340015.0A 2018-04-16 2018-04-16 移位寄存器单元及其控制方法、栅极驱动装置、显示装置 Pending CN108257578A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810340015.0A CN108257578A (zh) 2018-04-16 2018-04-16 移位寄存器单元及其控制方法、栅极驱动装置、显示装置
US16/244,499 US10950323B2 (en) 2018-04-16 2019-01-10 Shift register unit, control method thereof, gate driving device, display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810340015.0A CN108257578A (zh) 2018-04-16 2018-04-16 移位寄存器单元及其控制方法、栅极驱动装置、显示装置

Publications (1)

Publication Number Publication Date
CN108257578A true CN108257578A (zh) 2018-07-06

Family

ID=62748361

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810340015.0A Pending CN108257578A (zh) 2018-04-16 2018-04-16 移位寄存器单元及其控制方法、栅极驱动装置、显示装置

Country Status (2)

Country Link
US (1) US10950323B2 (zh)
CN (1) CN108257578A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877716A (zh) * 2018-07-20 2018-11-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN108877726A (zh) * 2018-09-04 2018-11-23 合肥鑫晟光电科技有限公司 显示驱动电路及其控制方法、显示装置
CN109448628A (zh) * 2019-01-04 2019-03-08 合肥京东方光电科技有限公司 一种栅极驱动电路及其驱动方法
CN109801587A (zh) * 2019-04-10 2019-05-24 京东方科技集团股份有限公司 驱动信号提供方法和提供电路、显示装置
CN110313028A (zh) * 2019-05-16 2019-10-08 京东方科技集团股份有限公司 信号产生方法、信号发生电路以及显示装置
CN110767194A (zh) * 2019-11-11 2020-02-07 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示面板
WO2021203238A1 (zh) * 2020-04-07 2021-10-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN113781967A (zh) * 2021-09-27 2021-12-10 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN114255697A (zh) * 2021-12-27 2022-03-29 武汉天马微电子有限公司 控制电路及其驱动方法、显示装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106920526B (zh) * 2017-05-04 2020-02-14 合肥鑫晟光电科技有限公司 移位寄存器及其驱动方法和栅极驱动电路
US20200035179A1 (en) * 2018-07-26 2020-01-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal panel including goa circuit and driving method thereof
CN110660444B (zh) * 2019-09-30 2022-01-07 合肥京东方卓印科技有限公司 显示装置、栅极驱动电路、移位寄存电路及其驱动方法
KR20210132286A (ko) * 2020-04-24 2021-11-04 삼성디스플레이 주식회사 전원 전압 생성부, 이를 포함하는 표시 장치 및 이의 구동 방법
CN111627372B (zh) * 2020-06-30 2022-07-26 武汉天马微电子有限公司 一种移位寄存器及其电路、显示面板和电子设备
CN113345379B (zh) * 2021-06-29 2022-11-04 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101122720A (zh) * 2006-08-08 2008-02-13 三星电子株式会社 栅极驱动器和具有所述栅极驱动器的显示装置
CN101644867A (zh) * 2009-09-03 2010-02-10 上海广电光电子有限公司 液晶显示器的栅极线驱动装置
CN102201214A (zh) * 2011-04-12 2011-09-28 友达光电股份有限公司 液晶显示器的扫描线驱动装置
CN103366822A (zh) * 2013-02-07 2013-10-23 友达光电股份有限公司 移位寄存电路以及削角波形产生方法
CN103700357A (zh) * 2013-07-27 2014-04-02 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
JP2014157638A (ja) * 2011-06-10 2014-08-28 Sharp Corp シフトレジスタおよびそれを備えた表示装置
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
CN105609135A (zh) * 2015-12-31 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN205282053U (zh) * 2016-01-04 2016-06-01 北京京东方显示技术有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN105895045A (zh) * 2016-06-12 2016-08-24 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
CN105957470A (zh) * 2016-07-07 2016-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示器件
CN106057147A (zh) * 2016-06-28 2016-10-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106157867A (zh) * 2016-06-24 2016-11-23 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US20170162166A1 (en) * 2015-06-16 2017-06-08 Shenzhen China Star Optoelectronics Technology Co. Ltd. Method Of Driving, Driving Device And Display Device
CN107731180A (zh) * 2017-09-12 2018-02-23 昆山龙腾光电有限公司 栅极驱动电路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101368822B1 (ko) * 2006-10-12 2014-03-04 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시 장치
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN102012591B (zh) * 2009-09-04 2012-05-30 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
US8098792B2 (en) * 2009-12-30 2012-01-17 Au Optronics Corp. Shift register circuit
US8331524B2 (en) * 2009-12-30 2012-12-11 Au Optronics Corp. Shift register circuit
CN102654986A (zh) * 2011-11-25 2012-09-05 京东方科技集团股份有限公司 移位寄存器的级、栅极驱动器、阵列基板以及显示装置
CN102930812B (zh) * 2012-10-09 2015-08-19 北京京东方光电科技有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示器
CN103050106B (zh) * 2012-12-26 2015-02-11 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103198781B (zh) * 2013-03-01 2015-04-29 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动装置及显示装置
CN103680387B (zh) * 2013-12-24 2016-08-31 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN104952409B (zh) * 2015-07-07 2018-12-28 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
CN107342038B (zh) * 2017-09-13 2021-04-02 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101122720A (zh) * 2006-08-08 2008-02-13 三星电子株式会社 栅极驱动器和具有所述栅极驱动器的显示装置
CN101644867A (zh) * 2009-09-03 2010-02-10 上海广电光电子有限公司 液晶显示器的栅极线驱动装置
CN102201214A (zh) * 2011-04-12 2011-09-28 友达光电股份有限公司 液晶显示器的扫描线驱动装置
JP2014157638A (ja) * 2011-06-10 2014-08-28 Sharp Corp シフトレジスタおよびそれを備えた表示装置
CN103366822A (zh) * 2013-02-07 2013-10-23 友达光电股份有限公司 移位寄存电路以及削角波形产生方法
CN103700357A (zh) * 2013-07-27 2014-04-02 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
US20170162166A1 (en) * 2015-06-16 2017-06-08 Shenzhen China Star Optoelectronics Technology Co. Ltd. Method Of Driving, Driving Device And Display Device
CN105609135A (zh) * 2015-12-31 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN205282053U (zh) * 2016-01-04 2016-06-01 北京京东方显示技术有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN105895045A (zh) * 2016-06-12 2016-08-24 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
CN106157867A (zh) * 2016-06-24 2016-11-23 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN106057147A (zh) * 2016-06-28 2016-10-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105957470A (zh) * 2016-07-07 2016-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示器件
CN107731180A (zh) * 2017-09-12 2018-02-23 昆山龙腾光电有限公司 栅极驱动电路

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877716B (zh) * 2018-07-20 2021-01-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN108877716A (zh) * 2018-07-20 2018-11-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US10984879B2 (en) 2018-07-20 2021-04-20 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register unit and method for driving the same, gate driving circuit and display apparatus
CN108877726A (zh) * 2018-09-04 2018-11-23 合肥鑫晟光电科技有限公司 显示驱动电路及其控制方法、显示装置
CN108877726B (zh) * 2018-09-04 2020-10-02 合肥鑫晟光电科技有限公司 显示驱动电路及其控制方法、显示装置
CN109448628A (zh) * 2019-01-04 2019-03-08 合肥京东方光电科技有限公司 一种栅极驱动电路及其驱动方法
CN109801587A (zh) * 2019-04-10 2019-05-24 京东方科技集团股份有限公司 驱动信号提供方法和提供电路、显示装置
CN109801587B (zh) * 2019-04-10 2021-11-23 京东方科技集团股份有限公司 驱动信号提供方法和提供电路、显示装置
CN110313028A (zh) * 2019-05-16 2019-10-08 京东方科技集团股份有限公司 信号产生方法、信号发生电路以及显示装置
WO2020228017A1 (zh) * 2019-05-16 2020-11-19 京东方科技集团股份有限公司 信号产生方法、信号发生电路以及显示装置
CN110313028B (zh) * 2019-05-16 2022-02-25 京东方科技集团股份有限公司 信号产生方法、信号发生电路以及显示装置
CN110767194A (zh) * 2019-11-11 2020-02-07 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示面板
WO2021203238A1 (zh) * 2020-04-07 2021-10-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN114026633A (zh) * 2020-04-07 2022-02-08 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN113781967A (zh) * 2021-09-27 2021-12-10 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN113781967B (zh) * 2021-09-27 2023-01-24 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN114255697A (zh) * 2021-12-27 2022-03-29 武汉天马微电子有限公司 控制电路及其驱动方法、显示装置
CN114255697B (zh) * 2021-12-27 2023-01-31 武汉天马微电子有限公司 控制电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
US20190318796A1 (en) 2019-10-17
US10950323B2 (en) 2021-03-16

Similar Documents

Publication Publication Date Title
CN108257578A (zh) 移位寄存器单元及其控制方法、栅极驱动装置、显示装置
CN104575430B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104966500B (zh) 降低功耗的goa电路
CN105679262B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105047168B (zh) 移位寄存器、栅极驱动电路及显示装置
CN103943083B (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN104882107B (zh) 栅极驱动电路
CN105185292B (zh) 栅极驱动电路及显示装置
CN105047174B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
CN107424554A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103065592B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
CN107958656A (zh) Goa电路
CN104318909A (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN109192238A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN107945765A (zh) 移位寄存器电路及其控制方法、栅极驱动电路、显示装置
CN107799087A (zh) 一种goa电路及显示装置
CN109448624A (zh) Goa电路及显示面板
CN108597431A (zh) 移位寄存器单元及其控制方法、栅极驱动电路、显示装置
CN106683630A (zh) 一种像素充电方法及电路
CN107833552A (zh) 栅极驱动单元、栅极驱动电路及其驱动方法、显示装置
CN108766380A (zh) Goa电路
CN106409243B (zh) 一种goa驱动电路
CN108648705A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN204189456U (zh) 移位寄存器单元、栅极驱动电路、显示面板
CN106486075B (zh) Goa电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination