CN104361869A - 移位寄存器单元电路、移位寄存器、驱动方法及显示装置 - Google Patents

移位寄存器单元电路、移位寄存器、驱动方法及显示装置 Download PDF

Info

Publication number
CN104361869A
CN104361869A CN201410602816.1A CN201410602816A CN104361869A CN 104361869 A CN104361869 A CN 104361869A CN 201410602816 A CN201410602816 A CN 201410602816A CN 104361869 A CN104361869 A CN 104361869A
Authority
CN
China
Prior art keywords
low level
transistor
memory capacitance
high level
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410602816.1A
Other languages
English (en)
Inventor
王峥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201410602816.1A priority Critical patent/CN104361869A/zh
Publication of CN104361869A publication Critical patent/CN104361869A/zh
Priority to PCT/CN2015/074852 priority patent/WO2016065817A1/zh
Priority to US14/778,072 priority patent/US20160293091A1/en
Priority to EP15763474.2A priority patent/EP3040981A4/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及显示技术领域,公开了一种移位寄存器单元电路,包括若干单元电路,每个单元电路连接一条栅线,每个单元电路包括:触发信号端、第一时钟端、第二时钟端、复位端、栅极输出端、低电平端、存储电容、复位模块、第一下拉模块、第二下拉模块、充电模块、输出控制模块。本发明还公开了一种移位寄存器、驱动方法及显示装置。本发明的移位寄存器单元电路避免了功耗损失,降低了整个电路的功耗。

Description

移位寄存器单元电路、移位寄存器、驱动方法及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种移位寄存器单元电路、移位寄存器、驱动方法及显示装置。 
背景技术
随着液晶显示器(LCD)技术的发展,周边电路小型化、集成化逐渐成为了市场的主流技术。其中GOA(Gate IC on Array,即将Gate IC的移位寄存器电路做在Array面板上)技术已比较成熟,且各厂商所采用的结构均不相同。使用GOA技术的好处就是节省了成本,简化了产品后端工艺流程,方便了面板纯平再在整机端机械结构上的设计。而GOA技术最大的难点在于使用寿命、尺寸以及功耗等问题。 
发明内容
(一)要解决的技术问题 
本发明要解决的技术问题是:如何降低移位寄存器单元电路的功耗。 
(二)技术方案 
为解决上述技术问题,本发明提供了一种移位寄存器单元电路,包括:触发信号端、第一时钟端、第二时钟端、复位端、栅极输出端、低电平端、存储电容、复位模块、第一下拉模块、第二下拉模块、充电模块和输出控制模块; 
所述充电模块连接所述触发信号端和所述存储电容,用于在所述触发信号端为高电平时为存储电容充电; 
所述输出控制模块连接所述触发信号端、第一时钟端、第二时钟端、栅极输出端及存储电容,用于在存储电容的第一端为高电平和第二时钟端为高电平时使所述栅极输出端高电平;所述存储电容第二端 连接所述栅极输出端; 
所述第一下拉模块连接第一时钟端、存储电容和低电平端,第二下拉模块连接第一下拉模块、存储电容和低电平端;所述第一下拉模块用于将所述存储电容的第二端拉至低电平,并在所述存储电容的第一端为低电平时触发所述第二下拉模块将所述存储电容两端均拉至低电平; 
所述复位模块连接所述复位端、存储电容和低电平端,用于将所述存储电容两端拉至低电平。 
其中,所述充电模块包括:第四晶体管和第五晶体管,所述第四晶体管的栅极和源极连接触发信号端,漏极连接所述存储电容的第一端,用于将所述触发信号端的高电平信号传输至所述存储电容的第一端;所述第五晶体管的栅极连接所述第一时钟端,源极连接所述存储电容的第一端,漏极连接所述触发信号端,用于在第一时钟端为高电平且触发信号端为低电平时,将所述存储电容的第一端拉至低电平。 
其中,所述输出控制模块包括:第一晶体管,所述第一晶体管的栅极连接存储电容的第一端,源极连接所述第二时钟端,漏极连接所述栅极输出端,用于在所述存储电容第一端为高电平时,将所述第二时钟端的高电平信号输出至所述栅极输出端。 
其中,所述第一下拉模块包括:第八晶体管、第九晶体管和第十晶体管;所述第二下拉模块包括:第三晶体管和第七晶体管; 
所述第九晶体管的栅极和源极连接所述第一时钟端,漏极连接所述第八晶体管的源极,所述第八晶体管的栅极连接所述存储电容的第一端,漏极连接所述低电平端,所述第十晶体管的栅极连接所述第一时钟端,源极连接所述栅极输出端,漏极连接所述低电平端;所述第三晶体管的栅极连接所述第八晶体管的源极,源极连接所述存储电容的第二端,漏极连接所述低电压端,第七晶体管的栅极连接所述第八晶体管的源极,源极连接所述低电平端,漏极连接所述存储电容的第 一端; 
所述第八晶体管和第九晶体管用于在所述存储电容的第一端为高电平时,形成从第一时钟端到低电平端的通路,或者在所述存储电容的第一端为低电平时使第八晶体管的源极变为高电平,以使所述第三晶体管和第七晶体管打开将存储电容的两端拉至低电平; 
并且第十晶体管用于在所述第一时钟端为高电平时将所述栅极输出端拉至低电平。 
其中,所述复位模块包括:第二晶体管和第六晶体管,所述第二晶体管的栅极连接所述复位端,源极连接所述低电平端,漏极连接所述存储电容的第二端,用于在复位端为高电平时将所述存储电容的第二端拉至低电平;所述第六晶体管的栅极连接所述复位端,源极连接所述存储电容的第一端,漏极连接所述低电平端,用于在复位端为高电平时将所述存储电容的第一端拉至低电平。 
本发明还提供了一种基于上述的移位寄存器单元电路的驱动方法,包括: 
对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,使所述充电模块为存储电容充电,第一下拉模块将所述栅极输出端下拉至低电平; 
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,使存储电容的第一端保持高电平,所述输出控制模块控制所述栅极输出端输出第二时钟端的高电平; 
对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,所述复位模块将所述存储电容的两端和栅极输出端拉至低电平; 
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,所述第二下拉模块将所述存储电容的两端和栅极输出端下拉至低电平; 
对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第一下拉模块将所述栅极输出端下拉至低电平,第二下拉模块将所述存储电容的两端下拉至低电平。 
其中,对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,使所述充电模块为存储电容充电,所述第一下拉模块将所述栅极输出端下拉至低电平的步骤具体包括: 
对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,第四晶体管导通,将存储电容的第一端充电为高电平,第一晶体管和第十晶体管导通,将所述栅极输出端下拉至低电平。 
其中,对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,使存储电容的第一端保持高电平,所述输出控制模块控制所述栅极输出端输出第二时钟端的高电平的步骤具体包括: 
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,存储电容第一端保持高电平,第一晶体管导通,使栅极输出端输出第二时钟端的高电平。 
其中,对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,所述复位模块将所述存储电容的两端和栅极输出端拉至低电平的步骤具体包括: 
对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,第二晶体管和第六晶体管导通,将所述存储电容的两端和栅极输出端拉至低电平。 
其中,对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,所述第二下拉模块将所述存储电容的两端和栅极输出端下拉至低电平的步骤具体包括: 
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,第三晶体管和第七晶体管导通,将所述存储电容的两 端和栅极输出端下拉至低电平。 
其中,对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第一下拉模块将所述栅极输出端下拉至低电平,第二下拉模块将所述存储电容的两端下拉至低电平的步骤具体包括: 
对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第十晶体管导通,将所述栅极输出端下拉至低电平,第三晶体管和第七晶体管导通,将存储电容的两端下拉至低电平。 
本发明还提供了一种移位寄存器,包括级联的若干上述任一项所述的移位寄存器单元电路。 
本发明还提供了一种显示装置,包括上述的移位寄存器。 
(三)有益效果 
本发明的移位寄存器单元电路结构只包含10个薄膜晶体管(TFT),且不会随输入的脉冲信号反复的开关,从而避免了功耗损失,降低了整个电路的功耗。 
附图说明
图1是本发明实施例的一种移位寄存器单元电路(只示出了一个单元电路)结构示意图; 
图2是图1中电路的工作时序图。 
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。 
本发明实施例的移位寄存器单元电路如图1所示,包括:触发信号端INPUT、第一时钟端CLKB、第二时钟端CLK、复位端REST、栅极输出端OUT、低电平端VSS、存储电容C1、复位模块、第一下拉模块、第二下拉模块、充电模块和输出控制模块。 
所述充电模块连接所述触发信号端INPUT和所述存储电容C1,用于在所述触发信号端INPUT为高电平时为存储电容C1充电。 
所述输出控制模块连接所述触发信号端INPUT、第一时钟端CLKB、第二时钟端CLK、栅极输出端OUT及存储电容C1,用于在存储电容C1的第一端为高电平和第二时钟端CLK为高电平时使所述栅极输出端OUT高电平;所述存储电容C1第二端连接所述栅极输出端OUT。 
所述第一下拉模块连接第一时钟端CLKB、存储电容C1和低电平端VSS,第二下拉模块连接第一下拉模块、存储电容C1和低电平端VSS;所述第一下拉模块用于将所述存储电容C1的第二端拉至低电平,并在所述存储电容C1的第一端为低电平时触发所述第二下拉模块将所述存储电容C1两端均拉至低电平。 
所述复位模块连接所述复位端REST、存储电容C1和低电平端VSS,用于将所述存储电容C1两端拉至低电平。 
本实施例中,所述充电模块包括:第四晶体管M34和第五晶体管M35,所述第四晶体管M34的栅极和源极连接触发信号端INPUT,漏极连接所述存储电容C1的第一端,用于将所述触发信号端INPUT的高电平信号传输至所述存储电容C1的第一端;第五晶体管M35的栅极连接第一时钟端CLKB,源极连接所述存储电容C1的第一端,漏极连接触发信号端INPUT,用于在第一时钟端CLKB为高电平且触发信号端INPUT为低电平时,将所述存储电容C1的第一端拉至低电平。 
本实施例中,所述输出控制模块包括:第一晶体管M31,所述第一晶体管M31的栅极连接存储电容C1的第一端,源极连接所述第二时钟端CLK,漏极连接所述栅极输出端OUT,用于在所述存储电容C1第一端为高电平时,将所述第二时钟端CLK的高电平信号输出至所述栅极输出端OUT。 
本实施例中,所述第一下拉模块包括:第八晶体管M38、第九晶体管M39和第十晶体管M40;所述第二下拉模块包括:第三晶体管 M33和第七晶体管M37; 
所述第九晶体管M39的栅极和源极连接所述第一时钟端CLKB,漏极连接所述第八晶体管M38的源极,所述第八晶体管M38的栅极连接所述存储电容C1的第一端,漏极连接所述低电平端VSS,所述第十晶体管M40的栅极连接所述第一时钟端CLKB,源极连接所述栅极输出端OUT,漏极连接所述低电平端VSS;所述第三晶体管M33的栅极连接所述第八晶体管M38的源极,源极连接所述存储电容C1的第二端,漏极连接所述低电压端,第七晶体管M37的栅极连接所述第八晶体管M38的源极,源极连接所述低电平端VSS,漏极连接所述存储电容C1的第一端; 
所述第八晶体管M38和第九晶体管M39用于在所述存储电容C1的第一端为高电平时,形成从第一时钟端CLKB到低电平端VSS的通路,或者在所述存储电容C1的第一端为低电平时使第八晶体管M38的源极变为高电平,以使所述第三晶体管M33和第七晶体管M37打开将存储电容C1的两端拉至低电平; 
并且第十晶体管M40用于在所述第一时钟端CLKB为高电平时将所述栅极输出端OUT拉至低电平。 
本实施例中,所述复位模块包括:第二晶体管M32和第六晶体管M36,所述第二晶体管M32的栅极连接所述复位端REST,源极连接所述低电平端VSS,漏极连接所述存储电容C1的第二端,用于在复位端REST为高电平时将所述存储电容C1的第二端拉至低电平;所述第六晶体管M36的栅极连接所述复位端REST,源极连接所述存储电容C1的第一端,漏极连接所述低电平端VSS,用于在复位端REST为高电平时将所述存储电容C1的第一端拉至低电平。 
本实施例的栅极驱动电路的工作时序图如图2所示,具体工作原理如下: 
阶段a:INPUT端信号为高电平,CLK端为低电平,CLKB端为高 电平,M34开启,C1左端(U点)充电为高电平,M31、M35、M38、M40和M39开启,Q点和OUT端电位被VSS拉为低,OUT端输出为低电平,其他TFT为关闭状态。 
阶段b:CLK端为高电平,INPUT端、REST端和CLKB端均为低电平,由于C1左端保持阶段a的高电平,因此M31和M38依然开启,Q点依然为低电平,U点因为CLK端的耦合被抬高,OUT端输出CLK端的高电平。其他的TFT均为关闭状态。 
阶段c:CLK端为低电平,CLKB端和REST端为高电平,此时M36、M32、M35、M39和M40开启,由于M32和M40开启,将OUT拉至低电平,即OUT端输出为低电平。由于INPUT端为低电平,U点被拉低,导致Q点被充电为高电平,因此M37和M33开启,且U点和OUT端均与VSS端连接,由于VSS端电压与栅线上Vgl信号相同,所以VSS起到稳定栅线Vgl电压的功能,其他TFT为关闭状态。 
阶段d:INPUT端、CLKB端和REST端信号为低电平,CLK端为高电平,在本阶段Q点电压由于没有放电的通路,依然保持为高电平的状态,除M33和M37为开启外,其他TFT单元均为关闭状态。而M37和M33的开启分别使U点和OUT端持续与VSS线连接,以稳定栅线的电压,此时OUT输出低电平。 
阶段e:INPUT端、CLK端和REST端信号为低电平,CLKB端为高电平,M35、M39和M40开启,Q点依然保持为高电平,Q点控制的M33和M37也依然保持开启的状态,其中M40和M33使OUT端连接VSS,M35和M37使U点连接VSS,以保持栅线的电压稳定。 
对于该单元电路,在之后的时序中INPUT端和REST端信号一直为低电平,CLK端和CLKB端高低电平交替,即为d阶段和e阶段的重复,此处不再赘述。 
本发明的移位寄存器单元电路结构只包含10个薄膜晶体管(TFT),且不会随输入的脉冲信号反复的开关,从而避免了功耗损 失,降低了整个电路的功耗。其中第九晶体管,即图1中的M39的二极管(M39栅源极连接在一起)结构,利用二极管特性在Q点形成了一个类似直流的波形(图2中Q点),不会成为波浪状,进一步减小了电路功耗,而且本发明的移位寄存器单元电路只有10个晶体管,产品尺寸可以更小。 
本发明还提供了一种基于上述的移位寄存器单元电路的驱动方法,包括: 
阶段一:对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,使所述充电模块为存储电容充电,第一下拉模块将所述栅极输出端下拉至低电平。具体地,对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,第四晶体管导通,将存储电容的第一端充电为高电平,第一晶体管和第十晶体管导通,将所述栅极输出端下拉至低电平。 
阶段二:对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,使存储电容的第一端保持高电平,所述输出控制模块控制所述栅极输出端输出第二时钟端的高电平。具体地,对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,存储电容第一端保持高电平,第一晶体管导通,使栅极输出端输出第二时钟端的高电平。 
阶段三:对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,所述复位模块将所述存储电容的两端和栅极输出端拉至低电平。具体地,对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,第二晶体管和第六晶体管导通,将所述存储电容的两端和栅极输出端拉至低电平。 
阶段四:对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,所述第二下拉模块将所述存储电容的两端和栅极输出端下拉至低电平。具体地,对所述触发信号端、第一时钟端 和复位端施加低电平,第二时钟端施加高电平,第三晶体管和第七晶体管导通,将所述存储电容的两端和栅极输出端下拉至低电平。 
阶段五:对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第一下拉模块将所述栅极输出端下拉至低电平,第二下拉模块将所述存储电容的两端下拉至低电平。具体地,对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第十晶体管导通,将所述栅极输出端下拉至低电平,第三晶体管和第七晶体管导通,将存储电容的两端下拉至低电平。 
本发明还提供了一种移位寄存器,包括级联的若干上述的移位寄存器单元电路。 
本发明还提供了一种包括上述移位寄存器的显示装置,该显示装置可以为:液晶面板、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。 
以上实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。 

Claims (13)

1.一种移位寄存器单元电路,其特征在于,包括:触发信号端、第一时钟端、第二时钟端、复位端、栅极输出端、低电平端、存储电容、复位模块、第一下拉模块、第二下拉模块、充电模块和输出控制模块;
所述充电模块连接所述触发信号端和所述存储电容,用于在所述触发信号端为高电平时为存储电容充电;
所述输出控制模块连接所述触发信号端、第一时钟端、第二时钟端、栅极输出端及存储电容,用于在存储电容的第一端为高电平和第二时钟端为高电平时使所述栅极输出端高电平;所述存储电容第二端连接所述栅极输出端;
所述第一下拉模块连接第一时钟端、存储电容和低电平端,第二下拉模块连接第一下拉模块、存储电容和低电平端;所述第一下拉模块用于将所述存储电容的第二端拉至低电平,并在所述存储电容的第一端为低电平时触发所述第二下拉模块将所述存储电容两端均拉至低电平;
所述复位模块连接所述复位端、存储电容和低电平端,用于将所述存储电容两端拉至低电平。
2.如权利要求1所述的移位寄存器单元电路,其特征在于,所述充电模块包括:第四晶体管和第五晶体管,所述第四晶体管的栅极和源极连接触发信号端,漏极连接所述存储电容的第一端,用于将所述触发信号端的高电平信号传输至所述存储电容的第一端;所述第五晶体管的栅极连接所述第一时钟端,源极连接所述存储电容的第一端,漏极连接所述触发信号端,用于在第一时钟端为高电平且触发信号端为低电平时,将所述存储电容的第一端拉至低电平。
3.如权利要求2所述的移位寄存器单元电路,其特征在于,所述输出控制模块包括:第一晶体管,所述第一晶体管的栅极连接存储电容的第一端,源极连接所述第二时钟端,漏极连接所述栅极输出端,用于在所述存储电容第一端为高电平时,将所述第二时钟端的高电平信号输出至所述栅极输出端。
4.如权利要求3所述的移位寄存器单元电路,其特征在于,所述第一下拉模块包括:第八晶体管、第九晶体管和第十晶体管;所述第二下拉模块包括:第三晶体管和第七晶体管;
所述第九晶体管的栅极和源极连接所述第一时钟端,漏极连接所述第八晶体管的源极,所述第八晶体管的栅极连接所述存储电容的第一端,漏极连接所述低电平端,所述第十晶体管的栅极连接所述第一时钟端,源极连接所述栅极输出端,漏极连接所述低电平端;所述第三晶体管的栅极连接所述第八晶体管的源极,源极连接所述存储电容的第二端,漏极连接所述低电压端,第七晶体管的栅极连接所述第八晶体管的源极,源极连接所述低电平端,漏极连接所述存储电容的第一端;
所述第八晶体管和第九晶体管用于在所述存储电容的第一端为高电平时,形成从第一时钟端到低电平端的通路,或者在所述存储电容的第一端为低电平时使第八晶体管的源极变为高电平,以使所述第三晶体管和第七晶体管打开将存储电容的两端拉至低电平;
并且第十晶体管用于在所述第一时钟端为高电平时将所述栅极输出端拉至低电平。
5.如权利要求4所述的移位寄存器单元电路,其特征在于,所述复位模块包括:第二晶体管和第六晶体管,所述第二晶体管的栅极连接所述复位端,源极连接所述低电平端,漏极连接所述存储电容的第二端,用于在复位端为高电平时将所述存储电容的第二端拉至低电平;所述第六晶体管的栅极连接所述复位端,源极连接所述存储电容的第一端,漏极连接所述低电平端,用于在复位端为高电平时将所述存储电容的第一端拉至低电平。
6.一种基于权利要求5所述的移位寄存器单元电路的驱动方法,其特征在于,包括:
对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,使所述充电模块为存储电容充电,第一下拉模块将所述栅极输出端下拉至低电平;
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,使存储电容的第一端保持高电平,所述输出控制模块控制所述栅极输出端输出第二时钟端的高电平;
对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,所述复位模块将所述存储电容的两端和栅极输出端拉至低电平;
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,所述第二下拉模块将所述存储电容的两端和栅极输出端下拉至低电平;
对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第一下拉模块将所述栅极输出端下拉至低电平,第二下拉模块将所述存储电容的两端下拉至低电平。
7.如权利要求6所述的驱动方法,其特征在于,对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,使所述充电模块为存储电容充电,所述第一下拉模块将所述栅极输出端下拉至低电平的步骤具体包括:
对所述触发信号端和第一时钟端施加高电平,第二时钟端和复位端施加低电平,第四晶体管导通,将存储电容的第一端充电为高电平,第一晶体管和第十晶体管导通,将所述栅极输出端下拉至低电平。
8.如权利要求6所述的驱动方法,其特征在于,对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,使存储电容的第一端保持高电平,所述输出控制模块控制所述栅极输出端输出第二时钟端的高电平的步骤具体包括:
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,存储电容第一端保持高电平,第一晶体管导通,使栅极输出端输出第二时钟端的高电平。
9.如权利要求6所述的驱动方法,其特征在于,对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,所述复位模块将所述存储电容的两端和栅极输出端拉至低电平的步骤具体包括:
对所述第一时钟端和复位端施加高电平,第二时钟端和触发信号端施加低电平,第二晶体管和第六晶体管导通,将所述存储电容的两端和栅极输出端拉至低电平。
10.如权利要求6所述的驱动方法,其特征在于,对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,所述第二下拉模块将所述存储电容的两端和栅极输出端下拉至低电平的步骤具体包括:
对所述触发信号端、第一时钟端和复位端施加低电平,第二时钟端施加高电平,第三晶体管和第七晶体管导通,将所述存储电容的两端和栅极输出端下拉至低电平。
11.如权利要求6所述的驱动方法,其特征在于,对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第一下拉模块将所述栅极输出端下拉至低电平,第二下拉模块将所述存储电容的两端下拉至低电平的步骤具体包括:
对所述触发信号端、第二时钟端和复位端施加低电平,第一时钟端施加高电平,第十晶体管导通,将所述栅极输出端下拉至低电平,第三晶体管和第七晶体管导通,将存储电容的两端下拉至低电平。
12.一种移位寄存器,其特征在于,包括级联的若干如权利要求1~5中任一项所述的移位寄存器单元电路。
13.一种显示装置,其特征在于,包括如权利要求12所述的移位寄存器。
CN201410602816.1A 2014-10-31 2014-10-31 移位寄存器单元电路、移位寄存器、驱动方法及显示装置 Pending CN104361869A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201410602816.1A CN104361869A (zh) 2014-10-31 2014-10-31 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
PCT/CN2015/074852 WO2016065817A1 (zh) 2014-10-31 2015-03-23 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
US14/778,072 US20160293091A1 (en) 2014-10-31 2015-03-23 Shift register unit circuit, shift register, driving method, and display apparatus
EP15763474.2A EP3040981A4 (en) 2014-10-31 2015-03-23 Shift register unit circuit, shift register, driving method and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410602816.1A CN104361869A (zh) 2014-10-31 2014-10-31 移位寄存器单元电路、移位寄存器、驱动方法及显示装置

Publications (1)

Publication Number Publication Date
CN104361869A true CN104361869A (zh) 2015-02-18

Family

ID=52529125

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410602816.1A Pending CN104361869A (zh) 2014-10-31 2014-10-31 移位寄存器单元电路、移位寄存器、驱动方法及显示装置

Country Status (4)

Country Link
US (1) US20160293091A1 (zh)
EP (1) EP3040981A4 (zh)
CN (1) CN104361869A (zh)
WO (1) WO2016065817A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104952409A (zh) * 2015-07-07 2015-09-30 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
WO2016065817A1 (zh) * 2014-10-31 2016-05-06 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN105590612A (zh) * 2016-03-22 2016-05-18 京东方科技集团股份有限公司 一种移位寄存器及驱动方法、栅极驱动电路和显示装置
CN105609136A (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
WO2018153077A1 (zh) * 2017-02-24 2018-08-30 京东方科技集团股份有限公司 移位寄存单元、移位寄存器、栅极驱动电路和显示面板
CN116256076A (zh) * 2023-05-12 2023-06-13 固安翌光科技有限公司 一种温度传感元件、发光装置及温度传感装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160240159A1 (en) * 2013-10-08 2016-08-18 Sharp Kabushiki Kaisha Shift register and display device
CN104766580B (zh) * 2015-04-23 2017-08-01 合肥京东方光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN104810003A (zh) * 2015-05-21 2015-07-29 合肥京东方光电科技有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106328042A (zh) * 2015-06-19 2017-01-11 上海和辉光电有限公司 移位寄存器及oled显示器驱动电路
CN105096836A (zh) * 2015-09-09 2015-11-25 上海和辉光电有限公司 显示屏驱动装置及包括该驱动装置的amold显示屏
US11127336B2 (en) 2015-09-23 2021-09-21 Boe Technology Group Co., Ltd. Gate on array (GOA) unit, gate driver circuit and display device
CN105096811B (zh) * 2015-09-23 2017-12-08 京东方科技集团股份有限公司 Goa单元、栅极驱动电路及显示装置
CN105652535B (zh) * 2016-01-21 2018-09-11 武汉华星光电技术有限公司 一种栅极驱动电路及显示面板
CN107516491A (zh) * 2016-06-17 2017-12-26 群创光电股份有限公司 显示设备
CN106057147B (zh) * 2016-06-28 2018-09-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106023946B (zh) * 2016-08-04 2019-01-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
KR102598320B1 (ko) * 2019-02-18 2023-11-06 현대자동차주식회사 전력변환 장치
KR102629873B1 (ko) * 2019-07-26 2024-01-30 삼성디스플레이 주식회사 표시 장치
CN112447141B (zh) * 2019-08-30 2022-04-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示面板

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303211A1 (en) * 2008-06-10 2009-12-10 Ming Hu Shift register and gate driver therefor
CN102650751A (zh) * 2011-09-22 2012-08-29 京东方科技集团股份有限公司 一种goa电路、阵列基板及液晶显示器件
CN202443728U (zh) * 2012-03-05 2012-09-19 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
CN202502720U (zh) * 2012-03-16 2012-10-24 合肥京东方光电科技有限公司 一种移位寄存器、阵列基板栅极驱动装置和显示装置
CN102945657A (zh) * 2012-10-29 2013-02-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、阵列基板和显示装置
CN103050106A (zh) * 2012-12-26 2013-04-17 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103247275A (zh) * 2013-04-22 2013-08-14 合肥京东方光电科技有限公司 一种移位寄存器单元、栅极驱动电路及阵列基板
CN103489483A (zh) * 2013-09-02 2014-01-01 合肥京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN103700356A (zh) * 2013-12-27 2014-04-02 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置
CN204130146U (zh) * 2014-10-31 2015-01-28 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器及显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101300038B1 (ko) * 2006-08-08 2013-08-29 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
KR101368822B1 (ko) * 2006-10-12 2014-03-04 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시 장치
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN101645308B (zh) * 2008-08-07 2012-08-29 北京京东方光电科技有限公司 包括多个级电路单元的移位寄存器
CN102012591B (zh) * 2009-09-04 2012-05-30 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
US8098792B2 (en) * 2009-12-30 2012-01-17 Au Optronics Corp. Shift register circuit
CN101777386B (zh) * 2010-01-06 2013-04-24 友达光电股份有限公司 移位寄存器电路
CN102651186B (zh) * 2011-04-07 2015-04-01 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
CN102629444B (zh) * 2011-08-22 2014-06-25 北京京东方光电科技有限公司 栅极集成驱动电路、移位寄存器及显示屏
CN102654986A (zh) * 2011-11-25 2012-09-05 京东方科技集团股份有限公司 移位寄存器的级、栅极驱动器、阵列基板以及显示装置
CN102708778B (zh) * 2011-11-28 2014-04-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN102708926B (zh) * 2012-05-21 2015-09-16 京东方科技集团股份有限公司 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
KR101419248B1 (ko) * 2012-09-28 2014-07-15 엘지디스플레이 주식회사 쉬프트 레지스터
CN102930812B (zh) * 2012-10-09 2015-08-19 北京京东方光电科技有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示器
CN202838909U (zh) * 2012-10-17 2013-03-27 北京京东方光电科技有限公司 移位寄存器、栅极驱动电路和显示装置
CN103151011B (zh) * 2013-02-28 2016-04-27 北京京东方光电科技有限公司 一种移位寄存器单元及栅极驱动电路
US9437324B2 (en) * 2013-08-09 2016-09-06 Boe Technology Group Co., Ltd. Shift register unit, driving method thereof, shift register and display device
CN103700355B (zh) * 2013-12-20 2016-05-04 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303211A1 (en) * 2008-06-10 2009-12-10 Ming Hu Shift register and gate driver therefor
CN102650751A (zh) * 2011-09-22 2012-08-29 京东方科技集团股份有限公司 一种goa电路、阵列基板及液晶显示器件
CN202443728U (zh) * 2012-03-05 2012-09-19 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
CN202502720U (zh) * 2012-03-16 2012-10-24 合肥京东方光电科技有限公司 一种移位寄存器、阵列基板栅极驱动装置和显示装置
CN102945657A (zh) * 2012-10-29 2013-02-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、阵列基板和显示装置
CN103050106A (zh) * 2012-12-26 2013-04-17 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103247275A (zh) * 2013-04-22 2013-08-14 合肥京东方光电科技有限公司 一种移位寄存器单元、栅极驱动电路及阵列基板
CN103489483A (zh) * 2013-09-02 2014-01-01 合肥京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN103700356A (zh) * 2013-12-27 2014-04-02 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置
CN204130146U (zh) * 2014-10-31 2015-01-28 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器及显示装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016065817A1 (zh) * 2014-10-31 2016-05-06 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104952409A (zh) * 2015-07-07 2015-09-30 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
CN104952409B (zh) * 2015-07-07 2018-12-28 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
US10199003B2 (en) 2015-07-07 2019-02-05 Boe Technology Group Co., Ltd. Gate driving unit and driving method thereof, gate driving circuit and display device
CN105609136A (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105590612A (zh) * 2016-03-22 2016-05-18 京东方科技集团股份有限公司 一种移位寄存器及驱动方法、栅极驱动电路和显示装置
CN105590612B (zh) * 2016-03-22 2018-01-16 京东方科技集团股份有限公司 一种移位寄存器及驱动方法、栅极驱动电路和显示装置
US10127995B2 (en) 2016-03-22 2018-11-13 Boe Technology Group Co., Ltd. Shift register unit and method for driving the same, corresponding gate driving circuit and display device
WO2018153077A1 (zh) * 2017-02-24 2018-08-30 京东方科技集团股份有限公司 移位寄存单元、移位寄存器、栅极驱动电路和显示面板
US10950324B2 (en) 2017-02-24 2021-03-16 Boe Technology Group Co., Ltd. Shift register unit, shift register, gate driving circuit and display panel
CN116256076A (zh) * 2023-05-12 2023-06-13 固安翌光科技有限公司 一种温度传感元件、发光装置及温度传感装置
CN116256076B (zh) * 2023-05-12 2023-09-05 固安翌光科技有限公司 一种温度传感元件、发光装置及温度传感装置

Also Published As

Publication number Publication date
US20160293091A1 (en) 2016-10-06
WO2016065817A1 (zh) 2016-05-06
EP3040981A4 (en) 2017-04-12
EP3040981A1 (en) 2016-07-06

Similar Documents

Publication Publication Date Title
CN104361869A (zh) 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104700814B (zh) 移位寄存器单元、栅极驱动装置以及显示装置
CN103226981B (zh) 一种移位寄存器单元及栅极驱动电路
CN102831860B (zh) 移位寄存器及其驱动方法、栅极驱动器及显示装置
CN103366704B (zh) 一种移位寄存器单元及栅极驱动电路、显示装置
US9460676B2 (en) GOA circuit and liquid crystal display device applied to liquid crystal displays
CN103985363B (zh) 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN102915698B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN102831861B (zh) 移位寄存器及其驱动方法、栅极驱动器及显示装置
CN102708778B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
US9318067B2 (en) Shift register unit and gate driving circuit
CN101777386B (zh) 移位寄存器电路
CN103646636B (zh) 移位寄存器、栅极驱动电路及显示装置
CN102024437A (zh) 在高温环境下具有改善的稳定性的驱动电路
CN103943076A (zh) 栅极驱动器和包括该栅极驱动器的显示装置
CN102426817B (zh) 移位寄存器电路
CN105632446A (zh) Goa单元及其驱动方法、goa电路、显示装置
CN102867543A (zh) 移位寄存器、栅极驱动器及显示装置
CN106448536A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN105845098B (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN104282279A (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN109285504A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
CN105047155B (zh) 液晶显示装置及其goa扫描电路
US10825371B2 (en) Shift register, gate driving circuit, display panel and driving method
CN202838909U (zh) 移位寄存器、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20150218