CN102176446B - 一种三维高集成度***级封装结构 - Google Patents
一种三维高集成度***级封装结构 Download PDFInfo
- Publication number
- CN102176446B CN102176446B CN201110069846.7A CN201110069846A CN102176446B CN 102176446 B CN102176446 B CN 102176446B CN 201110069846 A CN201110069846 A CN 201110069846A CN 102176446 B CN102176446 B CN 102176446B
- Authority
- CN
- China
- Prior art keywords
- layer
- wiring
- packaging
- flip
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004806 packaging method and process Methods 0.000 claims abstract description 68
- 239000000463 material Substances 0.000 claims description 32
- 238000007789 sealing Methods 0.000 claims description 21
- 239000004065 semiconductor Substances 0.000 claims description 9
- 230000000149 penetrating effect Effects 0.000 claims description 6
- 229910000679 solder Inorganic materials 0.000 claims description 4
- 239000003990 capacitor Substances 0.000 claims description 3
- 239000005022 packaging material Substances 0.000 claims 2
- 239000008393 encapsulating agent Substances 0.000 description 14
- 239000003566 sealing material Substances 0.000 description 9
- 239000000047 product Substances 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 230000010354 integration Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000003822 epoxy resin Substances 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 229920000647 polyepoxide Polymers 0.000 description 4
- 239000000945 filler Substances 0.000 description 3
- 238000013461 design Methods 0.000 description 2
- 238000005538 encapsulation Methods 0.000 description 2
- 230000003014 reinforcing effect Effects 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 206010063385 Intellectualisation Diseases 0.000 description 1
- 229910001128 Sn alloy Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- -1 metallic tin Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000001721 transfer moulding Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明涉及一种三维高集成度***级封装结构,包括线路整理晶圆;位于线路整理晶圆上的至少一组倒装封装层;位于倒装封装层上的至少一组布线封装层;位于末组布线封装层上的顶部倒装封装层;设置于线路整理晶圆下方的连接球。与现有技术相比,本发明请求保护的一种三维高集成度***级封装结构,可以形成包含整体***功能而非单一的芯片功能的最终封装产品,降低了***内电阻、电感以及芯片间的干扰因素。此外,可以形成更为复杂的多层互联结构,实现封装密度更高的***级封装。
Description
技术领域
本发明涉及半导体技术,尤其涉及一种三维高集成度***级封装结构。
背景技术
随着集成电路技术的不断发展,电子产品越来越向小型化、智能化、高性能以及高可靠性方向发展。而集成电路封装不仅直接影响着集成电路、电子模块乃至整机的性能,而且还制约着整个电子***的小型化、低成本和可靠性。在集成电路晶片尺寸逐步缩小,集成度不断提高的情况下,电子工业对集成电路封装技术提出了越来越高的要求。
在公告号为CN1747156C的中国专利中就公开了一种封装线路整理晶圆。所述封装线路整理晶圆包括:线路整理晶圆,所述线路整理晶圆包括一表面;位于所述线路整理晶圆表面上的接球垫;形成于所述线路整理晶圆表面上的防焊层,所述防焊层包括至少一开口,所述开口露出所述接球垫;所述封装线路整理晶圆还包括一图案化金属补强层,所述图案化金属补强层沿着所述防焊层开口的侧壁形成于所述接球垫上。
按照上述方法所封装制造的最终产品仅具有单一的芯片功能,然而,随着半导体产品轻薄短小的趋势以及产品***功能需求的不断提高,如何进一步提高***级封装的集成性成为本领域技术人员亟待解决的问题。
发明内容
本发明解决的技术问题是:如何实现具有多层结构的高密度***级封装。
为解决上述技术问题,本发明提供一种三维高集成度***级封装结构,包括:线路整理晶圆;位于线路整理晶圆上的至少一组倒装封装层,所述倒装封装层包括依次位于线路整理晶圆上的倒贴装层、底部填充、封料层、布线层;位于倒装封装层上的至少一组布线封装层,所述布线封装层包括依次位于倒装封装层上的正贴装层、封料层、布线层;位于末组布线封装层上的顶部倒装封装层,所述顶部倒装封装层包括依次位于末组布线封装层上的倒贴装层、底部填充、封料层;设置于线路整理晶圆下方的连接球;其中,线路整理晶圆、各封装层之间透过布线层实现相邻封装层或间隔封装层间的电互联。
可选地,所述一种三维高集成度***级封装结构包括至少一组倒装封装层,所述倒装封装层包括:依次位于线路整理晶圆上的第一倒贴装层、第一底部填充、第一封装层、第一布线层。
可选地,所述第一布线层包括贯穿第一封料层的第一纵向布线、覆盖于第一封料层上且与所述第一纵向布线相连的第一横向布线。
可选地,倒装封装层上包括至少一组布线封装层,所述布线封装层包括:依次位于倒装封装层上的第一正贴装层、第二封料层、第二布线层。
可选地,所述第二布线层包括贯穿第二封料层的第二纵向布线、覆盖于第二封料层上且与所述第二纵向布线相连的第二横向布线。
可选地,所述顶部倒装封装层中的焊料凸点使顶部倒装封装层的贴装层与末组布线封装层中的布线层间形成电性互联。
可选地,所述线路整理晶圆设有上下表面,所述上下表面上设有焊盘。
可选地,所述线路整理晶圆上表面的焊盘间距小于下表面的焊盘间距。
可选地,所述贴装层中包括芯片,所述芯片为单颗或多颗。
可选地,所述贴装层还包括无源器件,所述无源器件为电容、电阻或电感中的一种或多种。
与现有技术相比,本发明请求保护的一种三维高集成度***级封装结构,将芯片和无源器件进行整合后再一并封装,可以形成包含整体***功能而非单一的芯片功能的最终封装产品;同时,多层封装层间透过布线层更实现了三维立体角度的高密度***互联,相比现有的***级封装,多层布线结构充分利用了芯片本身的厚度,在满足半导体封装轻薄短小趋势要求以及更复杂的***功能整合要求的同时,更好地降低了***内电阻、电感以及芯片间的干扰因素,结构强度以及产品可靠性得到很好地加强。
附图说明
图1为本发明一种三维高集成度***级封装结构一实施例的示意图。
具体实施方式
在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施的限制。
其次,本发明利用示意图进行详细描述,在详述本发明实施例时,为便于说明,所述示意图只是实例,其在此不应限制本发明保护的范围。
本发明提供一种三维高集成度***级封装结构,包括:线路整理晶圆;位于线路整理晶圆上的至少一组倒装封装层,所述倒装封装层包括依次位于线路整理晶圆上的倒贴装层、底部填充、封料层、布线层;位于倒装封装层上的至少一组布线封装层,所述布线封装层包括依次位于倒装封装层上的正贴装层、封料层、布线层;位于末组布线封装层上的顶部倒装封装层,所述顶部倒装封装层包括依次位于末组布线封装层上的倒贴装层、底部填充、封料层;设置于线路整理晶圆下方的连接球;其中,线路整理晶圆、各封装层之间透过布线层实现相邻封装层或间隔封装层间的电互联。
下面结合附图对本发明的具体实施方式做详细的说明。
参考图1,示出了本发明一种三维高集成度***级封装结构一实施例的示意图,本实施例中,所述一种三维高集成度***级封装结构以第一倒装封装层、第一布线封装层和顶部倒装封装层为例,但是本发明不限制与此,所述一种三维高集成度***级封装结构包括:线路整理晶圆101、位于线路整理晶圆101上的第一倒装封装层、位于第一倒装封装层上的第一布线封装层、位于第一布线封装层上的顶部倒装封装层、设置于线路整理晶圆101下方的连接球110。其中,
线路整理晶圆101是后续堆叠各封装层的基础,同时,也是承载后续各层封装层的基础,所述线路整理晶圆101包括两个功能面,其中,所述线路整理晶圆101的第一表面用于进行封装层的堆叠,所述线路整理晶圆101的第二表面用于植球(植入连接球),本实施例中,所述线路整理晶圆101的上表面用于进行封装层的堆叠,所述线路整理晶圆101的下表面用于植球,所述线路整理晶圆101的上、下表面均设置有用于实现电连接的焊盘,上下表面的焊盘通过线路整理晶圆101内部的连接走线实现导通,其中,所述线路整理晶圆101上表面的焊盘间距可以小于其下表面的焊盘间距,目的是上表面的密间距焊盘以顺应芯片高精度、高集成度的技术要求,下表面较宽松的焊盘间距以适应最终产品SMT(表面贴装)时技术精度相对较低的要求,因此,此处线路整理晶圆不但可以对后续的封装层进行线路整理,还可以作为芯片制造技术和元器件贴装技术间的精度桥梁。
第一倒装封装层中包括依次位于线路整理晶圆101上的第一倒贴装层102、第一底部填充、第一封料层103、第一布线层104。其中,
所述第一倒贴装层102包括多种半导体器件,本实施例中,所述第一倒贴装层102包括芯片和无源器件,并按照功能面朝下的方式贴附于线路整理晶圆101上,所述第一倒贴装层102的功能面,是指第一倒贴装层102中的芯片的功能焊点和无源器件的焊盘所在表面。第一倒贴装层102中芯片的功能焊点、无源器件的焊盘与线路整理晶圆101上表面的焊盘互联。
在本发明的一个优选的实施例中,设置于线路整理晶圆101之上的第一倒贴装层102及后续提及的贴装层都可以包含一个或多个相同或不同芯片,还可以包括一个或多个相同或不同的无源器件。这些芯片和无源器件各自成为一个***级封装产品的一部分,各自完成实现***级功能中的一个或多个单独的功能。
在本发明的一个优选的实施例中,第一倒贴装层102中的芯片与无源器件的组合是根据***功能来配置的。因此,在一个或一组芯片的周围,可能有相同或不同的另外的一个或一组芯片,或者相同或不同的电容、电阻或电感等无源器件;类似的,在一个无源器件的周围,可能有相同或不同的其他的无源器件,或者一个或多个相同或不同芯片。
第一倒贴装层102的芯片与线路整理晶圆101间的间隙中设有填充料以构成第一底部填充,进而避免后续封料层中内部空洞等产品可靠性问题。所述填充料可以是高分子环氧树脂,这种材料的流动性好,能够充分填充倒装芯片与封料层间的间隙。
第一封料层103将第一倒贴装层102的各个器件包覆密封以形成固定和保护,既可作为后续工艺的承载体,同时还用于绝缘和隔离不同封装层。较佳地,所述第一封料层103的材料是环氧树脂,因为环氧树脂的密封性能好,塑型容易,是形成第一封料层103的优选材料,通常可以采用诸如转注、压缩或印刷的方法形成第一封料层103。
第一布线层104包括第一纵向布线和第一横向布线。其中,所述第一纵向布线为贯穿所述第一封料层103的导线(例如,金属导线),用于实现第一倒装封装层与线路整理晶圆101间的电连接;所述第一横向布线覆盖于第一封料层103上且与所述第一纵向布线相连,用于实现第一倒装封装层与后续封装层间的电连接。本实施例中,所述第一纵向布线与线路整理晶圆101上表面的焊盘导通互联,第一横向布线与第一纵向布线、以及后续第一布线封装层中的第二布线层导通互联。
第一布线封装层中包括依次位于第一倒装封装层上的第一正贴装层105、第二封料层106、第二布线层107。
所述第一正贴装层105也包括多种半导体器件,本实施例中,所述第一正贴装层105包括芯片和无源器件,并按照功能面朝上的方式贴附于第一封料层103上,所述第一正贴装层的功能面,是指第一正贴装层105中的芯片的焊盘和无源器件的焊盘所在表面。所述第一正贴装层105与第一倒贴装层102类似,可以包含一个或多个相同或不同芯片,还可以包括一个或多个相同或不同的无源器件。
第二封料层106固定及保护第一正贴装层105的各个器件,形成使第一正贴装层105中芯片和无源器件的焊盘裸露的封装体,裸露的芯片和无源器件的焊盘用于在第二封料层106内及各封装层间形成电连接。形成第二封料层106的材料可以与形成第一封料层103的材料相同,即采用环氧树脂来形成第二封料层106。
第二布线层107包括第二纵向布线和第二横向布线。其中,所述第二纵向布线为贯穿所述第二封料层106的导线(例如,金属导线),用于实现与第一布线层104的第一横线布线间的导通互联,根据设计需求,所述第二纵向布线还可用于实现与线路整理晶圆101之间的电连接;所述第二横向布线为覆盖于所述第二封料层106上的导线(例如,金属导线),所述第二横向布线连接于第二纵向布线,用于实现第一正贴装层105的各器件之间的电连接,本实施例中,具体地,所述第二横向布线与第一正贴装层105中芯片和无源器件的焊盘相连。
实际应用中,可以根据设计需求有选择地在封料层中设置纵向布线,以实现各封装层之间或封装层和线路整理晶圆101之间的电连接,由于封料层具有良好的绝缘性,可以避免各封装层中器件之间的干扰。
顶部倒装封装层包括依次位于第一布线封装层上的第二倒贴装层108、第二底部填充、第三封料层109。
所述第二倒贴装层108与第一倒贴装层102类似,可以包含一个或多个相同或不同芯片,还可以包括一个或多个相同或不同的无源器件。本实施例中,第二贴装层108中芯片透过其焊料凸点实现了与第二布线层107的第二横向布线间的导通互联。
第二倒贴装层108的芯片与第一布线封装层间的间隙中设有填充料以构成第二底部填充。与第一底部填充相似,所述第二底部填充也是为了避免封料层中内部空洞等产品可靠性问题,同时,形成第二底部填充的材料和方法可以与第一底部填充相同。
第三封料层109包覆密封第二倒贴装层108的各个器件形成封装体,以避免外界环境的污染和侵蚀。形成第三封料层109的材料可以与形成第一封料层103和第二封料层106的材料相同,即采用环氧树脂来形成第三封料层109。
所述一种三维高集成度***级封装结构还包括设置于线路整理晶圆101下方的连接球110,所述连接球110与线路整理晶圆101下表面的焊盘相连。形成所述连接球110的材料可以是金属锡、锡合金等多种金属。
本发明一种三维高集成度***级封装结构,线路整理晶圆、各封装层间实现了相邻或相隔封装层间的互联,再经由线路整理晶圆内部的线路整理实现了***的整合,最终通过连接球将功能输出。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (6)
1.一种三维高集成度***级封装结构,其特征在于,包括:线路整理晶圆;位于线路整理晶圆上的至少一组倒装封装层,所述倒装封装层包括依次位于线路整理晶圆上的第一倒贴装层、第一底部填充、第一封料层、第一布线层;位于倒装封装层上的两组以上布线封装层,所述布线封装层包括依次位于倒装封装层上的第一正贴装层、第二封料层、第二布线层;位于末组布线封装层上的顶部倒装封装层,所述顶部倒装封装层包括依次位于末组布线封装层上的第二倒贴装层、第二底部填充、第三封料层;设置于线路整理晶圆下方的连接球;其中,线路整理晶圆、各封装层之间透过布线层实现相邻封装层或间隔封装层间的电互联;
所述第一布线层包括贯穿第一封料层的第一纵向布线、覆盖于第一封料层上且与所述第一纵向布线相连的第一横向布线;
所述第二封料层填充于所述第一正贴装层的各半导体器件之间,部分所述第二封料层还覆盖于所述第一正贴装层的半导体器件上,所述第二封料层的上表面与半导体器件的连接部件的顶部齐平,以裸露出所述第一正贴装层中半导体器件的连接部件;每组贴装层侧面和顶面的封装材料相同;
所述第二布线层包括贯穿第二封料层的第二纵向布线、覆盖于第二封料层上且与所述第二纵向布线相连的第二横向布线;相邻布线封装层中的第二纵向布线错位设置。
2.如权利要求1所述的一种三维高集成度***级封装结构,其特征在于,所述顶部倒装封装层中的焊料凸点使顶部倒装封装层的贴装层与末组布线封装层中的布线层间形成电性互联。
3.如权利要求1~2任一权利要求所述的一种三维高集成度***级封装结构,其特征在于:所述线路整理晶圆设有上下表面,所述上下表面上设有焊盘。
4.如权利要求3所述的一种三维高集成度***级封装结构,其特征在于:所述线路整理晶圆上表面的焊盘间距小于下表面的焊盘间距。
5.如权利要求1~2任一权利要求所述的一种三维高集成度***级封装结构,其特征在于:所述贴装层中包括芯片,所述芯片为单颗或多颗。
6.如权利要求5所述的一种三维高集成度***级封装结构,其特征在于:所述贴装层还包括无源器件,所述无源器件为电容、电阻或电感中的一种或多种。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110069846.7A CN102176446B (zh) | 2011-03-22 | 2011-03-22 | 一种三维高集成度***级封装结构 |
US13/984,876 US9595490B2 (en) | 2011-03-22 | 2012-03-22 | 3D system-level packaging methods and structures |
PCT/CN2012/072765 WO2012126374A1 (en) | 2011-03-22 | 2012-03-22 | 3d system-level packaging methods and structures |
US15/411,889 US10515883B2 (en) | 2011-03-22 | 2017-01-20 | 3D system-level packaging methods and structures |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110069846.7A CN102176446B (zh) | 2011-03-22 | 2011-03-22 | 一种三维高集成度***级封装结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102176446A CN102176446A (zh) | 2011-09-07 |
CN102176446B true CN102176446B (zh) | 2015-09-02 |
Family
ID=44519591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110069846.7A Active CN102176446B (zh) | 2011-03-22 | 2011-03-22 | 一种三维高集成度***级封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102176446B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104810332A (zh) * | 2015-05-05 | 2015-07-29 | 三星半导体(中国)研究开发有限公司 | 一种扇出晶圆级封装件及其制造方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2664198Y (zh) * | 2003-08-18 | 2004-12-15 | 威盛电子股份有限公司 | 多芯片封装结构 |
US20070262436A1 (en) * | 2006-05-12 | 2007-11-15 | Micron Technology, Inc. | Microelectronic devices and methods for manufacturing microelectronic devices |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100914977B1 (ko) * | 2007-06-18 | 2009-09-02 | 주식회사 하이닉스반도체 | 스택 패키지의 제조 방법 |
-
2011
- 2011-03-22 CN CN201110069846.7A patent/CN102176446B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2664198Y (zh) * | 2003-08-18 | 2004-12-15 | 威盛电子股份有限公司 | 多芯片封装结构 |
US20070262436A1 (en) * | 2006-05-12 | 2007-11-15 | Micron Technology, Inc. | Microelectronic devices and methods for manufacturing microelectronic devices |
Also Published As
Publication number | Publication date |
---|---|
CN102176446A (zh) | 2011-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7242081B1 (en) | Stacked package structure | |
US7888785B2 (en) | Semiconductor package embedded in substrate, system including the same and associated methods | |
KR101190920B1 (ko) | 적층 반도체 패키지 및 그 제조 방법 | |
CN106158772B (zh) | 板级嵌入式封装结构及其制作方法 | |
CN102176444B (zh) | 高集成度***级封装结构 | |
CN109216335A (zh) | 扇出型半导体封装模块 | |
CN202025746U (zh) | 高集成度***级封装结构 | |
CN102176450B (zh) | 高密度***级封装结构 | |
TW201304018A (zh) | 積層型半導體封裝及其製造方法 | |
US10741499B2 (en) | System-level packaging structures | |
TWI416700B (zh) | 晶片堆疊封裝結構及其製造方法 | |
KR101653563B1 (ko) | 적층형 반도체 패키지 및 이의 제조 방법 | |
KR20120088365A (ko) | 적층형 반도체 패키지 및 이의 제조 방법 | |
US20130256915A1 (en) | Packaging substrate, semiconductor package and fabrication method thereof | |
CN102176419B (zh) | 高集成度***级封装方法 | |
CN201994292U (zh) | 高密度***级封装结构 | |
US10515883B2 (en) | 3D system-level packaging methods and structures | |
CN102176448B (zh) | 扇出***级封装结构 | |
CN102176446B (zh) | 一种三维高集成度***级封装结构 | |
CN102176449B (zh) | 一种高密度***级封装结构 | |
CN102176445B (zh) | 扇出高密度封装结构 | |
KR102559873B1 (ko) | 시스템 인 패키지 | |
CN102157502B (zh) | ***级封装结构 | |
CN201994291U (zh) | 一种三维高集成度***级封装结构 | |
CN202025748U (zh) | 一种高密度***级封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee | ||
CP01 | Change in the name or title of a patent holder |
Address after: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288 Patentee after: Tongfu Microelectronics Co., Ltd. Address before: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288 Patentee before: Fujitsu Microelectronics Co., Ltd., Nantong |