CN101300911A - 电路模块以及制造电路模块的方法 - Google Patents
电路模块以及制造电路模块的方法 Download PDFInfo
- Publication number
- CN101300911A CN101300911A CNA2006800410071A CN200680041007A CN101300911A CN 101300911 A CN101300911 A CN 101300911A CN A2006800410071 A CNA2006800410071 A CN A2006800410071A CN 200680041007 A CN200680041007 A CN 200680041007A CN 101300911 A CN101300911 A CN 101300911A
- Authority
- CN
- China
- Prior art keywords
- insulating resin
- resin layer
- substrate
- module substrate
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 49
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 30
- 239000000758 substrate Substances 0.000 claims abstract description 222
- 229920005989 resin Polymers 0.000 claims abstract description 123
- 239000011347 resin Substances 0.000 claims abstract description 123
- 239000000463 material Substances 0.000 claims abstract description 7
- 239000000945 filler Substances 0.000 claims description 53
- 238000005520 cutting process Methods 0.000 claims description 11
- 238000002360 preparation method Methods 0.000 claims description 8
- 229920001187 thermosetting polymer Polymers 0.000 claims description 3
- 238000009713 electroplating Methods 0.000 claims 2
- 238000012856 packing Methods 0.000 claims 1
- 238000007747 plating Methods 0.000 description 10
- 239000000126 substance Substances 0.000 description 7
- 238000003466 welding Methods 0.000 description 7
- 239000004020 conductor Substances 0.000 description 5
- 239000004744 fabric Substances 0.000 description 5
- 239000003292 glue Substances 0.000 description 5
- 239000011230 binding agent Substances 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 239000011469 building brick Substances 0.000 description 2
- 238000005553 drilling Methods 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 230000003902 lesion Effects 0.000 description 2
- 238000004080 punching Methods 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- GNFTZDOKVXKIBK-UHFFFAOYSA-N 3-(2-methoxyethoxy)benzohydrazide Chemical compound COCCOC1=CC=CC(C(=O)NN)=C1 GNFTZDOKVXKIBK-UHFFFAOYSA-N 0.000 description 1
- FGUUSXIOTUKUDN-IBGZPJMESA-N C1(=CC=CC=C1)N1C2=C(NC([C@H](C1)NC=1OC(=NN=1)C1=CC=CC=C1)=O)C=CC=C2 Chemical compound C1(=CC=CC=C1)N1C2=C(NC([C@H](C1)NC=1OC(=NN=1)C1=CC=CC=C1)=O)C=CC=C2 FGUUSXIOTUKUDN-IBGZPJMESA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- -1 and therefore Substances 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 210000000988 bone and bone Anatomy 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000011231 conductive filler Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000011256 inorganic filler Substances 0.000 description 1
- 229910003475 inorganic filler Inorganic materials 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 239000011342 resin composition Substances 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000007711 solidification Methods 0.000 description 1
- 230000008023 solidification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/165—Containers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/403—Edge contacts; Windows or holes in the substrate having plural connections on the walls thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/162—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits the devices being mounted on two or more different substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0052—Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/429—Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/4913—Assembling to base an electrical component, e.g., capacitor, etc.
- Y10T29/49146—Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Manufacturing & Machinery (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structure Of Printed Boards (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Abstract
本发明涉及一种制造电路模块的方法,这种电路模块能够便于制造以及具有良好的屏蔽性。制备作为集合基板的模块基板(1),在模块基板(1)上安装电路组件(4);在模块基板(1)的整个上表面构造绝缘树脂层(20),使电路组件被包在绝缘树脂层(20)中;在绝缘树脂层(20)的上表面构造上表面屏蔽层(21);在模块基板和绝缘树脂层的对应于小基板的边界线(BL)部位的一部分位置构造第一通孔(16),第一通孔沿着所述模块基板和绝缘树脂层的厚度方向伸展;在第一通孔的内表面构造第一电极膜(12b),使第一电极膜(12b)连接到第一屏蔽层;用填料(15)填充第一通孔(16);接着,在对应于小基板的边界(BL)的剩余部位的位置构造第二通孔(17),所述第二通孔(17)沿着所述厚度方向伸展;在第二通孔的内表面构造第二电极膜(12a),使第二电极膜(12a)连接到上表面屏蔽层以及第一电极膜(12b);沿着小基板的边界线切割所述填充在第一通孔的填料,得到分离的小基板,从而获得电路模块(A)。
Description
技术领域
本发明涉及一种使用内嵌组件的基板的电路模块,更具体地,涉及一种具有电磁屏蔽功能的电路模块以及制造这种电路模块的方法。
背景技术
在本领域中,压控振荡器(VOC)以及天线开关等电路模块用在无线电装置如移动电话、汽车电话以及各种类型的通信装置中。这些电路模块都在电路模块的***以屏蔽电极覆盖,以防止安装在模块基板上的电路组件产生的电磁波泄露,或者外面的电磁波进入电路模块。
图12示出了具有电磁屏蔽功能的电路模块的实施例,其中,布线基板60的表面上设置有接地电极61、输入与输出电极62;布线基板60的背面设置有端子电极63。布线基板60内具有内部通孔64以及内部布线65。电路组件66使用导电的连接材料67例如焊料或者导电粘合剂连接到接地电极61以及输入与输出电极62。之后,布线基板60上面覆盖有绝缘树脂层68,绝缘树脂层68将电路组件66包在其中。绝缘树脂层68的外表面以及布线基板60的***表面覆盖有电磁屏蔽层69。
为了以较高的生产率制造具有上述配置的电路模块,需要制备作为集合基板的布线基板60,并将电路组件66安装到布线基板60。接着,布线基板60和电路组件66使用绝缘树脂层68密封,并分成多个小基板。之后,制造电磁屏蔽层69。在集合基板的状态下,是能够在绝缘树脂层68的上表面构造电磁屏蔽层69的,但是,绝缘树脂层68以及布线基板60的侧表面必须在分成小基板之后才能构造电磁屏蔽层69,从而降低了生产率,并经常发生质量不均衡的情况。
专利文献1提供了一种电路模块,这种电路模块的屏蔽层包围覆盖了安装有组件的表面的四方,且其生产率较高。
图13专利文献1所公开的电路模块的制造过程的一个实施例。该流程包括:准备集合基板状态的多层布线基板70(步骤a);在布线基板70上印刷焊料或者导电性粘合剂71(步骤b);安装电路组件72(步骤c);构造绝缘树脂层73(步骤d);在上表面构造屏蔽层74,并随后通过热处理固化绝缘树脂层73(步骤e);在相邻的小基板之间的边界部分的绝缘树脂层73上制备切槽76,使安装在布线基板70上的接地电极75暴露(步骤f);向切槽76填入导电性材料77并热固化(步骤g);通过刀片沿着切槽76切割导电性材料77,刀片的宽度小于切槽76,从而得到多片小基板。
但是,具有上述结构的电路模块中,用于填充导电性材料以进行屏蔽的切槽的深度,为到达形成在布线基板的接地电极的暴露面的深度。切槽也可切入到布线基板中,然而,为了确保集合基板在填入导电性材料时的机械强度,设置较深的切槽是不适宜的。因此,不能使用太薄的布线基板,这导致布线基板的侧表面有些部位没有形成屏蔽层,从而难以获得足够的屏蔽性。
在对比文件1的情况中,使切槽的深度刚好到达安装在布线基板表面的接地电极的暴露面的程度是不容易的,因此,很可能会损伤或者切断接地电极,这降低了生产率。
专利文献1:日本专利申请公开号:特开2005-159227
发明内容
本发明的目的是提供一种便于制造、能获得良好的屏蔽性的电路模块制造方法以及这种电路模块。
根据本发明的一个优选实施例提供制造电路模块的第一种方法,所述方法包括以下步骤:准备模块基板,所述模块基板是由多个小基板组成的集合基板;将电路组件安装到所述模块基板;在所述模块基板的整个上表面上构造绝缘树脂层,使所述电路组件被包在所述绝缘树脂层中;在所述绝缘树脂层的上表面构造第一屏蔽层;在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的一部分位置构造第一通孔,所述第一通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;在所述第一通孔的内表面构造第一电极膜,使所述第一电极膜连接到第一屏蔽层;使用填料填充所述第一通孔;在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的其他部分的位置构造第二通孔,所述第二通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;在所述第二通孔的内表面构造第二电极膜,使所述第二电极膜连接到所述第一屏蔽层和第一电极膜;以及沿着所述小基板的边界线切割填充在所述第一通孔的填料,得到分开的多个小基板。
根据本发明的优选实施例提供制造电路模块的第二种方法,所述方法包括以下步骤:准备模块基板,所述模块基板是由多个小基板组成的集合基板;将电路组件安装到所述模块基板;在所述模块基板的整个上表面上构造绝缘树脂层,使所述电路组件被包在所述绝缘树脂层中;在所述绝缘树脂层的上表面构造第一屏蔽层;在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的一部分位置构造第一通孔,所述第一通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;使用导电性填料填充所述第一通孔;在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的其他部分的位置构造第二通孔,所述第二通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;在所述第二通孔的内表面构造电极膜,使所述电极薄膜连接到所述第一屏蔽层和所述导电性填料;以及沿着所述小基板的边界线切割填充在所述第一通孔的导电性填料,得到分开的多个小基板。
下面将阐述上述的第一种方法。首先,准备模块基板,所述模块基板是由多个小基板组成的集合基板,并将电路组件安装到所述模块基板。接着,在所述模块基板的整个上表面上构造绝缘树脂层,使所述电路组件被包在所述绝缘树脂层中。在所述绝缘树脂层的上表面构造第一屏蔽层。构造绝缘树脂层和第一电极薄膜的一种方法可以是采用金属箔,作为第一屏蔽层的金属箔放置在B阶段状态(半固化状态)的绝缘树脂层的上表面,并将绝缘树脂层压到模块基板上并固化。另一种可用的方法是在模块基板上塑造绝缘树脂,之后固化绝缘树脂,通过化学镀等在绝缘树脂层的上表面构造作为第一屏蔽层的电极。另外,可以使用任意方法来构造绝缘树脂层和第一屏蔽层。
接着,在固定成一体的的模块基板和绝缘树脂层中,在对应于所述小基板的边界线一部分的位置构造第一通孔,所述第一通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展。可使用冲孔机、钻孔机、激光等来轻易形成第一通孔。可以采用任何位置以及任何形式的通孔。例如,可以在与小基板的四个角落部位对应的位置形成孔,或者在对应于两个边的位置形成长形的孔。接着,在所述第一通孔的内表面构造第一电极膜,使所述第一电极膜连接到第一屏蔽层。可以使用化学镀等已知的方法构造电极膜,以至少覆盖第一屏蔽层的边缘部分。接着,使用填料填充所述第一通孔。填料作为小基板之间的交连材料。优选地,填料在固化状态具有一定的稳固强度,且是一种容易切割的填料。例如,可以使用树脂材料或者焊料。
接着,在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的其他部分的位置构造第二通孔,所述第二通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展。如果第一通孔构造在每个小基板的角落部位对应的位置时,第二通孔可以是长条形,构造在与小基板的四个侧边对应的位置。若第一通孔是构造在每个小基板的两个相对侧边所对应位置的长形孔之时,可以在小基板的另外两个侧边对应的位置构造长条形的第二通孔。因为构造了第二通孔,所以存在集合基板被分成多个小基板的风险。但是,如上所述,因为通过填充在第一通孔的填料使小基板互相交连,所以不存在集合基板被分开的可能性。在这种状态下,在所述第二通孔的内表面构造第二电极膜,使所述第二电极膜连接到所述第一屏蔽层和第一电极膜。可以采用类似于构造第一电极膜的方式来构造第二电极膜。最后,沿着所述小基板的边界线切割填充在所述第一通孔的、使小基板互相交连着的填料,得到分开的多个小基板。
如上所述,在分成小基板的状态下,每个小基板的上表面(绝缘树脂层的上表面)覆盖有第一屏蔽层,而小基板的所有侧表面都覆盖有第二屏蔽层(第一和第二电极膜),第二屏蔽层电连接到第一屏蔽层。因此,解决了本领域中不能够在集合基板的状态下在模块基板的***表面构造屏蔽层的问题,得到屏蔽行良好电路模块。另外,因为在分成小基板之前已经完成了第一和第二屏蔽层,所以不需要在分成小基板之后构造任何的屏蔽层。因此,不需要在小基板的状态下执行后续的处理。此外,因为所有的用于在集合面板的状态下构造侧表面屏蔽的孔都是通孔,所以不需要严格控制深度,不会损伤电极,与专利文件1公开的切割槽的方案不同。
接着,阐述上述的第二种制造方法。在上述的第一种制造方法中,在第一通孔的内表面构造第一电极膜之后,向第一通孔填入作为交连材料的填料。第二种制造方法与第一种制造方法的不同之处在于,使用导电的填料填充第一通孔,而不在通孔中构造电极膜。换言之,导电的填料作为第二屏蔽层的一部分,同时能够将小基板相互交连保持为集合状态,直到构造了第二通孔和在第二通孔的内表面构造了电极膜为止。例如可用导电性树脂组合物作导电性填料。在这种方案中,填充第一通孔的导电性填料、以及构造在第二通孔的内表面的电极薄膜组成了第二屏蔽层。
第二种制造方法的优点在于,将第一种制造方法中的两个步骤合并为一个步骤,即,将构造第一电极膜以及使用填充填料这两个步骤合并为填充导电性填料这一个步骤,从而减少了流程的数量。
在对应于每个小基板的角落部位的位置构造第一通孔,并在对应于每个小基板的四个侧边的位置构造第二通孔,使用第一种制造方法制造模块电路,的方案中,得到如下构造:在模块基板和绝缘树脂层的四个角落部位有凹槽,所述凹槽沿着模块基板和绝缘树脂层的厚度方向伸展,在凹槽的内表面构造有电极膜,使电极膜构成第二屏蔽层的一部分,凹槽内填充有填料,该填料覆盖电极薄膜。类似地,在使用第二种制造方法制造模块电路时,得到如下构造:在模块基板和绝缘树脂层的四个角落部位的位置构造有凹槽,所述凹槽沿着模块基板和绝缘树脂层的厚度方向伸展,凹槽内填充有导电性填料,该导电性填料构成第二屏蔽层的一部分。作为一种相反的方案,也可以在对应于每个小基板的四个侧边的位置构造第一通孔,并在四个角落部位构造第二通孔。
在对应于每个小基板的两个相对侧边的位置构造第一通孔、以及在对应于每个小基板的另外两个相对侧边的位置构造第二通孔,使用第一种制造方法制造模块电路的方案中,得到如下构造:作为第二屏蔽层的一部分的电极膜露出于对应于所述模块基板和绝缘树脂层的两个侧边的侧表面上,而作为第二屏蔽层的其他部分的电极膜则构造在对应于模块基板和绝缘树脂层的另外两个相对侧边的侧表面,且所述电极膜被填料覆盖。类似地,在使用第二种制造方法制造模块电路时,得到如下构造:作为第二屏蔽层的一部分的电极膜露出于对应于所述模块基板和绝缘树脂层的两个相对侧边的侧表面上,而模块基板和绝缘树脂层的另外两个相对侧边对应的侧表面覆盖有导电性填料,该导电性填料构成第二屏蔽层的其他部分。
接地的端子电极可构造在模块基板的底面,第二屏蔽层的底部边缘部分连接到接地的端子电极。在这种构造中,向安装基板例如母板安装电路模块时,电路模块的屏蔽层能够容易地连接到接地电位。
电极膜做好用化学镀来形成。其优点在于,以电镀方式,可以对多个集合基板同时进行处理,另外可形成厚度均匀的电极膜。
优选地,填料包含有热固树胶,因为热固树胶例如环氧树脂在固化状态具有高强度,热固树胶是优选的能够将小基板彼此组合在一起的交连填料。
如上所述,在根据本发明制造电路模块的方法中,在分成小基板的步骤之前,已经完成了第一和第二屏蔽层,因此,不需要在分成小基板之后构造屏蔽层,从而显著地提高了生产率。另外,与现有技术的切槽方案不同,本发明中,用于在集合基板状态下构造侧表面屏蔽层的孔都是通孔,所以不需要严格控制深度,也不会损伤电极。因此,本发明的制造方法具有极大地提高生产率的优点。
在根据本发明的电路模块中,因为可以在底面之外的所有表面构造屏蔽层,所以能够有效地屏蔽来自电路组件及内部布线等的辐射,以及屏蔽外来的噪音,从而将故障的出现率最小化。
附图说明
图1是第一实施例的电路模块截面图;
图2是图1所示的电路模块沿着线II-II的截面图;
图3是图1所示的电路模块的模块基板的仰视图;
图4A是图1所示的电路模块在前半个制造过程中的平面图;
图4B是图1所示的电路模块在后半个制造过程中的平面图;
图5是图1所示的电路模块在制造过程的截面图;
图6是本发明第二实施例的电路模块的截面图;
图7是图6所示的电路模块沿着线VII-VII的截面图;
图8是图6所示的电路模块的模块基板的仰视图;
图9A是图6所示的电路模块在前半个制造过程中的平面图;
图9B是图6所示的电路模块在后半个制造过程中的平面图;
图10是本发明第三实施例的电路模块的截面图;
图11是本发明第四实施例的电路模块的截面图;
图12是现有技术的电路模块的实施例的截面图;
图13是现有技术的另一种电路模块的制造过程的示意图。
具体实施方式
下面阐述本发明的实施例。
实施例一
图1至3所示为本发明第一实施例的电路模块。图1是电路模块沿着图2所示的阶梯状切面线(线I-I)的截面图,图2是电路模块沿着图1所示的线II-II的截面图,图3是仰视图。
电路模块A包括多层树脂基板等绝缘特性基板构成的、方形的模块基板1。模块基板1的上表面具有布线电极2以及接地电极3,布线电极2用于输入和输出等。电极2和3连接电路组件4,电路组件包括有源组件如用于功率放大的晶体管,以及包括无源组件例如电容器。图2所示的布线电极2和接地电极3的式样仅仅用于举例说明。另外,本发明中连接到电极2和3的电路组件4也不局限于图中所示情况。此外,模块基板1可以是单层的。
接地电极3通过通孔导体5连接到屏蔽电极6,屏蔽电极6设置在模块基板1的背面的中间部位。屏蔽电极6由防焊薄膜7覆盖,该防焊薄膜7形成在模块基板1的背面。模块基板1背面的外周处,环状地布置有端子电极8以包围屏蔽电极6。端子电极8通过通孔9a、9b以及内部电极10连接到形成于模块基板1的上表面的布线电极2。不是所有的端子电极8都需要连接到布线电极2。一部分端子电极8可连接到接地电极3或者其他电极。模块基板1的背面的角落部位具有接地端子电极11。接地端子电极11通过侧表面屏蔽层(称为第二屏蔽层)12连接到上表面屏蔽层21,上表面屏蔽层21构造在绝缘树脂层20的上表面,下面将会阐述。侧表面屏蔽层12暴露在模块基板1的背面,侧表面屏蔽层12的底端覆盖有防焊薄膜13,防焊薄膜为框状。
模块基板1的上表面具有绝缘树脂层20,使电路组件4被包在绝缘树脂层20中。绝缘树脂层20是树脂组成物,例如,由热固树胶组成,或者由热固树胶与无机填料的混合物组成。绝缘树脂层20的厚度大于电路组件4的最大厚度,且其上表面形成平面。绝缘树脂层20的上表面具有由铜箔等构成的上表面屏蔽层(称为第一屏蔽层)。
模块基板1的侧表面与绝缘树脂层20的侧表面平齐。侧表面上连续地成型有电极膜12a。可通过电镀等方式形成电极薄膜12a。模块基板1以及绝缘树脂层20的角落部位中,设置有沿着模块基板1和绝缘树脂层20的厚度方向伸展的凹槽14,凹槽14为1/4圆弧状。通过电镀等方式在凹槽14的内表面形成电极膜12b。电极膜12b连接到电极膜12a,电极膜12a和12b形成了侧表面屏蔽层12。侧表面屏蔽层12覆盖电路模块A的整个侧面***(即,所有的侧表面),并沿着绝缘树脂层20上表面的上表面屏蔽层21的整个***边缘连接到上表面屏蔽层21。
凹槽14填充有填料15,填料15覆盖电极膜12。热固树脂、常温固化树脂、焊料等均可用作填料15,最好选用与模块基板1或者绝缘树脂层20相同类型的树脂。
如上所述,因为电路模块A除了背面之外的所有表面均覆盖有屏蔽层12和21,所以能够有效地屏蔽来自电路组件4、内部布线等的辐射,以及屏蔽外来的噪音。此外,因为在电路模块A的背面的中间部位还形成了屏蔽电极6,所以能获得更好的屏蔽效果。
接着,将结合图4A、4B和5来阐述制造具有上述配置的电路模块的方法。图4A和4B为平面图,图5为沿着类似于图1所示的阶梯状切面线得到的截面图。
图4A(a)部分和图5的(a)部分中,示出了预先在模块基板1的上表面安装电路组件4的状态。模块基板1是集合基板,包括多个小基板,模块基板1可沿着边界线BL分成多个小基板。安装电子组件4的方法不局限于焊接,也可利用凸点来倒装固定电子组件4,或者在固定电路组件4之后采用引线接合法完成安装。
图4A的(b)部分以及图5的(b)部分中,示出了这种状态:在模块基板1的整个上表面构造绝缘树脂层20,使电路组件4被包在绝缘树脂层20中;以及在绝缘树脂层20的上表面构造上表面屏蔽层21。作为一种构造绝缘树脂层20和上表面屏蔽层21的方法,一种可用的方法是:将用作上表面屏蔽层21的金属箔布置在B阶段状态(即,半固化状态)的绝缘树脂层20的上表面,而绝缘树脂层20被压到模块基板1上并被固化。另一种可行的方法是:塑造绝缘树脂,并固化到模块基板1;其后通过化学镀等方式在绝缘树脂层21的上表面构造上表面屏蔽层21。作为替换方案,可以采用其他方法来构造绝缘树脂层20以及上表面屏蔽层21。
图4A的(c)部分以及图5的(c)部分中,示出了这种状态:在模块基板1以及绝缘树脂层20中每个小基板的角落对应的位置构造第一通孔16,第一通孔16沿着模块基板1和绝缘树脂层20的厚度方向贯通。在这个实施例中,第一通孔16是圆孔。但是,也可以使用带角的孔或者十字状的孔。可使用冲孔机、钻孔机、激光等来形成第一通孔16。接着,在第一通孔16的内表面,通过化学镀等方式来构造电极膜12b以连接到上表面屏蔽层12。
在图4B的(d)部分以及图5的(d)部分中,示出了这种状态:第一通孔16填充有填料15。将填料15填充到第一通孔16之后,对填料15进行固化。
图4B的(e)部分以及图5的(e)部分中,示出了这种状态:在模块基板1以及绝缘树脂层20上,沿着边界线BL,在对应于每个小基板的四个侧边的位置构造第二通孔17,第二通孔17沿着模块基板1和绝缘树脂层20的厚度方向贯穿。第二通孔17是长条形的孔,宽度小于第一通孔16的直径。每一个第二通孔17的两端都分别延伸到填充在第一通孔16中的填料15。换句话说,每一个第二通孔17的两端都延伸到构造在第一通孔16的内部表面的电极膜12b的切断位置。但是,为了保持各个小基板与其他小基板的交连状态,第二通孔17的每个端部都必须在抵达对应的第一通孔16的中心之前终止。可使用激光或者类似物通过冲孔、切割来构造第二通孔17。
构造了第一通孔16之后,通过电镀等手段在第二通孔17的内部表面构造电极膜12a,使电极膜12a连接到上表面屏蔽层21以及电极膜12b。电极膜12a形成时,填料15将小基板保持在交连状态,因此,可在集合基板的阶段构造电极膜12a。另外,在构造了电极膜12a之后,如图5的(e)部分所示,如果需要,可在模块基板1的背面构造防焊薄膜7和13。
在图4B的(f)部分以及图5的(f)部分中,示出了这个状态:模块基板1和绝缘树脂层20被分成多个小基板(电路模块A)。分割模块基板1和绝缘树脂层20时,只需要切割将小基板交连在一起的填料15。因此,可通过激光等手段容易地进行分割。
如上所述,在集合基板的状态下(在分割成小基板之前),上表面屏蔽层21以及侧表面屏蔽层12(电极膜12a以及12b)已经完成了。因此,不需要在分割成小基板之后去构造任何的屏蔽层,从而显著地提供了生产率。另外,因为所有在集合基板状态中处理的孔就是第一通孔16和第二通孔17,与现有技术的切槽的方案不同,本发明不需要严格地控制深度,不会对电极造成损伤。
实施例二
图6至图8中示出了根据本发明的第二实施例的电路模块。与第一实施例相同或者相对的部分采用相同的附图标记,这里省略了对这些部分的描述。图6是沿着图7的阶梯状切面线(线VI-VI)得到的截面图。图7是沿着图6的线VII-VII得到的截面图。图8是仰视图。
在电路模块B中,相对的两侧面具有电极膜12c,另两个侧面具有电极膜12d。电路模块B与电路模块A的不同之处在于:侧表面屏蔽层12由电极膜12c和12d组成。虽然电极膜12c暴露在外面,但是电极膜12d是覆盖有填料30的。
图9A和图9B示出了制作第二实施例的电路模块B的方法。图9A的(a)和(b)部分与图4A的(a)和(b)部分一样。
图9A的(c)部分示出了这种状态:在模块基板1和绝缘树脂层20中沿着每个小基板的两个相对侧面平行地构造两个或者多个第一通孔31,第一通孔31沿着模块基板1和绝缘树脂层20的厚度方向贯通。第一通孔31是连续切开的长条形的孔,最好每个第一通孔31的两端都伸展到边缘空余部。可通过冲孔、刀片切割、激光等方式构造第一通孔31。接着,通过化学镀等方式在第一通孔31的内表面构造电极膜12d,电极膜12d连接到上表面屏蔽层21。
图9B的(d)部分中,示出了这种状态:向第一通孔31填入填料30,并固化填料30。
图9B的(e)部分中,示出了这种状态:以垂直于第一通孔31的方向在模块基板1以及绝缘树脂层20中构造第二通孔32,即,第二通孔32沿着每个小基板的两侧以沿着模块基板1和绝缘树脂层20的厚度方向贯通。第二通孔32的两端延伸到填充在两侧的第一通孔31中的填料30。换句话说,每一个第二通孔32的两端都延伸到构造在第一通孔31的内表面的电极膜12d的位置。为了不分开集合基板,需要每个第二通孔32的每一端都在抵达边缘空余部的中间时终止,或者在抵达边缘的中间之前终止。第二通孔32的构造方式与第一通孔31的构造方式相同。
通过在化学镀层等方式在第二通孔32的内表面构造电极膜12c,电极膜12c连接到上表面屏蔽层21以及电极膜12d。构造电极膜12c时,由填料30将小基板保持在交连状态。因此,可以在集合基板的状态下构造电极膜12c。另外,构造电极膜12c之后,如果需要,可在模块基板1的背面构造防焊薄膜7和13。
在图9B的(f)部分中,示出了这种状态:模块基板1和绝缘树脂层20分成小基板(电路模块B)。换言之,沿着第一通孔31切割填充在第一通孔31的填料30,就可以分割出电路模块B。在这种情况下,所切割的槽的宽度要小于第一通孔31的宽度,以避免损伤构造在第一通孔31的内表面上的电极膜12d。
在第二实施例中,构造了第二通孔32之后,由填充在第一通孔31的填料30将小基板保持在交连状态。换言之,通过小基板的两个相对侧面将小基板保持在组合状态。因此,其保持力较大,从而避免了在构造了电极膜12c时由于不小心将小基板分离的风险。
实施例三
图10示出了根据第三实施例的电路模块。与第一实施例相同的和对应的部分采用相同的附图标记来表示,这里省略了对这些部分的重复描述。在第一实施例中,在第一通孔16的内表面构造了电极膜12b之后,向第一通孔填入填料15。但是,在第三实施例中,填料40由导电粘合剂组成,因此,填料40兼有两个功能。
在电路模块C的角落部位构造有凹槽14。凹槽14填充有填料40,填料40由导电粘合剂组成。填料40的上端和下端分别连接到上表面屏蔽层21以及构造在背面的接地端子电极11。另外,填料40的两侧的末端连接到电极膜12a,电极膜12a构造在剩余的侧表面上,这样,侧表面屏蔽层由填料40以及电极膜12a组成。
使用导电性填料40的一种方法是仅仅使用导电的填料40来填充第一通孔16,而第一实施例的方法是在在构造了第一通孔16之后构造电极膜12b以及使用填料15填充。因此,与第一实施例的方案相比,第三实施例的方法减少了处理的次数。
虽然图中没有示出,但是第三实施例的构造也可以应用到第二实施例中。在这种情况之下,填料40可作为电极膜12d以及填料30。填料40的上端和下端分别连接上表面屏蔽层21和构造在背面的接地端子电极11。另外,填料40的两个末端连接到位于其他侧表面的电极膜12c。
实施例四
图11示出了根据本发明第四实施例的电路模块。与第一实施例相同的和对应的部分采用相同的附图标记来表示,这里省略了对这些部分的重复描述。
根据本实施例的电路模块D中,堆叠有两个内置组件层,每个内置组件层都是第一实施例中的内置组件层。位于两个内置组件层之间的屏蔽层50连接到侧表面屏蔽层12。这种多层的构造允许电路组件4具有高度的集成性,带来了小型化的产品。另外,因为对上层内置组件层以外的内置组件层,也可获得屏蔽效果(电磁屏蔽效果),所以进一步降低了信号泄露以及外来的噪声影响。
Claims (13)
1、一种制造电路模块的方法,所述方法包括以下步骤:
准备模块基板,所述模块基板是由多个小基板组成的集合基板;
将电路组件安装到所述模块基板;
在所述模块基板的整个上表面上构造绝缘树脂层,使所述电路组件被包在所述绝缘树脂层中;
在所述绝缘树脂层的上表面构造第一屏蔽层;
在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线部分的位置构造第一通孔,所述第一通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;
在所述第一通孔的内表面构造第一电极膜,使所述第一电极膜连接到第一屏蔽层;
使用填料填充所述第一通孔;
在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的其他部分的位置构造第二通孔,所述第二通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;
在所述第二通孔的内表面构造第二电极膜,使所述第二电极膜连接到所述第一屏蔽层和第一电极膜;以及
沿着所述小基板的边界线切割填充在所述第一通孔的填料,得到分开的多个小基板。
2、一种制造电路模块的方法,所述方法包括如下步骤:
准备模块基板,所述模块基板是由多个小基板组成的集合基板;
将电路组件安装到所述模块基板;
在所述模块基板的整个上表面上构造绝缘树脂层,使所述电路组件被包在所述绝缘树脂层中;
在所述绝缘树脂层的上表面构造第一屏蔽层;
在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线部分的位置构造第一通孔,所述第一通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;
使用导电性填料填充所述第一通孔;
在所述模块基板与所述绝缘树脂层中对应于所述小基板的边界线的其他部分的位置构造第二通孔,所述第二通孔沿着所述模块基板以及所述绝缘树脂层的厚度方向伸展;
在所述第二通孔的内表面构造电极膜,使所述电极膜连接到所述第一屏蔽层和所述导电性填料;以及
沿着所述小基板的边界线切割填充在所述第一通孔的导电性填料,得到分开的多个小基板。
3、根据权利要求1或2所述的制造电路模块的方法,其特征在于,在对应于所述小基板的四个角落部位的位置构造所述第一通孔,在对应于所述小基板的四个侧边的位置构造所述第二通孔。
4、根据权利要求1或2所述的制造电路模块的方法,其特征在于,在对应于所述小基板的两个相对的侧边的位置构造所述第一通孔,在对应于所述小基板的另外两个相对的侧边的位置构造所述第二通孔。
5、根据权利要求1至4中任意一项所述的制造电路模块的方法,其特征在于,通过电镀的方式构造所述电极膜。
6、根据权利要求1至5中任意一项所述的制造电路模块的方法,其特征在于,所述填充材料包含有热固树脂。
7、一种电路模块,包括:
模块基板,所述模块基板的表面上安装有电路组件;
构造在所述模块基板的整个上表面的绝缘树脂层,所述电路组件被包在所述绝缘树脂层中;
构造在所述绝缘树脂层的上表面的第一屏蔽层;
在所述模块基板以及绝缘树脂层的所有侧表面连续地构造的第二屏蔽层,所述第二屏蔽层的上边缘连接到所述第一屏蔽层;
构造在所述模块基板和所述绝缘树脂层的四个角落部位的凹槽,所述凹槽沿着所述模块基板和所述绝缘树脂层的厚度方向伸展;
构造在所述凹槽的内表面的电极膜,所述电极膜作为所述第二屏蔽层的一部分;以及
填充到所述凹槽的填料,所述填料覆盖所述电极膜。
8、一种电路模块,包括:
模块基板,所述模块基板的表面上安装有电路组件;
构造在所述模块基板的整个上表面的绝缘树脂层,所述电路组件被包在所述绝缘树脂层中;
构造在所述绝缘树脂层的上表面的第一屏蔽层;
在所述模块基板以及绝缘树脂层的所有侧表面连续地构造的第二屏蔽层,所述第二屏蔽层的上边缘连接到所述第一屏蔽层;
暴露在与所述模块基板和所述绝缘树脂层的两个相对边对应的侧表面上的电极膜,所述电极膜作为所述第二屏蔽层的一部分;
构造在与所述两个相对边之外的两个边对应的侧表面上的电极膜,所述电极膜作为所述第二屏蔽层的另一部分;以及
覆盖所述电极膜的填料。
9、一种电路模块,包括:
模块基板,所述模块基板的表面上安装有电路组件;
构造在所述模块基板的整个上表面的绝缘树脂层,所述电路组件被包在所述绝缘树脂层中;
构造在所述绝缘树脂层的上表面的第一屏蔽层;
在所述模块基板以及绝缘树脂层的所有侧表面连续地构造的第二屏蔽层,所述第二屏蔽层的上边缘连接到所述第一屏蔽层;
构造在所述模块基板和所述绝缘树脂层的四个角落部位的凹槽,所述凹槽沿着所述模块基板和所述绝缘树脂层的厚度方向伸展;以及
填充所述凹槽的导电性填料,所述导电性填料作为所述第二屏蔽层的一部分。
10、一种电路模块,包括:
模块基板,所述模块基板的表面上安装有电路组件;
构造在所述模块基板的整个上表面的绝缘树脂层,所述电路组件被包在所述绝缘树脂层中;
构造在所述绝缘树脂层的上表面的第一屏蔽层;
在所述模块基板以及绝缘树脂层的所有侧表面连续地构造的第二屏蔽层,所述第二屏蔽层的上边缘连接到所述第一屏蔽层;
暴露在与所述模块基板和所述绝缘树脂层的两个相对边对应的侧表面上的电极膜,所述电极膜作为所述第二屏蔽层的一部分;以及
覆盖所述两个边之外的两个边对应的侧表面的导电性填料,所述导电性填料作为所述第二屏蔽层的另一部分。
11、根据权利要求7至10中任意一项所述的电路模块,其特征在于,所述接地端子电极构造在所述模块基板的底面,所述第二屏蔽层的底边部位连接到所述接地端子电极。
12、根据权利要求7至11中任意一项所述的电路模块,其特征在于,所述电极膜为通过电镀来形成。
13、根据权利要求7至12中任意一项所述的电路模块,其特征在于,所述填料包含有热固树脂。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005342012 | 2005-11-28 | ||
JP342012/2005 | 2005-11-28 | ||
PCT/JP2006/318495 WO2007060784A1 (ja) | 2005-11-28 | 2006-09-19 | 回路モジュールの製造方法および回路モジュール |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101300911A true CN101300911A (zh) | 2008-11-05 |
CN101300911B CN101300911B (zh) | 2010-10-27 |
Family
ID=38067021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006800410071A Active CN101300911B (zh) | 2005-11-28 | 2006-09-19 | 电路模块以及制造电路模块的方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7488903B2 (zh) |
JP (1) | JP4816647B2 (zh) |
CN (1) | CN101300911B (zh) |
WO (1) | WO2007060784A1 (zh) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102246608A (zh) * | 2008-12-08 | 2011-11-16 | 揖斐电株式会社 | 布线板及其制造方法 |
CN104023463A (zh) * | 2012-11-07 | 2014-09-03 | 太阳诱电株式会社 | 电子电路模块 |
CN105321933A (zh) * | 2014-08-01 | 2016-02-10 | 乾坤科技股份有限公司 | 具有顺形电磁屏蔽结构的半导体封装件及其制造方法 |
CN105848458A (zh) * | 2015-01-29 | 2016-08-10 | Lg伊诺特有限公司 | 电磁波屏蔽结构 |
CN106057688A (zh) * | 2015-04-10 | 2016-10-26 | 星科金朋有限公司 | 具有屏蔽件的集成电路封装***及其制造方法 |
CN107006139A (zh) * | 2014-12-12 | 2017-08-01 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN107006138A (zh) * | 2014-12-12 | 2017-08-01 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN108093554A (zh) * | 2016-11-21 | 2018-05-29 | 鹏鼎控股(深圳)股份有限公司 | 高频信号传输结构及其制作方法 |
CN110291628A (zh) * | 2017-02-22 | 2019-09-27 | 京瓷株式会社 | 布线基板、电子装置及电子模块 |
CN110364444A (zh) * | 2019-08-01 | 2019-10-22 | 合肥矽迈微电子科技有限公司 | 三面附金属包封封装结构及其制备方法 |
WO2020220426A1 (zh) * | 2019-04-30 | 2020-11-05 | 武汉华星光电半导体显示技术有限公司 | 有机发光二极管显示面板及其制造方法、显示器 |
CN113838813A (zh) * | 2020-06-23 | 2021-12-24 | 启碁科技股份有限公司 | 封装结构及其制造方法 |
US11869850B2 (en) | 2020-06-19 | 2024-01-09 | Wistron Neweb Corporation | Package structure comprising conductive metal board and ground element |
Families Citing this family (107)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8062930B1 (en) | 2005-08-08 | 2011-11-22 | Rf Micro Devices, Inc. | Sub-module conformal electromagnetic interference shield |
US20090002969A1 (en) | 2007-06-27 | 2009-01-01 | Rf Micro Devices, Inc. | Field barrier structures within a conformal shield |
US8053872B1 (en) | 2007-06-25 | 2011-11-08 | Rf Micro Devices, Inc. | Integrated shield for a no-lead semiconductor device package |
US8959762B2 (en) | 2005-08-08 | 2015-02-24 | Rf Micro Devices, Inc. | Method of manufacturing an electronic module |
US7928538B2 (en) * | 2006-10-04 | 2011-04-19 | Texas Instruments Incorporated | Package-level electromagnetic interference shielding |
JP5127315B2 (ja) * | 2007-06-22 | 2013-01-23 | パナソニック株式会社 | 部品内蔵モジュール |
US20090002967A1 (en) * | 2007-06-29 | 2009-01-01 | Tdk Corporation | Electronic module and fabrication method thereof |
WO2009044737A1 (ja) * | 2007-10-01 | 2009-04-09 | Murata Manufacturing Co., Ltd. | 電子部品 |
US8350367B2 (en) * | 2008-02-05 | 2013-01-08 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8022511B2 (en) | 2008-02-05 | 2011-09-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US7989928B2 (en) | 2008-02-05 | 2011-08-02 | Advanced Semiconductor Engineering Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8212339B2 (en) * | 2008-02-05 | 2012-07-03 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8053253B2 (en) | 2008-06-06 | 2011-11-08 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
DE102008031231B4 (de) * | 2008-07-02 | 2012-12-27 | Siemens Aktiengesellschaft | Herstellungsverfahren für planare elektronsche Leistungselektronik-Module für Hochtemperatur-Anwendungen und entsprechendes Leistungselektronik-Modul |
US8410584B2 (en) * | 2008-08-08 | 2013-04-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
WO2010021262A1 (ja) * | 2008-08-19 | 2010-02-25 | 株式会社村田製作所 | 回路モジュール及びその製造方法 |
CN101685764B (zh) * | 2008-09-23 | 2011-11-30 | 海华科技股份有限公司 | ***级封装模块结构的制造方法 |
US8110441B2 (en) | 2008-09-25 | 2012-02-07 | Stats Chippac, Ltd. | Method of electrically connecting a shielding layer to ground through a conductive via disposed in peripheral region around semiconductor die |
US20100110656A1 (en) * | 2008-10-31 | 2010-05-06 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
US20100207257A1 (en) * | 2009-02-17 | 2010-08-19 | Advanced Semiconductor Engineering, Inc. | Semiconductor package and manufacturing method thereof |
US8110902B2 (en) * | 2009-02-19 | 2012-02-07 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
JP5391747B2 (ja) * | 2009-03-10 | 2014-01-15 | パナソニック株式会社 | モジュール部品とモジュール部品の製造方法と、これを用いた電子機器 |
WO2010103756A1 (ja) * | 2009-03-10 | 2010-09-16 | パナソニック株式会社 | モジュール部品とその製造方法と、およびそのモジュール部品を用いた電子機器 |
JP5565548B2 (ja) * | 2009-03-23 | 2014-08-06 | Tdk株式会社 | 樹脂封止型電子部品及びその製造方法 |
JP5387831B2 (ja) * | 2009-06-04 | 2014-01-15 | ブラザー工業株式会社 | 電子機器 |
US8212340B2 (en) | 2009-07-13 | 2012-07-03 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
JP5631403B2 (ja) * | 2009-09-14 | 2014-11-26 | メアス ドイチュラント ゲゼルシャフト ミット ベシュレンクテル ハフツングMEAS Deutschland GmbH | 電気部品の製造方法及び電気部品 |
US8030750B2 (en) * | 2009-11-19 | 2011-10-04 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8378466B2 (en) * | 2009-11-19 | 2013-02-19 | Advanced Semiconductor Engineering, Inc. | Wafer-level semiconductor device packages with electromagnetic interference shielding |
JP2011108929A (ja) * | 2009-11-19 | 2011-06-02 | Murata Mfg Co Ltd | 回路基板および回路基板の製造方法 |
US8368185B2 (en) * | 2009-11-19 | 2013-02-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
CN102082980B (zh) * | 2009-12-01 | 2015-04-15 | 昆山华扬电子有限公司 | 数字麦克风内嵌屏蔽印制板及其制作工艺 |
US8569894B2 (en) | 2010-01-13 | 2013-10-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with single sided substrate design and manufacturing methods thereof |
TWI411075B (zh) | 2010-03-22 | 2013-10-01 | Advanced Semiconductor Eng | 半導體封裝件及其製造方法 |
TWI540698B (zh) | 2010-08-02 | 2016-07-01 | 日月光半導體製造股份有限公司 | 半導體封裝件與其製造方法 |
US9137934B2 (en) | 2010-08-18 | 2015-09-15 | Rf Micro Devices, Inc. | Compartmentalized shielding of selected components |
US9007273B2 (en) | 2010-09-09 | 2015-04-14 | Advances Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
TWI491009B (zh) * | 2010-10-08 | 2015-07-01 | 晶片級電磁干擾屏蔽結構及製造方法 | |
US8520399B2 (en) * | 2010-10-29 | 2013-08-27 | Palo Alto Research Center Incorporated | Stretchable electronics modules and circuits |
KR20120045893A (ko) * | 2010-11-01 | 2012-05-09 | 삼성전기주식회사 | 반도체 패키지 모듈 |
KR101711045B1 (ko) * | 2010-12-02 | 2017-03-02 | 삼성전자 주식회사 | 적층 패키지 구조물 |
US8279625B2 (en) | 2010-12-14 | 2012-10-02 | Apple Inc. | Printed circuit board radio-frequency shielding structures |
US9406658B2 (en) | 2010-12-17 | 2016-08-02 | Advanced Semiconductor Engineering, Inc. | Embedded component device and manufacturing methods thereof |
JP2012151353A (ja) * | 2011-01-20 | 2012-08-09 | Sharp Corp | 半導体モジュール |
JP5691573B2 (ja) * | 2011-02-02 | 2015-04-01 | 日本電気株式会社 | モジュール部品の製造方法 |
US8835226B2 (en) | 2011-02-25 | 2014-09-16 | Rf Micro Devices, Inc. | Connection using conductive vias |
US9627230B2 (en) | 2011-02-28 | 2017-04-18 | Qorvo Us, Inc. | Methods of forming a microshield on standard QFN package |
US20120228751A1 (en) * | 2011-03-07 | 2012-09-13 | Samsung Electronics Co., Ltd. | Semiconductor package and method of manufacturing the same |
JP5294353B2 (ja) * | 2011-04-15 | 2013-09-18 | Necアクセステクニカ株式会社 | 電磁波シールド構造 |
JP5480923B2 (ja) * | 2011-05-13 | 2014-04-23 | シャープ株式会社 | 半導体モジュールの製造方法及び半導体モジュール |
JP5400094B2 (ja) * | 2011-06-02 | 2014-01-29 | 力成科技股▲分▼有限公司 | 半導体パッケージ及びその実装方法 |
US9179538B2 (en) * | 2011-06-09 | 2015-11-03 | Apple Inc. | Electromagnetic shielding structures for selectively shielding components on a substrate |
JP5830291B2 (ja) * | 2011-07-22 | 2015-12-09 | Fdk株式会社 | 電子回路モジュールおよび電子回路モジュールの製造方法 |
US9155188B2 (en) * | 2011-11-04 | 2015-10-06 | Apple Inc. | Electromagnetic interference shielding techniques |
US8541883B2 (en) | 2011-11-29 | 2013-09-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having shielded conductive vias |
US9030841B2 (en) * | 2012-02-23 | 2015-05-12 | Apple Inc. | Low profile, space efficient circuit shields |
JP2013207213A (ja) * | 2012-03-29 | 2013-10-07 | Tdk Corp | 電子部品モジュール及びその製造方法 |
KR20130111780A (ko) * | 2012-04-02 | 2013-10-11 | 삼성전자주식회사 | Emi 차폐부를 갖는 반도체 장치 |
US8937376B2 (en) | 2012-04-16 | 2015-01-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor packages with heat dissipation structures and related methods |
US8786060B2 (en) | 2012-05-04 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
US8704341B2 (en) | 2012-05-15 | 2014-04-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor packages with thermal dissipation structures and EMI shielding |
US8653634B2 (en) | 2012-06-11 | 2014-02-18 | Advanced Semiconductor Engineering, Inc. | EMI-shielded semiconductor devices and methods of making |
US9153542B2 (en) | 2012-08-01 | 2015-10-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having an antenna and manufacturing method thereof |
KR20140023112A (ko) * | 2012-08-17 | 2014-02-26 | 삼성전자주식회사 | 반도체 패키지를 포함하는 전자 장치 및 그 제조 방법 |
JP6136152B2 (ja) * | 2012-09-11 | 2017-05-31 | 日本電気株式会社 | モジュール部品の製造方法 |
US9978688B2 (en) | 2013-02-28 | 2018-05-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having a waveguide antenna and manufacturing method thereof |
US9837701B2 (en) | 2013-03-04 | 2017-12-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor package including antenna substrate and manufacturing method thereof |
US9129954B2 (en) | 2013-03-07 | 2015-09-08 | Advanced Semiconductor Engineering, Inc. | Semiconductor package including antenna layer and manufacturing method thereof |
US9172131B2 (en) | 2013-03-15 | 2015-10-27 | Advanced Semiconductor Engineering, Inc. | Semiconductor structure having aperture antenna |
KR101994714B1 (ko) * | 2013-05-21 | 2019-07-01 | 삼성전기주식회사 | 고주파 모듈 |
US9807890B2 (en) | 2013-05-31 | 2017-10-31 | Qorvo Us, Inc. | Electronic modules having grounded electromagnetic shields |
CN103400825B (zh) | 2013-07-31 | 2016-05-18 | 日月光半导体制造股份有限公司 | 半导体封装件及其制造方法 |
JP2015046571A (ja) * | 2013-08-02 | 2015-03-12 | 日本特殊陶業株式会社 | 配線基板およびその製造方法 |
JP6282451B2 (ja) * | 2013-12-03 | 2018-02-21 | 新光電気工業株式会社 | 電子装置及び電子装置の製造方法 |
US9433090B2 (en) * | 2014-03-25 | 2016-08-30 | Microsoft Technology Licensing, Llc | Edge plated printed circuit board |
CN206976318U (zh) * | 2014-11-21 | 2018-02-06 | 株式会社村田制作所 | 模块 |
JP6443458B2 (ja) * | 2015-01-30 | 2018-12-26 | 株式会社村田製作所 | 電子回路モジュール |
KR102377472B1 (ko) * | 2015-03-10 | 2022-03-23 | 삼성전자주식회사 | 반도체 패키지 및 그 제조방법 |
WO2017026430A1 (ja) * | 2015-08-11 | 2017-02-16 | 株式会社村田製作所 | 高周波モジュールおよびその製造方法 |
US9974181B2 (en) * | 2016-03-24 | 2018-05-15 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Module with external shield and back-spill barrier for protecting contact pads |
JP6728917B2 (ja) | 2016-04-12 | 2020-07-22 | Tdk株式会社 | 電子回路モジュールの製造方法 |
JP2017199764A (ja) * | 2016-04-26 | 2017-11-02 | 京セラ株式会社 | モジュール印刷配線板およびその製造方法 |
JP6621708B2 (ja) * | 2016-05-26 | 2019-12-18 | 新光電気工業株式会社 | 半導体装置、半導体装置の製造方法 |
US9922937B2 (en) * | 2016-07-30 | 2018-03-20 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Self-shielded die having electromagnetic shielding on die surfaces |
CN114980523A (zh) * | 2016-08-19 | 2022-08-30 | 奈科斯特金技术私人有限公司 | 用于制造印刷电路板的方法 |
KR102634389B1 (ko) * | 2016-09-07 | 2024-02-06 | 삼성전자주식회사 | 반도체 패키지 및 그의 제조 방법 |
JP6711228B2 (ja) | 2016-09-30 | 2020-06-17 | 日亜化学工業株式会社 | 基板の製造方法 |
JP6900660B2 (ja) * | 2016-11-28 | 2021-07-07 | 株式会社村田製作所 | シールド層を有するモジュール |
JP6463323B2 (ja) * | 2016-12-01 | 2019-01-30 | 太陽誘電株式会社 | 無線モジュール、およびその製造方法 |
JP6408540B2 (ja) * | 2016-12-01 | 2018-10-17 | 太陽誘電株式会社 | 無線モジュール及び無線モジュールの製造方法 |
JP6449837B2 (ja) * | 2016-12-01 | 2019-01-09 | 太陽誘電株式会社 | 無線モジュール及び無線モジュールの製造方法 |
WO2019088175A1 (ja) * | 2017-11-02 | 2019-05-09 | 株式会社村田製作所 | 回路モジュール |
US10373917B2 (en) * | 2017-12-05 | 2019-08-06 | Tdk Corporation | Electronic circuit package using conductive sealing material |
US10564679B2 (en) * | 2018-04-05 | 2020-02-18 | Samsung Electro-Mechanics Co., Ltd. | Electronic device module, method of manufacturing the same and electronic apparatus |
US11127689B2 (en) | 2018-06-01 | 2021-09-21 | Qorvo Us, Inc. | Segmented shielding using wirebonds |
US11219144B2 (en) | 2018-06-28 | 2022-01-04 | Qorvo Us, Inc. | Electromagnetic shields for sub-modules |
US11114363B2 (en) | 2018-12-20 | 2021-09-07 | Qorvo Us, Inc. | Electronic package arrangements and related methods |
US10985109B2 (en) | 2018-12-27 | 2021-04-20 | STATS ChipPAC Pte. Ltd. | Shielded semiconductor packages with open terminals and methods of making via two-step process |
US11071196B2 (en) * | 2019-04-05 | 2021-07-20 | Samsung Electro-Mechanics Co., Ltd. | Electronic device module and method of manufacturing electronic device module |
US11515282B2 (en) | 2019-05-21 | 2022-11-29 | Qorvo Us, Inc. | Electromagnetic shields with bonding wires for sub-modules |
US11935799B2 (en) * | 2019-06-25 | 2024-03-19 | Intel Corporation | Integrated circuit package lids with polymer features |
CN113496990B (zh) * | 2020-04-01 | 2023-10-20 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及半导体结构的形成方法 |
CN113692143B (zh) * | 2020-05-19 | 2023-01-17 | 鹏鼎控股(深圳)股份有限公司 | 具有内埋元件的线路板的制作方法 |
JP7089192B2 (ja) * | 2020-05-28 | 2022-06-22 | 日亜化学工業株式会社 | 基板の製造方法 |
KR20220000538A (ko) | 2020-06-26 | 2022-01-04 | 삼성전자주식회사 | 반도체 모듈 |
WO2022168478A1 (ja) * | 2021-02-05 | 2022-08-11 | 株式会社村田製作所 | モジュール |
CN113691230B (zh) * | 2021-08-25 | 2023-11-28 | 北京超材信息科技有限公司 | 声学装置封装结构 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0567039U (ja) * | 1992-02-21 | 1993-09-03 | 安藤電気株式会社 | 上面と下面の外周側面をめっきで導通させた両面プリント板 |
JP2707996B2 (ja) * | 1995-02-24 | 1998-02-04 | 日本電気株式会社 | 混成集積回路装置およびその製造方法 |
JP3797636B2 (ja) * | 1997-02-21 | 2006-07-19 | シチズン電子株式会社 | 表面実装型発光ダイオード及びその製造方法 |
JP4159636B2 (ja) * | 1997-11-25 | 2008-10-01 | シチズン電子株式会社 | 電子部品パッケージ及びその製造方法 |
JP2001313450A (ja) * | 2000-04-28 | 2001-11-09 | Matsushita Electric Ind Co Ltd | プリント配線板の製造方法 |
JP2002094204A (ja) * | 2000-09-19 | 2002-03-29 | Matsushita Electric Ind Co Ltd | 高周波モジュールとその製造方法 |
US20040088855A1 (en) * | 2002-11-11 | 2004-05-13 | Salman Akram | Interposers for chip-scale packages, chip-scale packages including the interposers, test apparatus for effecting wafer-level testing of the chip-scale packages, and methods |
US6998532B2 (en) | 2002-12-24 | 2006-02-14 | Matsushita Electric Industrial Co., Ltd. | Electronic component-built-in module |
TWI235469B (en) * | 2003-02-07 | 2005-07-01 | Siliconware Precision Industries Co Ltd | Thermally enhanced semiconductor package with EMI shielding |
JP3842229B2 (ja) * | 2003-02-27 | 2006-11-08 | 太陽誘電株式会社 | 回路モジュール |
WO2004093506A2 (en) * | 2003-04-15 | 2004-10-28 | Wavezero, Inc. | Electomagnetic interference shielding for a printed circuit board |
JP2005072095A (ja) | 2003-08-20 | 2005-03-17 | Alps Electric Co Ltd | 電子回路ユニットおよびその製造方法 |
JP2005109306A (ja) | 2003-10-01 | 2005-04-21 | Matsushita Electric Ind Co Ltd | 電子部品パッケージおよびその製造方法 |
JP2005116762A (ja) * | 2003-10-07 | 2005-04-28 | Fujitsu Ltd | 半導体装置の保護方法及び半導体装置用カバー及び半導体装置ユニット及び半導体装置の梱包構造 |
JP2005159227A (ja) | 2003-11-28 | 2005-06-16 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュール及びその製造方法 |
JP2005276980A (ja) * | 2004-03-24 | 2005-10-06 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールの製造方法 |
JP2005317935A (ja) * | 2004-03-30 | 2005-11-10 | Matsushita Electric Ind Co Ltd | モジュール部品およびその製造方法 |
EP1631137A4 (en) | 2004-03-30 | 2009-05-27 | Panasonic Corp | MODULAR COMPONENT AND METHOD FOR MANUFACTURING THE SAME |
JP2007043327A (ja) * | 2005-08-01 | 2007-02-15 | Star Micronics Co Ltd | コンデンサマイクロホン |
TWI284407B (en) * | 2005-11-03 | 2007-07-21 | Cyntec Co Ltd | Package device with electromagnetic interference shield |
US7445968B2 (en) * | 2005-12-16 | 2008-11-04 | Sige Semiconductor (U.S.), Corp. | Methods for integrated circuit module packaging and integrated circuit module packages |
-
2006
- 2006-09-19 WO PCT/JP2006/318495 patent/WO2007060784A1/ja active Application Filing
- 2006-09-19 JP JP2007546373A patent/JP4816647B2/ja not_active Expired - Fee Related
- 2006-09-19 CN CN2006800410071A patent/CN101300911B/zh active Active
-
2008
- 2008-04-22 US US12/107,163 patent/US7488903B2/en active Active
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102246608A (zh) * | 2008-12-08 | 2011-11-16 | 揖斐电株式会社 | 布线板及其制造方法 |
CN104023463A (zh) * | 2012-11-07 | 2014-09-03 | 太阳诱电株式会社 | 电子电路模块 |
CN104023463B (zh) * | 2012-11-07 | 2015-09-30 | 太阳诱电株式会社 | 电子电路模块 |
CN105321933B (zh) * | 2014-08-01 | 2019-08-09 | 乾坤科技股份有限公司 | 具有顺形电磁屏蔽结构的半导体封装件及其制造方法 |
CN105321933A (zh) * | 2014-08-01 | 2016-02-10 | 乾坤科技股份有限公司 | 具有顺形电磁屏蔽结构的半导体封装件及其制造方法 |
CN107006139A (zh) * | 2014-12-12 | 2017-08-01 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN107006138A (zh) * | 2014-12-12 | 2017-08-01 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN107006139B (zh) * | 2014-12-12 | 2019-10-18 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN107006138B (zh) * | 2014-12-12 | 2019-07-05 | 名幸电子有限公司 | 模制电路模块及其制造方法 |
CN105848458A (zh) * | 2015-01-29 | 2016-08-10 | Lg伊诺特有限公司 | 电磁波屏蔽结构 |
CN106057688A (zh) * | 2015-04-10 | 2016-10-26 | 星科金朋有限公司 | 具有屏蔽件的集成电路封装***及其制造方法 |
CN106057688B (zh) * | 2015-04-10 | 2021-03-26 | 星科金朋有限公司 | 具有屏蔽件的集成电路封装***及其制造方法 |
US11024585B2 (en) | 2015-04-10 | 2021-06-01 | STATS ChipPAC Pte. Ltd. | Integrated circuit packaging system with shielding and method of manufacture thereof |
US11145603B2 (en) | 2015-04-10 | 2021-10-12 | STATS ChipPAC Pte. Ltd. | Integrated circuit packaging system with shielding and method of manufacture thereof |
CN108093554A (zh) * | 2016-11-21 | 2018-05-29 | 鹏鼎控股(深圳)股份有限公司 | 高频信号传输结构及其制作方法 |
CN110291628A (zh) * | 2017-02-22 | 2019-09-27 | 京瓷株式会社 | 布线基板、电子装置及电子模块 |
WO2020220426A1 (zh) * | 2019-04-30 | 2020-11-05 | 武汉华星光电半导体显示技术有限公司 | 有机发光二极管显示面板及其制造方法、显示器 |
CN110364444A (zh) * | 2019-08-01 | 2019-10-22 | 合肥矽迈微电子科技有限公司 | 三面附金属包封封装结构及其制备方法 |
US11869850B2 (en) | 2020-06-19 | 2024-01-09 | Wistron Neweb Corporation | Package structure comprising conductive metal board and ground element |
CN113838813A (zh) * | 2020-06-23 | 2021-12-24 | 启碁科技股份有限公司 | 封装结构及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2007060784A1 (ja) | 2009-05-07 |
JP4816647B2 (ja) | 2011-11-16 |
WO2007060784A1 (ja) | 2007-05-31 |
US20080210462A1 (en) | 2008-09-04 |
CN101300911B (zh) | 2010-10-27 |
US7488903B2 (en) | 2009-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101300911B (zh) | 电路模块以及制造电路模块的方法 | |
US20050039946A1 (en) | Electronic circuit unit and method of manufacturing same | |
CN103167727B (zh) | 电路板及其制造方法 | |
JP4650244B2 (ja) | 回路モジュールおよびその製造方法 | |
CN101662888B (zh) | 带有阶梯槽的pcb板的制备方法 | |
DE4422216A1 (de) | Mehrlagige metallische Leiterplatte und gegossener Baustein | |
JP5064210B2 (ja) | 電子モジュール及びその製造方法 | |
CN108882566B (zh) | 一种pcb的制作方法 | |
DE69626747T2 (de) | Gedruckte Leiterplatte und ihre Anordnung | |
KR101189369B1 (ko) | 자기 코어가 임베딩된 집적된 평면형 가변 변압기 | |
US20060258050A1 (en) | Module component and method for manufacturing the same | |
US20060043562A1 (en) | Circuit device and manufacture method for circuit device | |
CN102610591A (zh) | 半导体模块 | |
US5223676A (en) | Composite circuit board having means to suppress heat diffusion and manufacturing method of the same | |
TW201344875A (zh) | 電路模組及其製造方法 | |
JP2005317935A (ja) | モジュール部品およびその製造方法 | |
JP4703342B2 (ja) | 配線基板の製造方法 | |
CN1332597A (zh) | 电子元件设备及其制造方法 | |
WO2015194435A1 (ja) | 回路モジュール及びその製造方法 | |
US9510461B2 (en) | Electric component module and method of manufacturing the same | |
CN103814439A (zh) | 模块基板 | |
CN108029226A (zh) | 高频模块 | |
CN104080280B (zh) | 一种封装基板单元及其制作方法和基板组件 | |
KR20190115911A (ko) | 인쇄회로기판 및 인쇄회로기판 스트립 | |
JP2012165329A (ja) | 通信モジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |