WO2024053241A1 - Dc/dcコンバータ及び半導体機器 - Google Patents

Dc/dcコンバータ及び半導体機器 Download PDF

Info

Publication number
WO2024053241A1
WO2024053241A1 PCT/JP2023/025702 JP2023025702W WO2024053241A1 WO 2024053241 A1 WO2024053241 A1 WO 2024053241A1 JP 2023025702 W JP2023025702 W JP 2023025702W WO 2024053241 A1 WO2024053241 A1 WO 2024053241A1
Authority
WO
WIPO (PCT)
Prior art keywords
pair
switching element
terminals
capacitor
reactor
Prior art date
Application number
PCT/JP2023/025702
Other languages
English (en)
French (fr)
Inventor
卓治 石橋
Original Assignee
ローム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ローム株式会社 filed Critical ローム株式会社
Publication of WO2024053241A1 publication Critical patent/WO2024053241A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac

Definitions

  • the invention disclosed herein relates to a DC/DC converter and a semiconductor device equipped with the DC/DC converter.
  • a gate driver circuit drives a semiconductor switching element.
  • an isolated DC/DC converter including a transformer is used in a power supply circuit that supplies DC power to a gate driver circuit.
  • a transformer is larger than other circuit components, so the area of a power supply circuit equipped with a transformer tends to be large.
  • the DC/DC converter disclosed herein includes a pair of first terminals configured to receive first DC power and a pair of second terminals configured to output second DC power. , a primary side circuit, a secondary side circuit, a first capacitor, and a second capacitor.
  • the primary side circuit includes a first semiconductor switching element and a first reactor.
  • the secondary circuit includes at least one of a diode and a second semiconductor switching element, and a second reactor.
  • the primary side circuit is provided between the pair of first terminals and the first capacitor and the second capacitor.
  • the secondary circuit is provided between the first capacitor and the second capacitor and the pair of second terminals.
  • the semiconductor device disclosed herein includes a semiconductor module and the above DC/DC converter configured to supply power to the semiconductor module.
  • FIG. 1 is a diagram showing a DC/DC converter according to an embodiment.
  • FIG. 2 is a diagram showing a DC/DC converter according to the first embodiment.
  • FIG. 3 is a diagram for explaining the operation of the DC/DC converter according to the first embodiment when the first semiconductor switching element is on.
  • FIG. 4 is a diagram for explaining the operation of the DC/DC converter according to the first example when the first semiconductor switching element is off.
  • FIG. 5 is a diagram showing voltages and currents at various parts of the DC/DC converter according to the first embodiment.
  • FIG. 6 is a diagram showing a DC/DC converter according to a second embodiment.
  • FIG. 7 is a diagram for explaining the operation of the DC/DC converter according to the second embodiment when the first semiconductor switching element is on.
  • FIG. 1 is a diagram showing a DC/DC converter according to an embodiment.
  • FIG. 2 is a diagram showing a DC/DC converter according to the first embodiment.
  • FIG. 3 is a diagram for explaining the operation of the DC/DC
  • FIG. 8 is a diagram for explaining the operation of the DC/DC converter according to the second embodiment when the first semiconductor switching element is off.
  • FIG. 9 is a diagram showing voltages and currents at various parts of the DC/DC converter according to the second embodiment.
  • FIG. 10 is a diagram showing a DC/DC converter according to a third embodiment.
  • FIG. 11 is a diagram for explaining the operation of the DC/DC converter according to the third embodiment when the first semiconductor switching element is on.
  • FIG. 12 is a diagram for explaining the operation of the DC/DC converter according to the third embodiment when the first semiconductor switching element is off.
  • FIG. 13 is a diagram showing voltages and currents at various parts of the DC/DC converter according to the third example.
  • FIG. 14 is a diagram showing a DC/DC converter according to a fourth embodiment.
  • FIG. 10 is a diagram showing a DC/DC converter according to a third embodiment.
  • FIG. 11 is a diagram for explaining the operation of the DC/DC converter according to the third embodiment when the first semiconductor
  • FIG. 15 is a diagram showing a first example of the control section.
  • FIG. 16 is a diagram showing voltages at various parts of the DC/DC converter when the first example of the control section is applied.
  • FIG. 17 is a diagram showing a second example of the control section.
  • FIG. 18 is a diagram showing voltages at various parts of the DC/DC converter when the second example of the control section is applied.
  • FIG. 19 is a diagram showing a third example of the control section.
  • FIG. 20 is a diagram showing voltages at various parts of the DC/DC converter when the third example of the control section is applied.
  • FIG. 21 is a diagram showing a fourth example of the control section.
  • FIG. 22 is a diagram showing a semiconductor device.
  • FIG. 23 is a plan view of the semiconductor module.
  • FIG. 24 is a front view of the semiconductor module shown in FIG. 23.
  • FIG. 25 is a partially enlarged view of FIG. 23.
  • FIG. 26 is a partially enlarged view of FIG. 24.
  • FIG. 27A is a partially enlarged cross-sectional view of the first wiring board shown in FIG. 26.
  • FIG. 27B is a partially enlarged sectional view of the first wiring board shown in FIG. 26, showing a configuration different from that shown in FIG. 5A.
  • FIG. 28 is a partially enlarged sectional view of the connection wiring shown in FIG. 26.
  • FIG. 29 is a block diagram of a circuit provided on the first wiring board shown in FIG. 26.
  • FIG. 30 is a perspective view of one of a plurality of semiconductor devices that constitute the semiconductor module shown in FIG. 23.
  • FIG. 31 is a plan view of the semiconductor device shown in FIG. 30.
  • FIG. 32 is a plan view corresponding to FIG. 31, in which the sealing resin is seen through.
  • FIG. 33 is a partially enlarged view of FIG. 32.
  • FIG. 34 is a plan view corresponding to FIG. 31, in which the first conductive member is seen through, and the sealing resin and the second conductive member are not shown.
  • FIG. 35 is a right side view of the semiconductor device shown in FIG. 23.
  • FIG. 36 is a bottom view of the semiconductor device shown in FIG. 23.
  • FIG. 37 is a cross-sectional view taken along line XV-XV in FIG. 32.
  • FIG. 38 is a cross-sectional view taken along line XVI-XVI in FIG. 32.
  • FIG. 39 is a partially enlarged view of the first element shown in FIG. 38 and its surroundings.
  • FIG. 40 is a partially enlarged view of the second element shown in FIG. 38 and its surroundings.
  • FIG. 41 is a sectional view taken along line XIX-XIX in FIG. 32.
  • FIG. 42 is a sectional view taken along line XX-XX in FIG. 32.
  • a MOS field effect transistor is defined as having a gate structure that is a "layer made of a conductor or a semiconductor such as polysilicon with a low resistance value," “an insulating layer,” and "P-type, A field effect transistor consisting of at least three layers of "N-type or intrinsic semiconductor layers”. That is, the structure of the gate of the MOS field effect transistor is not limited to the three-layer structure of metal, oxide, and semiconductor.
  • FIG. 1 is a diagram showing a DC/DC converter according to an embodiment.
  • the DC/DC converter CNV1 includes a pair of first terminals T1A and T1B, a pair of second terminals T2A and T2B, a primary side circuit 1, a secondary side circuit 2, a first capacitor C1, and a second capacitor.
  • C2 a first capacitor
  • the pair of first terminals T1A and T1B are configured to receive first DC power.
  • the positive pole of the DC power supply PS1 that outputs the first DC power is connected to the first terminal T1A, and the negative pole of the DC power supply PS1 is connected to the first terminal T1B.
  • the pair of second terminals T2A and T2B are configured to output second DC power.
  • the first end of the load LD1 is connected to the second terminal T2A
  • the second end of the load LD2 is connected to the second terminal T2B.
  • a pair of second terminals T2A and T2B output the second DC power to the load LD1.
  • the primary side circuit 1 includes a first semiconductor switching element (not shown in FIG. 1) and a first reactor (not shown in FIG. 1).
  • the secondary circuit 2 includes at least one of a diode (not shown in FIG. 1) or a second semiconductor switching element (not shown in FIG. 1), and a second reactor (not shown in FIG. 1).
  • the primary side circuit 1 is provided between a pair of first terminals T1A and T1B and a first capacitor C1 and a second capacitor C2.
  • the secondary circuit 2 is provided between the first capacitor C1, the second capacitor C2, and a pair of second terminals T2A and T2B.
  • the first capacitor C1 and the second capacitor C2 insulate the primary circuit 1 and the secondary circuit 2.
  • the first end of the output capacitor C3 is connected to the second terminal T2A.
  • a second end of the output capacitor C3 is connected to the second terminal T2B.
  • Output capacitor C3 suppresses ripple in the DC voltage supplied to load LD1.
  • the DC/DC converter CNV1 has a configuration including a first capacitor C1 and a second capacitor C2 as insulating elements. Capacitors are generally smaller than transformers. Therefore, the DC/DC converter CNV1 can be made smaller than a DC/DC converter including a transformer.
  • the DC/DC converter CNV1 does not include a transformer, there is no reduction in efficiency due to iron loss generated in the transformer. Therefore, the DC/DC converter CNV1 can be made more efficient than a DC/DC converter including a transformer.
  • the DC/DC converter CNV1 has a configuration in which power is transmitted from the primary circuit 1 to the load LD1 via the charges of the first capacitor C1 and the second capacitor C2 when the first semiconductor switching element is on (for example, as described below).
  • a current flows through the path of the second reactor, the first capacitor C1, and the second capacitor C2, and the current flows between the first capacitor C1 and the second capacitor C2. and the second reactor constitute a series resonant circuit.
  • the voltages of the first capacitor C1 and the second capacitor C2 increase during 1/4 period of the resonance period in the series resonant circuit.
  • each voltage of the first capacitor C1 and the second capacitor C2 increases to the DC voltage applied to the pair of first terminals T1A and T1B, and power is transferred from the primary circuit 1 to the secondary circuit 2. supply becomes unavailable.
  • 1/4 period of the resonance period in the series resonant circuit is connected to the first semiconductor switching element. It is desirable that the on-time is longer than the on-time of .
  • the DC/DC converter CNV1 has a configuration in which power is transmitted from the primary circuit 1 to the load LD1 via the charges of the first capacitor C1 and the second capacitor C2 when the first semiconductor switching element is off.
  • the first semiconductor switching element when the first semiconductor switching element is off, current flows through the path of the first reactor, first capacitor C1, and second capacitor C2, and power is supplied to the load. is transmitted.
  • a series resonant circuit is configured by the first capacitor C1, the second capacitor C2, and the first reactor.
  • the current in the resonant circuit reaches its maximum value of opposite polarity at 3/4 of the resonance period, so if the time during which the first semiconductor switching element is off exceeds 3/4 of the resonance period, The polarity of the current in the series resonant circuit constituted by the first capacitor C1, the second capacitor C2, and the first reactor is reversed, and power cannot be supplied from the primary circuit 1 to the secondary circuit 2. As a result, the DC voltage output from the pair of second terminals T2A and T2B decreases. From the above, it is desirable that the 3/4 period of the resonance period in the series resonant circuit constituted by the first capacitor C1, the second capacitor C2, and the first reactor is longer than the time during which the first semiconductor switching element is off.
  • the first reactor and the second reactor are used having the same inductance value.
  • the resonant frequency of the series resonant circuit consisting of the first capacitor C1, the second capacitor C2, and the second reactor which is configured when the first semiconductor switching element is on, is the same as when the first semiconductor switching element is off. It becomes equal to the resonant frequency of the series resonant circuit constituted by the first capacitor C1, the second capacitor C2, and the first reactor. Therefore, it is desirable that the 1/4 period of the resonant frequency of the series resonant circuit including the first capacitor C1, the second capacitor C2, and the second reactor be longer than the on-time of the first semiconductor switching element.
  • FIG. 2 is a diagram showing a DC/DC converter according to the first embodiment.
  • DC/DC converter CNV1A is a first embodiment of DC/DC converter CNV1.
  • the primary side circuit 1 includes a first semiconductor switching element Q1, which is an N-channel MOS field effect transistor, and a first reactor L1.
  • the secondary circuit 2 includes a diode D1 and a second reactor L2.
  • the first end of the first reactor L1 and the first end (drain) of the first semiconductor switching element Q1 are connected to the first end of the second reactor L2 and the anode of the diode D1 via the first capacitor C1.
  • the second end of the first reactor L1 is connected to the first terminal T1A.
  • the second end (source) of the first semiconductor switching element Q1 is connected to the second end of the second reactor L2 via the second capacitor C2.
  • the second end (source) of the first semiconductor switching element Q1 is also connected to the first terminal T1B.
  • the cathode of the diode D1 is connected to the second terminal T2A and the first end of the output capacitor C3.
  • the second end of the second reactor L2 is also connected to the second terminal T2B and the second end of the output capacitor C3.
  • FIG. 3 is a diagram for explaining the operation of the DC/DC converter CNV1A when the first semiconductor switching element Q1 is on.
  • the amount of change ⁇ IL1_on in the current IL1 flowing through the first reactor L1 is expressed by the following equation (1).
  • V1 in the formula is a voltage supplied from the DC power supply PS1 to the pair of first terminals T1A and T1B.
  • L1 in the formula is the inductance value of the first reactor L1.
  • Ton in the formula is the on time of the first semiconductor switching element Q1.
  • ⁇ IL1_on (V1/L1) ⁇ Ton (1)
  • ⁇ IL2_on The amount of change ⁇ IL2_on in the current IL2 flowing through the second reactor L2 is expressed by the following equation (2).
  • VC1 in the formula is the voltage of the first capacitor C1.
  • VC2 is the voltage of the second capacitor C2.
  • L2 in the formula is the inductance value of the second reactor L2.
  • FIG. 4 is a diagram for explaining the operation of the DC/DC converter CNV1A when the first semiconductor switching element Q1 is off.
  • ⁇ IL2_off (-V2/L2) ⁇ Toff (4)
  • the voltage V2 can be brought close to the target value by controlling the on-time of the first semiconductor switching element Q1 and thus the duty d of the first semiconductor switching element Q1.
  • the current Iin input from the pair of first terminals T1A and T1B has a value obtained by dividing the output power Pout by the voltage V1.
  • the current Iin is the average value of the current IL1 flowing through the first reactor L1.
  • ⁇ VC (1/C) ⁇ (IL1)dt ⁇ VC ⁇ Iin ⁇ Toff/C
  • the maximum value of the voltage applied to the first semiconductor switching element Q1 is V1+ ⁇ VC/2.
  • the withstand voltage of the first semiconductor switching element Q1 is the sum of the voltage V1 applied to the pair of first terminals T1A and T1B, the maximum voltage of the first capacitor C1, and the maximum voltage of the second capacitor C2.
  • the voltage should be higher than that.
  • FIG. 5 is a diagram showing voltages and currents at various parts of the DC/DC converter CNV1A.
  • Voltage VG in the figure is a gate signal supplied to the control terminal (gate) of the first semiconductor switching element Q1.
  • a voltage VDS in the figure is a voltage generated between the first end (drain) and the second end (source) of the first semiconductor switching element Q1.
  • FIG. 6 is a diagram showing a DC/DC converter according to a second embodiment.
  • DC/DC converter CNV1B is a second embodiment of DC/DC converter CNV1.
  • the same reference numerals and symbols are used for the same parts, voltages, etc. of the same parts as in the first embodiment.
  • the primary side circuit 1 includes a first semiconductor switching element Q1, which is an N-channel MOS field effect transistor, and a first reactor L1.
  • the secondary circuit 2 includes a diode D1 and a second reactor L2.
  • the first end (source) of the first semiconductor switching element Q1 and the first end of the first reactor L1 are connected to the cathode of the diode D1 and the first end of the second reactor L2 via the first capacitor C1.
  • the second end (drain) of the first semiconductor switching element Q1 is connected to the first terminal T1A.
  • the second end of the first reactor L1 is connected to the anode of the diode D1 via the second capacitor C2.
  • the second end of the first reactor L1 is also connected to the first terminal T1B.
  • the second end of the second reactor L2 is connected to the second terminal T2A and the first end of the output capacitor C3.
  • the anode of the diode D1 is also connected to the second terminal T2B and the second end of the output capacitor C3.
  • FIG. 7 is a diagram for explaining the operation of the DC/DC converter CNV1B when the first semiconductor switching element Q1 is on.
  • ⁇ IL1_on (V1/L1) ⁇ Ton (11)
  • ⁇ IL2_on [(V1-VC1-VC2-V2)/L2] ⁇ Ton (12)
  • FIG. 8 is a diagram for explaining the operation of the DC/DC converter CNV1B when the first semiconductor switching element Q1 is off.
  • ⁇ IL2_off (-V2/L2) ⁇ Toff (14)
  • the voltage V2 can be brought close to the target value by controlling the on-time of the first semiconductor switching element Q1 and thus the duty d of the first semiconductor switching element Q1.
  • the current Iin input from the pair of first terminals T1A and T1B has a value obtained by dividing the output power Pout by the voltage V1.
  • the current Iin is the average value of the current IL1 flowing through the first reactor L1.
  • the combined capacitor C is discharging, so the voltage VC of the combined capacitor C decreases by ⁇ VC/2. Therefore, when the first semiconductor switching element Q1 is off, the maximum value of the voltage applied to the first semiconductor switching element Q1 is V1.
  • FIG. 9 is a diagram showing voltages and currents at various parts of the DC/DC converter CNV1B.
  • FIG. 10 is a diagram showing a DC/DC converter according to a third embodiment.
  • DC/DC converter CNV1C is a third embodiment of DC/DC converter CNV1.
  • the same reference numerals and symbols are used for the same parts, voltages, etc. of the same parts as in the first embodiment.
  • the primary side circuit 1 includes a first semiconductor switching element Q1, which is an N-channel MOS field effect transistor, and a first reactor L1.
  • the secondary circuit 2 includes a diode D1 and a second reactor L2.
  • the first end of the first reactor L1 and the first end (drain) of the first semiconductor switching element Q1 are connected to the anode of the diode D1 and the first end of the second reactor L2 via the first capacitor C1.
  • a second end (source) of the first semiconductor switching element Q1 is connected to a cathode of the diode D1 via a second capacitor C2.
  • the second end (source) of the first semiconductor switching element Q1 is also connected to the first terminal T1B.
  • the second end of the second reactor L2 is connected to the second terminal T2A and the first end of the output capacitor C3.
  • the cathode of the diode D1 is also connected to the second terminal T2B and the second end of the output capacitor C3.
  • FIG. 11 is a diagram for explaining the operation of the DC/DC converter CNV1C when the first semiconductor switching element Q1 is on.
  • FIG. 12 is a diagram for explaining the operation of the DC/DC converter CNV1C when the first semiconductor switching element Q1 is off.
  • the current Iin input from the pair of first terminals T1A and T1B has a value obtained by dividing the output power Pout by the voltage V1.
  • the current Iin is the average value of the current IL1 flowing through the first reactor L1.
  • the current Iout output from the pair of second terminals T2A and T2B has a value obtained by dividing the output power Pout by the voltage V2.
  • the current Iout is the average value of the current IL2 flowing through the second reactor L2.
  • V2 -V1 ⁇ [d/(1-d)] (26)
  • the voltage V2 can be brought close to the target value by controlling the on-time of the first semiconductor switching element Q1 and thus the duty d of the first semiconductor switching element Q1.
  • the voltage V2 and the voltage V1 are voltages of opposite polarity.
  • the voltage V2 Since the voltage V2 has the opposite polarity to the voltage V1, the voltage VC of the composite capacitance C becomes V1+V2. Therefore, when the first semiconductor switching element Q1 is off, the maximum value of the voltage applied to the first semiconductor switching element Q1 is V1+V2+ ⁇ VC_off/2.
  • FIG. 13 is a diagram showing voltages and currents at various parts of the DC/DC converter CNV1C.
  • FIG. 14 is a diagram showing a DC/DC converter according to a fourth embodiment.
  • DC/DC converter CNV1D is a fourth embodiment of DC/DC converter CNV1.
  • the DC/DC converter CNV1D has a configuration in which the diode D1 in the DC/DC converter CNV1A is replaced with a second semiconductor switching element Q2.
  • the second semiconductor switching element Q2 is an N-channel field effect transistor.
  • the operation of the DC/DC converter CNV1D is similar to that in the first embodiment. Further, when power is transmitted from the secondary circuit 2 to the primary circuit 1, the operation of the DC/DC converter CNV1D is similar to that in the second embodiment. In other words, the DC/DC converter CNV1D is capable of bidirectional power transmission.
  • FIG. 15 is a diagram showing a first example of the control unit CNT1.
  • FIG. 15 is a schematic diagram showing main parts of a first example of the control unit CNT1.
  • FIG. 16 is a diagram showing voltages at various parts of the DC/DC converter CNV1 when the first example of the control unit CNT1 is applied.
  • the first example of the control unit CNT1 can be applied to, for example, a DC/DC converter CNV1A or a DC/DC converter CNV1D.
  • the control unit CNT1 is provided in the DC/DC converter CNV1 and controls the first semiconductor switching element Q1. Note that when the DC/DC converter CNV1 includes the second semiconductor switching element Q2, the control unit CNT1 also controls the second semiconductor switching element Q2.
  • the control unit CNT1 shown in FIG. 15 includes a duty calculation unit OP1, a comparator COMP1, a delay circuit DLY1, an AND gate AN1, and a gate signal generation unit GNR1.
  • the detected value of the voltage V1 is supplied to the duty calculation unit OP1 and the non-inverting input terminal of the comparator COMP1.
  • the detected value of voltage V1 may be the value of voltage V1 as it is, or may be a value of a divided voltage of voltage V1.
  • the comparator COMP1 determines whether the DC/DC converter CNV1 is powered on, that is, whether the voltage V1 has increased to a predetermined value or more, by comparing the detected value of the voltage V1 with a constant potential.
  • the output of the comparator COMP1 (enable signal EN) is supplied to the AND gate AN1 via the delay circuit DLY1.
  • the duty calculation unit OP1 calculates the duty command value DUTY of the first semiconductor switching element Q1 based on the detected value of the voltage V1 and the target value of the voltage V2. Duty calculation unit OP1 supplies duty command value DUTY to AND gate AN1.
  • a duty command value DUTY* which is the AND of the enable signal EN and the duty command value DUTY, is supplied to the gate signal generation unit GNR1.
  • the gate signal generation unit GNR1 generates a duty gate signal VG according to the duty command value DUTY*.
  • control unit CNT1 shown in FIG. 15 stops the switching operation of the first semiconductor switching element Q1 for a predetermined period of time immediately after starting the DC/DC converter CNV1, and turns off the first semiconductor switching element Q1. maintain the condition.
  • the above predetermined time is a delay time caused by the delay circuit DLY1, and is the time from the power-on timing TM1 to the switching operation start timing TM2 of the first semiconductor switching element Q1 shown in FIG.
  • a resonant circuit is formed by the primary circuit 1, the secondary circuit 2, the first capacitor C1, and the second capacitor C2, and the output capacitor C3 is charged by the resonant circuit. Therefore, soft start of the DC/DC converter CNV1 is realized, and rush current is suppressed.
  • FIG. 17 is a diagram showing a second example of the control unit CNT1.
  • FIG. 17 is a schematic diagram showing main parts of a second example of the control unit CNT1.
  • FIG. 18 is a diagram showing voltages at various parts of the DC/DC converter CNV1 when the second example of the control unit CNT1 is applied.
  • the second example of the control unit CNT1 can be applied to, for example, the DC/DC converter CNV1B.
  • the control unit CNT1 shown in FIG. 17 includes a duty calculation unit OP1, a comparator COMP1, a delay circuit DLY1, an AND gate AN1, an inverter INV1, an OR gate OR1, and a gate signal generation unit GNR1.
  • the detected value of the voltage V1 is supplied to the duty calculation unit OP1 and the non-inverting input terminal of the comparator COMP1.
  • the detected value of voltage V1 may be the value of voltage V1 as it is, or may be a value of a divided voltage of voltage V1.
  • the comparator COMP1 determines whether the DC/DC converter CNV1 is powered on, that is, whether the voltage V1 has increased to a predetermined value or more, by comparing the detected value of the voltage V1 with a constant potential.
  • the output of the comparator COMP1 (enable signal EN) is supplied to the AND gate AN1 and the inverter INV1 via the delay circuit DLY1.
  • the duty calculation unit OP1 calculates the duty command value DUTY of the first semiconductor switching element Q1 based on the detected value of the voltage V1 and the target value of the voltage V2. Duty calculation unit OP1 supplies duty command value DUTY to AND gate AN1.
  • a duty command value DUTY* which is the logical product of the enable signal EN and the duty command value DUTY, is supplied to the OR gate OR1.
  • Inverter INV1 supplies an inverted signal of enable signal EN to OR gate OR1.
  • the output of the OR gate OR1 is supplied to the gate signal generation unit GNR1.
  • the gate signal generation unit GNR1 generates a duty gate signal VG according to the duty command value DUTY*.
  • control unit CNT1 shown in FIG. 17 stops the switching operation of the first semiconductor switching element Q1 for a predetermined period of time immediately after the activation of the DC/DC converter CNV1, and turns on the first semiconductor switching element Q1. maintain the condition.
  • the above predetermined time is a delay time caused by the delay circuit DLY1, and is the time from the power-on timing TM1 shown in FIG. 18 to the switching operation start timing TM2 of the first semiconductor switching element Q1.
  • a resonant circuit is formed by the primary circuit 1, the secondary circuit 2, the first capacitor C1, and the second capacitor C2, and the output capacitor C3 is charged by the resonant circuit. Therefore, soft start of the DC/DC converter CNV1 is realized, and rush current is suppressed.
  • FIG. 19 is a diagram showing a third example of the control unit CNT1.
  • FIG. 19 is a schematic diagram showing main parts of a third example of the control unit CNT1.
  • FIG. 20 is a diagram showing voltages at various parts of the DC/DC converter CNV1 when the third example of the control unit CNT1 is applied.
  • the third example of the control unit CNT1 can be applied to, for example, any of the DC/DC converters CNV1A to CNV1D.
  • the control unit CNT1 shown in FIG. 19 includes a duty calculation unit OP1, a multiplier MAC1, a ramp voltage generation unit RAMP1, and a gate signal generation unit GNR1.
  • the detected value of the voltage V1 is supplied to the duty calculation unit OP1 and the non-inverting input terminal of the comparator COMP1.
  • the detected value of voltage V1 may be the value of voltage V1 as it is, or may be a value of a divided voltage of voltage V1.
  • the duty calculation unit OP1 calculates the duty command value DUTY of the first semiconductor switching element Q1 based on the detected value of the voltage V1 and the target value of the voltage V2.
  • the duty calculation unit OP1 supplies the duty command value DUTY to the multiplier MAC1.
  • the ramp voltage generation unit RAMP1 generates a ramp voltage and supplies it to the multiplier MAC1.
  • the multiplier MAC1 supplies the duty command value DUTY*, which is the result of multiplying the duty command value DUTY and the lamp voltage, to the gate signal generation unit GNR1.
  • the gate signal generation unit GNR1 generates a duty gate signal VG according to the duty command value DUTY*.
  • control unit CNT1 shown in FIG. 19 increases the duty of the first semiconductor switching element Q1 only for a predetermined period of time immediately after the activation of the DC/DC converter CNV1.
  • the above predetermined time is the time from the power-on timing TM1 shown in FIG. 20 to the timing TM2 when the ramp-like increase in the duty command value DUTY* stops.
  • FIG. 21 is a diagram showing a fourth example of the control unit CNT1.
  • FIG. 21 is a schematic diagram showing main parts of a fourth example of the control unit CNT1.
  • the fourth example of the control unit CNT1 can be applied to, for example, any of the DC/DC converters CNV1A to CNV1D.
  • the control unit CNT1 shown in FIG. 21 includes a duty calculation unit OP1, a secondary current calculation unit OP2, a Vf calculation unit OP3, and a gate signal generation unit GNR1.
  • the control unit CNT1 shown in FIG. 21 compensates for the influence of the forward voltage drop Vf.
  • the secondary current calculation unit OP2 calculates (estimates) the current flowing through the diode D1 based on the current ISW flowing through the first semiconductor switching element Q1 detected by the current detection unit provided in the DC/DC converter CNV1.
  • the secondary current calculation unit OP2 calculates the current flowing through the diode D1 using the calculation formula for the current IL2 flowing through the second reactor L2 described above.
  • the Vf calculation unit OP3 calculates the forward drop voltage Vf generated in the diode D1 using the calculation result of the secondary current calculation unit OP2, that is, based on the current flowing through the diode D1 estimated by the secondary current calculation unit OP2. calculate.
  • the Vf calculation unit OP3 stores in advance an approximate expression representing the current-voltage characteristics of the diode D1.
  • the adder ADD1 supplies the corrected target value V2*, which is the result of adding the target value of the voltage V2 and the forward drop voltage Vf calculated by the Vf calculation unit OP3, to the duty calculation unit OP1.
  • the duty calculation unit OP1 calculates the duty command value DUTY* of the first semiconductor switching element Q1 based on the detected value of the voltage V1 and the corrected target value V2*.
  • the duty calculation unit OP1 supplies the duty command value DUTY* to the gate signal generation unit GNR1.
  • the gate signal generation unit GNR1 generates a duty gate signal VG according to the duty command value DUTY*.
  • the DC/DC converter CNV1 is mounted on the semiconductor device 3, for example, as shown in FIG. 22.
  • the semiconductor device 3 is, for example, an inverter device that supplies three-phase AC power to a three-phase motor.
  • the semiconductor device 3 having the configuration example shown in FIG. 22 includes a DC/DC converter CNV1 and a semiconductor module A10.
  • the semiconductor module A10 includes a plurality of semiconductor devices (power modules) B10, a plurality of first wiring boards 71, a second wiring board 72, a heat sink 70 (not shown in FIG. 22), and a plurality of connection wirings 73 (not shown in FIG. 22). 22 (not shown), a plurality of attachment members 74 (not shown in FIG. 22), a plurality of support members 75 (not shown in FIG. 22), and a plurality of positioning pins 76 (not shown in FIG. 22). include.
  • the DC/DC converter CNV1 is configured to supply power to the second wiring board 72.
  • a gate driver 83 (see FIG. 29 described later) provided on the first wiring board 71 is configured to receive power supplied from the DC/DC converter CNV1 via the second wiring board 72. Note that, as described later, the gate driver 83 may be provided on the second wiring board 72 instead of the first wiring board 71. Further, since power is supplied from the DC/DC converter CNV1 to the second wiring board 72, the DC/DC converter CNV1 may be provided on the second wiring board 72.
  • the semiconductor module A10 will be explained based on FIGS. 23 to 42. In the description of the semiconductor module A10, for convenience, the plurality of semiconductor devices B10 that constitute the semiconductor module A10 will be described first, and then the semiconductor module A10 will be described.
  • first direction z A direction perpendicular to the first direction z is called a “second direction x.”
  • second direction x A direction perpendicular to both the first direction z and the second direction x is referred to as a "third direction y.”
  • the semiconductor device B10 includes a support body 11, a first conductive layer 121, a second conductive layer 122, a first input terminal 13, an output terminal 14, a second input terminal 15, a first signal terminal 161, a second signal terminal 162, and a plurality of
  • the semiconductor device 21 includes a first conductive member 31, a second conductive member 32, and a sealing resin 50.
  • the semiconductor device B10 includes a third signal terminal 171, a fourth signal terminal 172, a pair of fifth signal terminals 181, a pair of sixth signal terminals 182, a seventh signal terminal 19, a pair of thermistors 22, and a pair of control wirings. 60.
  • the sealing resin 50 is shown in FIGS. 32 and 33.
  • the transparent sealing resin 50 is shown by an imaginary line (two-dot chain line).
  • the light passes through the first conductive member 31, and illustration of the second conductive member 32 and the sealing resin 50 is omitted.
  • the semiconductor device B10 converts the DC power supply voltage applied to the first input terminal 13 and the second input terminal 15 into AC power using the semiconductor element 21.
  • the converted AC power is input from the output terminal 14 to a power supply target such as a motor.
  • the support 11 is located on the opposite side from the plurality of semiconductor elements 21 with the first conductive layer 121 and the second conductive layer 122 interposed therebetween in the first direction z.
  • the support 11 supports the first conductive layer 121 and the second conductive layer 122.
  • the support body 11 is composed of a DBC (Direct Bonded Copper) substrate.
  • the support 11 includes an insulating layer 111, an intermediate layer 112, and a heat dissipation layer 113.
  • the support 11 is covered with a sealing resin 50 except for a part of the heat dissipation layer 113.
  • the insulating layer 111 includes a portion interposed between the intermediate layer 112 and the heat dissipation layer 113 in the first direction z.
  • the insulating layer 111 is made of a material with relatively high thermal conductivity.
  • the insulating layer 111 is made of ceramics containing aluminum nitride (AlN), for example.
  • the insulating layer 111 may be made of an insulating resin sheet instead of ceramics.
  • the thickness of the insulating layer 111 is thinner than the thickness of each of the first conductive layer 121 and the second conductive layer 122.
  • the intermediate layer 112 is located between the insulating layer 111 and the first conductive layer 121 and the second conductive layer 122 in the first direction z.
  • the intermediate layer 112 includes a pair of regions located apart from each other in the second direction x.
  • the composition of the intermediate layer 112 includes copper (Cu).
  • the intermediate layer 112 is surrounded by the periphery of the insulating layer 111 when viewed along the first direction z.
  • the heat dissipation layer 113 is located on the opposite side of the intermediate layer 112 with the insulating layer 111 in between in the first direction z. As shown in FIG. 36, the heat dissipation layer 113 is exposed from the sealing resin 50. A heat sink 70, which will be described later, is bonded to the heat dissipation layer 113.
  • the composition of the heat dissipation layer 113 includes copper.
  • the thickness of the heat dissipation layer 113 is thicker than the thickness of the insulating layer 111.
  • the heat dissipation layer 113 is surrounded by the periphery of the insulating layer 111 when viewed along the first direction z.
  • the first conductive layer 121 and the second conductive layer 122 are bonded to the support 11, as shown in FIGS. 38 to 40.
  • the compositions of the first conductive layer 121 and the second conductive layer 122 include copper.
  • the first conductive layer 121 and the second conductive layer 122 are located apart from each other in the second direction x.
  • the first conductive layer 121 has a first main surface 121A and a first back surface 121B facing oppositely to each other in the first direction z.
  • the first main surface 121A faces the plurality of semiconductor elements 21.
  • the first back surface 121B is bonded to one of the pair of regions of the intermediate layer 112 via the first adhesive layer 123.
  • the first adhesive layer 123 is, for example, a brazing material containing silver (Ag) in its composition.
  • the second conductive layer 122 has a second main surface 122A and a second back surface 122B facing oppositely to each other in the first direction z.
  • the second main surface 122A faces the same side as the first main surface 121A in the first direction z.
  • the second back surface 122B is bonded to the other of the pair of regions of the intermediate layer 112 via the first adhesive layer 123.
  • Each of the plurality of semiconductor elements 21 is mounted on either the first conductive layer 121 or the second conductive layer 122, as shown in FIGS. 34 and 38.
  • the semiconductor element 21 is, for example, a MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor).
  • the semiconductor element 21 may be a switching element such as an IGBT (Insulated Gate Bipolar Transistor) or a diode.
  • the semiconductor element 21 is an n-channel type MOSFET with a vertical structure.
  • Semiconductor element 21 includes a compound semiconductor substrate.
  • the composition of the compound semiconductor substrate includes silicon carbide (SiC).
  • the plurality of semiconductor elements 21 include a plurality of first elements 21A and a plurality of second elements 21B.
  • the structure of each of the plurality of second elements 21B is the same as the structure of each of the plurality of first elements 21A.
  • the plurality of first elements 21A are mounted on the first main surface 121A of the first conductive layer 121.
  • the plurality of first elements 21A are arranged along the third direction y.
  • the plurality of second elements 21B are mounted on the second main surface 122A of the second conductive layer 122.
  • the plurality of second elements 21B are arranged along the third direction y.
  • the plurality of semiconductor elements 21 have a first electrode 211, a second electrode 212, a third electrode 213, and a fourth electrode 214.
  • the first electrode 211 faces either the first conductive layer 121 or the second conductive layer 122. A current corresponding to the power before being converted by the semiconductor element 21 flows through the first electrode 211 . That is, the first electrode 211 corresponds to the drain electrode of the semiconductor element 21.
  • the second electrode 212 is located on the opposite side from the first electrode 211 in the first direction z. A current corresponding to the power converted by the semiconductor element 21 flows through the second electrode 212 . That is, the second electrode 212 corresponds to the source electrode of the semiconductor element 21.
  • the third electrode 213 is located on the same side as the second electrode 212 in the first direction z.
  • a gate voltage for driving the semiconductor element 21 is applied to the third electrode 213 . That is, the third electrode 213 corresponds to the gate electrode of the semiconductor element 21.
  • the area of the third electrode 213 is smaller than the area of the second electrode 212 when viewed along the first direction z.
  • the fourth electrode 214 is located on the same side as the second electrode 212 in the first direction z, and next to the third electrode 213 in the third direction y.
  • the potential of the fourth electrode 214 is equal to the potential of the second electrode 212.
  • the conductive bonding layer 23 is interposed between either the first conductive layer 121 or the second conductive layer 122 and the first electrode 211 of any one of the plurality of semiconductor elements 21. ing.
  • the conductive bonding layer 23 is, for example, solder.
  • the conductive bonding layer 23 may include a sintered body of metal particles.
  • the first electrodes 211 of the plurality of first elements 21A are conductively bonded to the first main surface 121A of the first conductive layer 121 via the conductive bonding layer 23. Thereby, the first electrodes 211 of the plurality of first elements 21A are electrically connected to the first conductive layer 121.
  • the first electrodes 211 of the plurality of second elements 21B are conductively bonded to the second main surface 122A of the second conductive layer 122 via the conductive bonding layer 23. Thereby, the first electrodes 211 of the plurality of second elements 21B are electrically connected to the second conductive layer 122.
  • the first input terminal 13 is located on the opposite side of the second conductive layer 122 with the first conductive layer 121 in between in the second direction x, and It is connected to 121. Thereby, the first input terminal 13 is electrically connected to the first electrodes 211 of the plurality of first elements 21A via the first conductive layer 121.
  • the first input terminal 13 is a P terminal (positive electrode) to which a DC power supply voltage to be subjected to power conversion is applied.
  • the first input terminal 13 extends from the first conductive layer 121 in the second direction x.
  • the first input terminal 13 has a covering portion 13A and an exposed portion 13B. As shown in FIG.
  • the covering portion 13A is connected to the first conductive layer 121 and covered with the sealing resin 50.
  • the covering portion 13A is flush with the first main surface 121A of the first conductive layer 121.
  • the exposed portion 13B extends from the covering portion 13A in the second direction x and is exposed from the sealing resin 50.
  • the thickness of the first input terminal 13 is thinner than the thickness of the first conductive layer 121.
  • the output terminal 14 is located on the opposite side of the first conductive layer 121 with the second conductive layer 122 in between in the second direction x, and is connected to the second conductive layer 122. linked. Thereby, the output terminal 14 is electrically connected to the first electrodes 211 of the plurality of second elements 21B via the second conductive layer 122. The AC power converted by the semiconductor element 21 is output from the output terminal 14 .
  • the output terminal 14 includes a pair of regions located apart from each other in the third direction y. In addition, the output terminal 14 may have a single configuration that does not include a pair of regions.
  • the output terminal 14 has a covered portion 14A and an exposed portion 14B. As shown in FIG.
  • the covering portion 14A is connected to the second conductive layer 122 and covered with the sealing resin 50.
  • the covering portion 14A is flush with the second main surface 122A of the second conductive layer 122.
  • the exposed portion 14B extends from the covering portion 14A in the second direction x and is exposed from the sealing resin 50.
  • the thickness of the output terminal 14 is thinner than the thickness of the second conductive layer 122.
  • the second input terminal 15 is located on the same side as the first input terminal 13 with respect to the first conductive layer 121 and the second conductive layer 122 in the second direction x, and The first conductive layer 121 and the second conductive layer 122 are located apart from each other.
  • the second input terminal 15 is electrically connected to the second electrodes 212 of the plurality of second elements 21B.
  • the second input terminal 15 is an N terminal (negative electrode) to which a DC power supply voltage to be subjected to power conversion is applied.
  • the second input terminal 15 includes a pair of regions located apart from each other in the third direction y.
  • the first input terminal 13 is located between the pair of regions in the third direction y.
  • the second input terminal 15 has a covering portion 15A and an exposed portion 15B. As shown in FIG. 37, the covering portion 15A is located away from the first conductive layer 121 and is covered with the sealing resin 50. The exposed portion 15B extends from the covering portion 15A in the second direction x and is exposed from the sealing resin 50.
  • the pair of control wiring 60 includes a first signal terminal 161, a second signal terminal 162, a third signal terminal 171, a fourth signal terminal 172, a pair of fifth signal terminals 181, a pair of sixth signal terminals 182, and a plurality of It constitutes a part of the conductive path with the semiconductor element 21.
  • the pair of control wirings 60 includes a first wiring 601 and a second wiring 602. In the second direction x, the first wiring 601 is located between the plurality of first elements 21A, the first input terminal 13, and the second input terminal 15. The first wiring 601 is bonded to the first main surface 121A of the first conductive layer 121.
  • the first wiring 601 also constitutes a part of the conductive path between the seventh signal terminal 19 and the first conductive layer 121.
  • the second wiring 602 is located between the plurality of second elements 21B and the output terminal 14.
  • the second wiring 602 is bonded to the second main surface 122A of the second conductive layer 122.
  • the pair of control wirings 60 includes an insulating layer 61, a plurality of wiring layers 62, a metal layer 63, and a plurality of sleeves 64.
  • the pair of control wirings 60 are covered with the sealing resin 50 except for a portion of each of the plurality of sleeves 64 .
  • the insulating layer 61 includes a portion interposed between the plurality of wiring layers 62 and the metal layer 63 in the first direction z.
  • the insulating layer 61 is made of ceramics, for example.
  • the insulating layer 61 may be made of an insulating resin sheet instead of ceramics.
  • the plurality of wiring layers 62 are located on one side of the insulating layer 61 in the first direction z.
  • the composition of the plurality of wiring layers 62 includes copper.
  • the multiple wiring layers 62 include a first wiring layer 621, a second wiring layer 622, a pair of third wiring layers 623, a fourth wiring layer 624, and a fifth wiring layer 625.
  • the pair of third wiring layers 623 are adjacent to each other in the third direction y.
  • the metal layer 63 is located on the opposite side of the plurality of wiring layers 62 with the insulating layer 61 in between in the first direction z.
  • the composition of metal layer 63 includes copper.
  • the metal layer 63 of the first wiring 601 is bonded to the first main surface 121A of the first conductive layer 121 by a second adhesive layer 68.
  • the metal layer 63 of the second wiring 602 is bonded to the second main surface 122A of the second conductive layer 122 by a second adhesive layer 68.
  • the second adhesive layer 68 is made of a material that may or may not be electrically conductive.
  • the second adhesive layer 68 is, for example, solder.
  • each of the plurality of sleeves 64 is bonded to one of the plurality of wiring layers 62 by a third adhesive layer 69.
  • the plurality of sleeves 64 are made of a conductive material such as metal.
  • Each of the plurality of sleeves 64 has a cylindrical shape extending along the first direction z.
  • One end of the plurality of sleeves 64 is electrically conductively bonded to one of the plurality of wiring layers 62.
  • an end surface 641 corresponding to the other end of the plurality of sleeves 64 is exposed from the top surface 51 of the sealing resin 50, which will be described later.
  • the third adhesive layer 69 has conductivity.
  • the third adhesive layer 69 is, for example, solder.
  • one of the pair of thermistors 22 is conductively bonded to the pair of third wiring layers 623 of the first wiring 601.
  • the other thermistor 22 of the pair of thermistors 22 is conductively bonded to the pair of third wiring layers 623 of the second wiring 602, as shown in FIG.
  • the pair of thermistors 22 are, for example, NTC (Negative Temperature Coefficient) thermistors.
  • the NTC thermistor has a characteristic that its resistance gradually decreases as the temperature rises.
  • the pair of thermistors 22 are used as temperature detection sensors of the semiconductor device B10.
  • the first signal terminal 161, the second signal terminal 162, the third signal terminal 171, the fourth signal terminal 172, the pair of fifth signal terminals 181, the pair of sixth signal terminals 182, and the seventh signal terminal 19 are shown in FIG. As shown in the figure, it is made up of a metal pin extending in the first direction z. These terminals protrude from a top surface 51 of a sealing resin 50, which will be described later. Further, these terminals are individually press-fitted into the plurality of sleeves 64 of the pair of control wirings 60. Thereby, each of these terminals is supported by one of the plurality of sleeves 64 and is electrically connected to one of the plurality of wiring layers 62.
  • the first signal terminal 161 is press-fitted into a sleeve 64 of the plurality of sleeves 64 of the pair of control wirings 60, which is joined to the first wiring layer 621 of the first wiring 601. There is. Thereby, the first signal terminal 161 is supported by the sleeve 64 and is electrically connected to the first wiring layer 621 of the first wiring 601. Further, the first signal terminal 161 is electrically connected to the third electrode 213 of the plurality of first elements 21A. A gate voltage for driving the plurality of first elements 21A is applied to the first signal terminal 161.
  • the second signal terminal 162 is press-fitted into the sleeve 64 of the plurality of sleeves 64 of the pair of control wirings 60, which is joined to the first wiring layer 621 of the second wiring 602. There is. Thereby, the second signal terminal 162 is supported by the sleeve 64 and electrically connected to the first wiring layer 621 of the second wiring 602. Further, the second signal terminal 162 is electrically connected to the third electrode 213 of the plurality of second elements 21B. A gate voltage for driving the plurality of second elements 21B is applied to the second signal terminal 162.
  • the third signal terminal 171 is located next to the first signal terminal 161 in the third direction y.
  • the third signal terminal 171 is press-fitted into a sleeve 64 of the plurality of sleeves 64 of the pair of control wirings 60, which is joined to the second wiring layer 622 of the first wiring 601.
  • the third signal terminal 171 is supported by the sleeve 64 and electrically connected to the second wiring layer 622 of the first wiring 601.
  • the third signal terminal 171 is electrically connected to the fourth electrode 214 of the plurality of first elements 21A.
  • a voltage corresponding to the maximum current flowing through the fourth electrode 214 of each of the plurality of first elements 21A is applied to the third signal terminal 171.
  • the fourth signal terminal 172 is located next to the second signal terminal 162 in the third direction y, as shown in FIG. As shown in FIG. 34, the fourth signal terminal 172 is press-fitted into a sleeve 64 of the plurality of sleeves 64 of the pair of control wirings 60, which is joined to the second wiring layer 622 of the second wiring 602. Thereby, the fourth signal terminal 172 is supported by the sleeve 64 and is electrically connected to the second wiring layer 622 of the second wiring 602. Further, the fourth signal terminal 172 is electrically connected to the fourth electrode 214 of the plurality of second elements 21B. A voltage corresponding to the maximum current flowing through the fourth electrode 214 of each of the plurality of second elements 21B is applied to the fourth signal terminal 172.
  • the pair of fifth signal terminals 181 are located on the opposite side of the third signal terminal 171 with the first signal terminal 161 in between in the third direction y.
  • the pair of fifth signal terminals 181 are adjacent to each other in the third direction y.
  • the pair of fifth signal terminals 181 are connected to the pair of sleeves 64 joined to the pair of third wiring layers 623 of the first wiring 601 among the plurality of sleeves 64 of the pair of control wirings 60. Individually press-fitted.
  • the pair of fifth signal terminals 181 are supported by the pair of sleeves 64 and electrically connected to the pair of third wiring layers 623 of the first wiring 601.
  • the pair of fifth signal terminals 181 are electrically connected to one of the thermistors 22 that is conductively connected to the pair of third wiring layers 623 of the first wiring 601.
  • the pair of sixth signal terminals 182 are located on the opposite side of the fourth signal terminal 172 with the second signal terminal 162 in between in the third direction y.
  • the pair of sixth signal terminals 182 are adjacent to each other in the third direction y.
  • the pair of sixth signal terminals 182 are connected to the pair of sleeves 64 that are joined to the pair of third wiring layers 623 of the second wiring 602 among the plurality of sleeves 64 of the pair of control wirings 60. Individually press-fitted.
  • the pair of sixth signal terminals 182 are supported by the pair of sleeves 64 and are electrically connected to the pair of third wiring layers 623 of the second wiring 602.
  • the pair of sixth signal terminals 182 are electrically connected to one of the thermistors 22 that is conductively connected to the pair of third wiring layers 623 of the second wiring 602.
  • the seventh signal terminal 19 is located on the opposite side of the first signal terminal 161 with the third signal terminal 171 interposed therebetween in the third direction y.
  • the seventh signal terminal 19 is press-fitted into a sleeve 64 of the plurality of sleeves 64 of the pair of control wirings 60, which is joined to the fifth wiring layer 625 of the first wiring 601.
  • the seventh signal terminal 19 is supported by the sleeve 64 and electrically connected to the fifth wiring layer 625 of the first wiring 601.
  • the seventh signal terminal 19 is electrically connected to the first conductive layer 121.
  • a voltage corresponding to the DC power input to the first input terminal 13 and the second input terminal 15 is applied to the seventh signal terminal 19 .
  • the plurality of first wires 41 are conductively bonded to the third electrodes 213 of the plurality of first elements 21A and the fourth wiring layer 624 of the first wiring 601.
  • the plurality of third wires 43 are electrically conductively bonded to the fourth wiring layer 624 of the first wiring 601 and the first wiring layer 621 of the first wiring 601, as shown in FIG. Thereby, the first signal terminal 161 is electrically connected to the third electrode 213 of the plurality of first elements 21A.
  • the compositions of the plurality of first wires 41 and the plurality of third wires 43 include gold (Au).
  • the compositions of the plurality of first wires 41 and the plurality of third wires 43 may include copper or aluminum.
  • the plurality of first wires 41 are conductively bonded to the third electrodes 213 of the plurality of second elements 21B and the fourth wiring layer 624 of the second wiring 602.
  • the plurality of third wires 43 are conductively bonded to the fourth wiring layer 624 of the second wiring 602 and the first wiring layer 621 of the second wiring 602, as shown in FIG. Thereby, the second signal terminal 162 is electrically connected to the third electrodes 213 of the plurality of second elements 21B.
  • the plurality of second wires 42 are conductively bonded to the fourth electrodes 214 of the plurality of first elements 21A and the second wiring layer 622 of the first wiring 601. Thereby, the third signal terminal 171 is electrically connected to the fourth electrode 214 of the plurality of first elements 21A. Furthermore, as shown in FIG. 34, the plurality of second wires 42 are conductively bonded to the fourth electrodes 214 of the plurality of second elements 21B and the second wiring layer 622 of the second wiring 602. Thereby, the fourth signal terminal 172 is electrically connected to the fourth electrodes 214 of the plurality of second elements 21B.
  • the composition of the plurality of second wires 42 includes gold. In addition, the composition of the plurality of second wires 42 may include copper or aluminum.
  • the fourth wire 44 is conductively bonded to the fifth wiring layer 625 of the first wiring 601 and the first main surface 121A of the first conductive layer 121. Thereby, the seventh signal terminal 19 is electrically connected to the first conductive layer 121.
  • the composition of the fourth wire 44 includes gold.
  • the composition of the fourth wire 44 may include copper or aluminum.
  • the first conductive member 31 is electrically connected to the second electrodes 212 of the plurality of first elements 21A and the second main surface 122A of the second conductive layer 122, as shown in FIGS. 34 and 39. Thereby, the second electrodes 212 of the plurality of first elements 21A are electrically connected to the second conductive layer 122.
  • the composition of the first conductive member 31 includes copper.
  • the first conductive member 31 is a metal clip. As shown in FIG. 34, the first conductive member 31 includes a main body portion 311, a plurality of first joint portions 312, a plurality of first connection portions 313, a second joint portion 314, and a second connection portion 315.
  • the main body part 311 constitutes the main part of the first conductive member 31. As shown in FIG. 34, the main body portion 311 extends in the third direction y. As shown in FIG. 38, the main body portion 311 straddles between the first conductive layer 121 and the second conductive layer 122.
  • the plurality of first bonding parts 312 are individually bonded to the second electrodes 212 of the plurality of first elements 21A.
  • Each of the plurality of first joint portions 312 faces one of the second electrodes 212 of the plurality of first elements 21A.
  • the plurality of first connecting parts 313 are connected to the main body part 311 and the plurality of first joint parts 312.
  • the plurality of first connecting portions 313 are located apart from each other in the third direction y.
  • the plurality of first connecting portions 313 when viewed along the third direction y, are arranged in the first main portion of the first conductive layer 121 from the plurality of first joint portions 312 toward the main body portion 311. It is inclined in a direction away from the surface 121A.
  • the second bonding portion 314 is bonded to the second main surface 122A of the second conductive layer 122.
  • the second joint portion 314 faces the second main surface 122A.
  • the second joint portion 314 extends in the third direction y.
  • the dimension of the second joint portion 314 in the third direction y is equal to the dimension of the main body portion 311 in the third direction y.
  • the second connecting portion 315 is connected to the main body portion 311 and the second joint portion 314.
  • the second connecting portion 315 is inclined away from the second main surface 122A of the second conductive layer 122 as it goes from the second joint portion 314 toward the main body portion 311.
  • the dimension of the second connecting portion 315 in the third direction y is equal to the dimension of the main body portion 311 in the third direction y.
  • the semiconductor device B10 further includes a first conductive bonding layer 33, as shown in FIGS. 38, 39, and 40.
  • the first conductive bonding layer 33 is interposed between the second electrodes 212 of the plurality of first elements 21A and the plurality of first bonding portions 312.
  • the first conductive bonding layer 33 conductively bonds the second electrodes 212 of the plurality of first elements 21A and the plurality of first bonding portions 312.
  • the first conductive bonding layer 33 is, for example, solder.
  • the first conductive bonding layer 33 may include a sintered body of metal particles.
  • the semiconductor device B10 further includes a second conductive bonding layer 34, as shown in FIG.
  • the second conductive bonding layer 34 is interposed between the second main surface 122A of the second conductive layer 122 and the second bonding portion 314.
  • the second conductive bonding layer 34 conductively bonds the second main surface 122A and the second bonding portion 314.
  • the second conductive bonding layer 34 is, for example, solder.
  • the second conductive bonding layer 34 may include a sintered body of metal particles.
  • the second conductive member 32 is electrically connected to the second electrodes 212 of the plurality of second elements 21B and the covering portion 15A of the second input terminal 15, as shown in FIGS. 22 and 40. Thereby, the second electrodes 212 of the plurality of second elements 21B are electrically connected to the second input terminal 15.
  • the composition of the second conductive member 32 includes copper.
  • the second conductive member 32 is a metal clip. As shown in FIG. 33, the second conductive member 32 includes a pair of main body parts 321, a plurality of third joint parts 322, a plurality of third joint parts 323, a pair of fourth joint parts 324, a pair of fourth joint parts 325, a plurality of intermediate portions 326, and a plurality of cross beam portions 327.
  • the pair of main body parts 321 are located apart from each other in the third direction y.
  • the pair of main body portions 321 extend in the second direction x.
  • the pair of main body parts 321 are arranged parallel to the first main surface 121A of the first conductive layer 121 and the second main surface 122A of the second conductive layer 122.
  • the pair of main body parts 321 are located further away from the first main surface 121A and the second main surface 122A than the main body part 311 of the first conductive member 31 is.
  • the plurality of intermediate portions 326 are located apart from each other in the third direction y, and are located between the pair of main body portions 321 in the third direction y.
  • the plurality of intermediate portions 326 extend in the second direction x.
  • the dimension of each of the plurality of intermediate portions 326 in the second direction x is smaller than the dimension of each of the pair of main body portions 321 in the second direction x.
  • the plurality of third joints 322 are individually joined to the second electrodes 212 of the plurality of second elements 21B.
  • Each of the plurality of third joints 322 faces one of the second electrodes 212 of the plurality of second elements 21B.
  • the plurality of third connecting parts 323 are connected to both sides of the plurality of third joint parts 322 in the third direction y. Further, the plurality of third connecting portions 323 are connected to one of the pair of main body portions 321 and the plurality of intermediate portions 326. Viewed along the second direction x, each of the plurality of third connecting parts 323 goes from one of the plurality of third joint parts 322 to one of the pair of main body parts 321 and the plurality of intermediate parts 326
  • the second conductive layer 122 is tilted away from the second main surface 122A of the second conductive layer 122.
  • the pair of fourth joint parts 324 are joined to the covering part 15A of the second input terminal 15.
  • the pair of fourth joint portions 324 are opposed to the covering portion 15A.
  • the pair of fourth connecting portions 325 are connected to the pair of main body portions 321 and the pair of fourth joint portions 324.
  • the pair of fourth connecting portions 325 are oriented in a direction that is further away from the first main surface 121A of the first conductive layer 121 as it goes from the pair of fourth joint portions 324 toward the pair of main body portions 321. is inclined to.
  • the plurality of cross beam portions 327 are arranged along the third direction y.
  • the plurality of horizontal beam portions 327 include regions that individually overlap the plurality of first joint portions 312 of the first conductive member 31.
  • Both sides in the third direction y of the cross beam part 327 located at the center in the third direction y among the plurality of cross beam parts 327 are connected to the plurality of intermediate parts 326 .
  • Both sides of the remaining two cross beam portions 327 in the third direction y among the plurality of cross beam portions 327 are connected to one of the pair of main body portions 321 and one of the plurality of intermediate portions 326.
  • the plurality of horizontal beam portions 327 When viewed along the second direction x, the plurality of horizontal beam portions 327 have a convex shape on the side toward which the first main surface 121A of the first conductive layer 121 faces in the first direction z.
  • the semiconductor device B10 further includes a third conductive bonding layer 35, as shown in FIGS. 38, 40, and 41.
  • the third conductive bonding layer 35 is interposed between the second electrodes 212 of the plurality of second elements 21B and the plurality of third bonding parts 322.
  • the third conductive bonding layer 35 conductively bonds the second electrodes 212 of the plurality of second elements 21B and the plurality of third bonding parts 322.
  • the third conductive bonding layer 35 is, for example, solder.
  • the third conductive bonding layer 35 may include a sintered body of metal particles.
  • the semiconductor device B10 further includes a fourth conductive bonding layer 36, as shown in FIG.
  • the fourth conductive bonding layer 36 is interposed between the covering portion 15A of the second input terminal 15 and the pair of fourth bonding portions 324.
  • the fourth conductive bonding layer 36 conductively bonds the covering portion 15A and the pair of fourth bonding portions 324.
  • the fourth conductive bonding layer 36 is, for example, solder.
  • the fourth conductive bonding layer 36 may include a sintered body of metal particles.
  • the sealing resin 50 covers a portion of each of the support body 11 , the first input terminal 13 , the output terminal 14 , and the second input terminal 15 .
  • the sealing resin 50 has electrical insulation properties.
  • the sealing resin 50 is made of a material containing, for example, a black epoxy resin.
  • the sealing resin 50 has a top surface 51, a bottom surface 52, a pair of first side surfaces 53, a pair of second side surfaces 54, and a pair of recesses 55.
  • the top surface 51 faces the same side as the first main surface 121A of the first conductive layer 121 in the first direction z.
  • the bottom surface 52 faces opposite to the top surface 51 in the first direction z.
  • the heat dissipation layer 113 of the support body 11 is exposed from the bottom surface 52.
  • the pair of first side surfaces 53 are located apart from each other in the second direction x.
  • the pair of first side surfaces 53 face in the second direction x and extend in the third direction y.
  • a pair of first side surfaces 53 are connected to the top surface 51.
  • the exposed portion 13B of the first input terminal 13 and the exposed portion 15B of the second input terminal 15 are exposed from one of the pair of first side surfaces 53.
  • the exposed portion 14B of the output terminal 14 is exposed from the other first side surface 53 of the pair of first side surfaces 53.
  • the pair of second side surfaces 54 are located apart from each other in the third direction y.
  • the pair of second side surfaces 54 face oppositely to each other in the third direction y and extend in the second direction x.
  • a pair of second side surfaces 54 are connected to the top surface 51 and the bottom surface 52.
  • the pair of recesses 55 is a first side surface where the exposed portion 13B of the first input terminal 13 and the exposed portion 15B of the second input terminal 15 are exposed among the pair of first side surfaces 53. 53 toward the second direction x.
  • the pair of recesses 55 extend from the top surface 51 to the bottom surface 52 in the first direction z.
  • the pair of recesses 55 are located on both sides of the first input terminal 13 in the third direction y.
  • the semiconductor module A10 includes the aforementioned plural semiconductor devices B10, a heat sink 70, a plurality of first wiring boards 71, a plurality of second wiring boards 72, a plurality of connection wirings 73, a plurality of attachment members 74, a plurality of support members 75, and a plurality of A positioning pin 76 is provided.
  • the semiconductor module A10 is used, for example, as an inverter for driving a three-phase AC motor.
  • the heat sink 70 supports a plurality of semiconductor devices B10, as shown in FIGS. 23 and 24.
  • the heat sink 70 is located on the opposite side of the first signal terminal 161 and the second signal terminal 162 of the plurality of semiconductor devices B10 with respect to the plurality of semiconductor elements 21 of the plurality of semiconductor devices B10 (see FIGS. 24 and 42). ). Therefore, the heat sink 70 faces the heat dissipation layer 113 of the plurality of semiconductor devices B10.
  • the heat sink 70 is made of a material containing aluminum, for example. In the heat sink 70, the plurality of semiconductor devices B10 are arranged along the third direction y.
  • the plurality of first wiring boards 71 are connected to the first signal terminals 161, second signal terminals 162, third signal terminals 171, fourth signal terminals 172, and a pair of fifth signal terminals of the plurality of semiconductor devices B10.
  • the signal terminal 181, the pair of sixth signal terminals 182, and the seventh signal terminal 19 are individually electrically connected.
  • each of the plurality of first wiring boards 71 faces the top surface 51 of the sealing resin 50 of one of the plurality of semiconductor devices B10.
  • the plurality of first wiring boards 71 are located on the opposite side of the heat sink 70 with respect to the plurality of semiconductor elements 21 of the plurality of semiconductor devices B10 (see FIGS. 24 and 42). When viewed along the first direction z, the plurality of first wiring boards 71 individually overlap the sealing resin 50 of the plurality of semiconductor devices B10.
  • each of the plurality of first wiring boards 71 has a substrate 711, main wiring 712, back wiring 713, and internal wiring 714.
  • the substrate 711 is provided with a plurality of through holes 711A penetrating in the first direction z.
  • the main wiring 712 is arranged on one side of the substrate 711 in the first direction z, and faces the second wiring substrate 72 .
  • the back wiring 713 is arranged on the other side of the substrate 711 in the first direction z.
  • Internal wiring 714 is arranged in a plurality of through holes 711A. Internal wiring 714 is connected to main wiring 712 and back wiring 713.
  • the main wiring 712 is configured so that an internal wiring 714, a circuit provided on one of the plurality of first wiring boards 71, and a communication wiring 73 that is electrically connected to the circuit among the plurality of communication wirings 73 are connected to each other. It forms the route of
  • each of the first signal terminals 161 of the plurality of semiconductor devices B10 has a base 161A and a bulge 161B.
  • One side of the base portion 161A in the first direction z is press-fitted into one of the plurality of sleeves 64 of the plurality of semiconductor devices B10.
  • the bulging portion 161B is provided on the other side of the base portion 161A in the first direction z.
  • the bulging portion 161B bulges in a direction perpendicular to the first direction z.
  • each of the first signal terminals 161 of the plurality of semiconductor devices B10 is press-fitted into one of the plurality of through holes 711A of the plurality of first wiring boards 71.
  • the internal wiring 714 placed in any one of the plurality of through holes 711A is pressed against the bulge 161B of the first signal terminal 161. Therefore, each of the first signal terminals 161 of the plurality of semiconductor devices B10 is press-fitted into one of the plurality of first wiring boards 71 in the first direction z, so that the first signal terminals 161 of the plurality of semiconductor devices B10 are electrically connected to the first wiring board 71.
  • Each of the second signal terminal 162, the third signal terminal 171, the fourth signal terminal 172, the pair of fifth signal terminals 181, the pair of sixth signal terminals 182, and the seventh signal terminal 19 of the plurality of semiconductor devices B10 also The structure is similar to that of the base portion 161A and the bulging portion 161B of the first signal terminal 161. As a result, these signal terminals are also press-fitted into any one of the plurality of first wiring boards 71 in the first direction z, and are electrically connected to the first wiring board 71.
  • FIG. 27B shows a different configuration from FIG. 27A of the first signal terminals 161 of the plurality of semiconductor devices B10.
  • the first signal terminal 161 has a seat portion 161C in addition to a base portion 161A and a bulging portion 161B.
  • the internal wiring 714 arranged in the through hole 711A is pressed against the bulge 161B, and the The portion 161C contacts the back wiring 713.
  • each of the plurality of first wiring boards 71 is provided with a pair of first protection circuits 81, a pair of second protection circuits 82, a pair of gate drivers 83, and a pair of gate resistors 84. ing.
  • One of the pair of first protection circuits 81 is electrically connected to the first signal terminal 161 and the third signal terminal 171 of the semiconductor device B10.
  • the other first protection circuit 81 of the pair of first protection circuits 81 is electrically connected to the second signal terminal 162 and the fourth signal terminal 172.
  • the pair of first protection circuits 81 suppresses application of overvoltage to the third electrodes 23 of the plurality of semiconductor elements 21 of the semiconductor device B10.
  • the pair of first protection circuits 81 generally include a snubber circuit.
  • One of the pair of second protection circuits 82 is electrically connected to the first signal terminal 161 and the seventh signal terminal 19 of the semiconductor device B10.
  • the other second protection circuit 82 of the pair of second protection circuits 82 is electrically connected to the second signal terminal 162 and a second driver 83B, which will be described later.
  • the pair of second protection circuits 82 suppresses application of surge voltage to the plurality of semiconductor elements 21 of the semiconductor device B10.
  • the pair of second protection circuits 82 generally include a clamp circuit.
  • the pair of gate drivers 83 includes a first driver 83A and a second driver 83B.
  • the first driver 83A is electrically connected to one of the first protection circuits 81 and one of the second protection circuits 82, and drives the plurality of first elements 21A of the semiconductor device B10.
  • the second driver 83B is electrically connected to the other first protection circuit 81 and the other second protection circuit 82, and drives the plurality of second elements 21B of the semiconductor device B10.
  • One of the pair of gate resistors 84 is provided in a conductive path between the first driver 83A and the first signal terminal 161.
  • the other gate resistor 84 of the pair of gate resistors 84 is provided in a conductive path between the second driver 83B and the second signal terminal 162.
  • each of the plurality of first wiring boards 71 is provided with at least one pair of first protection circuits 81. Therefore, the pair of second protection circuits 82, the pair of gate drivers 83, and the pair of gate resistors 84 may be provided on the second wiring board 72.
  • the second wiring board 72 is electrically connected to the plurality of first wiring boards 71 via the plurality of connection wirings 73. As shown in FIG. 23, the second wiring board 72 extends in the third direction y.
  • the second wiring board 72 is provided with circuits that are not provided on the plurality of first wiring boards 71 among the circuits that drive and control the plurality of semiconductor devices B10, such as a controller for controlling the pair of gate drivers 83. It is being Further, the second wiring board 72 is provided with an overheat protection circuit that is electrically connected to the pair of thermistors 22 of the plurality of semiconductor devices B10.
  • the second wiring board 72 is located on the opposite side of the heat sink 70 with the plurality of first wiring boards 71 interposed therebetween in the first direction z. The second wiring board 72 overlaps the plurality of first wiring boards 71 when viewed along the first direction z.
  • the plurality of communication wirings 73 connect the plurality of first wiring boards 71 and second wiring boards 72.
  • the plurality of interconnections 73 have a first connection portion 731 and a second connection portion 732.
  • the first connecting portion 731 is electrically connected to any one of the plurality of first wiring boards 71.
  • the first connection portion 731 includes a plurality of connection pins 731A. The plurality of connection pins 731A extend in the first direction z.
  • the second connection portion 732 is electrically connected to the second wiring board 72 and faces the first connection portion 731. As shown in FIG.
  • the second connection portion 732 has a housing portion 732A and a plurality of connection holes 732B.
  • the plurality of connection pins 731A are individually inserted into the plurality of connection holes 732B.
  • the first connecting portion 731 is electrically connected to the second connecting portion 732.
  • the housing portion 732A of the second connection portion 732 can be displaced relative to the plurality of connection pins 731A in a direction orthogonal to the first direction z.
  • the second connecting portion 732 can be displaced relative to the first connecting portion 731 in a direction perpendicular to the first direction z.
  • the plurality of communication wires 73 are configured to be able to be displaced in a direction perpendicular to the first direction z.
  • the configuration of a known connector disclosed in JP2018-113163A, JP2018-63886A, JP2017-139101A, etc. can be applied. can.
  • the plurality of attachment members 74 are used to restrain the plurality of semiconductor devices B10 to the heat sink 70, as shown in FIGS. 23 and 24.
  • the plurality of attachment members 74 are conductors containing metal.
  • the plurality of attachment members 74 individually contact the top surfaces 51 of the sealing resin 50 of the plurality of semiconductor devices B10, and individually straddle the top surfaces 51 of the sealing resin 50 of the plurality of semiconductor devices B10.
  • the plurality of attachment members 74 are, for example, leaf springs.
  • Each of the plurality of attachment members 74 is located between the first signal terminal 161 and the second signal terminal 162 of one of the plurality of semiconductor devices B10 in the second direction x.
  • the plurality of attachment members 74 are located between the heat sink 70 and the plurality of first wiring boards 71 in the first direction z.
  • the plurality of supporting members 75 are located between the heat sink 70 and the plurality of first wiring boards 71 in the first direction z.
  • the plurality of first wiring boards 71 are supported by the plurality of support members 75.
  • the plurality of support members 75 are columnar. As shown in FIG. 25, when viewed along the first direction z, the plurality of supporting members 75 are located apart from the top surface 51 of the sealing resin 50 of the plurality of semiconductor devices B10.
  • the plurality of positioning pins 76 are located between the heat sink 70 and the second wiring board 72 in the first direction z.
  • the plurality of positioning pins 76 are arranged along the third direction y.
  • Each of the plurality of positioning pins 76 is located between two adjacent semiconductor devices B10 in the third direction y among the plurality of semiconductor devices B10.
  • the plurality of positioning pins 76 are used to determine the position of the second wiring board 72 with respect to the heat sink 70 and to support the second wiring board 72.
  • the DC/DC converter (CNV1, CNV1A to CNV1D) of the present disclosure includes a pair of first terminals (T1A, T1B) configured to receive first DC power, and a pair of first terminals (T1A, T1B) configured to output second DC power.
  • a pair of second terminals (T2A, T2B) a primary side circuit (1), a secondary side circuit (2), a first capacitor (C1), and a second capacitor (C2)
  • the primary side circuit includes a first semiconductor switching element (Q1) and a first reactor (L1)
  • the secondary side circuit includes at least a diode (D1) or a second semiconductor switching element (Q2). and a second reactor (L2)
  • the primary side circuit is provided between the pair of first terminals, the first capacitor and the second capacitor
  • the secondary side circuit is a configuration (first configuration) provided between the first capacitor and the second capacitor and the pair of second terminals.
  • 1/4 of the resonant period of the series resonant circuit composed of the second reactor, the first capacitor, and the second capacitor is the same as that of the first semiconductor switching element.
  • a configuration (second configuration) in which the on-time is longer may also be used.
  • the secondary side circuit includes the diode, and a first end of the first reactor and a first end of the first semiconductor switching element are connected to the first semiconductor switching element.
  • a first end of the second reactor and an anode of the diode are connected via a capacitor, and a second end of the first semiconductor switching element is connected to a second end of the second reactor via the second capacitor.
  • one of the pair of first terminals is connected to a second end of the first reactor, the other of the pair of first terminals is connected to a second end of the first semiconductor switching element, and one of the pair of second terminals is connected to a second end of the first semiconductor switching element.
  • the configuration may be such that one of the terminals is connected to the cathode of the diode, and the other of the pair of second terminals is connected to the second end of the second reactor (third configuration).
  • the secondary side circuit includes the diode, and the first end of the first semiconductor switching element and the first end of the first reactor are connected to the first a cathode of the diode and a first end of the second reactor via a capacitor; a second end of the first reactor is connected to an anode of the diode via the second capacitor; One of the terminals is connected to the second end of the first semiconductor switching element, the other of the pair of first terminals is connected to the second end of the first reactor, and one of the pair of second terminals is connected to the second end of the first semiconductor switching element.
  • the second terminal may be connected to the second end of the two reactors, and the other of the pair of second terminals may be connected to the anode of the diode (fourth configuration).
  • the secondary side circuit includes the diode, and a first end of the first reactor and a first end of the first semiconductor switching element are connected to the first semiconductor switching element. connected to the anode of the diode and a first end of the second reactor via a capacitor; a second end of the first semiconductor switching element connected to the cathode of the diode via the second capacitor; One of the first terminals is connected to the second end of the first reactor, the other of the pair of first terminals is connected to the second end of the first semiconductor switching element, and one of the pair of second terminals is connected to the second end of the first reactor.
  • the configuration may be such that the second terminal is connected to the second end of the second reactor, and the other of the pair of second terminals is connected to the cathode of the diode (fifth configuration).
  • the secondary circuit includes the second semiconductor switching element, a first end of the first reactor and a first end of the first semiconductor switching element. is connected to a first end of the second reactor and a first end of the second semiconductor switching element via the first capacitor, and a second end of the first semiconductor switching element is connected to the first end of the second reactor via the second capacitor.
  • one of the pair of first terminals is connected to the second end of the first reactor, and the other of the pair of first terminals is connected to the second end of the first semiconductor switching element.
  • one of the pair of second terminals is connected to the second end of the second semiconductor switching element, and the other of the pair of second terminals is connected to the second end of the second reactor.
  • the DC/DC converter having any of the first to sixth configurations further includes a control unit (CNV1), and the control unit controls the The configuration may be such that the switching operation of the first semiconductor switching element is stopped (seventh configuration).
  • CNV1 control unit
  • the DC/DC converter having any of the first to sixth configurations further includes a control unit (CNV1), and the control unit controls the voltage output from the pair of second terminals to a target value. , configured to control the duty of the first semiconductor switching element, and the control unit configured to increase the duty in a ramp-like manner immediately after starting the DC/DC converter (eighth configuration). ).
  • CNV1 control unit
  • the DC/DC converter having any of the first to eighth configurations further includes a control section (CNV1), the secondary side circuit includes the diode, and the control section controls the first semiconductor switching element. Based on the flowing current, estimate the current flowing through the diode, calculate the forward voltage drop occurring in the diode based on the estimated current flowing through the diode, and calculate the forward voltage drop occurring in the diode and the pair.
  • the configuration (ninth configuration) may be configured such that the duty of the first semiconductor switching element is controlled using a total value of the voltage output from the second terminal of the voltage and the target value.
  • the withstand voltage of the first semiconductor switching element is determined by the input voltage applied to the pair of first terminals and the maximum voltage of the first capacitor. , and the maximum voltage of the second capacitor (a tenth configuration).
  • a semiconductor device (3) of the present disclosure includes a power module and a DC/DC converter having any one of the first to tenth configurations, wherein the DC/DC converter is configured to drive and control the power module.
  • This is a configuration (eleventh configuration) that is configured to supply electric power.
  • the semiconductor module includes a plurality of semiconductor devices (B10 ), a heat sink (70) located on the opposite side of the semiconductor element from the side where the signal terminal is located in the first direction and supporting the plurality of semiconductor devices; a plurality of first wiring boards (71) located on a side opposite to the side on which the heat sink is located with respect to the semiconductor element and individually electrically connected to the signal terminals of the plurality of semiconductor devices; a second wiring board (72) electrically connected to the wiring board, and the plurality of first wiring boards are provided with a first protection circuit (81) that suppresses application of overvoltage to the semiconductor element.
  • the signal terminal of one of the plurality of semiconductor devices is press-fitted into one of the plurality of first wiring boards in the first direction, and the signal terminal of one of the plurality of semiconductor devices is press-fitted in the first direction, and the signal terminal of one of the plurality of semiconductor devices is press-fitted in the first direction.
  • the wiring board may further include a plurality of communication wirings (73) for electrically conducting the wiring board, and the plurality of communication wirings may have a configuration (twelfth configuration) that can be displaced in a direction orthogonal to the first direction. good.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dc-Dc Converters (AREA)

Abstract

DC/DCコンバータは、一対の第1端子と、一対の第2端子と、1次側回路と、2次側回路と、第1キャパシタと、第2キャパシタと、を備える。前記1次側回路は、第1半導体スイッチング素子と、第1リアクトルと、を備える。前記2次側回路は、ダイオード又は第2半導体スイッチング素子の少なくとも一方と、第2リアクトルと、を備える。前記1次側回路は、前記一対の第1端子と、前記第1キャパシタ及び前記第2キャパシタとの間に設けられる。前記2次側回路は、前記第1キャパシタ及び前記第2キャパシタと、前記一対の第2端子との間に設けられる。

Description

DC/DCコンバータ及び半導体機器
 本明細書中に開示されている発明は、DC/DCコンバータ及び当該DC/DCコンバータを備える半導体機器に関する。
 ゲートドライバ回路(例えば特許文献1参照)は、半導体スイッチング素子を駆動する。従来、ゲートドライバ回路に直流電力を供給する電源回路には、トランスを備える絶縁型DC/DCコンバータが使用される。
特開2019-140432号公報
 一般的に、トランスは他の回路部品に比べ大きいため、トランスを備える電源回路の面積は大きくなる傾向にある。
 さらに、EV(Electric Vehicle)に搭載されるインバータに対しては、小型化の要求が強い。そのため、EVに搭載されるインバータの構成部品である半導体モジュールの小型化が盛んに進められている。その結果、トランスを備える電源回路の面積は、半導体モジュールにおいて相対的に大きくなる。
 また、トランスを備える電源回路は、トランスで発生する鉄損により効率が低下する。
 本明細書中に開示されているDC/DCコンバータは、第1直流電力を受けつけるように構成された一対の第1端子と、第2直流電力を出力するように構成された一対の第2端子と、1次側回路と、2次側回路と、第1キャパシタと、第2キャパシタと、を備える。前記1次側回路は、第1半導体スイッチング素子と、第1リアクトルと、を備える。前記2次側回路は、ダイオード又は第2半導体スイッチング素子の少なくとも一方と、第2リアクトルと、を備える。前記1次側回路は、前記一対の第1端子と、前記第1キャパシタ及び前記第2キャパシタとの間に設けられる。前記2次側回路は、前記第1キャパシタ及び前記第2キャパシタと、前記一対の第2端子との間に設けられる。
 本明細書中に開示されている半導体機器は、半導体モジュールと、前記半導体モジュールに電力を供給するように構成された上記のDC/DCコンバータと、を備える。
 本明細書中に開示されている発明によれば、小型で高効率なDC/DCコンバータを実現することができる。
図1は、実施形態に係るDC/DCコンバータを示す図である。 図2は、第1実施例に係るDC/DCコンバータを示す図である。 図3は、第1半導体スイッチング素子がオンであるときの第1実施例に係るDC/DCコンバータの動作を説明するための図である。 図4は、第1半導体スイッチング素子がオフであるときの第1実施例に係るDC/DCコンバータの動作を説明するための図である。 図5は、第1実施例に係るDC/DCコンバータの各部電圧及び電流を示す図である。 図6は、第2実施例に係るDC/DCコンバータを示す図である。 図7は、第1半導体スイッチング素子がオンであるときの第2実施例に係るDC/DCコンバータの動作を説明するための図である。 図8は、第1半導体スイッチング素子がオフであるときの第2実施例に係るDC/DCコンバータの動作を説明するための図である。 図9は、第2実施例に係るDC/DCコンバータの各部電圧及び電流を示す図である。 図10は、第3実施例に係るDC/DCコンバータを示す図である。 図11は、第1半導体スイッチング素子がオンであるときの第3実施例に係るDC/DCコンバータの動作を説明するための図である。 図12は、第1半導体スイッチング素子がオフであるときの第3実施例に係るDC/DCコンバータの動作を説明するための図である。 図13は、第3実施例に係るDC/DCコンバータの各部電圧及び電流を示す図である。 図14は、第4実施例に係るDC/DCコンバータを示す図である。 図15は、制御部の第1例を示す図である。 図16は、制御部の第1例を適用した場合のDC/DCコンバータの各部電圧を示す図である。 図17は、制御部の第2例を示す図である。 図18は、制御部の第2例を適用した場合のDC/DCコンバータの各部電圧を示す図である。 図19は、制御部の第3例を示す図である。 図20は、制御部の第3例を適用した場合のDC/DCコンバータの各部電圧を示す図である。 図21は、制御部の第4例を示す図である。 図22は、半導体機器を示す図である。 図23は、半導体モジュールの平面図である。 図24は、図23に示す半導体モジュールの正面図である。 図25は、図23の部分拡大図である。 図26は、図24の部分拡大図である。 図27Aは、図26に示す第1配線基板の部分拡大断面図である。 図27Bは、図26に示す第1配線基板の部分拡大断面図であり、図5Aに示す構成とは異なる構成を示している。 図28は、図26に示す連絡配線の部分拡大断面図である。 図29は、図26に示す第1配線基板に設けられた回路のブロック図である。 図30は、図23に示す半導体モジュールを構成する複数の半導体装置のいずれかの斜視図である。 図31は、図30に示す半導体装置の平面図である。 図32は、図31に対応する平面図であり、封止樹脂を透過している。 図33は、図32の部分拡大図である。 図34は、図31に対応する平面図であり、第1導通部材を透過し、かつ封止樹脂および第2導通部材の図示を省略している。 図35は、図23に示す半導体装置の右側面図である。 図36は、図23に示す半導体装置の底面図である。 図37は、図32のXV-XV線に沿う断面図である。 図38は、図32のXVI-XVI線に沿う断面図である。 図39は、図38に示す第1素子およびその周辺の部分拡大図である。 図40は、図38に示す第2素子およびその周辺の部分拡大図である。 図41は、図32のXIX-XIX線に沿う断面図である。 図42は、図32のXX-XX線に沿う断面図である。
 本明細書において、MOS(Metal Oxide Semiconductor)電界効果トランジスタとは、ゲートの構造が、「導電体または抵抗値が小さいポリシリコン等の半導体からなる層」、「絶縁層」、及び「P型、N型、又は真性の半導体層」の少なくとも3層からなる電界効果トランジスタをいう。つまり、MOS電界効果トランジスタのゲートの構造は、金属、酸化物、及び半導体の3層構造に限定されない。
<DC/DCコンバータ>
 図1は、実施形態に係るDC/DCコンバータを示す図である。DC/DCコンバータCNV1は、一対の第1端子T1A及びT1Bと、一対の第2端子T2A及びT2Bと、1次側回路1と、2次側回路2と、第1キャパシタC1と、第2キャパシタC2と、を備える。
 一対の第1端子T1A及びT1Bは、第1直流電力を受けつけるように構成される。例えば、図1に示すように、第1直流電力を出力する直流電源PS1の正極が第1端子T1Aに接続され、直流電源PS1の負極が第1端子T1Bに接続される。
 一対の第2端子T2A及びT2Bは、第2直流電力を出力するように構成される。例えば、図1に示すように、負荷LD1の第1端が第2端子T2Aに接続され、負荷LD2の第2端が第2端子T2Bに接続される。一対の第2端子T2A及びT2Bは、第2直流電力を負荷LD1に出力する。
 1次側回路1は、第1半導体スイッチング素子(図1において不図示)と、第1リアクトル(図1において不図示)と、を備える。2次側回路2は、ダイオード(図1において不図示)又は第2半導体スイッチング素子(図1において不図示)の少なくとも一方と、第2リアクトル(図1において不図示)と、を備える。
 1次側回路1は、一対の第1端子T1A及びT1Bと、第1キャパシタC1及び第2キャパシタC2との間に設けられる。2次側回路2は、第1キャパシタC1及び第2キャパシタC2と、一対の第2端子T2A及びT2Bとの間に設けられる。第1キャパシタC1及び第2キャパシタC2は、1次側回路1と2次側回路2とを絶縁する。
 出力キャパシタC3の第1端は、第2端子T2Aに接続される。出力キャパシタC3の第2端は、第2端子T2Bに接続される。出力キャパシタC3は、負荷LD1に供給される直流電圧のリップルを抑制する。
 DC/DCコンバータCNV1は、絶縁素子として第1キャパシタC1及び第2キャパシタC2を備える構成である。一般的に、キャパシタはトランスよりも小型である。したがって、DC/DCコンバータCNV1は、トランスを備えるDC/DCコンバータよりも小型にすることができる。
 また、DC/DCコンバータCNV1は、トランスを備えないため、トランスで発生する鉄損による効率の低下がない。したがって、DC/DCコンバータCNV1は、トランスを備えるDC/DCコンバータよりも高効率にすることができる。
 DC/DCコンバータCNV1が、第1半導体スイッチング素子がオンであるときに、第1キャパシタC1及び第2キャパシタC2の電荷を介して1次側回路1から負荷LD1に送電される構成(例えば後述の図6に示す構成)の場合、第1半導体スイッチング素子がオンであるときに、第2リアクトル、第1キャパシタC1及び第2キャパシタC2の経路で電流が流れ、第1キャパシタC1及び第2キャパシタC2と第2リアクトルとによって直列共振回路が構成される。
 上記直列共振回路における共振周期の1/4周期中に、第1キャパシタC1及び第2キャパシタC2の各電圧は増加する。
 ここで、上記直列共振回路の1/4周期が、第1半導体スイッチング素子のオン時間(第1半導体スイッチング素子のデューティに対応する時間)以下である場合について考察する。この場合、第1キャパシタC1及び第2キャパシタC2の各電圧が一対の第1端子T1A及びT1Bに印加される直流電圧まで上昇してしまい、電力が1次側回路1から2次側回路2に供給できなくなる。
 第1半導体スイッチング素子のオン時間にもかかわらず、電力が1次側回路1から2次側回路2に供給できなくなるという現象は、第1半導体スイッチング素子のオン時間(デューティ)が短くなった場合と同様に作用するため、結果として一対の第2端子T2A及びT2Bから出力される直流電圧が低下してしまう。
 したがって、一対の第2端子T2A及びT2Bから出力される直流電圧の低下を防止するために、DC/DCコンバータCNV1では、上記直列共振回路における共振周期の1/4周期が、第1半導体スイッチング素子のオン時間より長いことが望ましい。
 一方で、DC/DCコンバータCNV1が、第1半導体スイッチング素子がオフであるときに、第1キャパシタC1及び第2キャパシタC2の電荷を介して1次側回路1から負荷LD1に送電される構成(例えば後述の図3及び図10に示す各構成)の場合、第1半導体スイッチング素子がオフであるときに第1リアクトル、第1キャパシタC1及び第2キャパシタC2の経路で電流が流れ、負荷に電力が送電される。このとき、このとき、第1キャパシタC1及び第2キャパシタC2と第1リアクトルとによって直列共振回路が構成される。
 ここで、第1半導体スイッチング素子がオフである時間が長くなると、第1キャパシタC1及び第2キャパシタC2と第1リアクトルとによって構成された直列共振回路における電流の極性が反転してしまい、電力が1次側回路1から2次側回路2に供給できなくなる。
 直列共振回路において、共振回路における電流は共振周期の3/4周期で逆極性の最大値となることから、第1半導体スイッチング素子がオフである時間が共振周期の3/4周期を超えると、第1キャパシタC1及び第2キャパシタC2と第1リアクトルとによって構成された直列共振回路における電流の極性が反転してしまうことになり、電力が1次側回路1から2次側回路2に供給できなくなるため、結果として、一対の第2端子T2AおよびT2Bから出力される直流電圧が低下してしまう。以上から、第1キャパシタC1及び第2キャパシタC2と第1リアクトルとによって構成された直列共振回路における共振周期の3/4周期が第1半導体スイッチング素子がオフである時間より長いことが望ましい。
 一般的に、回路の部品コストを抑制するために使用する部品は共通化されることを考慮すると第1リアクトルと第2リアクトルは同じインダクタンス値を備えるものが使用されることになる。
 つまり、第1半導体スイッチング素子がオンであるときに構成される第1キャパシタC1及び第2キャパシタC2と第2リアクトルからなる直列共振回路の共振周波数は、第1半導体スイッチング素子がオフであるときに構成される第1キャパシタC1及び第2キャパシタC2と第1リアクトルからなる直列共振回路の共振周波数と等しくなる。したがって、第1キャパシタC1及び第2キャパシタC2と第2リアクトルからなる直列共振回路の共振周波数の1/4周期は、第1半導体スイッチング素子のオン時間より長いことが望ましい。
<DC/DCコンバータの第1実施例>
 図2は、第1実施例に係るDC/DCコンバータを示す図である。DC/DCコンバータCNV1Aは、DC/DCコンバータCNV1の第1実施例である。
 本実施例において、1次側回路1は、Nチャネル型MOS電界効果トランジスタである第1半導体スイッチング素子Q1と、第1リアクトルL1と、を備える。
 本実施例において、2次側回路2は、ダイオードD1と、第2リアクトルL2と、を備える。
 第1リアクトルL1の第1端及び第1半導体スイッチング素子Q1の第1端(ドレイン)は、第1キャパシタC1を介して第2リアクトルL2の第1端及びダイオードD1のアノードに接続される。第1リアクトルL1の第2端は、第1端子T1Aに接続される。
 第1半導体スイッチング素子Q1の第2端(ソース)は、第2キャパシタC2を介して第2リアクトルL2の第2端に接続される。第1半導体スイッチング素子Q1の第2端(ソース)は、第1端子T1Bにも接続される。
 ダイオードD1のカソードは、第2端子T2Aと、出力キャパシタC3の第1端と、に接続される。第2リアクトルL2の第2端は、第2端子T2Bと、出力キャパシタC3の第2端と、にも接続される。
 次に、DC/DCコンバータCNV1Aの動作について説明する。
 図3は、第1半導体スイッチング素子Q1がオンであるときのDC/DCコンバータCNV1Aの動作を説明するための図である。
 第1リアクトルL1を流れる電流IL1の変化量ΔIL1_onは、下記(1)式で表される。ただし、式中のV1は、直流電源PS1から一対の第1端子T1A及びT1Bに供給される電圧である。また、式中のL1は、第1リアクトルL1のインダクタンス値である。また、式中のTonは、第1半導体スイッチング素子Q1のオン時間である。
 ΔIL1_on=(V1/L1)×Ton  (1)
 第2リアクトルL2を流れる電流IL2の変化量ΔIL2_onは、下記(2)式で表される。ただし、式中のVC1は、第1キャパシタC1の電圧である。また、VC2は、第2キャパシタC2の電圧である。また、式中のL2は、第2リアクトルL2のインダクタンス値である。
 ΔIL2_on=[(VC1+VC2)/L2]×Ton  (2)
 図4は、第1半導体スイッチング素子Q1がオフであるときのDC/DCコンバータCNV1Aの動作を説明するための図である。
 第1半導体スイッチング素子Q1がターンオフしても、第1リアクトルL1の作用によって第1リアクトルL1を流れる電流IL1の極性は変化しない。したがって、第1リアクトルL1を流れる電流IL1の変化量ΔIL1_offは、下記(3)式で表される。ただし、式中のV2は、一対の第2端子T2A及びT2Bから負荷LD1に供給される電圧である。また、式中のToffは、第1半導体スイッチング素子Q1のオフ時間である。
 ΔIL1_off=[(V1-VC1-VC2-V2)/L1]×Toff  (3)
 第2リアクトルL2を流れる電流IL2の変化量ΔIL2_offは、下記(4)式で表される。
 ΔIL2_off=(-V2/L2)×Toff  (4)
 第1半導体スイッチング素子Q1のスイッチング周期1周期中における第2リアクトルL2を流れる電流IL2の変化量の合計は零になる。したがって、下記(5)式が導出される。ただし、式中のdは、第1半導体スイッチング素子Q1のオン時間を第1半導体スイッチング素子Q1のスイッチング周期で除算したものである。
 [(VC1+VC2)/L2]×Ton+(-V2/L2)×Toff=0
 VC1+VC2=V2×[(1-d)/d]  (5)
 第1リアクトルL1についても同様に考え、さらに上記(5)式を考慮すると、下記(6)式が導出される。
 (V1/L1)×Ton+[(V1-VC1-VC2-V2)/L1]×Toff=0
 V2=V1×[d/(1-d)]  (6)
 上記(6)式から分かるように、電圧V2は、第1半導体スイッチング素子Q1のオン時間ひいては第1半導体スイッチング素子Q1のデューティdを制御することで、目標値に近づけることができる。
 上記(5)式と上記(6)式から、VC1+VC2=V1が成立する。また、一般的に回路の部品コストを抑制するために使用する部品は共通化されることを考慮すると、第1キャパシタC1の容量と第2キャパシタC2の容量とは同じである。したがって、VC1=VC2が成立し、VC1=V1/2、VC2=V1/2となる。
 以下の計算では、第1キャパシタC1の容量C1と第2キャパシタC2の容量C2との合成容量Cが用いられる。合成容量Cは以下の式で表される。
 C=C1×C2/(C1+C2)
 第1半導体スイッチング素子Q1のスイッチング周期1周期において、第1キャパシタC1の電圧VC1の変化量及び第2キャパシタC2の電圧VC2の変化量の合計値は零になることを考慮すると、下記(7)式が成立する。
 -IL2×Ton/C+IL1×Toff/C=0
 IL2=IL1×[(1-d)/d]  (7)
 一対の第1端子T1A及びT1Bから入力される電流Iinは、出力電力Poutを電圧V1で除算した値となる。電流Iinは、第1リアクトルL1を流れる電流IL1の平均値となる。
 以上から、第2リアクトルL2を流れる電流IL2の平均値は、上記(7)式より以下のように導出される。
 IL2=Pout/V2=Iout
 第1半導体スイッチング素子Q1がオフのときには、第1キャパシタC1及び第2キャパシタC2は、第1リアクトルL1を流れる電流IL1によって充電されるため、合成容量Cの電圧VCは上昇する。このときの上昇分ΔVCは、以下のとおりに求めることができる。
 ΔVC=(1/C)∫(IL1)dt
 ΔVC≒Iin×Toff/C
 合成容量Cの電圧VCは、電圧V1を中心として、±ΔVC/2だけ変化する。したがって、合成容量Cの電圧VCの最大値VCpは、以下の通りに求めることができる。
 VCp=V1+ΔVC/2
 第1半導体スイッチング素子Q1がオフであるときには、V1+VCの電圧が第1半導体スイッチング素子Q1に印加される。このため、第1半導体スイッチング素子Q1に印加される電圧の最大値はV1+ΔVC/2となる。
 以上により、第1半導体スイッチング素子Q1の耐圧は、一対の第1端子T1A及びT1Bに印加される電圧V1と、第1キャパシタC1の最大電圧と、第2キャパシタC2の最大電圧と、を合算した電圧以上にすればよい。
 図5は、DC/DCコンバータCNV1Aの各部電圧及び電流を示す図である。図中の電圧VGは、第1半導体スイッチング素子Q1の制御端子(ゲート)に供給されるゲート信号である。図中の電圧VDSは、第1半導体スイッチング素子Q1の第1端(ドレイン)と第2端(ソース)との間に生じる電圧である。
<DC/DCコンバータの第2実施例>
 図6は、第2実施例に係るDC/DCコンバータを示す図である。DC/DCコンバータCNV1Bは、DC/DCコンバータCNV1の第2実施例である。なお、第2実施例において、第1実施例と同一の部分、同一の部分の電圧等については同一の符号、記号が用いられる。
 本実施例において、1次側回路1は、Nチャネル型MOS電界効果トランジスタである第1半導体スイッチング素子Q1と、第1リアクトルL1と、を備える。
 本実施例において、2次側回路2は、ダイオードD1と、第2リアクトルL2と、を備える。
 第1半導体スイッチング素子Q1の第1端(ソース)及び第1リアクトルL1の第1端は、第1キャパシタC1を介してダイオードD1のカソード及び第2リアクトルL2の第1端に接続される。第1半導体スイッチング素子Q1の第2端(ドレイン)は、第1端子T1Aに接続される。
 第1リアクトルL1の第2端は、第2キャパシタC2を介してダイオードD1のアノードに接続される。第1リアクトルL1の第2端は、第1端子T1Bにも接続される。
 第2リアクトルL2の第2端は、第2端子T2Aと、出力キャパシタC3の第1端と、に接続される。ダイオードD1のアノードは、第2端子T2Bと、出力キャパシタC3の第2端と、にも接続される。
 次に、DC/DCコンバータCNV1Bの動作について説明する。
 図7は、第1半導体スイッチング素子Q1がオンであるときのDC/DCコンバータCNV1Bの動作を説明するための図である。
 第1リアクトルL1を流れる電流IL1の変化量ΔIL1_onは、下記(11)式で表される。
 ΔIL1_on=(V1/L1)×Ton  (11)
 第2リアクトルL2を流れる電流IL2の変化量ΔIL2_onは、下記(12)式で表される。
 ΔIL2_on=[(V1-VC1-VC2-V2)/L2]×Ton  (12)
 図8は、第1半導体スイッチング素子Q1がオフであるときのDC/DCコンバータCNV1Bの動作を説明するための図である。
 第1半導体スイッチング素子Q1がターンオフしても、第1リアクトルL1の作用によって第1リアクトルL1を流れる電流IL1の極性は変化しない。したがって、第1リアクトルL1を流れる電流IL1の変化量ΔIL1_offは、下記(13)式で表される。
 ΔIL1_off=[(-VC1-VC2)/L1]×Toff  (13)
 第2リアクトルL2を流れる電流IL2の変化量ΔIL2_offは、下記(14)式で表される。
 ΔIL2_off=(-V2/L2)×Toff  (14)
 第1半導体スイッチング素子Q1のスイッチング周期1周期中における第1リアクトルL1を流れる電流IL1の変化量の合計は零になる。したがって、下記(15)式が導出される。
 (V1/L1)×Ton+[(-VC1-VC2)/L1]×Toff=0
 VC1+VC2=V1×[d/(1-d)]  (15)
 第2リアクトルL2についても同様に考え、さらに上記(15)式を考慮すると、下記(16)式が導出される。
 [(V1-VC1-VC2-V2)/L2]×Ton+(-V2/L2)×Toff=0
 V2=V1×[d/(1-d)]  (16)
 上記(16)式から分かるように、電圧V2は、第1半導体スイッチング素子Q1のオン時間ひいては第1半導体スイッチング素子Q1のデューティdを制御することで、目標値に近づけることができる。
 上記(15)式と上記(16)式から、VC1+VC2=-V2が成立する。また、一般的に回路の部品コストを抑制するために使用する部品は共通化されることを考慮すると、第1キャパシタC1の容量と第2キャパシタC2の容量とは同じである。したがって、VC1=VC2が成立し、VC1=V2/2、VC2=V2/2となる。
 以下の計算では、第1キャパシタC1の容量C1と第2キャパシタC2の容量C2との合成容量Cが用いられる。合成容量Cは以下の式で表される。
 C=C1×C2/(C1+C2)
 第1半導体スイッチング素子Q1のスイッチング周期1周期において、第1キャパシタC1の電圧VC1の変化量及び第2キャパシタC2の電圧VC2の変化量の合計値は零になることを考慮すると、下記(17)式が成立する。
 IL2×Ton/C+(-IL1)×Toff/C=0
 IL2=IL1×[(1-d)/d]  (17)
 一対の第1端子T1A及びT1Bから入力される電流Iinは、出力電力Poutを電圧V1で除算した値となる。電流Iinは、第1リアクトルL1を流れる電流IL1の平均値となる。
 以上から、第2リアクトルL2を流れる電流IL2は、上記(17)式より以下のように導出される。
 IL2=Pout/V2=Iout
 第1半導体スイッチング素子Q1がオフのときには、第1キャパシタC1及び第2キャパシタC2は、第2リアクトルL2を流れる電流IL2によって充電されるため、合成容量Cの電圧VCは上昇する。このときの上昇分は、以下のとおりに求めることができる。
 ΔVC=(1/C)∫(IL2)dt
 ΔVC≒Iout×Toff/C
 合成容量Cの電圧VCは、電圧V2を中心として、±ΔVC/2だけ変化する。したがって、合成容量Cの電圧VCの最大値VCpは、以下の通りに求めることができる。
 VCp=V2+ΔVC/2
 第1半導体スイッチング素子Q1がオフであるときには、合成容量Cは放電しているので、合成容量Cの電圧VCはΔVC/2だけ減少する。したがって、第1半導体スイッチング素子Q1がオフであるときには、第1半導体スイッチング素子Q1に印加される電圧の最大値はV1となる。
 図9は、DC/DCコンバータCNV1Bの各部電圧及び電流を示す図である。
<DC/DCコンバータの第3実施例>
 図10は、第3実施例に係るDC/DCコンバータを示す図である。DC/DCコンバータCNV1Cは、DC/DCコンバータCNV1の第3実施例である。なお、第3実施例において、第1実施例と同一の部分、同一の部分の電圧等については同一の符号、記号が用いられる。
 本実施例において、1次側回路1は、Nチャネル型MOS電界効果トランジスタである第1半導体スイッチング素子Q1と、第1リアクトルL1と、を備える。
 本実施例において、2次側回路2は、ダイオードD1と、第2リアクトルL2と、を備える。
 第1リアクトルL1の第1端及び第1半導体スイッチング素子Q1の第1端(ドレイン)が第1キャパシタC1を介してダイオードD1のアノード及び第2リアクトルL2の第1端に接続される。第1半導体スイッチング素子Q1の第2端(ソース)が第2キャパシタC2を介してダイオードD1のカソードに接続される。第1半導体スイッチング素子Q1の第2端(ソース)は、第1端子T1Bにも接続される。
 第2リアクトルL2の第2端は、第2端子T2Aと、出力キャパシタC3の第1端と、に接続される。ダイオードD1のカソードは、第2端子T2Bと、出力キャパシタC3の第2端と、にも接続される。
 次に、DC/DCコンバータCNV1Cの動作について説明する。
 図11は、第1半導体スイッチング素子Q1がオンであるときのDC/DCコンバータCNV1Cの動作を説明するための図である。
 図12は、第1半導体スイッチング素子Q1がオフであるときのDC/DCコンバータCNV1Cの動作を説明するための図である。
 第1実施例及び第2実施例と同様に、第1キャパシタC1の容量と第2キャパシタC2の容量とは同じである。したがって、VC1=VC2が成立する。
 以下の計算では、第1キャパシタC1の容量C1と第2キャパシタC2の容量C2との合成容量Cが用いられる。合成容量Cは以下の式で表される。
 C=C1×C2/(C1+C2)
 第1半導体スイッチング素子Q1がオンであるとき、合成容量Cの電圧VCの変化量ΔVC_onは、下記(21)式で表される。
 ΔVC_on=-(1/C)∫(IL2)dt  (21)
 第1半導体スイッチング素子Q1がオフであるとき、合成容量Cの電圧VCの変化量ΔVC_offは、下記(22)式で表される。
 ΔVC_off=(1/C)∫(IL1)dt  (22)
 一対の第1端子T1A及びT1Bから入力される電流Iinは、出力電力Poutを電圧V1で除算した値となる。電流Iinは、第1リアクトルL1を流れる電流IL1の平均値となる。
 一方、一対の第2端子T2A及びT2Bから出力される電流Ioutは、出力電力Poutを電圧V2で除算した値となる。電流Ioutは、第2リアクトルL2を流れる電流IL2の平均値となる。
 以上から、上記(21)式及び(22)式は、下記の(23)式及び(24)式のようになる。
 ΔVC_on=-Iout×Ton/C  (23)
 ΔVC_off=Iin××Toff/C  (24)
 第1半導体スイッチング素子Q1のスイッチング周期1周期において、合成容量Cの電圧VCの変化量の合計値は零になることを考慮すると、下記(25)式が成立する。
 Iout=-Iin×[(1-d)/d]  (25)
 ここで、入力電力P1と出力電力P2とが等しくなるため、V1×Iin=V2×Ioutが成立し、この関係を上記(25)式に代入すると、下記(26)式が導出される。
 V2=-V1×[d/(1-d)]  (26)
 上記(26)式から分かるように、電圧V2は、第1半導体スイッチング素子Q1のオン時間ひいては第1半導体スイッチング素子Q1のデューティdを制御することで、目標値に近づけることができる。なお、電圧V2と電圧V1とは、互いに逆極性の電圧である。
 電圧V2が電圧V1の逆極性であるため、合成容量Cの電圧VCはV1+V2となる。したがって、第1半導体スイッチング素子Q1がオフであるとき、第1半導体スイッチング素子Q1に印加される電圧の最大値はV1+V2+ΔVC_off/2となる。
 図13は、DC/DCコンバータCNV1Cの各部電圧及び電流を示す図である。
<DC/DCコンバータの第4実施例>
 図14は、第4実施例に係るDC/DCコンバータを示す図である。DC/DCコンバータCNV1Dは、DC/DCコンバータCNV1の第4実施例である。
 DC/DCコンバータCNV1Dは、DC/DCコンバータCNV1AにおいてダイオードD1を第2半導体スイッチング素子Q2に置き換えた構成である。第2半導体スイッチング素子Q2は、Nチャネル型電界効果トランジスタである。
 したがって、1次側回路1から2次側回路2に向かって送電する場合、DC/DCコンバータCNV1Dの動作は、第1実施例と同様の動作になる。また、2次側回路2から1次側回路1に向かって送電する場合、DC/DCコンバータCNV1Dの動作は、第2実施例と同様の動作になる。つまり、DC/DCコンバータCNV1Dは、双方向の電力送電が可能である。
<制御部の第1例>
 図15は、制御部CNT1の第1例を示す図である。図15は、制御部CNT1の第1例の要部を示す概略図である。図16は、制御部CNT1の第1例を適用した場合のDC/DCコンバータCNV1の各部電圧を示す図である。制御部CNT1の第1例は、例えばDC/DCコンバータCNV1A又はDC/DCコンバータCNV1Dに適用することができる。
 制御部CNT1は、DC/DCコンバータCNV1に設けられ、第1半導体スイッチング素子Q1を制御する。なお、DC/DCコンバータCNV1が第2半導体スイッチング素子Q2を備える場合は、制御部CNT1は、第2半導体スイッチング素子Q2も制御する。
 図15に示す制御部CNT1は、デューティ演算部OP1と、コンパレータCOMP1と、遅延回路DLY1と、ANDゲートAN1と、ゲート信号生成部GNR1と、を備える。
 電圧V1の検出値は、デューティ演算部OP1及びコンパレータCOMP1の非反転入力端子に供給される。電圧V1の検出値は、電圧V1そのままの値であってもよく、電圧V1の分圧の値であってもよい。
 コンパレータCOMP1は、電圧V1の検出値と定電位との比較によって、DC/DCコンバータCNV1に電源が投入されたか、すなわち電圧V1が所定値以上に上昇したかを判定する。
 コンパレータCOMP1の出力(イネーブル信号EN)は、遅延回路DLY1を介して、ANDゲートAN1に供給される。
 デューティ演算部OP1は、電圧V1の検出値と、電圧V2の目標値とに基づき、第1半導体スイッチング素子Q1のデューティ指令値DUTYを演算する。デューティ演算部OP1は、デューティ指令値DUTYをANDゲートAN1に供給する。
 イネーブル信号ENとデューティ指令値DUTYとの論理積であるデューティ指令値DUTY*がゲート信号生成部GNR1に供給される。ゲート信号生成部GNR1は、デューティ指令値DUTY*に応じたデューティのゲート信号VGを生成する。
 これにより、図15に示す制御部CNT1は、DC/DCコンバータCNV1の起動直後にあらかじめ定めた所定の時間だけ、第1半導体スイッチング素子Q1のスイッチング動作を停止させ、第1半導体スイッチング素子Q1のオフ状態を維持する。
 上記のあらかじめ定めた所定の時間は、遅延回路DLY1による遅延時間であり、図16に示す電源投入タイミングTM1から第1半導体スイッチング素子Q1のスイッチング動作開始タイミングTM2までの時間である。
 タイミングTM1からタイミングTM2までの時間、1次側回路1と2次側回路2と第1キャパシタC1と第2キャパシタC2とによって共振回路が形成され、当該共振回路によって出力キャパシタC3が充電される。したがって、DC/DCコンバータCNV1のソフトスタートが実現され、突入電流が抑制される。
<制御部の第2例>
 図17は、制御部CNT1の第2例を示す図である。図17は、制御部CNT1の第2例の要部を示す概略図である。図18は、制御部CNT1の第2例を適用した場合のDC/DCコンバータCNV1の各部電圧を示す図である。制御部CNT1の第2例は、例えばDC/DCコンバータCNV1Bに適用することができる。
 図17に示す制御部CNT1は、デューティ演算部OP1と、コンパレータCOMP1と、遅延回路DLY1と、ANDゲートAN1と、インバータINV1と、ORゲートOR1と、ゲート信号生成部GNR1と、を備える。
 電圧V1の検出値は、デューティ演算部OP1及びコンパレータCOMP1の非反転入力端子に供給される。電圧V1の検出値は、電圧V1そのままの値であってもよく、電圧V1の分圧の値であってもよい。
 コンパレータCOMP1は、電圧V1の検出値と定電位との比較によって、DC/DCコンバータCNV1に電源が投入されたか、すなわち電圧V1が所定値以上に上昇したかを判定する。
 コンパレータCOMP1の出力(イネーブル信号EN)は、遅延回路DLY1を介して、ANDゲートAN1及びインバータINV1に供給される。
 デューティ演算部OP1は、電圧V1の検出値と、電圧V2の目標値とに基づき、第1半導体スイッチング素子Q1のデューティ指令値DUTYを演算する。デューティ演算部OP1は、デューティ指令値DUTYをANDゲートAN1に供給する。
 イネーブル信号ENとデューティ指令値DUTYとの論理積であるデューティ指令値DUTY*がORゲートOR1に供給される。インバータINV1は、イネーブル信号ENの反転信号をORゲートOR1に供給する。ORゲートOR1の出力は、ゲート信号生成部GNR1に供給される。ゲート信号生成部GNR1は、デューティ指令値DUTY*に応じたデューティのゲート信号VGを生成する。
 これにより、図17に示す制御部CNT1は、DC/DCコンバータCNV1の起動直後にあらかじめ定めた所定の時間だけ、第1半導体スイッチング素子Q1のスイッチング動作を停止させ、第1半導体スイッチング素子Q1のオン状態を維持する。
 上記のあらかじめ定めた所定の時間は、遅延回路DLY1による遅延時間であり、図18に示す電源投入タイミングTM1から第1半導体スイッチング素子Q1のスイッチング動作開始タイミングTM2までの時間である。
 タイミングTM1からタイミングTM2までの時間、1次側回路1と2次側回路2と第1キャパシタC1と第2キャパシタC2とによって共振回路が形成され、当該共振回路によって出力キャパシタC3が充電される。したがって、DC/DCコンバータCNV1のソフトスタートが実現され、突入電流が抑制される。
<制御部の第3例>
 図19は、制御部CNT1の第3例を示す図である。図19は、制御部CNT1の第3例の要部を示す概略図である。図20は、制御部CNT1の第3例を適用した場合のDC/DCコンバータCNV1の各部電圧を示す図である。制御部CNT1の第3例は、例えばDC/DCコンバータCNV1A~CNV1Dのいずれかに適用することができる。
 図19に示す制御部CNT1は、デューティ演算部OP1と、乗算器MAC1と、ランプ電圧生成部RAMP1と、ゲート信号生成部GNR1と、を備える。
 電圧V1の検出値は、デューティ演算部OP1及びコンパレータCOMP1の非反転入力端子に供給される。電圧V1の検出値は、電圧V1そのままの値であってもよく、電圧V1の分圧の値であってもよい。
 デューティ演算部OP1は、電圧V1の検出値と、電圧V2の目標値とに基づき、第1半導体スイッチング素子Q1のデューティ指令値DUTYを演算する。デューティ演算部OP1は、デューティ指令値DUTYを乗算器MAC1に供給する。
 ランプ電圧生成部RAMP1は、ランプ電圧を生成して乗算器MAC1に供給する。
 乗算器MAC1は、デューティ指令値DUTYとランプ電圧との乗算した結果であるデューティ指令値DUTY*をゲート信号生成部GNR1に供給する。ゲート信号生成部GNR1は、デューティ指令値DUTY*に応じたデューティのゲート信号VGを生成する。
 これにより、図19に示す制御部CNT1は、DC/DCコンバータCNV1の起動直後にあらかじめ定めた所定の時間の間だけ第1半導体スイッチング素子Q1のデューティを増加させる。
 上記のあらかじめ定めた所定の時間は、図20に示す電源投入タイミングTM1からデューティ指令値DUTY*のランプ状の増加が停止するタイミングTM2までの時間である。
 第1半導体スイッチング素子Q1のデューティがランプ状に増加するので、DC/DCコンバータCNV1のソフトスタートが実現され、突入電流が抑制される。
<制御部の第4例>
 図21は、制御部CNT1の第4例を示す図である。図21は、制御部CNT1の第4例の要部を示す概略図である。制御部CNT1の第4例は、例えばDC/DCコンバータCNV1A~CNV1Dのいずれかに適用することができる。
 図21に示す制御部CNT1は、デューティ演算部OP1と、2次側電流演算部OP2と、Vf演算部OP3と、ゲート信号生成部GNR1と、を備える。
 上述したDC/DCコンバータCNV1の動作説明は、損失のない理想状態を前提としている。しかしながら、ダイオードD1に電流が流れると、順方向降下電圧Vfが生じる。そのため、順方向降下電圧Vfの影響が補償されなければ、電圧V2が目標値から順方向降下電圧Vf分だけ減少してしまう。
 図21に示す制御部CNT1は、順方向降下電圧Vfの影響を補償する。
 2次側電流演算部OP2は、DC/DCコンバータCNV1に設けられる電流検出部によって検出される第1半導体スイッチング素子Q1を流れる電流ISWに基づき、ダイオードD1を流れる電流を演算(推定)する。2次側電流演算部OP2は、上述した第2リアクトルL2を流れる電流IL2の計算式を用いて、ダイオードD1を流れる電流を演算する。
 Vf演算部OP3は、2次側電流演算部OP2の演算結果を用いて、すなわち2次側電流演算部OP2によって推定されたダイオードD1を流れる電流に基づき、ダイオードD1で生じる順方向降下電圧Vfを演算する。Vf演算部OP3は、ダイオードD1の電流-電圧特性を示す近似式を予め記憶している。
 加算器ADD1は、電圧V2の目標値と、Vf演算部OP3によって演算された順方向降下電圧Vfとを加算した結果である補正後の目標値V2*をデューティ演算部OP1に供給する。
 デューティ演算部OP1は、電圧V1の検出値と、補正後の目標値V2*とに基づき、第1半導体スイッチング素子Q1のデューティ指令値DUTY*を演算する。デューティ演算部OP1は、デューティ指令値DUTY*をゲート信号生成部GNR1に供給する。ゲート信号生成部GNR1は、デューティ指令値DUTY*に応じたデューティのゲート信号VGを生成する。
<半導体機器>
 DC/DCコンバータCNV1は、例えば図22に示すように半導体機器3に搭載される。半導体機器3は、例えば三相モータに三相交流電力を供給するインバータ装置である。図22に示す構成例の半導体機器3は、DC/DCコンバータCNV1と、半導体モジュールA10と、を備える。半導体モジュールA10は、複数の半導体装置(パワーモジュール)B10と、複数の第1配線基板71と、第2配線基板72と、ヒートシンク70(図22において不図示)と、複数の連絡配線73(図22において不図示)と、複数の取り付け部材74(図22において不図示)と、複数の支持部材75(図22において不図示)と、複数の位置決めピン76(図22において不図示)と、を含む。
 DC/DCコンバータCNV1は、第2配線基板72へ電力を供給するように構成される。第1配線基板71に設けられるゲートドライバ83(後述の図29参照)は、DC/DCコンバータCNV1から供給される電力を、第2配線基板72を介して、受け取るように構成される。なお、後述の通り、ゲートドライバ83は、第1配線基板71ではなく第2配線基板72に設けられてもよい。また、DC/DCコンバータCNV1から第2配線基板72へ電力が供給されるので、DC/DCコンバータCNV1が第2配線基板72に設けられてもよい。
<半導体モジュール>
 図23~図42に基づき、半導体モジュールA10について説明する。半導体モジュールA10の説明においては、便宜上、半導体モジュールA10を構成する複数の半導体装置B10の説明を先にした後、半導体モジュールA10の説明を行う。
 半導体モジュールA10の説明においては、便宜上、後述する半導体装置B10の第1信号端子161が延びる方向を「第1方向z」と呼ぶ。第1方向zに対して直交する方向を「第2方向x」と呼ぶ。第1方向zおよび第2方向xの双方に対して直交する方向を「第3方向y」と呼ぶ。
 (半導体装置B10)
 図30~図42に基づき、半導体モジュールA10を構成する複数の半導体装置B10について説明する。複数の半導体装置B10は、いずれも同一である。このため、複数の半導体装置B10の説明おいては、いずれかの半導体装置B10を対象に説明する。半導体装置B10は、支持体11、第1導電層121、第2導電層122、第1入力端子13、出力端子14、第2入力端子15、第1信号端子161、第2信号端子162、複数の半導体素子21、第1導通部材31、第2導通部材32および封止樹脂50を備える。さらに半導体装置B10は、第3信号端子171、第4信号端子172、一対の第5信号端子181、一対の第6信号端子182、第7信号端子19、一対のサーミスタ22、および一対の制御配線60を備える。ここで、図32および図33では、理解の便宜上、封止樹脂50を透過している。図32では、透過した封止樹脂50を想像線(二点鎖線)で示している。図34では、理解の便宜上、第1導通部材31を透過し、かつ第2導通部材32および封止樹脂50の図示を省略している。
 半導体装置B10は、第1入力端子13および第2入力端子15に印加された直流の電源電圧を、半導体素子21により交流電力に変換する。変換された交流電力は、出力端子14からモータなどの電力供給対象に入力される。
 支持体11は、図38~図40に示すように、第1方向zにおいて第1導電層121および第2導電層122を間に挟んで複数の半導体素子21とは反対側に位置する。支持体11は、第1導電層121および第2導電層122を支持している。半導体装置B10においては、支持体11は、DBC(Direct Bonded Copper)基板から構成される。図38~図40に示すように、支持体11は、絶縁層111、中間層112および放熱層113を含む。支持体11は、放熱層113の一部を除き封止樹脂50に覆われている。
 図38~図40に示すように、絶縁層111は、第1方向zにおいて中間層112と放熱層113との間に介在する部分を含む。絶縁層111は、熱伝導性が比較的高い材料からなる。絶縁層111は、たとえば窒化アルミニウム(AlN)を含むセラミックスからなる。絶縁層111は、セラミックスの他、絶縁樹脂シートからなる構成でもよい。絶縁層111の厚さは、第1導電層121および第2導電層122の各々の厚さよりも薄い。 
 図38~図40に示すように、中間層112は、第1方向zにおいて絶縁層111と、第1導電層121および第2導電層122との間に位置する。中間層112は、第2方向xにおいて互いに離れて位置する一対の領域を含む。中間層112の組成は、銅(Cu)を含む。図34に示すように、第1方向zに沿って視て、中間層112は、絶縁層111の周縁に囲まれている。
 図38~図40に示すように、放熱層113は、第1方向zにおいて絶縁層111を間に挟んで中間層112とは反対側に位置する。図36に示すように、放熱層113は、封止樹脂50から露出している。放熱層113には、後述するヒートシンク70が接合される。放熱層113の組成は、銅を含む。放熱層113の厚さは、絶縁層111の厚さよりも厚い。第1方向zに沿って視て、放熱層113は、絶縁層111の周縁に囲まれている。
 第1導電層121および第2導電層122は、図38~図40に示すように、支持体11に接合されている。第1導電層121および第2導電層122の組成は、銅を含む。第1導電層121および第2導電層122は、第2方向xにおいて互いに離れて位置する。図37および図38に示すように、第1導電層121は、第1方向zにおいて互いに反対側を向く第1主面121Aおよび第1裏面121Bを有する。第1主面121Aは、複数の半導体素子21に対向している。図39に示すように、第1裏面121Bは、第1接着層123を介して中間層112の一対の領域のうち一方の領域に接合されている。第1接着層123は、たとえば銀(Ag)を組成に含むろう材である。図37および図38に示すように、第2導電層122は、第1方向zにおいて互いに反対側を向く第2主面122Aおよび第2裏面122Bを有する。第2主面122Aは、第1方向zにおいて第1主面121Aと同じ側を向く。図40に示すように、第2裏面122Bは、第1接着層123を介して中間層112の一対の領域のうち他方の領域に接合されている。
 複数の半導体素子21の各々は、図34および図38に示すように、第1導電層121および第2導電層122のいずれかに搭載されている。半導体素子21は、たとえばMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)である。この他、半導体素子21は、IGBT(Insulated Gate Bipolar Transistor)などのスイッチング素子や、ダイオードでもよい。半導体装置B10の説明においては、半導体素子21は、nチャンネル型であり、かつ縦型構造のMOSFETを対象とする。半導体素子21は、化合物半導体基板を含む。当該化合物半導体基板の組成は、炭化ケイ素(SiC)を含む。
 図34に示すように、半導体装置B10においては、複数の半導体素子21は、複数の第1素子21A、および複数の第2素子21Bを含む。複数の第2素子21Bの各々の構造は、複数の第1素子21Aの各々の構造と同一である。複数の第1素子21Aは、第1導電層121の第1主面121Aに搭載されている。複数の第1素子21Aは、第3方向yに沿って配列されている。複数の第2素子21Bは、第2導電層122の第2主面122Aに搭載されている。複数の第2素子21Bは、第3方向yに沿って配列されている。 
 図34、図39および図40に示すように、複数の半導体素子21は、第1電極211、第2電極212、第3電極213および第4電極214を有する。
 図39および図40に示すように、第1電極211は、第1導電層121および第2導電層122のいずれかに対向している。第1電極211には、半導体素子21により変換される前の電力に対応する電流が流れる。すなわち、第1電極211は、半導体素子21のドレイン電極に相当する。
 図39および図40に示すように、第2電極212は、第1方向zにおいて第1電極211とは反対側に位置する。第2電極212には、半導体素子21により変換された後の電力に対応する電流が流れる。すなわち、第2電極212は、半導体素子21のソース電極に相当する。
 図39および図40に示すように、第3電極213は、第1方向zにおいて第2電極212と同じ側に位置する。第3電極213には、半導体素子21を駆動するためのゲート電圧が印加される。すなわち、第3電極213は、半導体素子21のゲート電極に相当する。図12に示すように、第1方向zに沿って視て、第3電極213の面積は、第2電極212の面積よりも小さい。
 図34に示すように、第4電極214は、第1方向zにおいて第2電極212と同じ側に位置し、かつ第3方向yにおいて第3電極213の隣に位置する。第4電極214の電位は、第2電極212の電位と等しい。
 導電接合層23は、図39および図40に示すように、第1導電層121および第2導電層122のいずれかと、複数の半導体素子21のいずれかの第1電極211との間に介在している。導電接合層23は、たとえばハンダである。この他、導電接合層23は、金属粒子の焼結体を含むものでもよい。複数の第1素子21Aの第1電極211は、導電接合層23を介して第1導電層121の第1主面121Aに導電接合されている。これにより、複数の第1素子21Aの第1電極211は、第1導電層121に導通している。複数の第2素子21Bの第1電極211は、導電接合層23を介して第2導電層122の第2主面122Aに導電接合されている。これにより、複数の第2素子21Bの第1電極211は、第2導電層122に導通している。
 第1入力端子13は、図32および図38に示すように、第2方向xにおいて第1導電層121を間に挟んで第2導電層122とは反対側に位置し、かつ第1導電層121につながっている。これにより、第1入力端子13は、第1導電層121を介して複数の第1素子21Aの第1電極211に導通している。第1入力端子13は、電力変換対象となる直流の電源電圧が印加されるP端子(正極)である。第1入力端子13は、第1導電層121から第2方向xに延びている。第1入力端子13は、被覆部13Aおよび露出部13Bを有する。図38に示すように、被覆部13Aは、第1導電層121につながり、かつ封止樹脂50に覆われている。被覆部13Aは、第1導電層121の第1主面121Aと面一である。露出部13Bは、被覆部13Aから第2方向xに延び、かつ封止樹脂50から露出している。第1入力端子13の厚さは、第1導電層121の厚さよりも薄い。
 出力端子14は、図32および図37に示すように、第2方向xにおいて第2導電層122を間に挟んで第1導電層121とは反対側に位置し、かつ第2導電層122につながっている。これにより、出力端子14は、第2導電層122を介して複数の第2素子21Bの第1電極211に導通している。出力端子14から、半導体素子21により変換された交流電力が出力される。半導体装置B10においては、出力端子14は、第3方向yにおいて互いに離れて位置する一対の領域を含む。この他、出力端子14は、一対の領域を含まない単一の構成でもよい。出力端子14は、被覆部14Aおよび露出部14Bを有する。図37に示すように、被覆部14Aは、第2導電層122につながり、かつ封止樹脂50に覆われている。被覆部14Aは、第2導電層122の第2主面122Aと面一である。露出部14Bは、被覆部14Aから第2方向xに延び、かつ封止樹脂50から露出している。出力端子14の厚さは、第2導電層122の厚さよりも薄い。
 第2入力端子15は、図32および図37に示すように、第2方向xにおいて第1導電層121および第2導電層122に対して第1入力端子13と同じ側に位置し、かつ第1導電層121および第2導電層122から離れて位置する。第2入力端子15は、複数の第2素子21Bの第2電極212に導通している。第2入力端子15は、電力変換対象となる直流の電源電圧が印加されるN端子(負極)である。第2入力端子15は、第3方向yにおいて互いに離れて位置する一対の領域を含む。当該一対の領域の第3方向yの間には、第1入力端子13が位置する。第2入力端子15は、被覆部15Aおよび露出部15Bを有する。図37に示すように、被覆部15Aは、第1導電層121から離れて位置し、かつ封止樹脂50に覆われている。露出部15Bは、被覆部15Aから第2方向xに延び、かつ封止樹脂50から露出している。
 一対の制御配線60は、第1信号端子161、第2信号端子162、第3信号端子171、第4信号端子172、一対の第5信号端子181、一対の第6信号端子182と、複数の半導体素子21との導電経路の一部を構成している。図32~図34に示すように、一対の制御配線60は、第1配線601および第2配線602を含む。第2方向xにおいて、第1配線601は、複数の第1素子21Aと、第1入力端子13および第2入力端子15との間に位置する。第1配線601は、第1導電層121の第1主面121Aに接合されている。第1配線601は、第7信号端子19と第1導電層121との導電経路の一部をも構成している。第2方向xにおいて、第2配線602は、複数の第2素子21Bと出力端子14との間に位置する。第2配線602は、第2導電層122の第2主面122Aに接合されている。図39および図40に示すように、一対の制御配線60は、絶縁層61、複数の配線層62、金属層63、および複数のスリーブ64を有する。一対の制御配線60は、複数のスリーブ64の各々の一部を除き封止樹脂50に覆われている。
 図39および図40に示すように、絶縁層61は、第1方向zにおいて複数の配線層62と、金属層63との間に介在する部分を含む。絶縁層61は、たとえばセラミックスからなる。絶縁層61は、セラミックスの他、絶縁樹脂シートからなる構成でもよい。
 図39および図40に示すように、複数の配線層62は、絶縁層61の第1方向zの一方側に位置する。複数の配線層62の組成は、銅を含む。図34に示すように、複数の配線層62は、第1配線層621、第2配線層622、一対の第3配線層623、第4配線層624および第5配線層625を含む。一対の第3配線層623は、第3方向yにおいて互いに隣り合っている。
 図39および図40に示すように、金属層63は、第1方向zにおいて絶縁層61を間に挟んで複数の配線層62とは反対側に位置する。金属層63の組成は、銅を含む。第1配線601の金属層63は、第2接着層68により第1導電層121の第1主面121Aに接合されている。第2配線602の金属層63は、第2接着層68により第2導電層122の第2主面122Aに接合されている。第2接着層68は、導電性の有無を問わない材料からなる。第2接着層68は、たとえばハンダである。
 図39および図40に示すように、複数のスリーブ64の各々は、第3接着層69により複数の配線層62のいずれかに接合されている。複数のスリーブ64は、金属などの導電性材料からなる。複数のスリーブ64の各々は、第1方向zに沿って延びる筒状である。複数のスリーブ64の一端は、複数の配線層62のいずれかに導電接合されている。図31および図38に示すように、複数のスリーブ64の他端に相当する端面641は、後述する封止樹脂50の頂面51から露出している。第3接着層69は、導電性を有する。第3接着層69は、たとえばハンダである。
 一対のサーミスタ22のうち一方のサーミスタ22は、図33に示すように、第1配線601の一対の第3配線層623に導電接合されている。一対のサーミスタ22のうち他方のサーミスタ22は、図33に示すように、第2配線602の一対の第3配線層623に導電接合されている。一対のサーミスタ22は、たとえばNTC(Negative Temperature Coefficient)サーミスタである。NTCサーミスタは、温度上昇に対して緩やかに抵抗が低下する特性を有する。一対のサーミスタ22は、半導体装置B10の温度検出用センサとして用いられる。
 第1信号端子161、第2信号端子162、第3信号端子171、第4信号端子172、一対の第5信号端子181、一対の第6信号端子182、および第7信号端子19は、図30に示すように、第1方向zに延びる金属ピンからなる。これらの端子は、後述する封止樹脂50の頂面51から突出している。さらにこれらの端子は、一対の制御配線60の複数のスリーブ64に個別に圧入されている。これにより、これらの端子の各々は、複数のスリーブ64のいずれかに支持され、かつ複数の配線層62のいずれかに導通している。
 第1信号端子161は、図34および図39に示すように、一対の制御配線60の複数のスリーブ64のうち、第1配線601の第1配線層621に接合されたスリーブ64に圧入されている。これにより、第1信号端子161は、当該スリーブ64に支持されるとともに、第1配線601の第1配線層621に導通している。さらに第1信号端子161は、複数の第1素子21Aの第3電極213に導通している。第1信号端子161には、複数の第1素子21Aが駆動するためのゲート電圧が印加される。
 第2信号端子162は、図34および図40に示すように、一対の制御配線60の複数のスリーブ64のうち、第2配線602の第1配線層621に接合されたスリーブ64に圧入されている。これにより、第2信号端子162は、当該スリーブ64に支持されるとともに、第2配線602の第1配線層621に導通している。さらに第2信号端子162は、複数の第2素子21Bの第3電極213に導通している。第2信号端子162には、複数の第2素子21Bが駆動するためのゲート電圧が印加される。
 第3信号端子171は、図31に示すように、第3方向yにおいて第1信号端子161の隣に位置する。図34に示すように、第3信号端子171は、一対の制御配線60の複数のスリーブ64のうち、第1配線601の第2配線層622に接合されたスリーブ64に圧入されている。これにより、第3信号端子171は、当該スリーブ64に支持されるとともに、第1配線601の第2配線層622に導通している。さらに第3信号端子171は、複数の第1素子21Aの第4電極214に導通している。第3信号端子171には、複数の第1素子21Aの各々の第4電極214に流れる電流のうち最大となる電流に対応した電圧が印加される。
 第4信号端子172は、図31に示すように、第3方向yにおいて第2信号端子162の隣に位置する。第4信号端子172は、図34に示すように、一対の制御配線60の複数のスリーブ64のうち、第2配線602の第2配線層622に接合されたスリーブ64に圧入されている。これにより、第4信号端子172は、当該スリーブ64に支持されるとともに、第2配線602の第2配線層622に導通している。さらに第4信号端子172は、複数の第2素子21Bの第4電極214に導通している。第4信号端子172には、複数の第2素子21Bの各々の第4電極214に流れる電流のうち最大となる電流に対応した電圧が印加される。
 一対の第5信号端子181は、図31に示すように、第3方向yにおいて第1信号端子161を間に挟んで第3信号端子171とは反対側に位置する。一対の第5信号端子181は、第3方向yにおいて互いに隣り合っている。図34に示すように、一対の第5信号端子181は、一対の制御配線60の複数のスリーブ64のうち、第1配線601の一対の第3配線層623に接合された一対のスリーブ64に個別に圧入されている。これにより、一対の第5信号端子181は、当該一対のスリーブ64に支持されるとともに、第1配線601の一対の第3配線層623に導通している。さらに一対の第5信号端子181は、一対のサーミスタ22のうち、第1配線601の一対の第3配線層623に導電接合されたサーミスタ22に導通している。
 一対の第6信号端子182は、図31に示すように、第3方向yにおいて第2信号端子162を間に挟んで第4信号端子172とは反対側に位置する。一対の第6信号端子182は、第3方向yにおいて互いに隣り合っている。図34に示すように、一対の第6信号端子182は、一対の制御配線60の複数のスリーブ64のうち、第2配線602の一対の第3配線層623に接合された一対のスリーブ64に個別に圧入されている。これにより、一対の第6信号端子182は、当該一対のスリーブ64に支持されるとともに、第2配線602の一対の第3配線層623に導通している。さらに一対の第6信号端子182は、一対のサーミスタ22のうち、第2配線602の一対の第3配線層623に導電接合されたサーミスタ22に導通している。
 第7信号端子19は、図31に示すように、第3方向yにおいて第3信号端子171を間に挟んで第1信号端子161とは反対側に位置する。図34に示すように、第7信号端子19は、一対の制御配線60の複数のスリーブ64のうち、第1配線601の第5配線層625に接合されたスリーブ64に圧入されている。これにより、第7信号端子19は、当該スリーブ64に支持されるとともに、第1配線601の第5配線層625に導通している。さらに第7信号端子19は、第1導電層121に導通している。第7信号端子19には、第1入力端子13および第2入力端子15に入力された直流電力に相当する電圧が印加される。
 複数の第1ワイヤ41は、図34に示すように、複数の第1素子21Aの第3電極213と、第1配線601の第4配線層624とに導電接合されている。複数の第3ワイヤ43は、図34に示すように第1配線601の第4配線層624と、第1配線601の第1配線層621とに導電接合されている。これにより、第1信号端子161は、複数の第1素子21Aの第3電極213に導通している。複数の第1ワイヤ41、および複数の第3ワイヤ43の組成は、金(Au)を含む。この他、複数の第1ワイヤ41、および複数の第3ワイヤ43の組成は、銅を含む場合や、アルミニウムを含む場合でもよい。
 さらに複数の第1ワイヤ41は、図34に示すように、複数の第2素子21Bの第3電極213と、第2配線602の第4配線層624とに導電接合されている。さらに複数の第3ワイヤ43は、図34に示すように第2配線602の第4配線層624と、第2配線602の第1配線層621とに導電接合されている。これにより、第2信号端子162は、複数の第2素子21Bの第3電極213に導通している。
 複数の第2ワイヤ42は、図34に示すように、複数の第1素子21Aの第4電極214と、第1配線601の第2配線層622とに導電接合されている。これにより、第3信号端子171は、複数の第1素子21Aの第4電極214に導通している。さらに複数の第2ワイヤ42は、図34に示すように、複数の第2素子21Bの第4電極214と、第2配線602の第2配線層622とに導電接合されている。これにより、第4信号端子172は、複数の第2素子21Bの第4電極214に導通している。複数の第2ワイヤ42の組成は、金を含む。この他、複数の第2ワイヤ42の組成は、銅を含む場合や、アルミニウムを含む場合でもよい。
 第4ワイヤ44は、図34に示すように、第1配線601の第5配線層625と、第1導電層121の第1主面121Aとに導電接合されている。これにより、第7信号端子19は、第1導電層121に導通している。第4ワイヤ44の組成は、金を含む。この他、第4ワイヤ44の組成は、銅を含む場合や、アルミニウムを含む場合でもよい。
 第1導通部材31は、図34および図39に示すように、複数の第1素子21Aの第2電極212と、第2導電層122の第2主面122Aとに導電接合されている。これにより、複数の第1素子21Aの第2電極212は、第2導電層122に導通している。第1導通部材31の組成は、銅を含む。第1導通部材31は、金属クリップである。図34に示すように、第1導通部材31は、本体部311、複数の第1接合部312、複数の第1連結部313、第2接合部314および第2連結部315を有する。
 本体部311は、第1導通部材31の主要部をなしている。図34に示すように、本体部311は、第3方向yに延びている。図38に示すように、本体部311は、第1導電層121と第2導電層122との間を跨いでいる。
 図39に示すように、複数の第1接合部312は、複数の第1素子21Aの第2電極212に個別に接合されている。複数の第1接合部312の各々は、複数の第1素子21Aのいずれかの第2電極212に対向している。
 図34に示すように、複数の第1連結部313は、本体部311、および複数の第1接合部312につながっている。複数の第1連結部313は、第3方向yにおいて互いに離れて位置する。図38に示すように、第3方向yに沿って視て、複数の第1連結部313は、複数の第1接合部312から本体部311に向かうほど、第1導電層121の第1主面121Aから離れる向きに傾斜している。
 図34および図38に示すように、第2接合部314は、第2導電層122の第2主面122Aに接合されている。第2接合部314は、第2主面122Aに対向している。第2接合部314は、第3方向yに延びている。第2接合部314の第3方向yの寸法は、本体部311の第3方向yの寸法に等しい。
 図34および図38に示すように、第2連結部315は、本体部311および第2接合部314につながっている。第3方向yに沿って視て、第2連結部315は、第2接合部314から本体部311に向かうほど、第2導電層122の第2主面122Aから離れる向きに傾斜している。第2連結部315の第3方向yの寸法は、本体部311の第3方向yの寸法に等しい。
 半導体装置B10は、図38、図39および図40に示すように、第1導電接合層33をさらに備える。第1導電接合層33は、複数の第1素子21Aの第2電極212と、複数の第1接合部312との間に介在している。第1導電接合層33は、複数の第1素子21Aの第2電極212と、複数の第1接合部312とを導電接合する。第1導電接合層33は、たとえばハンダである。この他、第1導電接合層33は、金属粒子の焼結体を含むものでもよい。
 半導体装置B10は、図38に示すように、第2導電接合層34をさらに備える。第2導電接合層34は、第2導電層122の第2主面122Aと、第2接合部314との間に介在している。第2導電接合層34は、第2主面122Aと第2接合部314とを導電接合する。第2導電接合層34は、たとえばハンダである。この他、第2導電接合層34は、金属粒子の焼結体を含むものでもよい。
 第2導通部材32は、図22および図40に示すように、複数の第2素子21Bの第2電極212と、第2入力端子15の被覆部15Aとに導電接合されている。これにより、複数の第2素子21Bの第2電極212は、第2入力端子15に導通している。第2導通部材32の組成は、銅を含む。第2導通部材32は、金属クリップである。図33に示すように、第2導通部材32は、一対の本体部321、複数の第3接合部322、複数の第3連結部323、一対の第4接合部324、一対の第4連結部325、複数の中間部326、および複数の横梁部327を有する。
 図33に示すように、一対の本体部321は、第3方向yにおいて互いに離れて位置する。一対の本体部321は、第2方向xに延びている。図37に示すように、一対の本体部321は、第1導電層121の第1主面121A、および第2導電層122の第2主面122Aに対して平行に配置されている。一対の本体部321は、第1導通部材31の本体部311よりも第1主面121Aおよび第2主面122Aから離れて位置する。
 図33に示すように、複数の中間部326は、第3方向yにおいて互いに離れて位置するとともに、第3方向yにおいて一対の本体部321の間に位置する。複数の中間部326は、第2方向xに延びている。複数の中間部326の各々の第2方向xの寸法は、一対の本体部321の各々の第2方向xの寸法よりも小さい。
 図40に示すように、複数の第3接合部322は、複数の第2素子21Bの第2電極212に個別に接合されている。複数の第3接合部322の各々は、複数の第2素子21Bのいずれかの第2電極212に対向している。
 図33および図41に示すように、複数の第3連結部323は、複数の第3接合部322の第3方向yの両側につながっている。さらに複数の第3連結部323は、一対の本体部321、および複数の中間部326のいずれかにつながっている。第2方向xに沿って視て、複数の第3連結部323の各々は、複数の第3接合部322のいずれかから、一対の本体部321、および複数の中間部326のいずれかに向かうほど、第2導電層122の第2主面122Aから離れる向きに傾斜している。
 図33および図37に示すように、一対の第4接合部324は、第2入力端子15の被覆部15Aに接合されている。一対の第4接合部324は、被覆部15Aに対向している。
 図33および図37に示すように、一対の第4連結部325は、一対の本体部321、および一対の第4接合部324につながっている。第3方向yに沿って視て、一対の第4連結部325は、一対の第4接合部324から一対の本体部321に向かうほど、第1導電層121の第1主面121Aから離れる向きに傾斜している。
 図33および図42に示すように、複数の横梁部327は、第3方向yに沿って配列されている。第1方向zに沿って視て、複数の横梁部327は、第1導通部材31の複数の第1接合部312に個別に重なる領域を含む。複数の横梁部327のうち第3方向yの中央に位置する横梁部327の第3方向yの両側は、複数の中間部326につながっている。複数の横梁部327のうち残り2つの横梁部327の第3方向yの両側は、一対の本体部321のいずれかと、複数の中間部326のいずれかとにつながっている。第2方向xに沿って視て、複数の横梁部327は、第1方向zにおいて第1導電層121の第1主面121Aが向く側に凸状をなしている。
 半導体装置B10は、図38、図40および図41に示すように、第3導電接合層35をさらに備える。第3導電接合層35は、複数の第2素子21Bの第2電極212と、複数の第3接合部322との間に介在している。第3導電接合層35は、複数の第2素子21Bの第2電極212と、複数の第3接合部322とを導電接合する。第3導電接合層35は、たとえばハンダである。この他、第3導電接合層35は、金属粒子の焼結体を含むものでもよい。
 半導体装置B10は、図37に示すように、第4導電接合層36をさらに備える。第4導電接合層36は、第2入力端子15の被覆部15Aと、一対の第4接合部324との間に介在している。第4導電接合層36は、被覆部15Aと一対の第4接合部324とを導電接合する。第4導電接合層36は、たとえばハンダである。この他、第4導電接合層36は、金属粒子の焼結体を含むものでもよい。
 封止樹脂50は、図37、図38、図41および図42に示すように、第1導電層121、第2導電層122、複数の半導体素子21、第1導通部材31および第2導通部材32を覆っている。さらに封止樹脂50は、支持体11、第1入力端子13、出力端子14および第2入力端子15の各々の一部を覆っている。封止樹脂50は、電気絶縁性を有する。封止樹脂50は、たとえば黒色のエポキシ樹脂を含む材料からなる。図31、および図35~図38に示すように、封止樹脂50は、頂面51、底面52、一対の第1側面53、一対の第2側面54、および一対の凹部55を有する。
 図37および図38に示すように、頂面51は、第1方向zにおいて第1導電層121の第1主面121Aと同じ側を向く。図37および図38に示すように、底面52は、第1方向zにおいて頂面51とは反対側を向く。図36に示すように、底面52から支持体11の放熱層113が露出している。
 図31および図35に示すように、一対の第1側面53は、第2方向xにおいて互いに離れて位置する。一対の第1側面53は、第2方向xを向き、かつ第3方向yに延びている。一対の第1側面53は、頂面51につながっている。一対の第1側面53のうち一方の第1側面53から、第1入力端子13の露出部13B、および第2入力端子15の露出部15Bが露出している。一対の第1側面53のうち他方の第1側面53から、出力端子14の露出部14Bが露出している。
 図31および図36に示すように、一対の第2側面54は、第3方向yにおいて互いに離れて位置する。一対の第2側面54は、第3方向yにおいて互いに反対側を向き、かつ第2方向xに延びている。一対の第2側面54は、頂面51および底面52につながっている。
 図31および図36に示すように、一対の凹部55は、一対の第1側面53のうち第1入力端子13の露出部13B、および第2入力端子15の露出部15Bが露出する第1側面53から第2方向xに向けて凹んでいる。一対の凹部55は、第1方向zにおいて頂面51から底面52に至っている。一対の凹部55は、第1入力端子13の第3方向yの両側に位置する。
 (半導体モジュールA10)
 次に、図23~図29に基づき、半導体モジュールA10について説明する。半導体モジュールA10は、先述した複数の半導体装置B10、ヒートシンク70、複数の第1配線基板71、第2配線基板72、複数の連絡配線73、複数の取付け部材74、複数の支持部材75、および複数の位置決めピン76を備える。半導体モジュールA10は、たとえば三相交流モータを駆動するためのインバータに用いられる。
 ヒートシンク70は、図23および図24に示すように、複数の半導体装置B10を支持している。ヒートシンク70は、複数の半導体装置B10の複数の半導体素子21に対して、複数の半導体装置B10の第1信号端子161および第2信号端子162とは反対側に位置する(図24および図42参照)。したがって、ヒートシンク70は、複数の半導体装置B10の放熱層113に対向している。ヒートシンク70は、たとえばアルミニウムを含む材料からなる。ヒートシンク70において、複数の半導体装置B10は、第3方向yに沿って配列されている。
 複数の第1配線基板71は、図25に示すように、複数の半導体装置B10の第1信号端子161、第2信号端子162、第3信号端子171、第4信号端子172、一対の第5信号端子181、一対の第6信号端子182、および第7信号端子19に個別に導通している。図26に示すように、複数の第1配線基板71の各々は、複数の半導体装置B10のいずれかの封止樹脂50の頂面51に対向している。複数の第1配線基板71は、複数の半導体装置B10の複数の半導体素子21に対して、ヒートシンク70とは反対側に位置する(図24および図42参照)。第1方向zに沿って視て、複数の第1配線基板71は、複数の半導体装置B10の封止樹脂50に個別に重なっている。
 図27Aに示すように、複数の第1配線基板71の各々は、基板711、主部配線712、裏部配線713および内部配線714を有する。基板711には、第1方向zに貫通する複数のスルーホール711Aが設けられている。主部配線712は、基板711の第1方向zの一方側に配置され、かつ第2配線基板72に対向している。裏部配線713は、基板711の第1方向zの他方側に配置されている。内部配線714は、複数のスルーホール711Aに配置されている。内部配線714は、主部配線712および裏部配線713につながっている。主部配線712は、内部配線714と、複数の第1配線基板71のいずれかに設けられた回路と、複数の連絡配線73のうち当該回路に導通する連絡配線73とが相互に導通するための経路をなしている。
 図27Aに示すように、複数の半導体装置B10の第1信号端子161の各々は、基部161Aおよび膨出部161Bを有する。基部161Aの第1方向zの一方側は、複数の半導体装置B10の複数のスリーブ64のいずれかに圧入されている。膨出部161Bは、基部161Aの第1方向zの他方側に設けられている。膨出部161Bは、第1方向zに対して直交する方向に膨らんでいる。
 図27Aに示すように、複数の半導体装置B10の第1信号端子161の各々は、複数の第1配線基板71の複数のスルーホール711Aのいずれかに圧入されている。これにより、複数のスルーホール711Aのいずれかに配置された内部配線714は、第1信号端子161の膨出部161Bに圧接される。したがって、複数の半導体装置B10の第1信号端子161の各々は、複数の第1配線基板71のいずれかに第1方向zに圧入されることにより、その第1配線基板71に導通している。複数の半導体装置B10の第2信号端子162、第3信号端子171、第4信号端子172、一対の第5信号端子181、一対の第6信号端子182、および第7信号端子19の各々も、第1信号端子161の基部161Aおよび膨出部161Bと同様な構成をなす。これにより、これらの信号端子も複数の第1配線基板71のいずれかに第1方向zに圧入され、かつその第1配線基板71に導通している。
 図27Bは、複数の半導体装置B10の第1信号端子161の図27Aとは異なる構成を示している。第1信号端子161は、基部161Aおよび膨出部161Bに加えて、座部161Cを有する。第1信号端子161が複数の第1配線基板71の複数のスルーホール711Aのいずれかに圧入される際、そのスルーホール711Aに配置された内部配線714が膨出部161Bに圧接され、かつ座部161Cが裏部配線713に接触する。
 図29に示すように、複数の第1配線基板71の各々には、一対の第1保護回路81、一対の第2保護回路82、一対のゲートドライバ83、および一対のゲート抵抗84が設けられている。
 一対の第1保護回路81のうち一方の第1保護回路81は、半導体装置B10の第1信号端子161および第3信号端子171に導通している。一対の第1保護回路81のうち他方の第1保護回路81は、第2信号端子162および第4信号端子172に導通している。一対の第1保護回路81は、半導体装置B10の複数の半導体素子21の第3電極23に過電圧が印加されることを抑制する。一対の第1保護回路81には、一般的にスナ
バ回路が含まれる。
 一対の第2保護回路82のうち一方の第2保護回路82は、半導体装置B10の第1信号端子161および第7信号端子19に導通している。一対の第2保護回路82のうち他方の第2保護回路82は、第2信号端子162と、後述する第2ドライバ83Bとに導通している。一対の第2保護回路82は、半導体装置B10の複数の半導体素子21にサージ電圧が印加されることを抑制する。一対の第2保護回路82は、一般的にクランプ回路が含まれる。
 一対のゲートドライバ83は、第1ドライバ83Aおよび第2ドライバ83Bを含む。第1ドライバ83Aは、一方の第1保護回路81、および一方の第2保護回路82に導通するとともに、半導体装置B10の複数の第1素子21Aを駆動する。第2ドライバ83Bは、他方の第1保護回路81、および他方の第2保護回路82に導通するとともに、半導体装置B10の複数の第2素子21Bを駆動する。一対のゲート抵抗84のうち一方のゲート抵抗84は、第1ドライバ83Aと第1信号端子161との導電経路に設けられている。一対のゲート抵抗84のうち他方のゲート抵抗84は、第2ドライバ83Bと第2信号端子162との導電経路に設けられている。
 半導体モジュールA10においては、複数の第1配線基板71の各々には、少なくとも一対の第1保護回路81が設けられている。したがって、一対の第2保護回路82、一対のゲートドライバ83、および一対のゲート抵抗84は、第2配線基板72に設けてもよい。
 第2配線基板72は、図24に示すように、複数の連絡配線73を介して複数の第1配線基板71に導通している。図23に示すように、第2配線基板72は、第3方向yに延びている。第2配線基板72には、一対のゲートドライバ83を制御するためのコントローラなど、複数の半導体装置B10を駆動・制御する回路のうち複数の第1配線基板71には設けられていない回路が設けられている。さらに第2配線基板72には、複数の半導体装置B10の一対のサーミスタ22に導通する過熱保護回路が設けられている。第2配線基板72は、第1方向zにおいて複数の第1配線基板71を間に挟んでヒートシンク70とは反対側に位置する。第1方向zに沿って視て、第2配線基板72は、複数の第1配線基板71に重なっている。
 複数の連絡配線73は、図24に示すように、複数の第1配線基板71と、第2配線基板72とを導通させている。半導体モジュールA10においては、複数の連絡配線73は、第1接続部731および第2接続部732を有する。図25に示すように、第1接続部731は、複数の第1配線基板71のいずれかに導通接合されている。図25および図26に示すように、第1接続部731は、複数の接続ピン731Aを含む。複数の接続ピン731Aは、第1方向zに延びている。図26に示すように、第2接続部732は、第2配線基板72に導通接合され、かつ第1接続部731に対向している。図28に示すように、第2接続部732は、筐体部732A、および複数の接続孔732Bを有する。複数の接続ピン731Aは、複数の接続孔732Bに個別に挿入されている。これにより、第1接続部731が第2接続部732に導通接続される。
 図28に示すように、第2接続部732の筐体部732Aは、第1方向zに対して直交する方向に複数の接続ピン731Aに対して相対変位し得る。これにより、第2接続部732が、第1方向zに対して直交する方向に第1接続部731に対して相対変位し得る。したがって、複数の連絡配線73は、第1方向zに対して直交する方向に変位し得る構成となる。このような複数の連絡配線73の構成は、特開2018-113163号公報、特開2018-63886号公報、特開2017-139101号公報などに開示された公知のコネクタの構成を適用することができる。
 複数の取付け部材74は、図23および図24に示すように、複数の半導体装置B10をヒートシンク70に拘束するために利用される。複数の取付け部材74は、金属を含む導電体である。複数の取付け部材74は、複数の半導体装置B10の封止樹脂50の頂面51に個別に接するとともに、複数の半導体装置B10の封止樹脂50の頂面51を個別に跨いでいる。複数の取付け部材74は、たとえば板バネである。複数の取付け部材74の各々は、第2方向xにおいて複数の半導体装置B10のいずれかの第1信号端子161と第2信号端子162との間に位置する。複数の取付け部材74は、第1方向zにおいてヒートシンク70と複数の第1配線基板71との間に位置する。
 複数の支持部材75は、図24に示すように、第1方向zにおいてヒートシンク70と複数の第1配線基板71との間に位置する。複数の第1配線基板71は、複数の支持部材75に支持されている。複数の支持部材75は、柱状である。図25に示すように、第1方向zに沿って視て、複数の支持部材75は、複数の半導体装置B10の封止樹脂50の頂面51から離れて位置する。
 複数の位置決めピン76は、図24に示すように、第1方向zにおいてヒートシンク70と第2配線基板72との間に位置する。複数の位置決めピン76は、第3方向yに沿って配列されている。複数の位置決めピン76の各々は、複数の半導体装置B10のうち第3方向yにおいて隣り合う2つの半導体装置B10の間に位置する。複数の位置決めピン76は、ヒートシンク70に対する第2配線基板72の位置を決定するとともに、第2配線基板72を支持するために利用される。
<その他>
 本開示の実施形態は、特許請求の範囲に示された技術的思想の範囲内において、適宜、種々の変更が可能である。以上の実施形態は、あくまでも、本開示の実施形態の例であって、本開示ないし各構成要件の用語の意義は、以上の実施形態に記載されたものに制限されるものではない。
<付記>
 上述の実施形態にて具体的構成例が示された本開示について付記を設ける。
 本開示のDC/DCコンバータ(CNV1、CNV1A~CNV1D)は、第1直流電力を受けつけるように構成された一対の第1端子(T1A、T1B)と、第2直流電力を出力するように構成された一対の第2端子(T2A、T2B)と、1次側回路(1)と、2次側回路(2)と、第1キャパシタ(C1)と、第2キャパシタ(C2)と、を備え、前記1次側回路は、第1半導体スイッチング素子(Q1)と、第1リアクトル(L1)と、を備え、前記2次側回路は、ダイオード(D1)又は第2半導体スイッチング素子(Q2)の少なくとも一方と、第2リアクトル(L2)と、を備え、前記1次側回路は、前記一対の第1端子と、前記第1キャパシタ及び前記第2キャパシタとの間に設けられ、前記2次側回路は、前記第1キャパシタ及び前記第2キャパシタと、前記一対の第2端子との間に設けられる構成(第1の構成)である。
 上記第1の構成であるDC/DCコンバータにおいて、前記第2リアクトルと前記第1キャパシタ及び前記第2キャパシタから構成される直列共振回路の共振周期の1/4が、前記第1半導体スイッチング素子のオン時間より長い構成(第2の構成)であってもよい。
 上記第1又は第2の構成であるDC/DCコンバータにおいて、前記2次側回路は前記ダイオードを備え、前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記第2リアクトルの第1端及び前記ダイオードのアノードに接続され、前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記第2リアクトルの第2端に接続され、前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、前記一対の第2端子の一方が前記ダイオードのカソードに接続され、前記一対の第2端子の他方が前記第2リアクトルの第2端に接続される構成(第3の構成)であってもよい。
 上記第1又は第2の構成であるDC/DCコンバータにおいて、前記2次側回路は前記ダイオードを備え、前記第1半導体スイッチング素子の第1端及び前記第1リアクトルの第1端が前記第1キャパシタを介して前記ダイオードのカソード及び前記第2リアクトルの第1端に接続され、前記第1リアクトルの第2端が前記第2キャパシタを介して前記ダイオードのアノードに接続され、前記一対の第1端子の一方が前記第1半導体スイッチング素子の第2端に接続され、前記一対の第1端子の他方が前記第1リアクトルの第2端に接続され、前記一対の第2端子の一方が前記第2リアクトルの第2端に接続され、前記一対の第2端子の他方が前記ダイオードのアノードに接続される構成(第4の構成)であってもよい。
 上記第1又は第2の構成であるDC/DCコンバータにおいて、前記2次側回路は前記ダイオードを備え、前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記ダイオードのアノード及び前記第2リアクトルの第1端に接続され、前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記ダイオードのカソードに接続され、前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、前記一対の第2端子の一方が前記第2リアクトルの第2端に接続され、前記一対の第2端子の他方が前記ダイオードのカソードに接続される構成(第5の構成)であってもよい。
 上記第1又は第2の構成であるDC/DCコンバータにおいて、前記2次側回路は前記第2半導体スイッチング素子を備え、前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記第2リアクトルの第1端及び前記第2半導体スイッチング素子の第1端に接続され、前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記第2リアクトルの第2端に接続され、前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、前記一対の第2端子の一方が前記第2半導体スイッチング素子の第2端に接続され、前記一対の第2端子の他方が前記第2リアクトルの第2端に接続される構成(第6の構成)であってもよい。
 上記第1~第6いずれかの構成であるDC/DCコンバータにおいて、制御部(CNV1)をさらに備え、前記制御部は、前記DC/DCコンバータの起動直後にあらかじめ定めた所定の時間だけ、前記第1半導体スイッチング素子のスイッチング動作を停止させるように構成される構成(第7の構成)であってもよい。
 上記第1~第6いずれかの構成であるDC/DCコンバータにおいて、制御部(CNV1)をさらに備え、前記制御部は、前記一対の第2端子から出力される電圧が目標値となるように、前記第1半導体スイッチング素子のデューティを制御するように構成され、前記制御部は、前記DC/DCコンバータの起動直後に前記デューティをランプ状に増加させるように構成される構成(第8の構成)であってもよい。
 上記第1~第8いずれかの構成であるDC/DCコンバータにおいて、制御部(CNV1)をさらに備え、前記2次側回路は前記ダイオードを備え、前記制御部は、前記第1半導体スイッチング素子を流れる電流に基づき、前記ダイオードを流れる電流を推定し、推定した前記ダイオードを流れる電流に基づき、前記ダイオードで生じる順方向降下電圧を算出し、算出した前記ダイオードで生じる順方向降下電圧と、前記一対の第2端子から出力される電圧の目標値との合算値を用いて、前記第1半導体スイッチング素子のデューティを制御するように構成される構成(第9の構成)であってもよい。
 上記第1~第9いずれかの構成であるDC/DCコンバータにおいて、前記第1半導体スイッチング素子の耐圧は、前記一対の第1端子に印加される入力電圧と、前記第1キャパシタの最大電圧と、前記第2キャパシタの最大電圧と、を合算した電圧以上である構成(第10の構成)であってもよい。
 本開示の半導体機器(3)は、パワーモジュールと、上記第1~第10いずれかの構成であるDC/DCコンバータと、を備え、前記DC/DCコンバータは、前記パワーモジュールを駆動制御するための電力を供給するように構成されている構成(第11の構成)である。
 上記第11の構成である半導体機器において、前記半導体モジュールは、半導体素子と、第1方向に延び、かつ前記半導体素子に導通する信号端子(161)と、を各々が備える複数の半導体装置(B10)と、前記第1方向において前記半導体素子に対して前記信号端子が位置する側とは反対側に位置し、かつ前記複数の半導体装置を支持するヒートシンク(70)と、 前記第1方向において前記半導体素子に対して前記ヒートシンクが位置する側とは反対側に位置し、かつ前記複数の半導体装置の前記信号端子に個別に導通する複数の第1配線基板(71)と、前記複数の第1配線基板に導通する第2配線基板(72)と、を備え、前記複数の第1配線基板には、前記半導体素子に過電圧が印加されることを抑制する第1保護回路(81)が設けられており、前記複数の半導体装置のいずれかの前記信号端子は、前記複数の第1配線基板のいずれかに前記第1方向に圧入されており、前記複数の第1配線基板と、前記第2配線基板と、を導通させる複数の連絡配線(73)をさらに備え、前記複数の連絡配線は、前記第1方向に対して直交する方向に変位し得る構成(第12の構成)であってもよい。
   1 1次側回路
   2 2次側回路
   3 半導体機器
   ADD1 加算器
   AN1 ANDゲート
   C1 第1キャパシタ
   C2 第2キャパシタ
   C3 出力キャパシタ
   CNT1 制御部
   CNV1、CNV1A~CNV1D DC/DCコンバータ
   COMP1 コンパレータ
   D1 ダイオード
   DLY1 遅延回路
   GNR1 ゲート信号生成部
   L1 第1リアクトル
   L2 第2リアクトル
   LD1 負荷
   MAC1 乗算器
   PS1 直流電源
   OP1 デューティ演算部
   OP2 2次側電流演算部
   OP3 Vf演算部
   OR1 ORゲート
   Q1 第1半導体スイッチング素子
   Q2 第2半導体スイッチング素子
   RAMP1 ランプ電圧生成部
   T1A、T1B 第1端子
   T2A、T2B 第2端子
   A10 半導体モジュール
   B10、B20、B30 半導体装置
   11 支持体
   111 絶縁層
   112 中間層
   113 放熱層
   121 第1支持層
   121A 第1主面
   121B 第1裏面
   122 第2支持層
   122A 第2主面
   122B第2支持層
   123 第1接着層
   13 第1入力端子
   13A 被覆部
   13B 露出部
   14 出力端子
   14A 被覆部
   14B 露出部
   15 第2入力端子
   15A 被覆部
   15B 露出部
   161 第1信号端子
   161A 基部
   161B 膨出部
   161C 座部
   162 第2信号端子
   171 第3信号端子
   172 第4信号端子
   181 第5信号端子
   182 第6信号端子
   19 第7信号端子
   21 半導体素子
   21A 第1素子
   21B 第2素子
   211 第1電極
   212 第2電極
   213 第3電極
   214 第4電極
   22 サーミスタ
   23 導電接合層
   31 第1導通部材
   311 本体部
   312 第1接合部
   313 第1連結部
   314 第2接合部
   315 第2連結部
   32 第2導通部材
   321 本体部
   322 第3接合部
   323 第3連結部
   324 第4接合部
   325 第4連結部
   326 中間部
   327 横梁部
   33 第1導電接合層
   34 第2導電接合層
   35 第3導電接合層
   36 第4導電接合層
   41 第1ワイヤ
   42 第2ワイヤ
   43 第3ワイヤ
   44 第4ワイヤ
   50 封止樹脂
   51 頂面
   52 底面
   53 第1側面
   54 第2側面
   55 凹部
   56 台座部
   561 支持面
   562 取付け孔
   60 制御配線
   601 第1配線
   602 第2配線
   61 絶縁層
   62 配線層
   621 第1配線層
   622 第2配線層
   623 第3配線層
   624 第4配線層
   625 第5配線層
   63 金属層
   64 スリーブ
   641 端面
   65 支持ピン
   651 座面
   66 基層
   68 第2接着層
   69 第3接着層
   70 ヒートシンク
   71 第1配線基板
   711 基板
   711A スルーホール
   712 主部配線
   713 裏部配線
   714 内部配線
   72 第2配線基板
   73 連絡配線
   731 第1接続部
   731A 接続ピン
   731B 筐体部
   732 第2接続部
   732A 筐体部
   732B 接続孔
   74 取付け部材
   75 支持部材
   76 位置決めピン
   77 締結部材
   78 カバー
   78A 内面
   78B 外面
   781 主部
   782 桁部
   81 第1保護回路
   82 第2保護回路
   83 ゲートドライバ
   83A 第1ドライバ
   83B 第2ドライバ
   84 ゲート抵抗
   z 第1方向
   x 第2方向
   y 第3方向

Claims (12)

  1.  第1直流電力を受けつけるように構成された一対の第1端子と、
     第2直流電力を出力するように構成された一対の第2端子と、
     1次側回路と、
     2次側回路と、
     第1キャパシタと、
     第2キャパシタと、
    を備え、
     前記1次側回路は、第1半導体スイッチング素子と、第1リアクトルと、を備え、
     前記2次側回路は、ダイオード又は第2半導体スイッチング素子の少なくとも一方と、第2リアクトルと、を備え、
     前記1次側回路は、前記一対の第1端子と、前記第1キャパシタ及び前記第2キャパシタとの間に設けられ、
     前記2次側回路は、前記第1キャパシタ及び前記第2キャパシタと、前記一対の第2端子との間に設けられる、DC/DCコンバータ。
  2.  前記第2リアクトルと前記第1キャパシタ及び前記第2キャパシタから構成される直列共振回路の共振周期の1/4が、前記第1半導体スイッチング素子のオン時間より長い、請求項1に記載のDC/DCコンバータ。
  3.  前記2次側回路は前記ダイオードを備え、
     前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記第2リアクトルの第1端及び前記ダイオードのアノードに接続され、
     前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記第2リアクトルの第2端に接続され、
     前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、
     前記一対の第2端子の一方が前記ダイオードのカソードに接続され、前記一対の第2端子の他方が前記第2リアクトルの第2端に接続される、請求項1又は請求項2に記載のDC/DCコンバータ。
  4.  前記2次側回路は前記ダイオードを備え、
     前記第1半導体スイッチング素子の第1端及び前記第1リアクトルの第1端が前記第1キャパシタを介して前記ダイオードのカソード及び前記第2リアクトルの第1端に接続され、
     前記第1リアクトルの第2端が前記第2キャパシタを介して前記ダイオードのアノードに接続され、
     前記一対の第1端子の一方が前記第1半導体スイッチング素子の第2端に接続され、前記一対の第1端子の他方が前記第1リアクトルの第2端に接続され、
     前記一対の第2端子の一方が前記第2リアクトルの第2端に接続され、前記一対の第2端子の他方が前記ダイオードのアノードに接続される、請求項1又は請求項2に記載のDC/DCコンバータ。
  5.  前記2次側回路は前記ダイオードを備え、
     前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記ダイオードのアノード及び前記第2リアクトルの第1端に接続され、
     前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記ダイオードのカソードに接続され、
     前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、
     前記一対の第2端子の一方が前記第2リアクトルの第2端に接続され、前記一対の第2端子の他方が前記ダイオードのカソードに接続される、請求項1又は請求項2に記載のDC/DCコンバータ。
  6.  前記2次側回路は前記第2半導体スイッチング素子を備え、
     前記第1リアクトルの第1端及び前記第1半導体スイッチング素子の第1端が前記第1キャパシタを介して前記第2リアクトルの第1端及び前記第2半導体スイッチング素子の第1端に接続され、
     前記第1半導体スイッチング素子の第2端が前記第2キャパシタを介して前記第2リアクトルの第2端に接続され、
     前記一対の第1端子の一方が前記第1リアクトルの第2端に接続され、前記一対の第1端子の他方が前記第1半導体スイッチング素子の第2端に接続され、
     前記一対の第2端子の一方が前記第2半導体スイッチング素子の第2端に接続され、前記一対の第2端子の他方が前記第2リアクトルの第2端に接続される、請求項1又は請求項2に記載のDC/DCコンバータ。
  7.  制御部をさらに備え、
     前記制御部は、前記DC/DCコンバータの起動直後にあらかじめ定めた所定の時間だけ、前記第1半導体スイッチング素子のスイッチング動作を停止させるように構成される、請求項1~6のいずれか一項に記載のDC/DCコンバータ。
  8.  制御部をさらに備え、
     前記制御部は、前記一対の第2端子から出力される電圧が目標値となるように、前記第1半導体スイッチング素子のデューティを制御するように構成され、
     前記制御部は、前記DC/DCコンバータの起動直後に前記デューティをランプ状に増加させるように構成される、請求項1~6のいずれか一項に記載のDC/DCコンバータ。
  9.  制御部をさらに備え、
     前記2次側回路は前記ダイオードを備え、
     前記制御部は、
     前記第1半導体スイッチング素子を流れる電流に基づき、前記ダイオードを流れる電流を推定し、
     推定した前記ダイオードを流れる電流に基づき、前記ダイオードで生じる順方向降下電圧を算出し、
     算出した前記ダイオードで生じる順方向降下電圧と、前記一対の第2端子から出力される電圧の目標値との合算値を用いて、前記第1半導体スイッチング素子のデューティを制御するように構成される、請求項1~8のいずれか一項に記載のDC/DCコンバータ。
  10.  前記第1半導体スイッチング素子の耐圧は、前記一対の第1端子に印加される入力電圧と、前記第1キャパシタの最大電圧と、前記第2キャパシタの最大電圧と、を合算した電圧以上である、請求項1~9のいずれか一項に記載のDC/DCコンバータ。
  11.  パワーモジュールと、請求項1~10のいずれか一項に記載のDC/DCコンバータと、を備え、
     前記DC/DCコンバータは、前記パワーモジュールを駆動制御するための電力を供給するように構成されている、半導体機器。
  12.  前記半導体モジュールは、
     半導体素子と、第1方向に延び、かつ前記半導体素子に導通する信号端子と、を各々が備える複数の半導体装置と、
     前記第1方向において前記半導体素子に対して前記信号端子が位置する側とは反対側に位置し、かつ前記複数の半導体装置を支持するヒートシンクと、
     前記第1方向において前記半導体素子に対して前記ヒートシンクが位置する側とは反対側に位置し、かつ前記複数の半導体装置の前記信号端子に個別に導通する複数の第1配線基板と、
     前記複数の第1配線基板に導通する第2配線基板と、を備え、
     前記複数の第1配線基板には、前記半導体素子に過電圧が印加されることを抑制する第1保護回路が設けられており、
     前記複数の半導体装置のいずれかの前記信号端子は、前記複数の第1配線基板のいずれかに前記第1方向に圧入されており、
     前記複数の第1配線基板と、前記第2配線基板と、を導通させる複数の連絡配線をさらに備え、
     前記複数の連絡配線は、前記第1方向に対して直交する方向に変位し得る、請求項11に記載の半導体機器。
PCT/JP2023/025702 2022-09-08 2023-07-12 Dc/dcコンバータ及び半導体機器 WO2024053241A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022-143086 2022-09-08
JP2022143086 2022-09-08

Publications (1)

Publication Number Publication Date
WO2024053241A1 true WO2024053241A1 (ja) 2024-03-14

Family

ID=90192364

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2023/025702 WO2024053241A1 (ja) 2022-09-08 2023-07-12 Dc/dcコンバータ及び半導体機器

Country Status (1)

Country Link
WO (1) WO2024053241A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004023948A (ja) * 2002-06-19 2004-01-22 Fuji Electric Holdings Co Ltd 多チャネル電源回路装置、電源制御集積回路、及びソフトスタート回路
JP2013099072A (ja) * 2011-10-31 2013-05-20 Panasonic Corp 電源装置、およびled駆動装置
JP2013110840A (ja) * 2011-11-21 2013-06-06 Panasonic Corp 電源装置、点灯装置、灯具、車両
JP2013169112A (ja) * 2012-02-16 2013-08-29 Panasonic Corp 電源装置、点灯装置、灯具、及び車両

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004023948A (ja) * 2002-06-19 2004-01-22 Fuji Electric Holdings Co Ltd 多チャネル電源回路装置、電源制御集積回路、及びソフトスタート回路
JP2013099072A (ja) * 2011-10-31 2013-05-20 Panasonic Corp 電源装置、およびled駆動装置
JP2013110840A (ja) * 2011-11-21 2013-06-06 Panasonic Corp 電源装置、点灯装置、灯具、車両
JP2013169112A (ja) * 2012-02-16 2013-08-29 Panasonic Corp 電源装置、点灯装置、灯具、及び車両

Similar Documents

Publication Publication Date Title
CN103782380B (zh) 半导体模块
KR100695031B1 (ko) 전자 반도체 모듈
US9490200B2 (en) Semiconductor device
US8461623B2 (en) Power semiconductor module
US7420224B2 (en) Active rectifier module for three-phase generators of vehicles
US9129932B2 (en) Semiconductor module
US20120063187A1 (en) Inverter device
JP5893369B2 (ja) 半導体装置
JP5217884B2 (ja) 半導体装置
EP2015361A2 (en) Semi conductor device
CN111295752A (zh) 半导体器件
WO2014038299A1 (ja) パワー半導体モジュール
US10027094B2 (en) Power module, power converter and drive arrangement with a power module
US20180240787A1 (en) Half-bridge power semiconductor module and method for manufacturing same
US11587921B2 (en) Semiconductor device
CN113557603B (zh) 半导体装置
JP4064741B2 (ja) 半導体装置
WO2024053241A1 (ja) Dc/dcコンバータ及び半導体機器
JP6952889B2 (ja) パワー半導体モジュール及びその製造方法並びに電力変換装置
JP2007151331A (ja) 電力変換装置
US10256721B2 (en) Step-down chopper circuit including a switching device circuit and a backflow prevention diode circuit
CN113795917A (zh) 半导体功率模块
JP3641603B2 (ja) Dc−dcコンバータ装置
CN214480328U (zh) 智能功率模块及采用其的智能功率模块结构
US11404970B2 (en) Power converter

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23862785

Country of ref document: EP

Kind code of ref document: A1