WO2019107197A1 - 液晶表示装置及びその駆動方法 - Google Patents

液晶表示装置及びその駆動方法 Download PDF

Info

Publication number
WO2019107197A1
WO2019107197A1 PCT/JP2018/042638 JP2018042638W WO2019107197A1 WO 2019107197 A1 WO2019107197 A1 WO 2019107197A1 JP 2018042638 W JP2018042638 W JP 2018042638W WO 2019107197 A1 WO2019107197 A1 WO 2019107197A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
voltage
liquid crystal
subframe
pixels
Prior art date
Application number
PCT/JP2018/042638
Other languages
English (en)
French (fr)
Inventor
隆行 岩佐
Original Assignee
株式会社Jvcケンウッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Jvcケンウッド filed Critical 株式会社Jvcケンウッド
Priority to CN201880076179.5A priority Critical patent/CN111566721B/zh
Publication of WO2019107197A1 publication Critical patent/WO2019107197A1/ja
Priority to US16/887,227 priority patent/US11145267B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Definitions

  • the present invention relates to a liquid crystal display device and a method of driving the same, and a reflective liquid crystal display device suitable for improving image quality and a method of driving the same.
  • a sub-frame driving method is known as one of the halftone display methods in liquid crystal display devices.
  • the sub-frame driving method which is a type of time-axis modulation method
  • a predetermined period for example, one frame which is a display unit of one image in the case of a moving image
  • the pixel is driven by the combination of the corresponding subframes.
  • the gradation to be displayed is determined by the ratio of the driving period of the pixel to the predetermined period, and this ratio is specified by the combination of subframes.
  • each pixel is configured by a master latch and a slave latch, a liquid crystal display element, and a plurality of switching transistors.
  • the first switching transistor when the first data of 1 bit is applied to the input terminal of the master latch through the first switching transistor and the row selection signal applied through the row scanning line becomes active, the first switching transistor is turned on. When turned on, the first data is written to the master latch.
  • each pixel can perform desired gray scale display by a combination of a plurality of subframes constituting one frame.
  • periods of a plurality of subframes constituting one frame are allocated in advance to the same or different predetermined periods. For example, in the case where maximum gradation display is performed (white is displayed) in each pixel, display is performed in all of a plurality of subframes constituting one frame, and minimum gradation display is performed (black is displayed). In the case of not performing display in all of the plurality of sub-frames constituting one frame, in the case of performing gradation display other than that, the subframe to be displayed is selected according to the gradation to be displayed.
  • a liquid crystal display device adopting this conventional method uses digital data representing gradation as input data, and also adopts a digital driving method of a two-stage latch configuration (for example, Patent Document 1 and Patent Document 2) reference).
  • sub-frame data is sequentially written in each column to a plurality of pixels provided in a two-dimensional matrix, and the sub-frames for all pixels are After the data writing is completed, subframe data is simultaneously applied to liquid crystal display elements of all pixels. Therefore, if the time required to write a sub-frame to all the pixels increases with the increase in the number of pixels, sub-frame data is applied to the liquid crystal display elements of all the pixels and then the next sub-frame data is applied. The interval until it will be long. That is, the period (sub-frame period) in which one sub-frame data is applied to the liquid crystal display elements of all the pixels is rate-limited by the time required to write the sub-frame data to all the pixels. As a result, the liquid crystal display devices disclosed in Patent Document 1 and Patent Document 2 can not sufficiently shorten the sub-frame period of the minimum bit, so that the number of gradations can not be increased. There was a problem that the quality could not be improved.
  • the present invention has been made in view of the above, and it is an object of the present invention to provide a liquid crystal display device capable of improving the image quality and a method of driving the same.
  • a plurality of pixels provided in a matrix form and a control circuit that display an image of gradation level combining a plurality of 1-bit subframe data in each frame
  • each of the pixels includes an SRAM cell, a DRAM cell, and a liquid crystal display element, and the SRAM cell is sampled by the first switch for sampling the subframe data, and the first switch.
  • a second data holding unit for holding the subframe data, and the DRAM cell includes a second switch for sampling the subframe data held by the first data holding unit; As well as holding the subframe data sampled by the And a second data holding unit applied to the reflective electrode of the liquid crystal display element, wherein the control circuit is configured to hold the first data holding unit provided in each of the plurality of pixels. The data is simultaneously rewritten as fixed data, and the second data provided in each of the plurality of pixels is turned on to simultaneously hold the second data held in the first data holding unit.
  • a plurality of pixels provided in a matrix are displayed, each of which displays an image of a gradation level combining a plurality of 1-bit subframe data.
  • Each of the pixels includes an SRAM cell, a DRAM cell, and a liquid crystal display element, and the SRAM cell includes a first switch sampling the subframe data, and the sub sampled by the first switch.
  • a first data holding unit for holding frame data, and the DRAM cell is sampled by the second switch for sampling the subframe data held in the first data holding unit; Holds the subframe data, and holds the held subframe data.
  • a method of driving a liquid crystal display device comprising: a second data storage unit applied to a reflective electrode of a liquid crystal display element, wherein the first data storage unit is provided in each of the plurality of pixels.
  • the sub-frame data is simultaneously rewritten to fixed data, and the second switch provided for each of the plurality of pixels is turned on, whereby the fixed data held in the first data holding unit is simultaneously transmitted to the first data holding unit. 2 Transfer to the data storage unit.
  • liquid crystal display device capable of improving image quality and a method of driving the same.
  • FIG. 1 is a block diagram showing a liquid crystal display device according to a first embodiment. It is a circuit diagram which shows the specific structure of the pixel provided in the liquid crystal display device shown in FIG. It is a schematic sectional drawing of the pixel shown in FIG. It is a timing chart which shows operation of a liquid crystal display concerning a comparative example. It is a flowchart which shows operation
  • RMS voltage applied voltage
  • FIG. 5 is a flowchart showing an operation of the liquid crystal display device according to Embodiment 1.
  • FIG. 5 is a diagram showing a relationship between an applied voltage (RMS voltage) of liquid crystal and a gray scale value of the liquid crystal in the liquid crystal display device according to the first embodiment.
  • RMS voltage applied voltage
  • FIG. 1 is a block diagram showing a liquid crystal display device 10 according to the first embodiment.
  • the liquid crystal display device 10 includes an image display unit 11, a timing generator 13, a vertical shift register 14, a data latch circuit 15, and a horizontal driver 16.
  • the horizontal driver 16 includes a horizontal shift register 161, a latch unit 162, and a level shifter / pixel driver 163.
  • the image display unit 11 has a plurality of pixels 12 regularly arranged in each of a plurality of pixel arrangement regions partitioned in a matrix.
  • the plurality of pixels 12 are connected to one end of the vertical shift register 14 and extend in the row direction (X direction) by m (m is a natural number of 2 or more) row scanning lines g1 to gm; Are arranged in a two-dimensional matrix at a plurality of intersections where n (n is a natural number of 2 or more) column data lines d1 to dn each having one end connected thereto and extending in the column direction (Y direction) It is done. All the pixels 12 in the image display unit 11 are commonly connected to trigger lines trig and trigb whose one ends are connected to the timing generator 13.
  • the non-inverted trigger pulse TRI propagates on the trigger line trig
  • the inverted trigger pulse TRIB which is an inverted signal of the non-inverted trigger pulse TRI, propagates on the trigger line trigb.
  • n column data lines d1 to dn are provided as an example, the present invention is not limited thereto.
  • Column data line dj (j is 1 A total of n sets of column data lines d1, db1 to dn, dbn may be provided, each of which comprises an arbitrary value of to n) and a column data line dbj through which inverted data propagates.
  • the non-inverted data propagating through the column data line dj and the inverted data propagating through the column data line dbj are 1-bit data that always has a reverse logical value relationship (complementary relationship).
  • the timing generator 13 receives external signals such as the vertical synchronization signal Vst, the horizontal synchronization signal Hst, and the basic clock CLK output from the higher-level device 20 as input signals, and generates alternating current signals FR and V based on these external signals.
  • Various internal signals such as the start pulse VST, the H start pulse HST, the clock signals VCK and HCK, the latch pulse LT, and the trigger pulses TRI and TRIB are generated.
  • the alternating signal FR is a signal whose polarity is inverted every one sub-frame, and is supplied as a common electrode voltage Vcom to be described later to a common electrode of the liquid crystal display element in the pixel 12 constituting the image display unit 11.
  • the start pulse VST is a pulse signal that is output at the start timing of each subframe to be described later, and the switching of subframes is controlled by the start pulse VST.
  • the start pulse HST is a pulse signal output to the horizontal shift register 161 at the start timing of the horizontal shift register 161.
  • the clock signal VCK is a shift clock defining one horizontal scanning period (1H) in the vertical shift register 14.
  • the vertical shift register 14 performs a shift operation at the timing of the clock signal VCK.
  • the clock signal HCK is a shift clock in the horizontal shift register 161, and is a signal for shifting data with a 32-bit width.
  • the latch pulse LT is a pulse signal that is output at the timing when the horizontal shift register 161 has finished shifting the data for the number of pixels in one row in the horizontal direction.
  • the non-inverted trigger pulse TRI and the inverted trigger pulse TRIB are pulse signals supplied to all the pixels 12 in the image display unit 11 via the trigger lines trig and trigb, respectively.
  • the trigger pulse TRI is output from the timing generator 13 after data is written to the first data holding unit in all the pixels 12 in the image display unit 11 in a certain subframe period.
  • the data held in the first data holding units in all the pixels 12 in the image display unit 11 are simultaneously transferred to the second data holding units in the corresponding pixels 12. Ru.
  • Vertical shift register 14 transfers V start pulse VST supplied at the start timing of each sub-frame in accordance with clock signal VCK, and sequentially and exclusively supplies the row scanning signal to row scanning lines g1 to gm in 1 H units. .
  • the row scanning lines are sequentially selected one by one in units of 1H from the uppermost row scanning line g1 to the lowermost row scanning line gm of the image display unit 11.
  • Data latch circuit 15 latches 32-bit wide data in units of one subframe supplied from an external circuit (not shown) based on basic clock CLK from host device 20, and then horizontally shifts in synchronization with basic clock CLK. Output to the register 161.
  • the liquid crystal display device 10 divides one frame of a video signal into a plurality of subframes having a display period shorter than one frame period of the video signal, and performs gradation display using a combination of these subframes. . Therefore, the above external circuit converts gradation data indicating the gradation of each pixel into a plurality of 1-bit subframe data corresponding to a plurality of subframes. Furthermore, the above external circuit collectively supplies subframe data for 32 pixels belonging to the same subframe to the data latch circuit 15 as data of 32 bits width.
  • the horizontal shift register 161 When viewed as a processing system of 1-bit serial data, the horizontal shift register 161 starts shifting by the start pulse HST supplied from the timing generator 13 at the initial stage of 1H, and data of 32-bit width supplied from the data latch circuit 15 In synchronization with the clock signal HCK.
  • the latch unit 162 synchronizes with the latch pulse LT supplied from the timing generator 13 when the horizontal shift register 161 finishes shifting data of n bits equal to the number n of pixels in one row of the image display unit 11.
  • Data of n bits supplied in parallel from the horizontal shift register 161 (that is, subframe data of n pixels) is latched and output to the level shifter of the level shifter / pixel driver 163.
  • the start pulse HST is output again from the timing generator 13, and the horizontal shift register 161 resumes the shift of 32-bit data from the data latch circuit 15 according to the clock signal HCK.
  • the level shifter of the level shifter / pixel driver 163 shifts the signal levels of n pieces of subframe data corresponding to n pixels in one row transferred from the latch unit 162 to the liquid crystal drive voltage.
  • the pixel driver of the level shifter / pixel driver 163 outputs n pieces of subframe data corresponding to n pixels in one row after level shift in parallel to n column data lines d1 to dn.
  • the horizontal driver 16 outputs the sub-frame data directed to the pixels of the row selected as the data writing target in one horizontal scanning period and the pixels of the row selected as the data writing target in the next one horizontal scanning period. Shifting of subframe data in parallel is performed. Then, in a horizontal scanning period, n sub-frame data corresponding to n pixels in one row are simultaneously output in parallel to n column data lines d1 to dn as data signals.
  • n pixels 12 in one row selected by the row scanning signal from the vertical shift register 14 among the plurality of pixels 12 constituting the image display unit 11 are one row output simultaneously from the level shifter / pixel driver 163.
  • a portion of n sub-frame data is sampled via n column data lines d1 to dn and written to a first data holding unit described later in each pixel 12.
  • FIG. 2 is a circuit diagram showing a specific configuration of the pixel 12.
  • any one of the row scanning lines g1 to gm (hereinafter referred to as a row scanning line g) and any one of the column data lines d1 to dn (hereinafter referred to as column data) And d) are provided at the intersections where they intersect.
  • the pixel 12 includes an SRAM cell 201, a DRAM cell 202, and a liquid crystal display element LC.
  • the SRAM cell 201 is configured of a switch SW1 which is a first switch, and a storage unit SM1 which is a first data holding unit.
  • the DRAM cell 202 includes a switch SW2 which is a second switch, and a storage unit DM2 which is a second data holding unit.
  • the liquid crystal display element LC is known in which a liquid crystal LCM is filled and sealed in a space between a reflective electrode PE, which is a pixel electrode having light reflection characteristics, and is disposed to be separated and opposed, and a common electrode CE having light transparency. Is the structure of
  • the switch SW1 is configured of, for example, an N-channel MOS transistor (hereinafter, referred to as an NMOS transistor) MN1.
  • NMOS transistor MN1 N-channel MOS transistor
  • the source is connected to the input terminal (node a) of the storage unit SM1
  • the drain is connected to the column data line d
  • the gate is connected to the row scanning line g.
  • the storage unit SM1 is a self-holding memory including two inverters INV11 and INV12 in which one output terminal is connected to the other input terminal. More specifically, the input terminal of the inverter INV11 is connected to the output terminal of the inverter INV12 and the source of the NMOS transistor MN1 forming the switch SW1. The input terminal of the inverter INV12 is connected to the switch SW2 and the output terminal of the inverter INV11.
  • the inverter INV11 includes a P channel MOS type transistor (hereinafter referred to as a PMOS transistor) MP11 and an NMOS transistor MN11 connected in series between the high potential side power supply line V1 and the low potential side power supply line V0.
  • a PMOS transistor P channel MOS type transistor
  • MN11 NMOS transistor
  • the inverter INV12 has a PMOS transistor MP12 and an NMOS transistor MN12 connected in series between the high potential side power supply line V1 and the low potential side power supply line V0, and the input signal supplied to each gate is It is a well-known CMOS inverter which inverts and outputs from each drain.
  • the sources of the PMOS transistors MP11 and MP12 are connected to the high potential side power supply line V1 separately from their wells.
  • the sources of the NMOS transistors MN11 and MN12 are connected to the low potential side power supply line V0 separately from their wells.
  • the respective voltages of the high potential side power supply line V1 and the low potential side power supply line V0 can be arbitrarily set by a control circuit such as the host device 20, for example.
  • the power supply voltage VDD of 3.3 V is supplied to each well of the PMOS transistors MP11 and MP12, and the voltage of 2.8 V is supplied to the sources of the PMOS transistors MP11 and MP12 via the high potential power supply line V1.
  • a voltage (hereinafter also referred to as a voltage V1) is supplied.
  • the ground voltage GND of 0 V is supplied to the respective wells of the NMOS transistors MN11 and MN12, and the voltage of 0.5 V (the low potential side power supply line V0) is supplied to the sources of the NMOS transistors MN11 and MN12.
  • a voltage V0 is supplied.
  • 1-bit digital data of 2.3 V amplitude is applied to the reflective electrode PE of the liquid crystal display element LC by transferring the data latched by the storage unit SM1 to the storage unit DM2 via the switch SW2. Be done.
  • the drive capability is different between the inverter INV11 and the inverter INV12.
  • the drivability of the transistors MP11 and MN11 in the inverter INV11 on the input side as viewed from the switch SW1 is the inverter on the output side as viewed from the switch SW1. It is larger than the driving capability of the transistors MP12 and MN12 in the INV12.
  • the drive capability of the NMOS transistor MN1 configuring the switch SW1 is larger than the drive capability of the NMOS transistor MN12 configuring the inverter INV12.
  • the current flowing from column data line d to the input terminal (node a) of storage unit SM1 via switch SW1 is Since the current flowing from the input terminal of storage unit SM1 to low potential side power supply line V0 through NMOS transistor MN12 can be made larger, the voltage of node a can be raised to a level representing H level, As a result, H level data can be accurately stored in the storage unit SM1.
  • the switch SW2 is a known transmission gate composed of an NMOS transistor MN2 and a PMOS transistor MP2 connected in parallel. More specifically, in the NMOS transistor MN2 and the PMOS transistor MP2, their respective drains are commonly connected to the output terminal of the storage unit SM1, and their respective sources are the input terminal of the storage unit DM2 and the reflective electrode PE of the liquid crystal display element LC. Commonly connected.
  • the gate of the NMOS transistor MN2 is connected to the non-inversion trigger pulse trigger line trig, and the gate of the PMOS transistor MP2 is connected to the inversion trigger pulse trigger line trigb.
  • the switch SW2 is turned on when the forward rotation trigger pulse TRI supplied via the trigger line trig is at the H level (the inversion trigger pulse TRIB supplied via the trigger line trigb is at the L level), and the storage unit The data read from SM1 is transferred to the storage unit DM2 and the reflective electrode PE.
  • the switch SW2 is turned off when the forward rotation trigger pulse TRI supplied via the trigger line trig is at L level (the inversion trigger pulse TRIB supplied via the trigger line trigb is at H level), and the storage unit The stored data of SM1 is not read out.
  • the switch SW2 is a known transmission gate, a wide range of voltages can be transferred in the on state. More specifically, when a voltage at L level is applied from the storage unit SM1 to the drains of the transistors MN2 and MP2, the source / drain of the NMOS transistor MN2 is not turned on instead of the source / drain of the PMOS transistor MP2 not conducting. It can be conducted with low resistance. On the other hand, when a voltage at H level is applied from the storage unit SM1 to the drains of the transistors MN2 and MP2, the source and drain of the PMOS transistor MP2 are turned on with low resistance instead of the source and drain not turned on. can do. As described above, in the switch SW2, since the source and drain of the transmission gate can be conducted with low resistance, a wide range of voltages can be transferred in the on state.
  • the storage unit DM2 is configured of a capacity C1.
  • the capacitance C1 may be, for example, an MIM (Metal Insulator Metal) capacitance that forms a capacitance between interconnections, a Diffusion capacitance that forms a capacitance between the substrate and polysilicon, or a PIP (Poly) that forms a capacitance between two-layer polysilicon. Insulator Poly) capacity etc. can be used.
  • the switch SW2 When the switch SW2 is turned on, the data stored in the storage unit SM1 is read out and transferred to the capacitance C1 and the reflective electrode PE in the storage unit DM2 via the switch SW2. Thereby, the data stored in the storage unit DM2 is rewritten.
  • a signal of H level is output from the inverter INV11.
  • the PMOS transistor MP11 provided in the inverter INV11 is turned on and the NMOS transistor MN11 is turned off, so that the voltage V1 supplied from the power supply line (here, the high potential side power supply line V1) via the PMOS transistor MP11 , Capacity C1 is charged.
  • the inverter INV11 when the H level data held in the capacitor C1 is rewritten to L level data, the inverter INV11 outputs an L level signal. At this time, the PMOS transistor MP11 provided in the inverter INV11 is turned off, and the NMOS transistor MN11 is turned on, so that the voltage V0 supplied from the power supply line (here, low potential side power supply line V0) via the NMOS transistor MN11 , Capacitance C1 is discharged.
  • the power supply line here, low potential side power supply line V0
  • the switch SW2 has a configuration of an analog switch using the above-described transmission gate, and thus enables high-speed charging and discharging of the capacitor C1. Furthermore, as described above, since the inverter INV11 is configured to have a driving ability larger than the driving ability of the inverter INV12, the capacitor C1 can be charged and discharged at high speed.
  • the inverter INV12 provided in the storage unit SM1 may malfunction due to the influence of the held data of the capacitor C1.
  • the drive capacity of the inverter INV11 is made larger than the drive capacity of the inverter INV12, rewriting of the held data of the capacitor C1 by the inverter INV11 is given priority over the influence of the held data of the capacitor C1. . Therefore, the data stored in the storage unit SM1 is not unintentionally rewritten due to the stored data of the capacity C1.
  • the liquid crystal display device 10 uses the pixel 12 including one SRAM cell and one DRAM cell, thereby using pixels rather than the pixel including two SRAM cells. Since the number of transistors included can be reduced, miniaturization of the pixel can be realized.
  • the present invention is not limited to this.
  • the switch SW2 can be appropriately changed to a configuration in which any one of the PMOS transistor MP2 and the NMOS transistor MN2 is provided. In that case, only one of the trigger lines trig and trigb is provided.
  • a pixel 52 provided with a DRAM cell 501 instead of the SRAM cell 201 will be examined.
  • the charge stored in the capacitance provided in the DRAM cell 501 and the charge stored in the capacitance of the DRAM cell 202 are neutralized. This makes it difficult to transfer a wide range of voltages from the master latch to the slave latch.
  • the pixel 12 can transfer a wide range of voltage, a wider range of voltage can be applied to the reflective electrode of the liquid crystal display element LC.
  • a pixel 62 provided with the DRAM cell 501 instead of the SRAM cell 201 and provided with the SRAM cell 502 instead of the DRAM cell 202 will be examined.
  • the stored data of the SRAM cell 502 needs to be rewritten by the charge stored in the capacitor provided in the DRAM cell 501.
  • the stored data of the capacitor provided in the DRAM cell 501 may be unintentionally rewritten by the stored data of the SRAM cell 502. . That is, in the pixel 62, the operation becomes unstable compared to the case of the pixel 12.
  • the pixel pitch is increased.
  • the pixel 12 does not have the problem as the pixel 62 does.
  • the storage portions SM1 and DM2 and the reflective electrode PE have heights of the elements.
  • the miniaturization of the pixel can be realized.
  • this will be described in detail with reference to FIG.
  • FIG. 3 is a schematic cross-sectional view showing the main part of the pixel 12. Further, in FIG. 3, a case where the capacitor C1 is formed by an MIM which forms a capacitor between the wirings will be described as an example.
  • an N well 101 and a P well 102 are formed on a silicon substrate 100.
  • the PMOS transistor MP2 of the switch SW2 and the PMOS transistor MP11 of the inverter INV11 are formed. More specifically, one common diffusion layer serving as the drain of each of PMOS transistors MP2 and MP11 and two diffusion layers serving as the sources of PMOS transistors MP2 and MP11 are formed on N well 101. On the channel region between the common diffusion layer and the two diffusion layers, polysilicon serving as the gate of each of the PMOS transistors MP2 and MP11 is formed via the gate oxide film.
  • an NMOS transistor MN2 of the switch SW2 and an NMOS transistor MN11 of the inverter INV11 are formed on the P well 102. More specifically, one common diffusion layer serving as the drain of each of NMOS transistors MN2 and MN11 and two diffusion layers serving as the sources of each of NMOS transistors MN2 and MN11 are formed on P well 102. On the channel region between the common diffusion layer and the two diffusion layers, polysilicon serving as the gate of each of the NMOS transistors MN2 and MN11 is formed via the gate oxide film.
  • An element isolation oxide film 103 is formed between an active region (a diffusion layer and a channel region) on the N well 101 and an active region on the P well 102.
  • An interlayer insulating film 105 is interposed between metals above the transistors MP2, MP11, MN2, and MN11, and the first metal 106, the second metal 108, the third metal 110, the MIM electrode 112, the fourth metal 114, and The fifth metal 116 is stacked.
  • the fifth metal 116 constitutes a reflective electrode PE formed for each pixel.
  • the diffusion layers constituting the sources of the transistors MN2 and MP2 are the contact 118, the first metal 106, the through hole 119a, the second metal 108, the through hole 119b, the third metal 110, the through hole 119c, the fourth metal 114, And, the through hole 119 e is electrically connected to the fifth metal 116 which is the reflective electrode PE. Further, the diffusion layers constituting the sources of the transistors MN2 and MP2 are the contact 118, the first metal 106, the through hole 119a, the second metal 108, the through hole 119b, the third metal 110, the through hole 119c, the fourth metal It is electrically connected to the MIM electrode 112 through the through hole 119 d and the through hole 119 d. That is, the sources of the transistors MN2 and MP2 constituting the switch SW2 are electrically connected to the reflective electrode PE and the MIM electrode 112.
  • the reflective electrode PE (fifth metal 116) is disposed to face the common electrode CE, which is a transparent electrode, through a passivation film (PSV) 117, which is a protective film formed on the upper surface of the reflective electrode PE.
  • a liquid crystal LCM is filled and sealed between the reflective electrode PE and the common electrode CE.
  • a liquid crystal display element LC is configured by the reflective electrode PE, the common electrode CE, and the liquid crystal LCM between them.
  • the MIM electrode 112 is formed on the third metal 110 via the interlayer insulating film 105.
  • a capacitance C1 is formed by the MIM electrode 112, the third metal 110, and the interlayer insulating film 105 between them. Therefore, while the switches SW1 and SW2 and the storage unit SM1 are formed using the first metal 106 and the second metal 108, which are the first and second layer wirings, and the transistor, the storage unit DM2 Is formed using the third metal 110 and the MIM electrode 112 which are upper layers of That is, the switches SW1 and SW2, the storage unit SM1, and the storage unit DM2 are formed in different layers.
  • Light from a light source is transmitted through the common electrode CE and the liquid crystal LCM, is incident on the reflective electrode PE (fifth metal 116) and is reflected, and travels backward along the original incident path and is emitted through the common electrode CE .
  • the liquid crystal display device 10 uses the fifth metal 116, which is the fifth layer wiring, as the reflective electrode PE, and uses the third metal 110, which is the third layer wiring, as a part of the storage unit DM2.
  • the storage unit SM1, the storage unit DM2, and the reflective electrode PE can be effectively arranged in the height direction. Therefore, the pixel can be further miniaturized.
  • a pixel with a pitch of 3 ⁇ m or less can be configured by a transistor with a power supply voltage of 3.3V.
  • the pixels with a pitch of 3 ⁇ m or less it is possible to realize a liquid crystal display panel having a diagonal length of 0.55 inch, 4000 horizontal pixels and 2000 vertical pixels.
  • FIG. 4 is a timing chart showing the operation of the liquid crystal display device 10 according to the comparative example.
  • FIG. 5 is a flowchart showing the operation of the liquid crystal display device 10 according to the comparative example.
  • the row scanning signals g1 to gm are sequentially selected one by one in units of 1 H by the row scanning signal from the vertical shift register 14.
  • the data is written to n pixels of one row commonly connected to the selected row scanning line.
  • the data of all the pixels 12 are read out simultaneously based on the trigger pulses TRI and TRIB (more specifically, The data of the storage unit SM1 in all the pixels 12 are simultaneously transferred to the storage unit DM2 and the reflective electrode PE).
  • (X) in FIG. 4 indicates respective voltage values of the power supply voltage VDD, the voltage V1, the voltage V0, and the ground voltage GND.
  • the power supply voltage VDD is 3.3V
  • the voltage V1 is 2.8V
  • the voltage V0 is 0.5V
  • the ground voltage GND is 0V.
  • the signal amplitude of subframe data propagating through the column data line d is 3.3 V
  • the amplitude of the gate control voltage of each transistor provided in the switches SW1 and SW2 is 3.3 V
  • the well voltage of each PMOS transistor is 3
  • the well voltage of each NMOS transistor is 0V.
  • the amplitude of the data stored by the storage unit DM2 is 2.3 V.
  • FIG. 4A shows changes in subframe data stored in each pixel 12.
  • the vertical axis represents line numbers, and the horizontal axis represents time.
  • the boundary line of the sub-frame data is downward to the right. This means that the subframe data is written later as the row number of the pixel is larger.
  • a period from one end of the boundary to the other end corresponds to a writing period of subframe data.
  • B0b, B1b, and B2b indicate inverted data of subframe data of bits B0, B1, and B2, respectively.
  • FIG. 4B shows the output timing (rising timing) of the trigger pulse TRI.
  • the trigger pulse TRIB is omitted because it always indicates a value obtained by logically inverting the trigger pulse TRI.
  • FIG. 4C schematically shows bits of subframe data applied to the reflective electrode PE.
  • FIG. 4D shows the change of the value of the common electrode voltage Vcom.
  • (E) of FIG. 4 shows the change of the voltage applied to the liquid crystal LCM.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the switch SW1 is turned on when the row scanning line g becomes H level.
  • the voltage of the high potential side power supply line V1 indicates 2.8V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V.
  • the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the source voltage (2.8 V) of the PMOS transistor MP11 is lower than the well voltage (3.3 V)
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V
  • the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1. Specifically, the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal, and the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output. At this time, the voltage of the node a is level shifted from 2.7 V to 2.8 V of the voltage V1 (step S103 in FIG. 5).
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T1).
  • the switches SW2 of all the pixels 12 are turned on, the non-inverted subframe data of the bit B0 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. And the reflective electrode PE (step S104 in FIG. 5). Thereafter, as the switch SW2 is turned off, the transferred subframe data is held by the storage unit DM2 and applied to the reflective electrode PE (Step S105 in FIG. 5).
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of non-inverted subframe data of bit B0 by storage unit DM2 (the application period of non-inverted subframe data of bit B0 to reflective electrode PE) is This is one subframe period from time T1 at which the trigger pulse TRI becomes H level to time T2 at which the H level becomes next again.
  • the common electrode voltage Vcom is controlled to switch to a predetermined voltage in synchronization with the input of the pulse TRI.
  • the common electrode voltage Vcom is a threshold voltage of the liquid crystal more than 0.5 V as shown in FIG. 4D during the sub-frame period in which the non-inverted sub-frame data of bit B0 is applied to the reflective electrode PE. It is set to a voltage lower by Vtt.
  • FIG. 6 shows the relationship between the applied voltage (RMS voltage) of the liquid crystal and the gray scale value of the liquid crystal.
  • the gray scale value of black corresponds to the RMS voltage of the threshold voltage Vtt of the liquid crystal
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • inverted subframe data of bit B0 is written to the storage units SM1 of all the pixels 12 constituting the image display unit 11.
  • the sub-frame data of 2.3 V amplitude is held by the storage unit SM1 of all the pixels 12.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T2).
  • the inverted subframe data of the bit B0 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. While being transferred and held, it is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the inverted subframe data of bit B0 by storage unit DM2 (the application period of the inverted subframe data of bit B0 to reflective electrode PE) is a trigger This is one subframe period from time T2 at which the pulse TRI becomes H level to time T3 at which the pulse TRI becomes next H level again.
  • the inverted subframe data of bit B0 since the inverted subframe data of bit B0 always has an inverse logical value relationship with the non-inverted subframe data of bit B0, "0" is displayed when the non-inverted subframe data of bit B0 is "1". When the non-inverted subframe data of bit B0 is "0", it indicates "1".
  • the common electrode voltage Vcom is higher than the threshold voltage Vtt of the liquid crystal by 2.8 V as shown in FIG. 4D during the sub-frame period in which the inverted sub-frame data of the bit B0 is applied to the reflective electrode PE.
  • the voltage applied to the liquid crystal LCM is a bit of sub-frame data as shown in FIG.
  • the bit value of the non-inverted subframe data of bit B0 is "1"
  • the bit value of the inverted subframe data of bit B0 applied subsequently is "0".
  • the voltage applied to the liquid crystal LCM is ⁇ (2.3 V + Vtt), and the direction of the potential is opposite but the absolute value is the same as compared with the case where the non-inverted subframe data of bit B0 is applied. . Therefore, also when the inverted subframe data of bit B0 is applied, the pixel 12 displays white in the same manner as when the non-inverted frame data of bit B0 is applied.
  • the bit value of the non-inverted subframe data of bit B0 is "0"
  • the bit value of the inverted subframe data of bit B0 applied subsequently is "1".
  • the voltage applied to the liquid crystal LCM is ⁇ Vtt, and the direction of the potential is opposite but the absolute value is the same as compared with the case where the non-inverted subframe data of bit B0 is applied. Therefore, also when the inverted subframe data of bit B0 is applied, the pixel 12 displays black in the same manner as when the non-inverted frame data of bit B0 is applied.
  • the pixel 12 displays the same gradation with the bit B0 and the complementary bit B0b of the bit B0 during two sub-frame periods from time T1 to T3, and Since AC driving is performed in which the potential direction is reversed every subframe, burn-in of the liquid crystal LCM can be prevented.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T3).
  • the switches SW2 of all the pixels 12 are turned on, the non-inverted subframe data of the bit B1 of 2.3 V amplitude stored in the storage unit SM1 are simultaneously stored in the storage unit DM2 via the switch SW2. , And is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the non-inverted subframe data of bit B1 by storage unit DM2 (the application period of the non-inverted subframe data of bit B1 to reflective electrode PE) is This is one subframe period from time T3 at which the trigger pulse TRI becomes H level to time T4 at which the H level becomes next again.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • inverted subframe data of bit B1 is written to the storage units SM1 of all the pixels 12 constituting the image display unit 11.
  • the sub-frame data of 2.3 V amplitude is held by the storage unit SM1 of all the pixels 12.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T4).
  • the inverted subframe data of the bit B1 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. While being transferred and held, it is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the inverted subframe data of bit B1 by storage unit DM2 (the application period of the inverted subframe data of bit B1 to reflective electrode PE) is a trigger This is one subframe period from time T4 when the pulse TRI becomes H level to time T5 when the pulse TRI becomes next H level again.
  • inverted subframe data of bit B1 since the inverted subframe data of bit B1 always has a reverse logical value relationship with the non-inverted subframe data of bit B1, "0" is displayed when the non-inverted subframe data of bit B1 is "1". If the non-inverted subframe data of bit B1 is "0", it indicates "1".
  • the common electrode voltage Vcom is higher than the threshold voltage Vtt of the liquid crystal by 2.8 V as shown in FIG. 4D during the sub-frame period in which the inverted sub-frame data of the bit B1 is applied to the reflective electrode PE.
  • the voltage applied to the liquid crystal LCM is a bit of sub-frame data as shown in FIG.
  • the pixel 12 displays the same gradation with the bit B1 and the complementary bit B1b of the bit B1 during two sub-frame periods from time T3 to T5, and the liquid crystal LCM Since the potential drive direction of the liquid crystal is reversed drive every subframe, burn-in of the liquid crystal LCM can be prevented. The same operation is repeated for bit B2 and thereafter.
  • the liquid crystal display device 10 performs gradation display by combining a plurality of sub-frames.
  • each display period of bit B0 and complementary bit B0b is the same first subframe period, and each display period of bit B1 and complementary bit B1b is also the same second subframe period, but the first display period is the same.
  • the subframe period and the second subframe period are not necessarily the same.
  • a certain pair of subframe periods is set to be twice as large as a pair of immediately preceding pair of subframe periods.
  • the length of each subframe period and the number of subframes can be arbitrarily set according to the specification of the system and the like.
  • the time required to write the subframe data to all the pixels 12 increases with the increase in the number of pixels, all the reflective electrodes PE of all the pixels 12 simultaneously
  • the interval from the application of subframe data to the application of the next subframe data becomes long. That is, the period (sub-frame period) in which one sub-frame data is applied to the reflective electrodes PE of all the pixels 12 is limited by the time required to write the sub-frame data to all the pixels 12 and becomes long.
  • the subframe period (time T1 to T3) of the minimum bit is not sufficiently short.
  • the number of sub-frames that can be inserted in one frame period is limited, the number of gradations can not be increased, and as a result, the image quality is degraded. There was a problem that.
  • FIG. 7 is a timing chart showing the operation of the liquid crystal display device 10 according to the first embodiment.
  • FIG. 8 is a flowchart showing the operation of the liquid crystal display device 10 according to the first embodiment.
  • the timing generator 13 can supply an arbitrary pulse voltage to the high potential side power supply line V1 and the low potential side power supply line V0 in response to, for example, an instruction from the host device 20. It is configured.
  • the high potential side power supply line V1 is connected to the sources of the PMOS transistors MP11 and MP12 provided in the storage unit SM1.
  • the low potential side power supply line V0 is connected to the sources of the NMOS transistors MN11 and MN12 provided in the storage unit SM1. Therefore, the voltage (voltage V1) of the high potential side power supply line V1 becomes H level in each pixel 12, and the voltage (voltage V0) of the low potential side power supply line V0 becomes L level in the pixel 12.
  • the row scanning signals g1 to gm are sequentially selected one by one in units of 1 H by the row scanning signal from the vertical shift register 14.
  • the data is written to n pixels of one row commonly connected to the selected row scanning line.
  • the data of all the pixels 12 are read out simultaneously based on the trigger pulses TRI and TRIB (more specifically, The data of the storage unit SM1 in all the pixels 12 are simultaneously transferred to the storage unit DM2 and the reflective electrode PE).
  • (X) in FIG. 7 indicates respective voltage values of the power supply voltage VDD, the voltage V1, the voltage V0, and the ground voltage GND.
  • the power supply voltage VDD is 3.3V
  • the voltage V1 is 2.8V
  • the voltage V0 is 0.5V
  • the ground voltage GND is 0V.
  • the signal amplitude of subframe data propagating through the column data line d is 3.3 V
  • the amplitude of the gate control voltage of each transistor provided in the switches SW1 and SW2 is 3.3 V
  • the well voltage of each PMOS transistor is 3
  • the well voltage of each NMOS transistor is 0V.
  • the amplitude of the data stored by the storage unit DM2 is 2.3 V.
  • FIG. 7 shows a change in subframe data stored in each pixel 12.
  • the vertical axis represents line numbers, and the horizontal axis represents time.
  • the boundary line of the sub-frame data is downward to the right. This means that the subframe data is written later as the row number of the pixel is larger.
  • a period from one end of the boundary to the other end corresponds to a writing period of subframe data.
  • B0b, B1b, and B2b indicate inverted data of subframe data of bits B0, B1, and B2, respectively.
  • FIG. 7B shows the output timing (rising timing) of the trigger pulse TRI.
  • the trigger pulse TRIB is omitted because it always indicates a value obtained by logically inverting the trigger pulse TRI.
  • FIG. 7C schematically shows bits of subframe data applied to the reflective electrode PE.
  • FIG. 7D shows the change of the value of the common electrode voltage Vcom.
  • (E) of FIG. 7 shows the change of the voltage applied to the liquid crystal LCM.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the switch SW1 is turned on when the row scanning line g goes to H level.
  • the voltage of the high potential side power supply line V1 indicates 2.8V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V.
  • the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the source voltage (2.8 V) of the PMOS transistor MP11 is lower than the well voltage (3.3 V)
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V
  • the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1. Specifically, the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal, and the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output. At this time, the voltage of the node a is level shifted from 2.7 V to 2.8 V of the voltage V1 (step S203 in FIG. 8).
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T1).
  • the switches SW2 of all the pixels 12 are turned on, the non-inverted subframe data of the bit B0 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. And the reflective electrode PE (step S204 in FIG. 8). Thereafter, as the switch SW2 is turned off, the transferred sub-frame data is held by the storage unit DM2 and applied to the reflective electrode PE (step S205 in FIG. 8).
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the non-inverted subframe data of bit B0 by storage unit DM2 (the application period of the non-inverted subframe data of bit B0 to reflective electrode PE) is This is one subframe period from time T1 at which the trigger pulse TRI becomes H level to time T2 at which the H level becomes next again.
  • bit value of subframe data is "1", that is, H level
  • voltage V1 (here, 2.8 V) is applied to the reflective electrode PE
  • bit value is "0", that is, L level
  • a voltage V0 (here 0.5 V) is applied to the electrode PE.
  • a free voltage can be applied as the common electrode voltage Vcom to the common electrode CE without being limited to the ground voltage GND, the power supply voltage VDD, and the voltages V0 and V1.
  • the common electrode voltage Vcom is controlled to switch to a predetermined voltage in synchronization with the input of the pulse TRI.
  • the common electrode voltage Vcom is a threshold voltage of the liquid crystal more than 0.5 V during the sub-frame period in which the non-inverted sub-frame data of the bit B0 is applied to the reflective electrode PE, as shown in FIG. It is set to a voltage lower by Vtt.
  • the voltage V1 is 2.8V using the timing generator 13 or the like.
  • the voltage V1 of 0.5 V is supplied to the sources of the PMOS transistors MP11 and MP12 provided in the storage unit SM1, and the NMOS transistors MN11 and MN12 provided in the storage unit SM1.
  • the source of each is supplied with a voltage V0 of 0.5V.
  • data of 0.5 V is held by the storage units SM1 of all the pixels 12 (time T1a).
  • the time T1a for changing the voltage V1 from 2.8 V to 0.5 V equal to the voltage V0 needs to be determined in consideration of the rounding of the waveform due to the resistance and capacitance of the high potential side power supply line V1.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T2).
  • Step S207 in FIG. 8 the switches SW2 of all the pixels 12 are turned on, so that the 0.5V sub-frame data stored in the storage unit SM1 is simultaneously transferred to the storage unit DM2 and the reflective electrode PE via the switch SW2.
  • Step S207 in FIG. 8 the switch SW2 is turned off, the sub-frame data of 0.5 V is held by the storage unit DM2 and applied to the reflective electrode PE (step S208 in FIG. 8).
  • Capacitance C1 provided in storage unit DM2 can hold analog data, and therefore can hold a voltage (0.5 V in this case) arbitrarily set within the range of ground voltage GND to power supply voltage VDD. it can.
  • the trigger pulse TRI has an H level during the 0.5 V voltage holding period (0.5 V voltage application period to the reflective electrode PE) by the storage unit DM2. From time T2 to time T3 at which the H level is reached again.
  • the display period of the non-inverted subframe data of bit B0 which is the minimum bit is from time T1 to T3, but since data of the black display level is forcibly displayed in the period from time T2 to T3.
  • the actual display period is shortened to time T1 to T2.
  • voltage V1 here, 2.8 V
  • V0 At the L level, a voltage V0 (here 0.5 V) is applied to the reflective electrode PE.
  • a free voltage can be applied as the common electrode voltage Vcom to the common electrode CE without being limited to the ground voltage GND, the power supply voltage VDD, and the voltages V0 and V1.
  • the common electrode voltage Vcom is controlled to switch to a predetermined voltage in synchronization with the input of the pulse TRI.
  • the common electrode voltage Vcom is a threshold voltage of the liquid crystal more than 0.5 V during the sub-frame period in which the non-inverted sub-frame data of the bit B0 is applied to the reflective electrode PE, as shown in FIG. It is set to a voltage lower by Vtt.
  • the voltage V1 is returned from 0.5V to 2.8V in the period from time T2 to T2a.
  • the timing for changing the voltage V1 from 0.5 V to 2.8 V needs to be determined in consideration of the rounding of the waveform due to the resistance and capacitance of the high potential side power supply line V1.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • inverted subframe data of bit B0 is written to the storage units SM1 of all the pixels 12 constituting the image display unit 11.
  • the sub-frame data of 2.3 V amplitude is held by the storage unit SM1 of all the pixels 12.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T3).
  • the inverted subframe data of the bit B0 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. While being transferred and held, it is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the inverted subframe data of bit B0 by storage unit DM2 (the application period of the inverted subframe data of bit B0 to reflective electrode PE) is a trigger This is one sub-frame period from time T3 when the pulse TRI becomes H level to time T4 when the pulse TRI becomes next H level again.
  • the inverted subframe data of bit B0 since the inverted subframe data of bit B0 always has an inverse logical value relationship with the non-inverted subframe data of bit B0, "0" is displayed when the non-inverted subframe data of bit B0 is "1". When the non-inverted subframe data of bit B0 is "0", it indicates "1".
  • the common electrode voltage Vcom is higher than the threshold voltage Vtt of the liquid crystal by 2.8 V as shown in FIG. 7D during the sub-frame period in which the inverted sub-frame data of the bit B0 is applied to the reflective electrode PE.
  • the voltage applied to the liquid crystal LCM is a bit of sub-frame data as shown in FIG.
  • the bit value of the non-inverted subframe data of bit B0 is "1"
  • the bit value of the inverted subframe data of bit B0 applied subsequently is "0".
  • the voltage applied to the liquid crystal LCM is ⁇ (2.3 V + Vtt), and the direction of the potential is opposite but the absolute value is the same as compared with the case where the non-inverted subframe data of bit B0 is applied. . Therefore, also when the inverted subframe data of bit B0 is applied, the pixel 12 displays white in the same manner as when the non-inverted frame data of bit B0 is applied.
  • the bit value of the non-inverted subframe data of bit B0 is "0"
  • the bit value of the inverted subframe data of bit B0 applied subsequently is "1".
  • the voltage applied to the liquid crystal LCM is ⁇ Vtt, and the direction of the potential is opposite but the absolute value is the same as compared with the case where the non-inverted subframe data of bit B0 is applied. Therefore, also when the inverted subframe data of bit B0 is applied, the pixel 12 displays black in the same manner as when the non-inverted frame data of bit B0 is applied.
  • the voltage V0 is 0.5V using the timing generator 13 or the like.
  • the voltage V1 of 2.8 V is supplied to the sources of the PMOS transistors MP11 and MP12 provided in the storage unit SM1, and the NMOS transistors MN11 and MN12 provided in the storage unit SM1.
  • a voltage V0 of 2.8 V will be supplied to each source of.
  • data of 0.5 V is held by the storage units SM1 of all the pixels 12 (time T3a).
  • the time T3a for changing the voltage V0 from 0.5 V to 2.8 V, which is the same as the voltage V1, needs to be determined in consideration of the rounding of the waveform due to the resistance and capacitance of the low potential side power supply line V0.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T4).
  • Capacitance C1 provided in storage unit DM2 can hold analog data, and thus can hold a voltage (2.8 V in this case) arbitrarily set within the range from ground voltage GND to power supply voltage VDD. it can.
  • the trigger pulse TRI is at the H level during the 2.8 V voltage holding period (the application period of the 2.8 V voltage to the reflective electrode PE) by the storage unit DM2. From time T4 to time T5 when the level becomes H again.
  • the display period of the inverted subframe data of bit B0 which is the minimum bit is from time T3 to T5, but since black display level data is forcibly displayed for the period from time T4 to T5,
  • the actual display period is shortened to times T3 to T4.
  • voltage V1 here, 2.8 V
  • the bit value is "0", that is, At the L level
  • a voltage V0 (here 0.5 V) is applied to the reflective electrode PE.
  • a free voltage can be applied as the common electrode voltage Vcom to the common electrode CE without being limited to the ground voltage GND, the power supply voltage VDD, and the voltages V0 and V1.
  • the common electrode voltage Vcom is controlled to switch to a predetermined voltage in synchronization with the input of the pulse TRI.
  • the common electrode voltage Vcom is a threshold voltage Vtt of the liquid crystal more than 2.8 V as shown in FIG. 7D during the sub-frame period in which the inverted sub-frame data of the bit B0 is applied to the reflective electrode PE. Is set to a higher voltage.
  • the pixel 12 displays the same gradation with the bit B0 and the complementary bit B0b of the bit B0 during two subframe periods from time T1 to T5, and Since AC driving is performed in which the potential direction is reversed every subframe, burn-in of the liquid crystal LCM can be prevented.
  • the voltage V0 is returned from 2.8 V to 0.5 V within the period from time T4 to T4a.
  • the timing for changing the voltage V0 from 2.8 V to 0.5 V needs to be determined in consideration of the rounding of the waveform due to the resistance and capacitance of the low potential side power supply line V0.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T5).
  • the switches SW2 of all the pixels 12 are turned on, the non-inverted subframe data of the bit B1 of 2.3 V amplitude stored in the storage unit SM1 are simultaneously stored in the storage unit DM2 via the switch SW2. , And is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of non-inverted subframe data of bit B1 by storage unit DM2 is This is one subframe period from time T5 when the trigger pulse TRI becomes H level to time T6 when the H level becomes next again.
  • the signal amplitude of the subframe data output from the horizontal driver 16 to the column data line d is 3.3V.
  • the gate voltage is 2.7 V and the well voltage (back gate voltage) is 3.3 V. Therefore, the gate voltage based on the well voltage is ⁇ 0. It becomes .6V. Therefore, assuming that the threshold voltage of the PMOS transistor MP11 is ⁇ 0.6 V, the PMOS transistor MP11 is usually on the boundary whether to turn on or not.
  • the threshold voltage of the PMOS transistor MP11 becomes about -0.8 V due to the influence of the substrate effect. . Therefore, the PMOS transistor MP11 is in the off state.
  • the source voltage of the NMOS transistor MN11 provided in the storage unit SM1 indicates 0.5 V and the gate voltage indicates 2.7 V, the NMOS transistor MN11 is turned on with a low resistance.
  • the inverter INV11 composed of the PMOS transistor MP11 and the NMOS transistor MN11 outputs a 0.5V L level signal. That is, the storage unit SM1 operates normally.
  • the sampled subframe data is held by the storage unit SM1.
  • the inverter INV12 inverts the L level output signal of the inverter INV11 to output an H level signal
  • the inverter INV11 inverts the H level output signal of the inverter INV12 to output an L level signal. Output.
  • the voltage of the node a is level-shifted from 2.7 V to 2.8 V of the voltage V1.
  • inverted subframe data of bit B1 is written to the storage units SM1 of all the pixels 12 constituting the image display unit 11.
  • the sub-frame data of 2.3 V amplitude is held by the storage unit SM1 of all the pixels 12.
  • the trigger pulse TRI at the H level (and the trigger pulse TRIB at the L level) is simultaneously supplied to all the pixels 12 constituting the image display unit 11 (time T6).
  • the inverted subframe data of the bit B1 of 2.3 V amplitude stored in the storage unit SM1 is simultaneously stored in the storage unit DM2 via the switch SW2. While being transferred and held, it is applied to the reflective electrode PE.
  • the capacitance C1 provided in the storage unit DM2 can hold analog data, and therefore can hold voltages V0 and V1 set arbitrarily within the range from the ground voltage GND to the power supply voltage VDD.
  • the holding period of the inverted subframe data of bit B1 by storage unit DM2 (the application period of the inverted subframe data of bit B1 to reflective electrode PE) is a trigger. This is one subframe period from time T6 when the pulse TRI becomes H level to time T7 when the pulse TRI becomes next H level again.
  • inverted subframe data of bit B1 since the inverted subframe data of bit B1 always has a reverse logical value relationship with the non-inverted subframe data of bit B1, "0" is displayed when the non-inverted subframe data of bit B1 is "1". If the non-inverted subframe data of bit B1 is "0", it indicates "1".
  • the common electrode voltage Vcom is higher than the threshold voltage Vtt of the liquid crystal by 2.8 V as shown in FIG. 7D during the sub-frame period in which the inverted sub-frame data of the bit B1 is applied to the reflective electrode PE.
  • the voltage applied to the liquid crystal LCM is a bit of sub-frame data as shown in FIG.
  • the pixel 12 displays the same gradation with the bit B1 and the complementary bit B1b of the bit B1 during the two subframe periods from time T5 to T7, and the liquid crystal LCM Since the potential drive direction of the liquid crystal is reversed drive every subframe, burn-in of the liquid crystal LCM can be prevented. The same operation is repeated for bit B2 and thereafter.
  • the liquid crystal display device 10 performs gradation display by combining a plurality of sub-frames.
  • each display period of bit B0 and complementary bit B0b is the same first subframe period, and each display period of bit B1 and complementary bit B1b is also the same second subframe period, but the first display period is the same.
  • the subframe period and the second subframe period are not necessarily the same.
  • a certain pair of subframe periods is set to be twice as large as a pair of immediately preceding pair of subframe periods.
  • the length of each subframe period and the number of subframes can be arbitrarily set according to the specification of the system and the like.
  • FIG. 9 shows the relationship between the applied voltage (RMS voltage) of the liquid crystal and the gray scale value of the liquid crystal.
  • the gray scale value curve is such that the gray scale value of black corresponds to the RMS voltage of the threshold voltage Vtt of the liquid crystal, and the gray scale value of white corresponds to the RMS voltage of the saturation voltage of liquid crystal Be shifted.
  • the liquid crystal projector has a three-plate system using three panels corresponding to the three primary colors of RGB, but the saturation voltage of the liquid crystal differs depending on each color of R, G and B. The saturation voltage Vsat of the Red panel is the highest, then the saturation voltage Vsat of the Green panel is the highest, and the saturation voltage Vsat of the Blue panel is the lowest.
  • the gray scale value of white is shifted to correspond to the RMS voltage of the saturation voltage Vsat of 3.3 V + Vtt.
  • the gray scale value of white is shifted to correspond to the RMS voltage of the saturation voltage Vsat of 2.8 V + Vtt.
  • the gray scale value of white is shifted to correspond to the RMS voltage of the saturation voltage Vsat of 1.8 V + Vtt.
  • V0 0.5 V
  • V1 2.8 V for Green panel
  • V0 0.75 V for Blue panel
  • V1 2.55V and so on.
  • voltages V0 and V1 can be set to arbitrary voltage values as analog voltages, they may be used for adjustment after manufacturing in consideration of cell gap variation of manufactured liquid crystals and the like.
  • the high potential side power supply line V1 and the low potential side power supply line V0 supplied to the storage unit SM1 provided in all the pixels 12 are By fixing the respective voltages (voltages V1 and V0) to the voltage of the black display level and simultaneously transferring the voltages to the storage unit DM2 and the reflective electrode PE at any timing within the subframe period, it is possible to substantially perform the subframe period. Has been realized.
  • the liquid crystal display device 10 even if the time required for writing the subframe data to all the pixels 12 increases with the increase in the number of pixels, the desired subframe period As a result, the number of gradations can be increased, and as a result, the image quality can be improved.
  • the switch SW1 is configured by the NMOS transistor MN1
  • the switch SW1 may be configured by the PMOS transistor MP1. In that case, the voltage level of the row scanning line g supplied to the gate of the PMOS transistor MP1 is controlled to be reverse logic to that of the NMOS transistor MN1.
  • the voltages (voltages V1 and V0) of the high potential side power supply line V1 and the low potential power supply line V0 are fixed to the voltage of the black display level at an arbitrary timing within the sub-frame period.
  • the voltages V1 and V0 may be fixed to the white display level voltage or any other desired display level voltage at any timing within the subframe period.
  • the sub-frame period of the white display increases in the entire frame time, so that the panel can be brightened.
  • Such a driving method is employed, for example, in a high brightness projector or the like.
  • the driving method of the liquid crystal display device 10 according to the present embodiment is also effective for improving moving image performance.
  • a part of the frame period may be masked with data of the black display level.
  • the present invention can be suitably applied to a liquid crystal display device mounted on a projector or the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一実施の形態によれば、液晶表示装置(10)は、複数の画素(12)と、制御回路と、を備え、各画素(12)は、第1スイッチ(SW1)と、第2スイッチ(SW2)と、第1記憶部(SM1)と、第2記憶部(DM2)と、液晶表示素子(LC)と、制御回路と、を備え、制御回路は、複数の画素(12)のそれぞれに設けられた第1記憶部(SM1)に保持されているサブフレームデータを一斉に固定データに書き換えるとともに、複数の画素(12)のそれぞれに設けられた第2スイッチ(SW2)をオンすることにより第1記憶部(SM1)によって保持された固定データを一斉に第2記憶部(DM2)に転送させる。

Description

液晶表示装置及びその駆動方法
 本発明は、液晶表示装置及びその駆動方法に関し、画像品質を向上させるのに適した反射型液晶表示装置及びその駆動方法に関する。
 液晶表示装置における中間調表示方式の1つとして、サブフレーム駆動方式が知られている。時間軸変調方式の一種であるサブフレーム駆動方式では、所定の期間(例えば、動画の場合には1画像の表示単位である1フレーム)を複数のサブフレームに分割し、表示すべき階調に応じたサブフレームの組み合わせにより画素を駆動する。表示される階調は、所定の期間に占める画素の駆動期間の割合によって決まり、この割合は、サブフレームの組み合わせによって特定される。
 サブフレーム駆動方式が採用された液晶表示装置の中には、各画素が、マスターラッチ及びスレーブラッチと、液晶表示素子と、複数のスイッチングトランジスタと、によって構成されているものがある。
 この画素では、マスターラッチの入力端子に1ビットの第1のデータが第1のスイッチングトランジスタを通して印加され、行走査線を介して印加される行選択信号がアクティブになると、第1のスイッチングトランジスタがオン状態になり、第1のデータがマスターラッチに書き込まれる。
 全ての画素に設けられたマスターラッチへのデータの書き込みが完了すると、そのサブフレーム期間内において、全ての画素に設けられた第2のスイッチングトランジスタがオン状態になる。それにより、全ての画素に設けられたマスターラッチのデータが一斉に読み出されてスレーブラッチに書き込まれるとともに、当該スレーブラッチに書き込まれたデータが液晶表示素子の画素電極に印加される。各サブフレーム期間において、全ての画素に対して同様の処理が行われる。その結果、各画素は、1フレームを構成する複数のサブフレームの組み合わせにより所望の階調表示を行うことができる。
 なお、1フレームを構成する複数のサブフレームの期間は、それぞれ同一又は異なる所定の期間に予め割り当てられている。例えば、各画素において、最大階調表示を行う(白を表示させる)場合には1フレームを構成する複数のサブフレームの全てにおいて表示を行い、最小階調表示を行う(黒を表示させる)場合には1フレームを構成する複数のサブフレームの全てにおいて表示を行わず、それ以外の階調表示を行う場合には、表示する階調に応じて表示するサブフレームを選択する。この従来からの手法を採用した液晶表示装置は、階調を示すデジタルデータを入力データとしており、また、2段ラッチ構成のデジタル駆動方式を採用している(例えば、特許文献1及び特許文献2参照)。
特許第5733154号公報 特許第6115056号公報
 ここで、特許文献1及び特許文献2に開示された液晶表示装置は、二次元マトリックス状に設けられた複数の画素に対して列ごとに順番にサブフレームデータを書き込み、全画素へのサブフレームデータの書き込み完了後、全画素の液晶表示素子に対して一斉にサブフレームデータを印加している。そのため、画素数の増加に伴って全画素へのサブフレームの書き込みに要する時間が増大した場合、全画素の液晶表示素子に対してサブフレームデータを印加してから、次のサブフレームデータを印加するまでの間隔が長くなってしまう。つまり、全画素の液晶表示素子に対して一つのサブフレームデータを印加する期間(サブフレーム期間)が、全画素へのサブフレームデータの書き込みに要する時間によって律速されて、長くなってしまう。それにより、特許文献1及び特許文献2に開示された液晶表示装置は、最小ビットのサブフレーム期間を十分に短くすることができないため、階調数を増加せることができず、その結果、画像品質を向上させることができない、という問題があった。
 本発明は以上の点に鑑みなされたもので、画像品質を向上させることが可能な液晶表示装置及びその駆動方法を提供することを目的とする。
 本実施形態の一態様にかかる液晶表示装置は、1フレーム毎に複数の1ビットのサブフレームデータを組み合わせた階調レベルの画像を表示する、マトリックス状に設けられた複数の画素と、制御回路と、を備え、各前記画素は、SRAMセルと、DRAMセルと、液晶表示素子と、を備え、前記SRAMセルは、前記サブフレームデータをサンプリングする第1スイッチと、前記第1スイッチによってサンプリングされた前記サブフレームデータを保持する第1データ保持部と、を有し、前記DRAMセルは、前記第1データ保持部に保持された前記サブフレームデータをサンプリングする第2スイッチと、前記第2スイッチによってサンプリングされた前記サブフレームデータを保持するとともに、保持された前記サブフレームデータを前記液晶表示素子の反射電極に印加する、第2データ保持部と、を有し、前記制御回路は、前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に固定データに書き換えるとともに、前記複数の画素のそれぞれに設けられた前記第2スイッチをオンすることにより前記第1データ保持部に保持された前記固定データを一斉に前記第2データ保持部に転送させる。
 本実施形態の一態様にかかる液晶表示装置の駆動方法は、1フレーム毎に複数の1ビットのサブフレームデータを組み合わせた階調レベルの画像を表示する、マトリックス状に設けられた複数の画素を備え、各前記画素は、SRAMセルと、DRAMセルと、液晶表示素子と、を備え、前記SRAMセルは、前記サブフレームデータをサンプリングする第1スイッチと、前記第1スイッチによってサンプリングされた前記サブフレームデータを保持する第1データ保持部と、を有し、前記DRAMセルは、前記第1データ保持部に保持された前記サブフレームデータをサンプリングする第2スイッチと、前記第2スイッチによってサンプリングされた前記サブフレームデータを保持するとともに、保持された前記サブフレームデータを前記液晶表示素子の反射電極に印加する、第2データ保持部と、を有する、液晶表示装置の駆動方法であって、前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に固定データに書き換え、前記複数の画素のそれぞれに設けられた前記第2スイッチをオンすることにより、前記第1データ保持部に保持された前記固定データを一斉に前記第2データ保持部に転送させる。
 本実施形態によれば、画像品質を向上させることが可能な液晶表示装置及びその駆動方法を提供することができる。
実施の形態1にかかる液晶表示装置を示すブロック図である。 図1に示す液晶表示装置に設けられた画素の具体的構成を示す回路図である。 図2に示す画素の概略断面図である。 比較例に係る液晶表示装置の動作を示すタイミングチャートである。 比較例に係る液晶表示装置の動作を示すフローチャートである。 比較例に係る液晶表示装置における、液晶の印加電圧(RMS電圧)と液晶のグレースケール値との関係を示す図である。 実施の形態1に係る液晶表示装置の動作を示すタイミングチャートである。 実施の形態1に係る液晶表示装置の動作を示すフローチャートである。 実施の形態1に係る液晶表示装置における、液晶の印加電圧(RMS電圧)と液晶のグレースケール値との関係を示す図である。
<実施の形態1>
 以下、図面を用いて本発明の実施形態について説明する。
 図1は、実施の形態1に係る液晶表示装置10を示すブロック図である。
 図1に示すように、液晶表示装置10は、画像表示部11と、タイミングジェネレータ13と、垂直シフトレジスタ14と、データラッチ回路15と、水平ドライバ16と、を備える。水平ドライバ16は、水平シフトレジスタ161と、ラッチ部162と、レベルシフタ/画素ドライバ163と、により構成される。
 画像表示部11は、行列状に区画された複数の画素配置領域のそれぞれに規則的に配置された複数の画素12を有する。
 複数の画素12は、垂直シフトレジスタ14に一端が接続されて行方向(X方向)に延在するm本(mは2以上の自然数)の行走査線g1~gmと、レベルシフタ/画素ドライバ163に一端が接続されて列方向(Y方向)に延在するn本(nは2以上の自然数)の列データ線d1~dnと、がそれぞれ交差する複数の交差部に二次元マトリクス状に配置されている。画像表示部11内の全ての画素12は、一端がタイミングジェネレータ13に接続されたトリガ線trig,trigbに共通接続されている。トリガ線trigには、正転トリガパルスTRIが伝搬し、トリガ線trigbには、正転トリガパルスTRIの反転信号である反転トリガパルスTRIBが伝搬している。
 なお、本実施の形態では、n本の列データ線d1~dnが設けられた場合を例に説明しているが、これに限られず、正転データが伝搬する列データ線dj(jは1~nの任意の値)及び反転データが伝搬する列データ線dbjを一組とする合計n組の列データ線d1,db1~dn,dbnが設けられていてもよい。なお、列データ線djを伝搬する正転データと、列データ線dbjを伝搬する反転データとは、常に逆論理値の関係(相補的な関係)にある1ビットのデータである。
 タイミングジェネレータ13は、上位装置20から出力された垂直同期信号Vst、水平同期信号Hst、及び、基本クロックCLK等の外部信号を入力信号として受け取り、これら外部信号に基づいて、交流化信号FR、VスタートパルスVST、HスタートパルスHST、クロック信号VCK,HCK、ラッチパルスLT、及び、トリガパルスTRI,TRIB等の各種の内部信号を生成する。
 交流化信号FRは、1サブフレーム毎に極性反転する信号であり、画像表示部11を構成する画素12内の液晶表示素子の共通電極に、後述する共通電極電圧Vcomとして供給される。
 スタートパルスVSTは、後述する各サブフレームの開始タイミングで出力されるパルス信号であり、このスタートパルスVSTによって、サブフレームの切替わりが制御される。
 スタートパルスHSTは、水平シフトレジスタ161の開始タイミングで当該水平シフトレジスタ161に対して出力されるパルス信号である。
 クロック信号VCKは、垂直シフトレジスタ14における1水平走査期間(1H)を規定するシフトクロックであり、クロック信号VCKのタイミングで垂直シフトレジスタ14がシフト動作を行う。
 クロック信号HCKは、水平シフトレジスタ161におけるシフトクロックであり、32ビット幅でデータをシフトさせるための信号である。
 ラッチパルスLTは、水平シフトレジスタ161が水平方向の1行の画素数分のデータをシフトし終わったタイミングで出力されるパルス信号である。
 正転トリガパルスTRI及び反転トリガパルスTRIBは、それぞれトリガ線trig,trigbを介して、画像表示部11内の全ての画素12に供給されるパルス信号である。
 ここで、トリガパルスTRIは、あるサブフレーム期間において、画像表示部11内の全ての画素12内の第1データ保持部にデータが書き込まれた後にタイミングジェネレータ13から出力される。それにより、そのサブフレーム期間において、画像表示部11内の全ての画素12内の第1データ保持部に保持されたデータが、それぞれ対応する画素12内の第2データ保持部に一斉に転送される。
 垂直シフトレジスタ14は、各サブフレームの開始タイミングで供給されるVスタートパルスVSTをクロック信号VCKに従って転送し、行走査信号を行走査線g1~gmに対して1H単位で順次排他的に供給する。それにより、画像表示部11の最も上にある行走査線g1から最も下にある行走査線gmにかけて、行走査線が1本ずつ1H単位で順次選択されていく。
 データラッチ回路15は、図示しない外部回路から供給される1サブフレーム単位の32ビット幅のデータを、上位装置20からの基本クロックCLKに基づいてラッチした後、基本クロックCLKに同期して水平シフトレジスタ161へ出力する。
 なお、液晶表示装置10は、映像信号の1フレームを、その映像信号の1フレーム期間より短い表示期間を持つ複数のサブフレームに分割し、これらサブフレームの組み合わせにて階調表示を行っている。そのため、上記の外部回路は、各画素の階調を示す階調データを、複数のサブフレームに対応する複数の1ビットのサブフレームデータに変換している。さらに、上記の外部回路は、同じサブフレームに属する32画素分のサブフレームデータをまとめて32ビット幅のデータとしてデータラッチ回路15に供給している。
 水平シフトレジスタ161は、1ビットシリアルデータの処理系としてみた場合、タイミングジェネレータ13から1Hの初期に供給されるスタートパルスHSTによりシフトを開始し、データラッチ回路15から供給される32ビット幅のデータをクロック信号HCKに同期してシフトする。
 ラッチ部162は、水平シフトレジスタ161が画像表示部11の1行分の画素数nと同じnビット分のデータをシフトし終わると、タイミングジェネレータ13から供給されるラッチパルスLTに同期して、水平シフトレジスタ161から並列に供給されるnビット分のデータ(即ち、n画素分のサブフレームデータ)をラッチし、レベルシフタ/画素ドライバ163のレベルシフタへ出力する。なお、ラッチ部162のデータ転送が終了すると、タイミングジェネレータ13からスタートパルスHSTが再び出力され、水平シフトレジスタ161はクロック信号HCKに従ってデータラッチ回路15からの32ビット幅のデータのシフトを再開する。
 レベルシフタ/画素ドライバ163のレベルシフタは、ラッチ部162から転送された1行のn画素に対応するn個のサブフレームデータの信号レベルを液晶駆動電圧までレベルシフトする。レベルシフタ/画素ドライバ163の画素ドライバは、レベルシフト後の1行のn画素に対応したn個のサブフレームデータをn本の列データ線d1~dnに並列に出力する。
 水平ドライバ16は、1水平走査期間において、データ書き込み対象として選択されている行の画素に向けたサブフレームデータの出力と、次の1水平走査期間にデータ書き込み対象として選択される行の画素のためのサブフレームデータのシフトと、を並行して行っている。そして、ある水平走査期間において、1行のn画素に対応するn個のサブフレームデータが、データ信号としてそれぞれn本の列データ線d1~dnに並列に、かつ、一斉に出力される。
 画像表示部11を構成する複数の画素12のうち、垂直シフトレジスタ14からの行走査信号により選択された1行のn個の画素12は、レベルシフタ/画素ドライバ163から一斉に出力された1行分のn個のサブフレームデータをn本の列データ線d1~dnを介してサンプリングして各画素12内の後述する第1データ保持部に書き込む。
(画素12の具体的構成)
 続いて、画素12の具体的構成について説明する。
 図2は、画素12の具体的構成を示す回路図である。
 図2に示すように、画素12は、行走査線g1~gmの任意の1本(以下、行走査線gと称す)と、列データ線d1~dnの任意の1本(以下、列データ線dと称す)と、が交差する交差部分に設けられている。
 画素12は、SRAMセル201と、DRAMセル202と、液晶表示素子LCと、を備える。SRAMセル201は、第1スイッチであるスイッチSW1と、第1データ保持部である記憶部SM1と、により構成されている。DRAMセル202は、第2スイッチであるスイッチSW2と、第2データ保持部である記憶部DM2と、により構成されている。液晶表示素子LCは、離間対向配置された、光反射特性を有する画素電極である反射電極PEと、光透過性を有する共通電極CEと、の間の空間に、液晶LCMが充填封入された公知の構造である。
(SRAMセル201の構成)
 スイッチSW1は、例えばNチャネルMOS型トランジスタ(以下、NMOSトランジスタという)MN1により構成されている。スイッチSW1を構成するNMOSトランジスタMN1では、ソースが記憶部SM1の入力端子(ノードa)に接続され、ドレインが列データ線dに接続され、ゲートが行走査線gに接続されている。
 記憶部SM1は、一方の出力端子が他方の入力端子に接続された2つのインバータINV11,INV12からなる自己保持型メモリである。より具体的には、インバータINV11の入力端子は、インバータINV12の出力端子及びスイッチSW1を構成するNMOSトランジスタMN1のソースに接続されている。インバータINV12の入力端子は、スイッチSW2及びインバータINV11の出力端子に接続されている。
 インバータINV11は、高電位側電源ラインV1と、低電位側電源ラインV0と、の間に直列接続されたPチャネルMOS型トランジスタ(以下、PMOSトランジスタという)MP11及びNMOSトランジスタMN11を有し、それぞれのゲートに供給された入力信号を反転してそれぞれのドレインから出力する公知のCMOSインバータである。同じく、インバータINV12は、高電位側電源ラインV1と、低電位側電源ラインV0と、の間に直列接続されたPMOSトランジスタMP12及びNMOSトランジスタMN12を有し、それぞれのゲートに供給された入力信号を反転してそれぞれのドレインから出力する公知のCMOSインバータである。
 ここで、PMOSトランジスタMP11,MP12のそれぞれのソースは、それらのウエルとは分離して、高電位側電源ラインV1に接続されている。NMOSトランジスタMN11,MN12のそれぞれのソースは、それらのウエルとは分離して、低電位側電源ラインV0に接続されている。高電位側電源ラインV1及び低電位側電源ラインV0のそれぞれの電圧は、例えば、上位装置20などの制御回路によって任意に設定可能となっている。
 例えば、PMOSトランジスタMP11,MP12のそれぞれのウエルには、3.3Vの電源電圧VDDが供給され、PMOSトランジスタMP11,MP12のそれぞれのソースには、高電位側電源ラインV1を介して2.8Vの電圧(以下、電圧V1とも称す)が供給される。また、NMOSトランジスタMN11,MN12のそれぞれのウエルには、0Vの接地電圧GNDが供給され、NMOSトランジスタMN11,MN12のそれぞれのソースには、低電位側電源ラインV0を介して0.5Vの電圧(以下、電圧V0とも称す)が供給される。例えば、列データ線dを介して3.3Vのデータが画素12に入力された場合、記憶部SM1によってラッチされるデータの振幅は2.3V(=2.8V-0.5V)となる。詳しくは後述するが、記憶部SM1によってラッチされたデータを、スイッチSW2を介して記憶部DM2に転送することによって、2.3V振幅の1ビットデジタルデータが液晶表示素子LCの反射電極PEに印加される。
 また、インバータINV11とインバータINV12とでは駆動能力が異なる。具体的には、記憶部SM1を構成するインバータINV11,INV12のうち、スイッチSW1から見て入力側となるインバータINV11内のトランジスタMP11,MN11の駆動能力は、スイッチSW1から見て出力側となるインバータINV12内のトランジスタMP12,MN12の駆動能力よりも大きい。それにより、列データ線dからスイッチSW1を介して記憶部SM1にデータが伝搬しやすくなり、一方で、スイッチSW2を介して記憶部DM2から記憶部SM1にデータが伝搬しにくくなる。
 さらに、スイッチSW1を構成するNMOSトランジスタMN1の駆動能力は、インバータINV12を構成するNMOSトランジスタMN12の駆動能力よりも大きい。それにより、例えば、列データ線d上でHレベルを示すデータを記憶部SM1に記憶させる場合、列データ線dからスイッチSW1を介して記憶部SM1の入力端子(ノードa)に流れる電流を、記憶部SM1の入力端子からNMOSトランジスタMN12を介して低電位側電源ラインV0に流れる電流よりも大きくすることができるため、ノードaの電圧をHレベルを表す程度にまで上昇させることができ、その結果、Hレベルのデータを正確に記憶部SM1に記憶させることができる。
(DRAMセル202の構成)
 スイッチSW2は、並列接続されたNMOSトランジスタMN2及びPMOSトランジスタMP2からなる公知のトランスミッションゲートである。より具体的には、NMOSトランジスタMN2及びPMOSトランジスタMP2では、それぞれのドレインが記憶部SM1の出力端子に共通接続され、それぞれのソースが記憶部DM2の入力端子及び液晶表示素子LCの反射電極PEに共通接続されている。そして、NMOSトランジスタMN2のゲートは、正転トリガパルス用トリガ線trigに接続され、PMOSトランジスタMP2のゲートは、反転トリガパルス用トリガ線trigbに接続されている。
 例えば、スイッチSW2は、トリガ線trigを介して供給される正転トリガパルスTRIがHレベル(トリガ線trigbを介して供給される反転トリガパルスTRIBがLレベル)の場合にオン状態となり、記憶部SM1から読み出されたデータを記憶部DM2及び反射電極PEへ転送する。また、スイッチSW2は、トリガ線trigを介して供給される正転トリガパルスTRIがLレベル(トリガ線trigbを介して供給される反転トリガパルスTRIBがHレベル)の場合にオフ状態となり、記憶部SM1の記憶データの読み出しは行わない。
 スイッチSW2は、公知のトランスミッションゲートであるため、オン状態において広範囲の電圧を転送することができる。より具体的には、記憶部SM1からトランジスタMN2,MP2のドレインに対してLレベルの電圧が印加された場合、PMOSトランジスタMP2のソース・ドレインが導通しない代わりに、NMOSトランジスタMN2のソース・ドレインは低抵抗で導通することができる。一方、記憶部SM1からトランジスタMN2,MP2のドレインに対してHレベルの電圧が印加された場合、NMOSトランジスタMN2のソース・ドレインが導通しない代わりに、PMOSトランジスタMP2のソース・ドレインは低抵抗で導通することができる。このように、スイッチSW2では、トランスミッションゲートのソース・ドレインが低抵抗で導通することができるため、オン状態において広範囲の電圧を転送することができる。
 記憶部DM2は、容量C1により構成されている。容量C1には、例えば、配線間で容量を形成するMIM(Metal Insulator Metal)容量、基板-ポリシリコン間で容量を形成するDiffusion容量、又は、2層ポリシリコン間で容量を形成するPIP(Poly Insulator Poly)容量等を用いることができる。
 スイッチSW2がオンすると、記憶部SM1に記憶されたデータが読み出され、スイッチSW2を介して、記憶部DM2内の容量C1及び反射電極PEへ転送される。それにより、記憶部DM2に記憶されたデータが書き換えられる。
 ここで、記憶部SM1の記憶データと記憶部DM2の記憶データとが異なる場合、記憶部SM1の記憶データがスイッチSW2を介して記憶部DM2に転送されると、記憶部SM1の記憶データによって記憶部DM2の記憶データが書き換えられる。具体的には、記憶部SM1に設けられたインバータINV11の出力信号によって、記憶部DM2に設けられた容量C1が充電されたり放電されたりする。
 例えば、容量C1に保持されたLレベルのデータをHレベルのデータに書き換える場合、インバータINV11からHレベルの信号が出力される。このとき、インバータINV11に設けられたPMOSトランジスタMP11がオンし、NMOSトランジスタMN11がオフするため、電源ライン(ここでは、高電位側電源ラインV1)からPMOSトランジスタMP11を介して供給される電圧V1によって、容量C1が充電される。
 それに対し、容量C1に保持されたHレベルのデータをLレベルのデータに書き換える場合、インバータINV11からLレベルの信号が出力される。このとき、インバータINV11に設けられたPMOSトランジスタMP11がオフし、NMOSトランジスタMN11がオンするため、電源ライン(ここでは、低電位側電源ラインV0)からNMOSトランジスタMN11を介して供給される電圧V0によって、容量C1が放電される。
 スイッチSW2は、上述したトランスミッションゲートを用いたアナログスイッチの構成であるため、容量C1の高速な充放電を可能にしている。さらに、上述のように、インバータINV11は、インバータINV12の駆動能力よりも大きな駆動能力となるように構成されているため、容量C1の高速な充放電を可能にしている。
 なお、スイッチSW2がオンしている場合、記憶部SM1に設けられたインバータINV12が容量C1の保持データの影響を受けて誤動作する可能性がある。しかしながら、インバータINV11の駆動能力をインバータINV12の駆動能力より大きくしているため、インバータINV12が容量C1の保持データの影響を受けることよりも、インバータINV11による容量C1の保持データの書き換えが優先される。したがって、容量C1の保持データによって記憶部SM1のデータが意図せず書き換えられてしまうことはない。
 このように、本実施の形態に係る液晶表示装置10は、SRAMセル及びDRAMセルを1つずつ備えた画素12を用いることにより、SRAMセルを2つ備えた画素を用いる場合よりも、画素を構成するトランジスタの数を減らすことができるため、画素の小型化を実現することができる。
 本実施の形態では、スイッチSW2がPMOSトランジスタMP2及びNMOSトランジスタMN2により構成されている場合について説明したが、これに限られない。スイッチSW2は、PMOSトランジスタMP2及びNMOSトランジスタMN2の何れか一つが設けられた構成に適宜変更可能である。その場合、トリガ線trig,trigbの一方のみが設けられることとなる。
 ここで、画素12の比較例として、SRAMセル201の代わりにDRAMセル501が設けられた画素52について検討する。画素52では、DRAMセル501とDRAMセル202とを導通させた場合に、DRAMセル501に設けられた容量に蓄積された電荷と、DRAMセル202の容量に蓄積された電荷とが中和されてしまうため、マスターラッチからスレーブラッチへの広範囲の電圧の転送が困難になってしまう。それに対し、画素12は、広範囲の電圧の転送が可能であるため、液晶表示素子LCの反射電極に対してより広範囲の電圧を印加することができる。
 次に、画素12の比較例として、SRAMセル201の代わりにDRAMセル501が設けられ、DRAMセル202の代わりにSRAMセル502が設けられた画素62について検討する。画素62では、DRAMセル501に設けられた容量に蓄積された電荷によって、SRAMセル502の記憶データが書き換えられる必要がある。しかしながら、通常、SRAMセル502のデータ保持能力は、容量の電荷保持能力よりも高いため、SRAMセル502の記憶データによって、DRAMセル501に設けられた容量の保持データが意図せず書き換えられてしまう。つまり、画素62では、画素12の場合と比較して、動作が不安定になってしまう。不安定な動作を解消するために、DRAMセル501に設けられた容量のサイズを大きくした場合、画素ピッチが増大してしまう。それに対し、画素12では、画素62のような問題は生じない。
 なお、液晶表示装置10は、画素を構成するトランジスタの数を少なくすることで画素の小型化を実現できるだけでなく、以下に説明するように記憶部SM1,DM2及び反射電極PEを素子の高さ方向に有効に配置することによっても画素の小型化を実現することができる。以下、図3を用いて、詳細に説明する。
(画素12の断面構造)
 図3は、画素12の要部を示す概略断面図である。また、図3では、容量C1が配線間で容量を形成するMIMにより構成された場合を例に説明する。
 図3に示すように、シリコン基板100上にはNウエル101及びPウエル102が形成されている。
 Nウエル101上には、スイッチSW2のPMOSトランジスタMP2、及び、インバータINV11のPMOSトランジスタMP11が形成されている。より具体的には、Nウエル101上には、PMOSトランジスタMP2,MP11のそれぞれのドレインとなる1つの共通拡散層、及び、PMOSトランジスタMP2,MP11のそれぞれのソースとなる2つの拡散層が形成され、共通拡散層と2つの拡散層との間のチャネル領域上には、PMOSトランジスタMP2,MP11のそれぞれのゲートとなるポリシリコンがゲート酸化膜を介して形成されている。
 Pウエル102上には、スイッチSW2のNMOSトランジスタMN2、及び、インバータINV11のNMOSトランジスタMN11が形成されている。より具体的には、Pウエル102上には、NMOSトランジスタMN2,MN11のそれぞれのドレインとなる1つの共通拡散層、及び、NMOSトランジスタMN2,MN11のそれぞれのソースとなる2つの拡散層が形成され、共通拡散層と2つの拡散層との間のチャネル領域上には、NMOSトランジスタMN2,MN11のそれぞれのゲートとなるポリシリコンがゲート酸化膜を介して形成されている。
 なお、Nウエル101上の活性領域(拡散層及びチャネル領域)と、Pウエル102上の活性領域と、の間には、素子分離酸化膜103が形成されている。
 トランジスタMP2,MP11,MN2,MN11の上方には、層間絶縁膜105をメタル間に介在させて第1メタル106、第2メタル108、第3メタル110、MIM電極112、第4メタル114、及び、第5メタル116が積層されている。
 第5メタル116は、画素毎に形成される反射電極PEを構成している。
 トランジスタMN2,MP2の各ソースを構成する各拡散層は、コンタクト118、第1メタル106、スルーホール119a、第2メタル108、スルーホール119b、第3メタル110、スルーホール119c、第4メタル114、及び、スルーホール119eを介して、反射電極PEである第5メタル116に電気的に接続されている。さらに、トランジスタMN2,MP2の各ソースを構成する各拡散層は、コンタクト118、第1メタル106、スルーホール119a、第2メタル108、スルーホール119b、第3メタル110、スルーホール119c、第4メタル114、及び、スルーホール119dを介してMIM電極112に電気的に接続されている。即ち、スイッチSW2を構成するトランジスタMN2,MP2の各ソースは、反射電極PE及びMIM電極112に電気的に接続されている。
 反射電極PE(第5メタル116)は、その上面に形成された保護膜であるパッシベーション膜(PSV)117を介して、透明電極である共通電極CEに離間対向配置されている。反射電極PEと共通電極CEとの間には、液晶LCMが充填封止されている。反射電極PE、共通電極CE、及び、それらの間の液晶LCMによって液晶表示素子LCが構成される。
 ここで、MIM電極112は、第3メタル110上に層間絶縁膜105を介して形成されている。このMIM電極112、第3メタル110、及び、それらの間の層間絶縁膜105によって容量C1が構成される。そのため、スイッチSW1,SW2及び記憶部SM1が、第1,2層配線である第1メタル106及び第2メタル108と、トランジスタと、を用いて形成されるのに対し、記憶部DM2は、それらの上層である第3メタル110及びMIM電極112を用いて形成されることとなる。つまり、スイッチSW1,SW2及び記憶部SM1と、記憶部DM2とは、それぞれ異なる層にて形成されることとなる。
 図示しない光源からの光は、共通電極CE及び液晶LCMを透過して反射電極PE(第5メタル116)に入射して反射され、元の入射経路を逆進して共通電極CEを通して出射される。
 このように、液晶表示装置10は、第5層配線である第5メタル116を反射電極PEとして用い、第3層配線である第3メタル110を記憶部DM2の一部として用い、第1,2層配線である第1メタル106及び第2メタル108とトランジスタとを記憶部SM1等として用いることで、記憶部SM1、記憶部DM2及び反射電極PEを高さ方向に有効に配置することが可能になるため、画素をさらに小型化することができる。それにより、例えば、3μm以下のピッチの画素を電源電圧3.3Vのトランジスタで構成できる。この3μm以下のピッチの画素を用いることで、対角の長さ0.55インチの横方向4000画素、縦方向2000画素の液晶表示パネルを実現できる。
(比較例に係る液晶表示装置10の動作)
 次に、図4及び図5を用いて、比較例に係る液晶表示装置10の動作について説明する。図4は、比較例に係る液晶表示装置10の動作を示すタイミングチャートである。図5は、比較例に係る液晶表示装置10の動作を示すフローチャートである。
 前述したように、液晶表示装置10では、垂直シフトレジスタ14からの行走査信号により、行走査線g1~gmが1本ずつ1H単位で順次選択されていくため、画像表示部11を構成する複数の画素12には、選択された行走査線に共通に接続された1行のn個の画素単位でデータが書き込まれる。そして、画像表示部11を構成する複数の画素12の全てにデータが書き込まれると、その後、トリガパルスTRI,TRIBに基づき、全ての画素12のデータが一斉に読み出される(より具体的には、全ての画素12内の記憶部SM1のデータが一斉に記憶部DM2及び反射電極PEに転送される)。
 図4の(X)は、電源電圧VDD、電圧V1、電圧V0、接地電圧GNDのそれぞれの電圧値を示している。本例では、電源電圧VDDが3.3V、電圧V1が2.8V、電圧V0が0.5V、接地電圧GNDが0Vとなっている。この場合、列データ線dを伝搬するサブフレームデータの信号振幅は3.3V、スイッチSW1,SW2に設けられた各トランジスタのゲート制御電圧の振幅は3.3V、各PMOSトランジスタのウエル電圧は3.3V、各NMOSトランジスタのウエル電圧は0Vとなる。一方、記憶部SM1によって記憶されるデータの振幅は2.3V(=2.8V-0.5V)、記憶部DM2によって記憶されるデータの振幅は2.3Vとなる。
 図4の(A)は、各画素12に記憶されるサブフレームデータの変化を示している。なお、縦軸が行番号を表し、横軸が時間を表している。図4の(A)に示すように、サブフレームデータの境界線は右下がりとなっている。これは、行番号の大きな画素ほどサブフレームデータが遅れて書き込まれることを表している。この境界線の一端から他端までの期間がサブフレームデータの書き込み期間に相当する。なお、B0b,B1b,B2bは、それぞれビットB0,B1,B2のサブフレームデータの反転データを示している。
 図4の(B)は、トリガパルスTRIの出力タイミング(立ち上がりタイミング)を示している。なお、トリガパルスTRIBは、常にトリガパルスTRIを論理反転した値を示すため、省略されている。図4の(C)は、反射電極PEに印加されるサブフレームデータのビットを模式的に示している。図4の(D)は、共通電極電圧Vcomの値の変化を示している。図4の(E)は、液晶LCMに印加される電圧の変化を示している。
(ビットB0のサブフレームデータの書き込み動作)
 まず、行走査信号により選択された画素12では、スイッチSW1がオンすることにより、水平ドライバ16から列データ線dに出力されたビットB0の正転サブフレームデータが、スイッチSW1を介して、記憶部SM1に書き込まれる。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合(図5のステップS101)において、行走査線gがHレベルになると、スイッチSW1がオンするため、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる(図5のステップS102)。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、行走査線gがLレベルになることによりスイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる(図5のステップS103)。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB0の正転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T1)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB0の正転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2及び反射電極PEに転送される(図5のステップS104)。その後、スイッチSW2がオフすることにより、転送されてきたサブフレームデータは、記憶部DM2によって保持されるとともに、反射電極PEに印加される(図5のステップS105)。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図4の(C)を見てもわかるように、記憶部DM2によるビットB0の正転サブフレームデータの保持期間(反射電極PEへのビットB0の正転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T1から、次に再びHレベルとなる時刻T2まで、の1サブフレーム期間である。
 ここで、サブフレームデータのビット値が「1」、すなわちHレベルのときには反射電極PEには電圧V1(ここでは2.8V)が印加され、ビット値が「0」、すなわちLレベルのときには反射電極PEには電圧V0(ここでは0.5V)が印加される。一方、共通電極CEには、接地電圧GND、電源電圧VDD、電圧V0,V1に制限されることなく、自由な電圧が共通電極電圧Vcomとして印加できるようになっており、Hレベルの正転トリガパルスTRIの入力に同期して共通電極電圧Vcomが所定電圧に切り替わるように制御される。本例では、共通電極電圧Vcomは、ビットB0の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図4(D)に示すように、0.5Vよりも液晶の閾値電圧Vttだけ低い電圧に設定される。
 液晶表示素子LCは、反射電極PEの印加電圧と共通電極電圧Vcomとの差電圧の絶対値である液晶LCMの印加電圧に応じた階調表示を行う。したがって、ビットB0の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T1~T2)では、液晶LCMの印加電圧は、図4(E)に示すように、サブフレームデータのビット値が「1」のときは2.3V+Vtt(=2.8V-(0.5V-Vtt))となり、サブフレームデータのビット値が「0」のときはVtt(=0.5V-(0.5V-Vtt))となる。
 図6は、液晶の印加電圧(RMS電圧)と液晶のグレースケール値との関係を示す。
 図6を参照すると、グレースケール値曲線は、黒のグレースケール値が液晶の閾値電圧VttのRMS電圧に対応し、かつ、白のグレースケール値が液晶の飽和電圧Vsat(=2.3V+Vtt)のRMS電圧に対応するようにシフトされる。グレースケール値を液晶応答曲線の有効部分に一致させることが可能である。したがって、液晶表示素子LCは上記のように液晶LCMの印加電圧が(2.3V+Vtt)のときは白を表示し、+Vttのときは黒を表示する。
(ビットB0bのサブフレームデータの書き込み動作)
 図4に戻って説明を続ける。液晶表示素子LCがビットB0の正転サブフレームデータを表示しているサブフレーム期間(時刻T1~T2)の経過前に、全ての画素12の記憶部SM1に対するビットB0の反転サブフレームデータの書き込みが順次開始される。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB0の反転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T2)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB0の反転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図4の(C)を見てもわかるように、記憶部DM2によるビットB0の反転サブフレームデータの保持期間(反射電極PEへのビットB0の反転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T2から、次に再びHレベルとなる時刻T3まで、の1サブフレーム期間である。
 ここで、ビットB0の反転サブフレームデータは、ビットB0の正転サブフレームデータと常に逆論理値の関係にあるため、ビットB0の正転サブフレームデータが「1」のときは「0」を示し、ビットB0の正転サブフレームデータが「0」のときは「1」を示す。
 一方、共通電極電圧Vcomは、ビットB0の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図4(D)に示すように、2.8Vよりも液晶の閾値電圧Vttだけ高い電圧に設定される。したがって、ビットB0の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T2~T3)では、液晶LCMの印加電圧は、図4(E)に示すように、サブフレームデータのビット値が「1」のときは-Vtt(=2.8V-(2.8V+Vtt))となり、サブフレームデータのビット値が「0」のときは-2.3V-Vtt(=0.5V-(2.8V+Vtt))となる。
 例えば、ビットB0の正転サブフレームデータのビット値が「1」であった場合には続いて印加されるビットB0の反転サブフレームデータのビット値は「0」となる。このとき、液晶LCMの印加電圧は、-(2.3V+Vtt)となり、ビットB0の正転サブフレームデータが印加されたときと比較して、電位の方向が逆になるが絶対値が同じになる。そのため、画素12は、ビットB0の反転サブフレームデータが印加されたときも、ビットB0の正転フレームデータが印加されたときと同様に、白を表示する。また、ビットB0の正転サブフレームデータのビット値が「0」であった場合には続いて印加されるビットB0の反転サブフレームデータのビット値は「1」となる。このとき、液晶LCMの印加電圧は、-Vttとなり、ビットB0の正転サブフレームデータが印加されたときと比較して、電位の方向が逆になるが絶対値が同じになる。そのため、画素12は、ビットB0の反転サブフレームデータが印加されたときも、ビットB0の正転フレームデータが印加されたときと同様に、黒を表示する。
 したがって、画素12は、図4の(E)に示すように、時刻T1~T3の2サブフレーム期間中、ビットB0とビットB0の相補ビットB0bとで同じ階調を表示するとともに、液晶LCMの電位方向がサブフレーム毎に反転する交流駆動を行うため、液晶LCMの焼き付きを防止することができる。
(ビットB1のサブフレームデータの書き込み動作)
 その後、液晶表示素子LCがビットB0の反転サブフレームデータを表示しているサブフレーム期間(時刻T2~T3)の経過前に、全ての画素12の記憶部SM1に対するビットB1の正転サブフレームデータの書き込みが順次開始される。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB1の正転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T3)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB1の正転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図4の(C)を見てもわかるように、記憶部DM2によるビットB1の正転サブフレームデータの保持期間(反射電極PEへのビットB1の正転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T3から、次に再びHレベルとなる時刻T4まで、の1サブフレーム期間である。
 一方、共通電極電圧Vcomは、ビットB1の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図4(D)に示すように、0.5Vよりも液晶の閾値電圧Vttだけ低い電圧に設定される。したがって、ビットB1の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T3~T4)では、液晶LCMの印加電圧は、図4(E)に示すように、サブフレームデータのビット値が「1」のときは2.3V+Vtt(=2.8V-(0.5V-Vtt))となり、サブフレームデータのビット値が「0」のときはVtt(=0.5V-(0.5V-Vtt))となる。
(ビットB1bのサブフレームデータの書き込み動作)
 その後、液晶表示素子LCがビットB1の正転サブフレームデータを表示しているサブフレーム期間(時刻T3~T4)の経過前に、全ての画素12の記憶部SM1に対するビットB1の反転サブフレームデータの書き込みが順次開始される。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB1の反転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T4)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB1の反転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図4の(C)を見てもわかるように、記憶部DM2によるビットB1の反転サブフレームデータの保持期間(反射電極PEへのビットB1の反転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T4から、次に再びHレベルとなる時刻T5まで、の1サブフレーム期間である。
 ここで、ビットB1の反転サブフレームデータは、ビットB1の正転サブフレームデータと常に逆論理値の関係にあるため、ビットB1の正転サブフレームデータが「1」のときは「0」を示し、ビットB1の正転サブフレームデータが「0」のときは「1」を示す。
 一方、共通電極電圧Vcomは、ビットB1の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図4(D)に示すように、2.8Vよりも液晶の閾値電圧Vttだけ高い電圧に設定される。したがって、ビットB1の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T4~T5)では、液晶LCMの印加電圧は、図4(E)に示すように、サブフレームデータのビット値が「1」のときは-Vtt(=2.8V-(2.8V+Vtt))となり、サブフレームデータのビット値が「0」のときは-2.3V-Vtt(=0.5V-(2.8V+Vtt))となる。
 これにより、画素12は、図4の(E)に示すように、時刻T3~T5の2サブフレーム期間中、ビットB1とビットB1の相補ビットB1bとで同じ階調を表示するとともに、液晶LCMの電位方向がサブフレーム毎に反転する交流駆動を行うため、液晶LCMの焼き付きを防止することができる。ビットB2以降についても同様の動作が繰り返される。
 このようにして、液晶表示装置10は、複数のサブフレームの組み合わせにて階調表示を行っている。
 なお、ビットB0と相補ビットB0bの各表示期間は同じ第1のサブフレーム期間であり、また、ビットB1と相補ビットB1bの各表示期間も同じ第2のサブフレーム期間であるが、第1のサブフレーム期間と第2のサブフレーム期間とは同一であるとは限らない。ここでは、図4(E)に示すように、ある2つ一組のサブフレーム期間は、直前の2つ一組のサブフレーム期間の2倍に設定されている。システムの仕様等に応じて、各サブフレーム期間の長さ、及び、サブフレーム数を任意に設定することができる。
 しかしながら、比較例に係る液晶表示装置10の動作では、画素数の増加に伴って全画素12へのサブフレームデータの書き込みに要する時間が増大した場合、全画素12の反射電極PEに対して一斉にサブフレームデータを印加してから、次のサブフレームデータを印加するまでの間隔が長くなってしまう。つまり、全画素12の反射電極PEに対して一つのサブフレームデータを印加する期間(サブフレーム期間)が、全画素12へのサブフレームデータの書き込みに要する時間によって律速されて、長くなってしまう。図4の例では、最小ビットのサブフレーム期間(時刻T1~T3)が十分に短くなっていない。それにより、比較例に係る液晶表示装置10の動作では、1フレーム期間に挿入できるサブフレーム数が制限され、階調数を増加させることができず、結果的に、画像品質を劣化させてしまうという問題があった。
 そこで、画素数の増加に伴って全画素12へのサブフレームデータの書き込みに要する時間が増大した場合でも、所望のサブフレーム期間を確保することができ、その結果、画像品質を向上させることが可能な液晶表示装置10及びその駆動方法が見いだされた。以下、具体的に説明する。
(実施の形態1に係る液晶表示装置10の動作)
 図7は、実施の形態1に係る液晶表示装置10の動作を示すタイミングチャートである。図8は、実施の形態1に係る液晶表示装置10の動作を示すフローチャートである。
 なお、本実施の形態では、タイミングジェネレータ13が、例えば上位装置20からの指示を受けて、高電位側電源ラインV1及び低電位側電源ラインV0に対して任意のパルス状の電圧を供給可能に構成されている。
 ここで、既に説明したように、高電位側電源ラインV1は、記憶部SM1に設けられたPMOSトランジスタMP11,MP12のそれぞれのソースに接続されている。低電位側電源ラインV0は、記憶部SM1に設けられたNMOSトランジスタMN11,MN12のそれぞれのソースに接続されている。そのため、高電位側電源ラインV1の電圧(電圧V1)は、各画素12におけるHレベルとなり、低電位側電源ラインV0の電圧(電圧V0)は、画素12におけるLレベルとなる。
 前述したように、液晶表示装置10では、垂直シフトレジスタ14からの行走査信号により、行走査線g1~gmが1本ずつ1H単位で順次選択されていくため、画像表示部11を構成する複数の画素12には、選択された行走査線に共通に接続された1行のn個の画素単位でデータが書き込まれる。そして、画像表示部11を構成する複数の画素12の全てにデータが書き込まれると、その後、トリガパルスTRI,TRIBに基づき、全ての画素12のデータが一斉に読み出される(より具体的には、全ての画素12内の記憶部SM1のデータが一斉に記憶部DM2及び反射電極PEに転送される)。
 図7の(X)は、電源電圧VDD、電圧V1、電圧V0、接地電圧GNDのそれぞれの電圧値を示している。本例では、電源電圧VDDが3.3V、電圧V1が2.8V、電圧V0が0.5V、接地電圧GNDが0Vとなっている。この場合、列データ線dを伝搬するサブフレームデータの信号振幅は3.3V、スイッチSW1,SW2に設けられた各トランジスタのゲート制御電圧の振幅は3.3V、各PMOSトランジスタのウエル電圧は3.3V、各NMOSトランジスタのウエル電圧は0Vとなる。一方、記憶部SM1によって記憶されるデータの振幅は2.3V(=2.8V-0.5V)、記憶部DM2によって記憶されるデータの振幅は2.3Vとなる。
 図7の(A)は、各画素12に記憶されるサブフレームデータの変化を示している。なお、縦軸が行番号を表し、横軸が時間を表している。図7の(A)に示すように、サブフレームデータの境界線は右下がりとなっている。これは、行番号の大きな画素ほどサブフレームデータが遅れて書き込まれることを表している。この境界線の一端から他端までの期間がサブフレームデータの書き込み期間に相当する。なお、B0b,B1b,B2bは、それぞれビットB0,B1,B2のサブフレームデータの反転データを示している。
 図7の(B)は、トリガパルスTRIの出力タイミング(立ち上がりタイミング)を示している。なお、トリガパルスTRIBは、常にトリガパルスTRIを論理反転した値を示すため、省略されている。図7の(C)は、反射電極PEに印加されるサブフレームデータのビットを模式的に示している。図7の(D)は、共通電極電圧Vcomの値の変化を示している。図7の(E)は、液晶LCMに印加される電圧の変化を示している。
(ビットB0のサブフレームデータの書き込み動作)
 まず、行走査信号により選択された画素12では、スイッチSW1がオンすることにより、水平ドライバ16から列データ線dに出力されたビットB0の正転サブフレームデータが、スイッチSW1を介して、記憶部SM1に書き込まれる。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合(図8のステップS201)において、行走査線gがHレベルになると、スイッチSW1がオンするため、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる(図8のステップS202)。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、行走査線gがLレベルになることによりスイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる(図8のステップS203)。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB0の正転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T1)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB0の正転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2及び反射電極PEに転送される(図8のステップS204)。その後、スイッチSW2がオフすることにより、転送されてきたサブフレームデータは、記憶部DM2によって保持されるとともに、反射電極PEに印加される(図8のステップS205)。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2によるビットB0の正転サブフレームデータの保持期間(反射電極PEへのビットB0の正転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T1から、次に再びHレベルとなる時刻T2まで、の1サブフレーム期間である。
 ここで、サブフレームデータのビット値が「1」、すなわちHレベルのときには反射電極PEには電圧V1(ここでは2.8V)が印加され、ビット値が「0」、すなわちLレベルのときには反射電極PEには電圧V0(ここでは0.5V)が印加される。一方、共通電極CEには、接地電圧GND、電源電圧VDD、電圧V0,V1に制限されることなく、自由な電圧が共通電極電圧Vcomとして印加できるようになっており、Hレベルの正転トリガパルスTRIの入力に同期して共通電極電圧Vcomが所定電圧に切り替わるように制御される。本例では、共通電極電圧Vcomは、ビットB0の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、0.5Vよりも液晶の閾値電圧Vttだけ低い電圧に設定される。
 液晶表示素子LCは、反射電極PEの印加電圧と共通電極電圧Vcomとの差電圧の絶対値である液晶LCMの印加電圧に応じた階調表示を行う。したがって、ビットB0の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T1~T2)では、液晶LCMの印加電圧は、図7(E)に示すように、サブフレームデータのビット値が「1」のときは2.3V+Vtt(=2.8V-(0.5V-Vtt))となり、サブフレームデータのビット値が「0」のときはVtt(=0.5V-(0.5V-Vtt))となる。なお、液晶表示素子LCは、既に説明したように、液晶LCMの印加電圧が(2.3V+Vtt)のときは白を表示し、+Vttのときは黒を表示する。
 ここで、液晶表示素子LCがビットB0の正転サブフレームデータを表示している期間(時刻T1~T2)内である任意の時刻T1aにおいて、タイミングジェネレータ13等を用いて電圧V1を2.8Vから電圧V0と同じ0.5Vに変化させる(図8のステップS206)。それにより、各画素12おいて、記憶部SM1に設けられたPMOSトランジスタMP11,MP12のそれぞれのソースには、0.5Vの電圧V1が供給され、記憶部SM1に設けられたNMOSトランジスタMN11,MN12のそれぞれのソースには、0.5Vの電圧V0が供給されることになる。それにより、全ての画素12の記憶部SM1によって0.5Vのデータが保持されることになる(時刻T1a)。
 なお、電圧V1を2.8Vから電圧V0と同じ0.5Vに変化させる時刻T1aは、高電位側電源ラインV1の抵抗及び容量による波形のなまりを考慮して決定される必要がある。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T2)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている0.5Vのサブフレームデータが、一斉に、スイッチSW2を介して、記憶部DM2及び反射電極PEに転送される(図8のステップS207)。その後、スイッチSW2がオフすることにより、0.5Vのサブフレームデータは、記憶部DM2によって保持されるとともに、反射電極PEに印加される(図8のステップS208)。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧(ここでは0.5V)を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2による0.5V電圧の保持期間(反射電極PEへの0.5V電圧の印加期間)は、トリガパルスTRIがHレベルとなる時刻T2から、次に再びHレベルとなる時刻T3まで、の期間である。
 ここで、最小ビットであるビットB0の正転サブフレームデータの表示期間は、時刻T1~T3であるが、時刻T2~T3の期間については黒表示レベルのデータを強制的に表示させているため、実際の表示期間は、時刻T1~T2に短縮される。なお、時刻T1~T2において、サブフレームデータのビット値が「1」、すなわちHレベルのときには反射電極PEには電圧V1(ここでは2.8V)が印加され、ビット値が「0」、すなわちLレベルのときには反射電極PEには電圧V0(ここでは0.5V)が印加される。
 一方、共通電極CEには、接地電圧GND、電源電圧VDD、電圧V0,V1に制限されることなく、自由な電圧が共通電極電圧Vcomとして印加できるようになっており、Hレベルの正転トリガパルスTRIの入力に同期して共通電極電圧Vcomが所定電圧に切り替わるように制御される。本例では、共通電極電圧Vcomは、ビットB0の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、0.5Vよりも液晶の閾値電圧Vttだけ低い電圧に設定される。
(ビットB0bのサブフレームデータの書き込み動作)
 全ての画素12において記憶部SM1から記憶部DM2及び反射電極PEへ黒表示レベルのサブフレームデータが転送されてから(時刻T2)、液晶表示素子LCによって黒表示レベルの正転サブフレームデータが表示される期間の経過前(時刻T3)、の任意のタイミングで、全ての画素12の記憶部SM1に対するビットB0の反転サブフレームデータの書き込みが順次開始される(時刻T2a)。
 なお、電圧V1は、時刻T2~T2aの期間内に0.5Vから2.8Vに戻しておく。電圧V1を0.5Vから2.8Vに変化させるタイミングは、高電位側電源ラインV1の抵抗及び容量による波形のなまりを考慮して決定される必要がある。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB0の反転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T3)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB0の反転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2によるビットB0の反転サブフレームデータの保持期間(反射電極PEへのビットB0の反転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T3から、次に再びHレベルとなる時刻T4まで、の1サブフレーム期間である。
 ここで、ビットB0の反転サブフレームデータは、ビットB0の正転サブフレームデータと常に逆論理値の関係にあるため、ビットB0の正転サブフレームデータが「1」のときは「0」を示し、ビットB0の正転サブフレームデータが「0」のときは「1」を示す。
 一方、共通電極電圧Vcomは、ビットB0の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、2.8Vよりも液晶の閾値電圧Vttだけ高い電圧に設定される。したがって、ビットB0の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T3~T4)では、液晶LCMの印加電圧は、図7(E)に示すように、サブフレームデータのビット値が「1」のときは-Vtt(=2.8V-(2.8V+Vtt))となり、サブフレームデータのビット値が「0」のときは-2.3V-Vtt(=0.5V-(2.8V+Vtt))となる。
 例えば、ビットB0の正転サブフレームデータのビット値が「1」であった場合には続いて印加されるビットB0の反転サブフレームデータのビット値は「0」となる。このとき、液晶LCMの印加電圧は、-(2.3V+Vtt)となり、ビットB0の正転サブフレームデータが印加されたときと比較して、電位の方向が逆になるが絶対値が同じになる。そのため、画素12は、ビットB0の反転サブフレームデータが印加されたときも、ビットB0の正転フレームデータが印加されたときと同様に、白を表示する。また、ビットB0の正転サブフレームデータのビット値が「0」であった場合には続いて印加されるビットB0の反転サブフレームデータのビット値は「1」となる。このとき、液晶LCMの印加電圧は、-Vttとなり、ビットB0の正転サブフレームデータが印加されたときと比較して、電位の方向が逆になるが絶対値が同じになる。そのため、画素12は、ビットB0の反転サブフレームデータが印加されたときも、ビットB0の正転フレームデータが印加されたときと同様に、黒を表示する。
 ここで、液晶表示素子LCがビットB0の正転サブフレームデータを表示している期間(時刻T3~T4)内である任意の時刻T3aにおいて、タイミングジェネレータ13等を用いて電圧V0を0.5Vから電圧V1と同じ2.8Vに変化させる。それにより、各画素12おいて、記憶部SM1に設けられたPMOSトランジスタMP11,MP12のそれぞれのソースには、2.8Vの電圧V1が供給され、記憶部SM1に設けられたNMOSトランジスタMN11,MN12のそれぞれのソースには、2.8Vの電圧V0が供給されることになる。それにより、全ての画素12の記憶部SM1によって0.5Vのデータが保持されることになる(時刻T3a)。
 なお、電圧V0を0.5Vから電圧V1と同じ2.8Vに変化させる時刻T3aは、低電位側電源ラインV0の抵抗及び容量による波形のなまりを考慮して決定される必要がある。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T4)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.8Vのサブフレームデータが、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧(ここでは2.8V)を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2による2.8V電圧の保持期間(反射電極PEへの2.8V電圧の印加期間)は、トリガパルスTRIがHレベルとなる時刻T4から、次に再びHレベルとなる時刻T5まで、の期間である。
 ここで、最小ビットであるビットB0の反転サブフレームデータの表示期間は、時刻T3~T5であるが、時刻T4~T5の期間については黒表示レベルのデータを強制的に表示させているため、実際の表示期間は、時刻T3~T4に短縮される。なお、時刻T3~T4において、サブフレームデータのビット値が「1」、すなわちHレベルのときには反射電極PEには電圧V1(ここでは2.8V)が印加され、ビット値が「0」、すなわちLレベルのときには反射電極PEには電圧V0(ここでは0.5V)が印加される。
 一方、共通電極CEには、接地電圧GND、電源電圧VDD、電圧V0,V1に制限されることなく、自由な電圧が共通電極電圧Vcomとして印加できるようになっており、Hレベルの正転トリガパルスTRIの入力に同期して共通電極電圧Vcomが所定電圧に切り替わるように制御される。本例では、共通電極電圧Vcomは、ビットB0の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、2.8Vよりも液晶の閾値電圧Vttだけ高い電圧に設定される。
 したがって、画素12は、図7の(E)に示すように、時刻T1~T5の2サブフレーム期間中、ビットB0とビットB0の相補ビットB0bとで同じ階調を表示するとともに、液晶LCMの電位方向がサブフレーム毎に反転する交流駆動を行うため、液晶LCMの焼き付きを防止することができる。
(ビットB1のサブフレームデータの書き込み動作)
 全ての画素12において記憶部SM1から記憶部DM2及び反射電極PEへ黒表示レベルのサブフレームデータが転送されてから(時刻T4)、液晶表示素子LCによって黒表示レベルの反転サブフレームデータが表示される期間の経過前(時刻T5)、の任意のタイミングで、全ての画素12の記憶部SM1に対するビットB1の正転サブフレームデータの書き込みが順次開始される(時刻T4a)。
 なお、電圧V0は、時刻T4~T4aの期間内に2.8Vから0.5Vに戻しておく。電圧V0を2.8Vから0.5Vに変化させるタイミングは、低電位側電源ラインV0の抵抗及び容量による波形のなまりを考慮して決定される必要がある。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB1の正転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T5)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB1の正転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2によるビットB1の正転サブフレームデータの保持期間(反射電極PEへのビットB1の正転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T5から、次に再びHレベルとなる時刻T6まで、の1サブフレーム期間である。
 一方、共通電極電圧Vcomは、ビットB1の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、0.5Vよりも液晶の閾値電圧Vttだけ低い電圧に設定される。したがって、ビットB1の正転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T5~T6)では、液晶LCMの印加電圧は、図7(E)に示すように、サブフレームデータのビット値が「1」のときは2.3V+Vtt(=2.8V-(0.5V-Vtt))となり、サブフレームデータのビット値が「0」のときはVtt(=0.5V-(0.5V-Vtt))となる。
(ビットB1bのサブフレームデータの書き込み動作)
 全ての画素12において記憶部SM1から記憶部DM2及び反射電極PEへビットB1の正転サブフレームデータが転送されてから(時刻T5)、液晶表示素子LCによってビットB1の正転サブフレームデータが表示される期間の経過前(時刻T6)、の任意のタイミングで、全ての画素12の記憶部SM1に対するビットB1の反転サブフレームデータの書き込みが順次開始される(時刻T5a)。
 このとき、水平ドライバ16から列データ線dに出力されるサブフレームデータの信号振幅は3.3Vである。また、スイッチSW1のゲート制御電圧の振幅(行走査線gの電圧振幅)も3.3Vである。そのため、記憶部SM1の入力端子(ノードa)の電圧は、サブフレームデータがLレベルの場合に0Vになり、Hレベルの場合に2.7V(=3.3V-閾値電圧0.6V)になる。
 例えば、列データ線dを伝搬するサブフレームデータがHレベル(3.3V)を示す場合、記憶部SM1の入力端子(ノードa)の電圧は2.7V(=3.3V-閾値電圧0.6V)になる。また、高電位側電源ラインV1の電圧は2.8Vを示している。このとき、記憶部SM1に設けられたPMOSトランジスタMP11では、ゲート電圧が2.7Vを示し、ウエル電圧(バックゲート電圧)が3.3Vを示すため、ウエル電圧を基準にしたゲート電圧は-0.6Vとなる。そのため、PMOSトランジスタMP11の閾値電圧が-0.6Vとすると、通常は、PMOSトランジスタMP11は、オンするか否かの境界線上にある。しかしながら、実際には、PMOSトランジスタMP11のソース電圧(2.8V)がウエル電圧(3.3V)よりも低いため、基板効果の影響により、PMOSトランジスタMP11の閾値電圧は-0.8V程度となる。そのため、PMOSトランジスタMP11はオフした状態となる。それに対し、記憶部SM1に設けられたNMOSトランジスタMN11は、ソース電圧が0.5Vを示し、ゲート電圧が2.7Vを示すため、低抵抗でオンした状態となる。それにより、PMOSトランジスタMP11及びNMOSトランジスタMN11からなるインバータINV11は、0.5VのLレベルの信号を出力する。つまり、記憶部SM1は、正常に動作する。
 その後、スイッチSW1がオフすると、サンプリングされたサブフレームデータは記憶部SM1によって保持される。具体的には、インバータINV12は、インバータINV11のLレベルの出力信号を反転させてHレベルの信号を出力し、インバータINV11は、インバータINV12のHレベルの出力信号を反転させてLレベルの信号を出力する。このとき、ノードaの電圧は2.7Vから電圧V1の2.8Vにレベルシフトされる。
 同様にして、画像表示部11を構成する全ての画素12の記憶部SM1に対してビットB1の反転サブフレームデータが書き込まれる。それにより、全ての画素12の記憶部SM1によって2.3V振幅のサブフレームデータが保持される。
 その後、画像表示部11を構成する全ての画素12に対してHレベルのトリガパルスTRI(及びLレベルのトリガパルスTRIB)が同時に供給される(時刻T6)。
 これにより、全ての画素12のスイッチSW2がオンするため、記憶部SM1に記憶されている2.3V振幅のビットB1の反転サブフレームデータは、一斉に、スイッチSW2を介して、記憶部DM2に転送されて保持されるとともに、反射電極PEに印加される。記憶部DM2に設けられた容量C1は、アナログデータを保持することができるため、接地電圧GNDから電源電圧VDDの範囲内で任意に設定された電圧V0,V1を保持することができる。
 なお、図7の(C)を見てもわかるように、記憶部DM2によるビットB1の反転サブフレームデータの保持期間(反射電極PEへのビットB1の反転サブフレームデータの印加期間)は、トリガパルスTRIがHレベルとなる時刻T6から、次に再びHレベルとなる時刻T7まで、の1サブフレーム期間である。
 ここで、ビットB1の反転サブフレームデータは、ビットB1の正転サブフレームデータと常に逆論理値の関係にあるため、ビットB1の正転サブフレームデータが「1」のときは「0」を示し、ビットB1の正転サブフレームデータが「0」のときは「1」を示す。
 一方、共通電極電圧Vcomは、ビットB1の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間中、図7(D)に示すように、2.8Vよりも液晶の閾値電圧Vttだけ高い電圧に設定される。したがって、ビットB1の反転サブフレームデータが反射電極PEに印加されるサブフレーム期間(時刻T6~T7)では、液晶LCMの印加電圧は、図7(E)に示すように、サブフレームデータのビット値が「1」のときは-Vtt(=2.8V-(2.8V+Vtt))となり、サブフレームデータのビット値が「0」のときは-2.3V-Vtt(=0.5V-(2.8V+Vtt))となる。
 これにより、画素12は、図7の(E)に示すように、時刻T5~T7の2サブフレーム期間中、ビットB1とビットB1の相補ビットB1bとで同じ階調を表示するとともに、液晶LCMの電位方向がサブフレーム毎に反転する交流駆動を行うため、液晶LCMの焼き付きを防止することができる。ビットB2以降についても同様の動作が繰り返される。
 このようにして、液晶表示装置10は、複数のサブフレームの組み合わせにて階調表示を行っている。
 なお、ビットB0と相補ビットB0bの各表示期間は同じ第1のサブフレーム期間であり、また、ビットB1と相補ビットB1bの各表示期間も同じ第2のサブフレーム期間であるが、第1のサブフレーム期間と第2のサブフレーム期間とは同一であるとは限らない。ここでは、図7(E)に示すように、ある2つ一組のサブフレーム期間は、直前の2つ一組のサブフレーム期間の2倍に設定されている。システムの仕様等に応じて、各サブフレーム期間の長さ、及び、サブフレーム数を任意に設定することができる。
 図9は、液晶の印加電圧(RMS電圧)と液晶のグレースケール値との関係を示す。図9に示すように、グレースケール値曲線は黒のグレースケール値が液晶の閾値電圧VttのRMS電圧に対応し、かつ、白のグレースケール値が液晶の飽和電圧のRMS電圧に対応するようにシフトされる。例えば、液晶プロジェクターにはRGBの3原色に対応して3枚のパネルを使用する3板方式があるが、R,G,Bの各色によって液晶の飽和電圧が異なる。Redのパネルの飽和電圧Vsatが一番高く、次にGreenのパネルの飽和電圧Vsatが高く、Blueのパネルの飽和電圧Vsatが一番低い。例えば、Redのパネルでは、白のグレースケール値が3.3V+Vttの飽和電圧VsatのRMS電圧に対応するようにシフトされる。Greenのパネルでは、白のグレースケール値が2.8V+Vttの飽和電圧VsatのRMS電圧に対応するようにシフトされる。Blueのパネルでは、白のグレースケール値が1.8V+Vttの飽和電圧VsatのRMS電圧に対応するようにシフトされる。それにより、グレースケール値を液晶応答曲線の有効部分に一致させることが可能である。したがって、液晶表示素子LCは上記のようにRedのパネルでは液晶LCMの印加電圧が(3.3V+Vtt)のときに白を表示し、+Vttのときに黒を表示する。また、Greenのパネルでは液晶LCMの印加電圧が(2.8V+Vtt)のときに白を表示し、+Vttのときに黒を表示する。さらに、Blueのパネルでは、液晶LCMの印加電圧が(1.8V+Vtt)のときに白を表示し、+Vttのときに黒を表示する。これに対応して、各色のパネルの電圧V0,V1が決定される。例えば、RedのパネルではV0=0V(=GND)、V1=3.3V(=VDD)、GreenのパネルではV0=0.5V、V1=2.8V、BlueのパネルではV0=0.75V、V1=2.55V、などと設定して使用することが可能である。
 また、電圧V0,V1はアナログ電圧として任意の電圧値に設定されることが可能であるため、製造された液晶のセルギャップばらつきなどを考慮して、製造後の調整に用いられてもよい。
 以上のように、本実施の形態に係る液晶表示装置10及びその駆動方法では、全ての画素12に設けられた記憶部SM1に供給される高電位側電源ラインV1及び低電位側電源ラインV0のそれぞれの電圧(電圧V1,V0)を黒表示レベルの電圧に固定して、サブフレーム期間内の任意のタイミングで記憶部DM2及び反射電極PEに一斉に転送することにより、サブフレーム期間の実質的な短縮を実現している。それにより、本実施の形態に係る液晶表示装置10及びその駆動方法では、画素数の増加に伴って全画素12へのサブフレームデータの書き込みに要する時間が増大した場合でも、所望のサブフレーム期間を確保することができるため、階調数を増加させることができ、その結果、画像品質を向上させることができる。
 本実施の形態では、スイッチSW1がNMOSトランジスタMN1により構成されている場合を例に説明したが、これに限られない。スイッチSW1はPMOSトランジスタMP1により構成されてもよい。その場合、PMOSトランジスタMP1のゲートに供給される行走査線gの電圧レベルは、NMOSトランジスタMN1の場合とは逆論理となるように制御される。
 また、本実施の形態では、高電位側電源ラインV1及び低電位電源ラインV0のそれぞれの電圧(電圧V1,V0)が、サブフレーム期間内の任意のタイミングで黒表示レベルの電圧に固定される場合を例に説明したが、これに限られない。電圧V1,V0は、サブフレーム期間内の任意のタイミングで白表示レベルの電圧や、その他の所望の表示レベルの電圧に固定されてもよい。電圧V1,V0が白表示レベルの電圧に固定された場合、全体のフレーム時間のうち、白表示のサブフレーム期間が増えることになるため、パネルを明るくすることができる。このような駆動方法は、例えば高輝度プロジェクター等に採用される。
 さらに、本実施の形態では、一例として、最小ビットのサブフレーム期間の一部を黒表示レベルのデータでマスクする(最小ビットのサブフレーム期間を実質的に短縮する)場合を例に説明したが、これに限られない。黒画面をフレーム単位で挿入することによって動画性能を改善することが一般的に知られているため、本実施の形態に係る液晶表示装置10の駆動方法も、動画性能改善を目的として、各サブフレーム期間の一部を黒表示レベルのデータでマスクするようにしてもよい。
 この出願は、2017年11月30日に出願された日本出願特願2017-230091を基礎とする優先権を主張し、その開示の全てをここに取り込む。
 本発明は、プロジェクター等に搭載される液晶表示装置に好適に適用することができる。
 10 反射型液晶表示装置
 11 画像表示部
 12 画素
 13 タイミングジェネレータ
 14 垂直シフトレジスタ
 15 データラッチ回路
 16 水平ドライバ
 20 上位装置
 100 シリコン基板
 101 Nウエル
 102 Pウエル
 103 素子分離酸化膜
 105 層間絶縁膜
 106 第1メタル
 108 第2メタル
 110 第3メタル
 112 MIM電極
 114 第4メタル
 116 第5メタル
 117 パッシベーション膜(PSV)
 118 コンタクト
 119a~119e スルーホール
 161 水平シフトレジスタ
 162 ラッチ部
 163 レベルシフタ/画素ドライバ
 201 SRAMセル
 202 DRAMセル
 d1~dn 列データ線
 g1~gm 行走査線
 trig,trigb トリガ線
 C1 容量
 CE 共通電極
 DM2 記憶部
 INV11,INV12 インバータ
 LC 液晶表示素子
 LCM 液晶
 MN1,MN2 NMOSトランジスタ
 MN11,MN12 NMOSトランジスタ
 MP2 PMOSトランジスタ
 MP11,MP12 PMOSトランジスタ
 PE 反射電極
 SM1 記憶部
 SW1,SW2 スイッチ

Claims (6)

  1.  1フレーム毎に複数の1ビットのサブフレームデータを組み合わせた階調レベルの画像を表示する、マトリックス状に設けられた複数の画素と、
     制御回路と、を備え、
     各前記画素は、
     SRAMセルと、
     DRAMセルと、
     液晶表示素子と、を備え、
     前記SRAMセルは、
     前記サブフレームデータをサンプリングする第1スイッチと、
     前記第1スイッチによってサンプリングされた前記サブフレームデータを保持する第1データ保持部と、を有し、
     前記DRAMセルは、
     前記第1データ保持部に保持された前記サブフレームデータをサンプリングする第2スイッチと、
     前記第2スイッチによってサンプリングされた前記サブフレームデータを保持するとともに、保持された前記サブフレームデータを前記液晶表示素子の反射電極に印加する、第2データ保持部と、を有し、
     前記制御回路は、前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に固定データに書き換えるとともに、前記複数の画素のそれぞれに設けられた前記第2スイッチをオンすることにより前記第1データ保持部に保持された前記固定データを一斉に前記第2データ保持部に転送させる、
     液晶表示装置。
  2.  各前記第1データ保持部は、
     第1PMOSトランジスタ及び第1NMOSトランジスタによって構成され、前記第1スイッチによりサンプリングされた前記サブフレームデータ及び第2インバータの出力の何れかを反転させて出力する第1インバータと、
     第2PMOSトランジスタ及び第2NMOSトランジスタによって構成され、前記第1インバータの出力を反転させて出力する前記第2インバータと、を有し、
     前記制御回路は、前記複数の画素のそれぞれに設けられた前記第1及び前記第2PMOSトランジスタのソースに対してウエル電圧とは別の固定電圧を供給し、かつ、前記複数の画素のそれぞれに設けられた前記第1及び前記第2NMOSトランジスタのソースに対してウエル電圧とは別の前記固定電圧を供給することにより、前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に前記固定データに書き換える、
     請求項1に記載の液晶表示装置。
  3.  前記固定データは、黒表示レベルのデータである、
     請求項1又は2に記載の液晶表示装置。
  4.  1フレーム毎に複数の1ビットのサブフレームデータを組み合わせた階調レベルの画像を表示する、マトリックス状に設けられた複数の画素を備え、
     各前記画素は、
     SRAMセルと、
     DRAMセルと、
     液晶表示素子と、を備え、
     前記SRAMセルは、
     前記サブフレームデータをサンプリングする第1スイッチと、
     前記第1スイッチによってサンプリングされた前記サブフレームデータを保持する第1データ保持部と、を有し、
     前記DRAMセルは、
     前記第1データ保持部に保持された前記サブフレームデータをサンプリングする第2スイッチと、
     前記第2スイッチによってサンプリングされた前記サブフレームデータを保持するとともに、保持された前記サブフレームデータを前記液晶表示素子の反射電極に印加する、第2データ保持部と、を有する、液晶表示装置の駆動方法であって、
     前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に固定データに書き換え、
     前記複数の画素のそれぞれに設けられた前記第2スイッチをオンすることにより、前記第1データ保持部に保持された前記固定データを一斉に前記第2データ保持部に転送させる、液晶表示装置の駆動方法。
  5.  各前記第1データ保持部は、
     第1PMOSトランジスタ及び第1NMOSトランジスタによって構成され、前記第1スイッチによりサンプリングされた前記サブフレームデータ及び第2インバータの出力の何れかを反転させて出力する第1インバータと、
     第2PMOSトランジスタ及び第2NMOSトランジスタによって構成され、前記第1インバータの出力を反転させて出力する前記第2インバータと、を有し、
     前記複数の画素のそれぞれに設けられた前記第1及び前記第2PMOSトランジスタのソースに対してウエル電圧とは別の固定電圧を供給し、かつ、前記複数の画素のそれぞれに設けられた前記第1及び前記第2NMOSトランジスタのソースに対してウエル電圧とは別の前記固定電圧を供給することにより、前記複数の画素のそれぞれに設けられた第1データ保持部に保持されている前記サブフレームデータを一斉に前記固定データに書き換える、
     請求項4に記載の液晶表示装置の駆動方法。
  6.  前記固定データは、黒表示レベルのデータである、
     請求項4又は5に記載の液晶表示装置の駆動方法。
PCT/JP2018/042638 2017-11-30 2018-11-19 液晶表示装置及びその駆動方法 WO2019107197A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201880076179.5A CN111566721B (zh) 2017-11-30 2018-11-19 液晶显示装置及其驱动方法
US16/887,227 US11145267B2 (en) 2017-11-30 2020-05-29 Liquid crystal display device and driving method therefor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017230091A JP6870596B2 (ja) 2017-11-30 2017-11-30 液晶表示装置及びその駆動方法
JP2017-230091 2017-11-30

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/887,227 Continuation US11145267B2 (en) 2017-11-30 2020-05-29 Liquid crystal display device and driving method therefor

Publications (1)

Publication Number Publication Date
WO2019107197A1 true WO2019107197A1 (ja) 2019-06-06

Family

ID=66664962

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/042638 WO2019107197A1 (ja) 2017-11-30 2018-11-19 液晶表示装置及びその駆動方法

Country Status (4)

Country Link
US (1) US11145267B2 (ja)
JP (1) JP6870596B2 (ja)
CN (1) CN111566721B (ja)
WO (1) WO2019107197A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106448553B (zh) * 2016-11-29 2018-10-23 京东方科技集团股份有限公司 显示基板、显示装置及显示控制方法
KR20220042031A (ko) * 2020-09-25 2022-04-04 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치
EP4239401A4 (en) 2020-12-04 2024-05-29 Jvckenwood Corp OPTICAL NODE DEVICE
CN113470570B (zh) * 2021-07-15 2022-11-22 中科芯集成电路有限公司 一种led显示驱动芯片sram控制方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11109921A (ja) * 1997-09-12 1999-04-23 Internatl Business Mach Corp <Ibm> 液晶表示装置における画像表示方法及び液晶表示装置
US20070085817A1 (en) * 2005-10-14 2007-04-19 Innolux Display Corp. Method for driving active matrix liquid crystal display
JP2008033276A (ja) * 2006-07-04 2008-02-14 Victor Co Of Japan Ltd 画像表示装置、及び画像表示装置の駆動方法
JP2008268286A (ja) * 2007-04-16 2008-11-06 Sharp Corp 画像表示装置
JP2014059441A (ja) * 2012-09-18 2014-04-03 Jvc Kenwood Corp 液晶表示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1358297A (zh) * 2000-01-14 2002-07-10 松下电器产业株式会社 有源矩阵型显示装置及其驱动方法
US20040239655A1 (en) * 2001-12-27 2004-12-02 Kunihiko Tani Display drive control system
JP2006285118A (ja) * 2005-04-05 2006-10-19 Hitachi Displays Ltd 表示装置
CN103119640A (zh) * 2010-09-27 2013-05-22 Jvc建伍株式会社 液晶显示装置、液晶显示元件的驱动装置以及驱动方法
JP5733154B2 (ja) * 2011-10-27 2015-06-10 株式会社Jvcケンウッド 液晶表示装置
JP5765205B2 (ja) * 2011-12-01 2015-08-19 株式会社Jvcケンウッド 液晶表示装置及びその画素検査方法
JP5865134B2 (ja) * 2012-03-15 2016-02-17 株式会社ジャパンディスプレイ 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器
JP6263862B2 (ja) * 2013-04-26 2018-01-24 株式会社Jvcケンウッド 液晶表示装置
JP6255709B2 (ja) * 2013-04-26 2018-01-10 株式会社Jvcケンウッド 液晶表示装置
JP6774599B2 (ja) * 2016-08-31 2020-10-28 株式会社Jvcケンウッド 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11109921A (ja) * 1997-09-12 1999-04-23 Internatl Business Mach Corp <Ibm> 液晶表示装置における画像表示方法及び液晶表示装置
US20070085817A1 (en) * 2005-10-14 2007-04-19 Innolux Display Corp. Method for driving active matrix liquid crystal display
JP2008033276A (ja) * 2006-07-04 2008-02-14 Victor Co Of Japan Ltd 画像表示装置、及び画像表示装置の駆動方法
JP2008268286A (ja) * 2007-04-16 2008-11-06 Sharp Corp 画像表示装置
JP2014059441A (ja) * 2012-09-18 2014-04-03 Jvc Kenwood Corp 液晶表示装置

Also Published As

Publication number Publication date
CN111566721B (zh) 2022-06-24
CN111566721A (zh) 2020-08-21
JP2019101141A (ja) 2019-06-24
US11145267B2 (en) 2021-10-12
US20200294458A1 (en) 2020-09-17
JP6870596B2 (ja) 2021-05-12

Similar Documents

Publication Publication Date Title
JP5733154B2 (ja) 液晶表示装置
JP6263862B2 (ja) 液晶表示装置
WO2019107197A1 (ja) 液晶表示装置及びその駆動方法
JP6255709B2 (ja) 液晶表示装置
JP5765205B2 (ja) 液晶表示装置及びその画素検査方法
JP6597294B2 (ja) 液晶表示装置及びその画素検査方法
JP6394716B2 (ja) 液晶表示装置及び液晶表示装置の検査方法
JP2014215495A (ja) 液晶表示装置及び液晶表示装置の検査方法
WO2019098151A1 (ja) 反射型液晶表示装置
US20190197938A1 (en) Liquid crystal display apparatus
JP6115056B2 (ja) 液晶表示装置
JP2013101285A (ja) 液晶表示装置
JP2015161836A (ja) 液晶表示装置
JP2014215496A (ja) 液晶表示装置及び液晶表示装置の検査方法
JP6319138B2 (ja) 液晶表示装置及びその製造方法
JP2017142501A (ja) 液晶表示装置及び液晶表示装置の検査方法
JP2014132355A (ja) 液晶表示装置
JP2017173513A (ja) 液晶表示装置
JP2015184529A (ja) 液晶表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18883281

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18883281

Country of ref document: EP

Kind code of ref document: A1